数字逻辑课程基本概念复习题

合集下载

数字逻辑复习题

数字逻辑复习题

一、填空题:1、由二值变量所构成的因果关系称为逻辑关系。

能够反映和处理逻辑关系的数学工具称为逻辑代数。

2、在正逻辑的约定下,“1”表示高电平,“0”表示低电平。

3、数字电路中,输入信号和输出信号之间的关系是逻辑关系,所以数字电路也称为逻辑电路。

在逻辑关系中,最基本的关系是与逻辑、或逻辑和非逻辑。

4、用来表示各种计数制数码个数的数称为基数,同一数码在不同数位所代表的权不同。

十进制计数各位的基数是10,位权是10的幂。

5、8421 BCD码和2421码是有权码;余3码和格雷码是无权码。

6、进位计数制是表示数值大小的各种方法的统称。

一般都是按照进位方式来实现计数的,简称为数制。

任意进制数转换为十进制数时,均采用按位权展开求和的方法。

7、十进制整数转换成二进制时采用除2取余法;十进制小数转换成二进制时采用乘2取整法。

8、十进制数转换为八进制和十六进制时,应先转换成二进制,然后再根据转换的二进数,按照三个数码一组转换成八进制;按四个数码一组转换成十六进制。

9、逻辑代数的基本定律有交换律、结合律、分配律、反演律和非非律。

10、最简与或表达式是指在表达式中与项中的变量最少,且或项也最少。

13、卡诺图是将代表最小项的小方格按相邻原则排列而构成的方块图。

卡诺图的画图规则:任意两个几何位置相邻的最小项之间,只允许一位变量的取值不同。

14、在化简的过程中,约束项可以根据需要看作1或0。

15、数字逻辑中的有与, 或, 非基本逻辑运算。

16、逻辑函数有四种表示方法,它们分别是真值表、逻辑图、逻辑表达式和卡诺图。

二、判断正误题2、异或函数与同或函数在逻辑上互为反函数。

(对)3、8421BCD码、2421BCD码和余3码都属于有权码。

(错)4、二进制计数中各位的基是2,不同数位的权是2的幂。

(对)3、每个最小项都是各变量相“与”构成的,即n个变量的最小项含有n个因子。

(对)4、因为逻辑表达式A+B+AB=A+B成立,所以AB=0成立。

数字逻辑复习题

数字逻辑复习题

《数字逻辑》复习题一选择题1.逻辑表达式Y=AB可以用 ( C ) 实现。

A.正或门B.正非门C.正与门D.负或门2.在( A )的情况下,“或非”运算的结果是逻辑 1 。

A.全部输入是0 B.全部输入是1C.任一输入为0,其他输入为1D.任一输入为13.CMOS数字集成电路与TTL数字集成电路相比突出的优点是( A )。

A. 微功耗B. 高速度C. 高抗干扰能力D. 电源范围宽4.在下列逻辑电路中,不是组合逻辑电路的有( D )。

A. 译码器B. 编码器C. 全加器D. 寄存器5.一块数据选择器有三个地址输入端,则它的数据输出端最多应有( D )。

A.3B.6C.7D.86.组合逻辑电路的特点是( B )。

A. 输出与以前输入有关B. 输出只由当时输入决定C. 输出与原来输出有关D. 输出由当时和以前输入共同决定7.若在编码器中有90个编码对象,则要求输出二进制代码位数为( C )位。

A.5B.6C.7D.88.数据选择器,某瞬间在选择变量作用下,从多路信号中选出( C )。

A.2路B.全部C.1路D. 4路9.八路数据分配器,其地址输入端有( C )个。

A.1B.2C.3D.4E.810.同步计数器和异步计数器比较,同步计数器的显著优点是( A )。

A.工作速度高 B.触发器利用率高 C.电路简单 D.不受时钟CP控制11.8 位移位寄存器,串行输入时经( D )个脉冲后,8位数码全部移入寄存器中。

A.1B.2C.4D.812.只读存储器ROM中的内容,当电源断掉后又接通,存储器中的内容( D )。

A.全部改变B.全部为0C.不可预料D.保持不变13.基本的逻辑运算是( C )。

A. 异或B. 与非C. 与、或、非D. 或非14.格雷码的特点是位置相邻的数码中只有( A )。

A. 一位不同B. 二位不同C. 高位相同,其他全不同D. 各位全不同15.函数F= <!--[if !vml]--><!--[endif]-->的反函数是( A )。

《数字逻辑》复习题

《数字逻辑》复习题

《数字逻辑》复习题一、选择题1.逻辑函数的表示方法中具有唯一性的是_________。

( )A.真值表B.布尔表达式C.逻辑图D.VHDL 语言2.Gray (格雷)码的特点是相邻码组中有________位码相异。

( )A .三位 B.两位 C.一位 D.四位3.n 个变量的最小项是 。

( ) A. n 个变量的积项,它包含全部n 个变量,每个变量可用元变量或非变量。

B. n 个变量的和项,它包含全部n 个变量,每个变量可用元变量或非变量。

C. n 个变量的积项,它包含全部n 个变量,每个变量仅为元变量。

D. n 个变量的和项,它包含全部n 个变量,每个变量仅为元变量。

4.最小项的逻辑相邻项是________。

A .ABCD B. C. D.5. 下述BCD 码中,属于有权码的是________。

( )A.余3码B.循环码C.格雷码D.8421码6.若变量A ,B ,C ,D ,E 取值为10011时,某最小项的值为1,则此最小项是____。

( ) A. B. C. D.7. 在下列电路中,不是组合逻辑电路的是________。

( )A. 编码器B. 锁存器C. 全加器D. 比较器8.要使译码器(74LS138)正常工作,使能控制端、、的电平信号应是____。

( ) A .100 B. 111 C.011 D.0009. 有一个左移移位寄存器,当预先置入1011后,其串行输入固定接0,在4个移位脉冲CP 作用下,四位数据的移位过程是 。

( ) A.1011--0110--1100--1000--0000 B. 1011--0101--0010--0001--0000 C .1011--1100--1101--1110--1111 D.1011--1010--1001--1000--011110. 能实现从多个输入端中选出一路作为输出的电路称为________。

( )A.触发器B.计数器C.数据选择器D.译码器11. 设计一位十进制计数器,至少需要_______个触发器。

数字逻辑复习题

数字逻辑复习题

数字逻辑复习题*红色表示知识点说明文字01数制码制和逻辑代数533多选题341.下列BCD码中有权码有( )。

A.8421BCD B.余3BCDC.5211BCD D.格雷(循环)码\\AC2.下列BCD码中无权码有( )。

A.8421BCD B.余3BCDC.5211BCD D.格雷(循环)码\\BD3.下列二进制数中是奇数的有( )。

A.0001 B.0000C.1 D.101\\ACD4.下列8421BCD码中是偶数的有( )。

A.0 B.0C.0 D.0001\\BC5.下列十六进制数中是奇数的有( )。

A.37F B.2B8C.34E D.FF7\\AD6.下列十六进制数中是偶数的有( )。

A.37F B.2B8C.34D D.F3E\\BD7.比十进制数大的数是( )。

A.二进制数B.8421BCD码C.八进制数D.十六进制数\\AC8.比十进制数10D小的数是( )。

A.十六进制数10H B.二进制数10BC.8421BCD码00010000 D.八进制数10Q\\BD9.5211BCD码的特点是( )。

A.具有逻辑相邻性B.具有奇偶校验特性C.是一种有权码D.按二进制数进行计数时自动解决了进位问题\\CD10.余3BCD码的特点是( )。

A.当作二进制码看比等值的8421BCD码多3 B.是一种有权码C.按二进制进行加法时自动解决了进位问题D.具有逻辑相邻性\\AC11.格雷(循环)码的特点是( )。

A.逻辑相邻B.折叠性C.是一种有权码D.反射性\\ABD12.下列二进制数中能被4整除的有( )。

A.000 B.0000C.D.101\\AC13.下列十六进制数中能被4整除的有( )。

A.37C B.2B8\\AB14.下列八进制数中能被4整除的有( )。

A.3732 B.3614C.5216 D.6710\\BD15.下列十六进制数中能被8整除的有( )。

A.37C0 B.2B7C.348 D.F3E\\AC16.下列代码中那些属于BCD码( )。

数字逻辑复习题有答案

数字逻辑复习题有答案

数字逻辑复习题有答案1. 什么是数字逻辑中的“与”操作?答案:在数字逻辑中,“与”操作是一种基本的逻辑运算,它只有当所有输入信号都为高电平(1)时,输出信号才为高电平(1)。

如果任何一个输入信号为低电平(0),则输出信号为低电平(0)。

2. 描述数字逻辑中的“或”操作。

答案:在数字逻辑中,“或”操作是另一种基本的逻辑运算,它只要至少有一个输入信号为高电平(1),输出信号就为高电平(1)。

只有当所有输入信号都为低电平(0)时,输出信号才为低电平(0)。

3. 如何理解数字逻辑中的“非”操作?答案:“非”操作是数字逻辑中最基本的逻辑运算之一,它将输入信号的电平状态取反。

如果输入信号为高电平(1),输出信号则为低电平(0);反之,如果输入信号为低电平(0),输出信号则为高电平(1)。

4. 解释数字逻辑中的“异或”操作。

答案:数字逻辑中的“异或”操作是一种逻辑运算,它只有在输入信号中有一个为高电平(1)而另一个为低电平(0)时,输出信号才为高电平(1)。

如果输入信号相同,即都是高电平或都是低电平,输出信号则为低电平(0)。

5. 什么是数字逻辑中的“同或”操作?答案:“同或”操作是数字逻辑中的一种逻辑运算,它只有在输入信号都为高电平(1)或都为低电平(0)时,输出信号才为高电平(1)。

如果输入信号不同,即一个为高电平一个为低电平,输出信号则为低电平(0)。

6. 什么是触发器,它在数字逻辑中的作用是什么?答案:触发器是一种具有记忆功能的数字逻辑电路,它可以存储一位二进制信息。

在数字逻辑中,触发器用于存储数据、实现计数、寄存器和移位寄存器等功能。

7. 简述D触发器的工作原理。

答案:D触发器是一种常见的触发器类型,它的输出状态由输入端D的电平决定。

当触发器的时钟信号上升沿到来时,D触发器会将输入端D的电平状态锁存到输出端Q,从而实现数据的存储和传递。

8. 什么是二进制计数器,它的功能是什么?答案:二进制计数器是一种数字逻辑电路,它能够按照二进制数的顺序进行计数。

数字逻辑复习题

数字逻辑复习题

数字逻辑复习题⼭东理⼯⼤学成⼈⾼等教育数字逻辑复习题⼀、分析下图所⽰组合逻辑电路的功能。

要求写出逻辑函数表达式,列出真值表,最后分析功能。

⼆、⽤异或门和与⾮门设计⼀个全加器。

(要求:列出真值表,写出表达式,最后画出逻辑电路图)三、⽤3-8线译码器74138和适当的与⾮门实现逻辑函数C AB C A C B A F +=),,(1。

四、分析下图所⽰的同步时序逻辑电路的功能。

写出输出函数和激励函数表达式、次态真值表、状态图,最后分析出电路的逻辑功。

y 2CPXy 1五、⽤卡诺图化简法求出下列逻辑函数的最简与-或表达式。

C B ACD C A B A D C B A F +++=),,,(六、分析下图所⽰组合逻辑电路的功能。

A BCS七、⽤多路4选1选择器MUX 实现4变量逻辑函数∑=)13,10,9,8,7,3,2,0(),,,(m D C B A F的功能,选⽤变量C 和D 作为选择控制变量,画出电路图。

F⼋、把下列不同进制数写成按权展开形式。

(1) (4517.239)10 (3) (325.744)8 (2) (10110.0101)2 (4) (785.4AF)16九、写出下列各数的原码、反码和补码。

(1) 0.1011 (2) –10110⼗、图⽰电路均为TTL 门,各电路在实现给定的逻辑关系时是否有错误,如有错误请改错。

BF AB=F A B=+A B (2)F AB=A B (3)⼗⼀、由集成四位⼆进制同步步计数器74161和8选1数据选择器74LS151组成的电路如图所⽰。

试按要求回答:(15分)CPF(1)74161组成⼏进制计数器电路;(2)画出计数状态转换图;(3)写出输出Y 的序列信号的⼀个周期;⼭东理⼯⼤学成⼈⾼等教育数字逻辑复习题答案⼀.分析下图所⽰组合逻辑电路的功能⽤代数法对输出函数F 的表达式化简如下:C A B A F ⊕+⊕=功能评述:由真值表可知,该电路仅当A,B,C 取值同时为0或同为1时输出F 的值为0,其他情况下输出F 为1。

(完整word版)数字逻辑期末复习题汇总

(完整word版)数字逻辑期末复习题汇总

一、选择题(每小题2分,共20分)1. 八进制(273)8中,它的第三位数2 的位权为___B___。

A .(128)10B .(64)10 C .(256)10 D .(8)10 2。

已知逻辑表达式C B C A AB F ++=,与它功能相等的函数表达式_____B____。

A .AB F = B .C AB F +=C .C A AB F +=D . C B AB F +=3。

数字系统中,采用____C____可以将减法运算转化为加法运算.A . 原码B .ASCII 码C . 补码D . BCD 码4.对于如图所示波形,其反映的逻辑关系是___B_____。

A .与关系B . 异或关系C .同或关系D .无法判断 5. 连续异或1985个1的结果是____B_____。

A .0B .1C .不确定D .逻辑概念错误6. 与逻辑函数D C B A F +++= 功能相等的表达式为___C_____.A . D CB A F +++= B .D C B A F +++=C .D C B A F = D .D C B A F ++=7.下列所给三态门中,能实现C=0时,F=AB ;C=1时,F 为高阻态的逻辑功能的是____A______。

8。

如图所示电路,若输入CP 脉冲的频率为100KHZ ,则输出Q 的频率为_____D_____。

A . 500KHzB .200KHzC . 100KHzD .50KHz9.下列器件中,属于时序部件的是_____A_____。

A . 计数器B . 译码器C . 加法器D .多路选择器10.下图是共阴极七段LED 数码管显示译码器框图,若要显示字符“5",则译码器输出a ~g 应为____C______.A . 0100100B .1100011C . 1011011D .0011011二、填空题(每小题2分,共20分)11。

TTL电路的电源是__5__V ,高电平1对应的电压范围是__2.4-5____V.12。

专科《数字逻辑》复习题库及答案讲解学习

专科《数字逻辑》复习题库及答案讲解学习

资料收集于网络,如有侵权请联系网站删除专科《数字逻辑》复习题库及答案一、选择题1. 和二进制数 (1100110111.001)等值的十六进制数学是( )。

A.337.2B.637.2C.1467.1D.c37.42. 是 8421BCD 码的是() A.1010B.0101C.1100D.11113. 和二进制码 1100 对应的格雷码是() A.0011B.1100C.1010D.0101_____4. 和逻辑式A ABC 相等的式子是 () A.ABC B.1+BC C.AD.5. 若干个具有三态输出的电路输出端接到一点工作时,必须保证()A. 任何时候最多只能有一个电路处于三态,其余应处于工作态。

B. 任何时候最多只能有一个电路处于工作态,其余应处于三态。

C. 任何时候至少要有两个或三个以上电路处于工作态。

D. 以上说法都不正确。

__ ____6. A+B+C+A +A B =( ) A.AB.AC.1D.A+B+C7. 下列等式不成立的是( )__BA.A AB AB.(A+B)(A+C)=A+BC____ __ __1C.AB+AC+BC=AB+BCD.A B A B AB A B 8.F(A , B, C)m( 0,1,2,3,4,5,6), 则 F ( )__ __ ____ __ __A.ABCB.A+B+CC. A B CD.A B C9. 欲对全班 53 个同学以二进制代码编码表示,最少需要二进制的位数是( )A.5B.6C.10D.5310. 一块数据选择器有三个地址输入端,则它的数据输入端应有()。

A.3B.6C.8D.1A BC11. 或非门构成的基本RS 触发器,输入端 SR 的约束条件是(__)____1__A.SR=0B.SR=1C.S RD. S R 012. 在同步方式下, JK 触发器的现态 Q n = 0,要使 Q n+1= 1 ,则应使()。

A.J=K=0B.J=0, K=1 C.J=1, K=X D.J=0, K=X 13. 一个 T 触发器,在 T=1 时,来一个时钟脉冲后,则触发器( ) 。

数字逻辑2014-2015(2)复习资料

数字逻辑2014-2015(2)复习资料

第一章数制与编码1、二、八、十、十六进制数的构成特点及相互转换;2、有符号数的编码;3、格雷码的特点;各种进制如何用BCD码表示;4、有权码和无权码有哪些?例:一、选择题1、(1100110)B=()8421BCD=()D=()H=()O (178)10=()2=()8421BCD=()16=()82、将数1101.11B转换为十六进制数为( A )A. D.C HB. 15.3HC. 12.E HD. 21.3H3、在下列一组数中,最大数是()。

A.(258)DB.(100000001 )BC.(103)HD.(001001010111 )8421BCD4、若用8位字长来表示,(-62)D=( )原5、属于无权码的是()A.8421 码B.余3 码C.2421 码D.自然二进制码6、分别用842lBCD码表示(10011000)2为()A.230B.98C.9807、十进制数33的余3码为()。

A.00110110B.110110C.01100110D.1001008、数字电路中使用的数制是()。

A.二进制B.八进制C.十进制D.十六进制9、二进制数[101101]2和下列数中()相等A.[46]10B.[2D]16C.[54]8D.[101101]BCD10、在时间和数值上都断续变化的离散信号叫做()。

A.数字信号B.断续信号C.模拟信号D.连续信号二、判断题1、格雷码具有任何相邻码只有一位码元不同的特性。

()2、8421BCD码、5421BCD码、2421BCD码都是有权的二-十进制编码。

()3、BCD码是一种人为选定的0~9十个数字的代码,可以有许多种。

()4、8421BCD码是有权的二-十进制编码。

( )第二章逻辑代数基础1、基本逻辑运算和复合逻辑运算的运算规律、电路符号;2、逻辑代数的基本定律及三个规则;3、逻辑函数表达式、逻辑图、真值表及相互转换;4、最小项、最大项的性质;5、公式法化简;卡诺图法化简(有约束的和无约束的)。

(完整word版)数字逻辑和设计基础-期末复习题

(完整word版)数字逻辑和设计基础-期末复习题

1.采用3-8线译码器74LS138和门电路构成的逻辑电路如图所示, 请对该电路进行分析, 写出输出方程, 并化解为最简与-或式。

(10分)1.解: 分析此图, 可知: F1= ,F2=4567m m m m +++ 化简过程: 由卡诺图及公式化简均可, 此处略 化简得: (2分)2F A =2.已知逻辑函数: , 试用一片4选1数据选择器和门电路实现该逻辑函数, 要求采用代数法, 写出设计全过程, 并画出电路图。

(10分)A 1ST YD 0D 1D 2D 3A 0① 写出逻辑函数F 的表达式(2分)==F A B C AB C ABC A BC ABCA B C AB C C A BC ABCA B C AB A BC ABC=+++++++++++()② 写出4选1数据选择器输出端逻辑函数Y 的表达式(2分)100101102103Y A A D A A D A A D A A D =+++③令 , 比较 和 两式可得: (2分)01231D C D D D C ====④ 根据上式画出的逻辑图。

(4分)五、 画出下列各触发器Q 端的波形: (设Q = 0)(10 分, 每小题5 分) 1、已知JK 触发器输入信号J 和K 、时钟脉冲CP 、异步置位端 和 的波形如下图所示, 试画出触发器输出端Q 的波形, 设初始状态为0。

(5分)QCPJS S DR DK J2.下图由边沿D 触发器构成的触发器电路, 设其初始状态为0。

输入信号如右图所示, 试画出Q 端的输出波形。

(5分)CP QD R D R六、 小规模时序逻辑电路设计(15分)1.分析下图所示电路。

(15分)要求: 1)、写出驱动方程、状态方程、输出方程;2)、列出状态转换真值表, 画出状态转换图; 3)、说明电路的逻辑功能及启动特性。

Y解: 1.写方程式10202110102012121 Y=n n n n n n n nn n n D Q Q Q D Q Q Q Q Q D Q Q Q +++⎧⎧==⎪⎪⎪⎪==⎨⎨⎪⎪==⎪⎪⎩⎩驱动方程状态方程输出方程2.列状态转换真值表CP 脉冲序列2nQ 1nQ 0nQ +10n Q +11n Q +12n Q 000000112345001011011111111110110100100000001101111Y00010001无效状态3.画状态转换图电路为同步模6计数器, 不能自启动74LS161采用置数法实现十进制计数器的逻辑图。

数字逻辑习题-基础概念

数字逻辑习题-基础概念

1. 已知二进制数01001010,其对应的十进制数为 ( )(A)48 (B)74 (C)106 (D)92 2. A +A B = ( )(A)A +B (B)A +B (C)A+B (D)A+B3. =++=C B A BC A ABC ABC F ____)( ( ) (A)∑)4,2,0(m(B)∑)7,5,3(m (C)∑)5,3,1(m (D) ∑)5,3,1(m4. 和二进制数(1100110111.001)等值的十六进制数是( )(A)337.2 (B)637.2 (C)1467.1 (D)c37.4 5. 余三码1011对应的二进制码是( )(A)0011 (B) 1100 (C) 1000 (D) 0101 6. 下列等式不成立的是 ( ) (A)B A B A A +=+__(B)(A+B)(A+C)=A+BC(C) AB+AC+BC=AB+BC(D)1________=+++B A AB B A B A 7. BCD )D ,C ,B ,A (F =,它包含最小项个数是 ( )(A)1(B)2(C)3(D)48. 如要把最简与或式转化为与非式,应使用下列哪个定律( )(A)还原律和摩根定理 (B)交换律(C)结合律(D)还原律和重叠律9. 若对全班29个同学以二进制代码编码表示,最少需要二进制的位数是 ( )(A)3(B)4(C)5(D)610. 在二进制译码器中,若输入有5位二进制代码,则输出有________个信号。

( )(A)32(B)16(C)8(D)411. 计数器的异步清零端的功能是 ( )(A)在CP 上升沿清零 (B)在CP 下降沿清零 (C)清零端有效即清零 (D)在CP 为高电平时清零 12. 在CP 作用下,欲使D 触发器具有n 1n Q Q =+的功能,其D 端应接 ( )(A)1 (B)0 (C)nQ (D)__nQ13. 与非门构成的基本RS 触发器,输入端SR 的约束条件是 ( )(A)SR=0(B)SR=1(C)1____=+R S(D)0____=+R S11.[10101]2转换为十进制数是 ( )(A)11 (B)15 (C)21 (D)25 12.十进制数995.7对应的8421BCD 码为( ) (A) (1001 1001 0110.1110)(B) (1001 1001 0101.0111)(C) (0001 1001 1010.1110)(D) (1001 1001 1010.0111)13.化简=+++__A AB BC A ( )(A) A(B)A+C(C) 1(D)01. 测得某逻辑门输入A 、B 和输出F 的波形如图所示,则F(A ,B)的表达式是 ( ) (A)F=AB (B)F=A+B(C)B A F ⊕=(D)__B A F =2. 如图所示电路实现的逻辑功能=F( )(A)F=AB (B)F=A+B (C)B A F += (D)AB = 3. 不是最小项ABCD 逻辑相邻的最小项是( )(A)A BCD (B)A B CD (C)A B C D (D)AB C D4. 欲对全班30个同学以二进制代码编码表示,最少需要二进制的位数是 ( )(A)3(B)4(C)5(D)65. 一片三位二进制译码器,它的输出端有( )(A)1个 (B)8个 (C)10个 (D)16个6. 在下列逻辑电路中,不是组合逻辑电路的有 ( )(A)译码器(B)编码器(C)全加器(D)寄存器7. 某4位移位寄存器,现态为1111,若串行输入始终为0,则经过4个移位脉冲后,该移位寄存器的内容为 ( ) (A)0000 (B)1000 (C)1100 (D)11101. =⊕__B A ( )(A)____B A AB + (B)B A B A ____+ (C)__B A (D)B A __题4图A B F 题5图2. 与ABC+A BC 函数式相等的表达式是 ( )(A) ABC(B) A(C) A BC(D) ABC+BC3. 对全班29个同学以二进制代码编码表示,最少需要二进制的位数是( )(A)3(B)4(C)5(D)64. 一块数据选择器有三个地址输入端,则它的数据输入端应有( )(A)4(B)6(C)8(D)15. 下列电路中,属于时序逻辑电路的是( )(A)编码器 (B) 译码器(C)数值比较器 (D)计数器6. 分析图示电路的逻辑功能应为__________。

数字逻辑电路考试复习

数字逻辑电路考试复习
(1-4)
作业题 P70 题1.11(b)、(d)、(f) 题1.12 ⑴、⑶ P71 题1.13 ⑵ 题1.14 ⑵、⑷ 题1.15 ⑶、⑹
(1-5)
作业题 P71 题1.16(a) P72 题1.17 画出[题1.4] ⑴中函数的逻 辑图

(1-6)
作业题 P135 题2.2 P136 题2.3(a)
Y1 A B 0 A B
Y2 A B
Y3 AB 0 (AB 2-10)
作业题 P139 题2.13 P140 题2.15 P141 题2.16
(2-11)
一、填空题 1、使用(三态门 )可以实现总线结构;使用(OC )门可 实现“线与”逻辑。 2、TTL门输入端口为 “与” 逻辑关系时,多余的 输入端可(悬空 )处理;TTL门输入端口为 “或” 逻 辑关系时,多余的输入端应接(低)电平;CMOS门输 入端口为“与”逻辑关系时,多余的输入端应接(高 ) 电平,具有“或”逻辑端口的CMOS门多余的输入端 应接( 低)电平;即CMOS门的输入端不允许( 悬空)。 3、TTL与非门的电路结构由(输入级)、(中间放大级) 和(输出级 )三部分组成。
5、8个输入的编码器,按二进制编码,其输出的编码 有( 3 ) 位。 6、3个输入的译码器,最多可译码出( 8 ) 路输出。
(3-19)
二、单项选择题 1、在二进制译码器中,若输入有4位代码,则输出有 ( D )信号。 A、 2 个 B、 4个 C、 8个 D、16个 2、若在编码器中有50个编码对象,则要求输出二进 制代码位数为( B )位。 A、5 B 、6 C、10 D、50 3、在在大多数情况下,对于译码器而言( A )。 A、其输入端数目少于输出端数目 B、其输入端数目多于输出端数目 C、其输入端数目与输出端数目几乎相同

《数字逻辑与电路》复习题及答案

《数字逻辑与电路》复习题及答案

《数字逻辑与电路》复习题及答案《数字逻辑与电路》复习题第⼀章数字逻辑基础(数制与编码)⼀、选择题1.以下代码中为⽆权码的为CD。

A. 8421BCD码B. 5421BCD码C.余三码D.格雷码2.以下代码中为恒权码的为AB 。

A.8421BCD码B. 5421BCD码C. 余三码D. 格雷码3.⼀位⼗六进制数可以⽤ C 位⼆进制数来表⽰。

A. 1B. 2C. 4D. 164.⼗进制数25⽤8421BCD码表⽰为 B 。

A.10 101B.0010 0101C.100101D.101015.在⼀个8位的存储单元中,能够存储的最⼤⽆符号整数是CD 。

A.(256)10B.(127)10C.(FF)16D.(255)106.与⼗进制数(53.5)10等值的数或代码为ABCD 。

A. (0101 0011.0101)8421BCDB.(35.8)16C.(110101.1)2D.(65.4)87.与⼋进制数(47.3)8等值的数为:A B。

A.(100111.011)2B.(27.6)16C.(27.3 )16D. (100111.11)28.常⽤的B C D码有C D。

A.奇偶校验码B.格雷码C.8421码D.余三码⼆、判断题(正确打√,错误的打×)1. ⽅波的占空⽐为0.5。

(√)2. 8421码1001⽐0001⼤。

(×)3. 数字电路中⽤“1”和“0”分别表⽰两种状态,⼆者⽆⼤⼩之分。

(√)4.格雷码具有任何相邻码只有⼀位码元不同的特性。

(√)5.⼋进制数(17)8⽐⼗进制数(17)10⼩。

(√)6.当传送⼗进制数5时,在8421奇校验码的校验位上值应为1。

(√)7.⼗进制数(9)10⽐⼗六进制数(9)16⼩。

(×)8.当8421奇校验码在传送⼗进制数(8)10时,在校验位上出现了1时,表明在传送过程中出现了错误。

(√)三、填空题1.数字信号的特点是在时间上和幅值上都是断续变化的,其⾼电平和低电平常⽤1和0来表⽰。

数字逻辑期末复习题

数字逻辑期末复习题

一、选择题(每小题2分,共20分)1. 八进制(273)8中,它的第三位数2 的位权为___B___。

A .(128)10B .(64)10C .(256)10D .(8)102. 已知逻辑表达式C B C A AB F ++=,与它功能相等的函数表达式_____B____。

A .AB F = B .C AB F += C .C A AB F +=D . C B AB F +=3. 数字系统中,采用____C____可以将减法运算转化为加法运算。

A . 原码B .ASCII 码C . 补码D . BCD 码4.对于如图所示波形,其反映的逻辑关系是___B_____。

A .与关系B . 异或关系C .同或关系D .无法判断 5. 连续异或1985个1的结果是____B_____。

A .0B .1C .不确定D .逻辑概念错误6. 与逻辑函数D C B A F +++= 功能相等的表达式为___C_____。

A . D C B A F +++= B . D C B A F +++=C .D C B A F = D .D C B A F ++=7.下列所给三态门中,能实现C=0时,F=AB ;C=1时,F 为高阻态的逻辑功能的是____A______。

B A F& ∇FB A &∇8. 如图所示电路,若输入CP 脉冲的频率为100KHZ ,则输出Q 的频率为_____D_____。

A . 500KHzB .200KHzC . 100KHzD .50KHz9.下列器件中,属于时序部件的是_____A_____。

A . 计数器B . 译码器C . 加法器D .多路选择器 10.下图是共阴极七段LED 数码管显示译码器框图,若要显示字符“5”,则译码器输出a ~g 应为____C______。

A . 0100100B .1100011C . 1011011D .0011011二、填空题(每小题2分,共20分)11.TTL 电路的电源是__5__V ,高电平1对应的电压范围是__2.4-5____V 。

数字逻辑试题及答案

数字逻辑试题及答案

数字逻辑试题及答案一、选择题(每题2分,共20分)1. 以下哪个是数字逻辑电路中的基本逻辑运算?A. 加法B. 减法C. 乘法D. 与运算2. 一个3输入的与门,当所有输入都为高电平时,输出为:A. 低电平B. 高电平C. 浮空D. 不确定3. 一个D触发器的Q端在时钟信号上升沿触发时,其状态变化为:A. 保持不变B. 从0变到1C. 从1变到0D. 从D输入端状态变化4. 在数字电路中,以下哪个不是布尔代数的基本定理?A. 幂等律B. 交换律C. 反演律D. 分配律5. 一个4位二进制计数器在计数到31后,下一个状态是:A. 00000B. 00001C. 11111D. 不能确定6. 以下哪个不是数字逻辑电路设计中的优化方法?A. 布尔代数简化B. 逻辑门替换C. 增加冗余D. 逻辑划分7. 一个异或门的真值表中,当输入相同,输出为:A. 0B. 1C. 无法确定D. 无输出8. 在数字电路中,同步计数器与异步计数器的主要区别在于:A. 计数范围B. 计数速度C. 电路复杂度D. 计数精度9. 以下哪个不是数字逻辑电路中的存储元件?A. 触发器B. 寄存器C. 计数器D. 逻辑门10. 一个简单的数字逻辑电路设计中,如果需要实现一个2输入的或门,至少需要几个与门?A. 1B. 2C. 3D. 4答案:1. D2. B3. D4. C5. B6. C7. A8. B9. D10. A二、填空题(每空2分,共20分)1. 数字逻辑电路中最基本的逻辑运算包括______、或运算、非运算。

2. 一个2输入的与门,当输入都为高电平时,输出为______。

3. 布尔代数的基本定理包括______、结合律、分配律等。

4. 一个D触发器的Q端在时钟信号上升沿触发时,Q端状态与______相同。

5. 4位二进制计数器的计数范围是从______到1111。

6. 数字逻辑电路设计中的优化方法包括布尔代数简化、逻辑门替换、______等。

数字逻辑复习题

数字逻辑复习题

数字逻辑复习题《数字逻辑》复习资料⼀.选择题:1.下列数码均代表⼗进制数6,其中按余3码编码的是()。

A)0110 B)1100 C)1001 D)01012.已知逻辑函数Y=AB+A?B+?A?B,则Y的最简与或表达式为()。

A)A B)A+?A?B C)A+?B D)A+B3.对于J-K触发器,若J=K,则可完成()触发器的逻辑功能。

A)R-S B)D C)T;D)J-K4.下列四个数中,最⼤的数是()。

A)(AF)16 B)(001010000010)8421BCDC)(10100000)2 D)(198)105.逻辑变量的取值1和0可以表⽰()。

A)开关的闭合、断开B)电位的⾼、低C)真与假D)电流的有、⽆6.在何种输⼊情况下,“或⾮”运算的结果是逻辑0。

()A)全部输⼊是0 B)全部输⼊是1C)任⼀输⼊为0,其他输⼊为1 D)任⼀输⼊为17.对于T触发器,若原态Q n=0,欲使新态Q n+1=1,应使输⼊T=()。

A)0 B)1 C)Q D)不确定8.下列触发器中,克服了空翻现象的有()。

A)边沿D触发器B)]主从RS触发器;C)同步RS触发器D)主从JK触发器;9.卡诺图上变量的取值顺序是采⽤()的形式,以便能够⽤⼏何上的相邻关系表⽰逻辑上的相邻。

A)⼆进制码B)循环码C)ASCII码D)⼗进制码10.表⽰任意两位⽆符号⼗进制数需要()⼆进制数。

A)6 B)7 C)8 D)911.余3码10001000对应的2421码为()。

A)01010101 B)10000101 C)10111011 D)1110101112.补码1.1000的真值是()。

A)+1.0111 B)-1.0111 C)-0.1001 D)-0. 100013.标准或-与式是由()构成的逻辑表达式。

A)与项相或B)最⼩项相或C)最⼤项相与D)或项相与14.下列四种类型的逻辑门中,可以⽤()实现三种基本运算。

A)与门B)或门C)⾮门D)与⾮门15.实现两个四位⼆进制数相乘的组合电路,应有()个输出函数。

数字逻辑电路基础(2010_黑)基本概念复习

数字逻辑电路基础(2010_黑)基本概念复习
F AD AB AC
F AD AB AC
7. 函数 F AB CD ABD 的或与式是( ② )。
① ③
2014-6-26
F ( A B)(C D)(A B D) ② F ( A D)( B C )( B D)
F ( A B)(C D)( A B D)


F AB AB D ABD AC D
F AB ABD BC D AC D BC D
9. 函数F(A,B,C)=M(0,1,2,3,4,6) d(7)的最简或与表达式是 ( )。 ① ③
F ( B C)( B C)( A B)
② ④
F BC AC BC
( A BC)D E
( A BC)D E ②;
④。 ( A BC)DE
12. 能使逻辑函数 F ( A B C)( A B C)( A B C) 为零的变量(顺序 为ABC)组合是( ② )。 ①011,110,101 ③110,101,011 ②010,001,100 ④110,101,111
18. n个变量可以构成( ③ )个最小项。 ①n ②2xn ③ 2n ④2n-1
19.逻辑函数F=AB与G=A⊙B满足( ① )关系。 ①互非 ②对偶 ③相等 ④无任何关系
20. 标准与或式是由( ④ )构成的逻辑表达式。 ①最大项之积 ②最小项之积 ③最大项之和 ④最小项之和
21. 标准或与式是由( ① )构成的逻辑表达式。 ①最大项之积
F A B A C B C
F AB AC CD
18.
19.
F BC
20. 1;0

《数字逻辑》总复习测试题参考答案

《数字逻辑》总复习测试题参考答案
数字逻辑总复习测试题参 考答案
目录
• 测试题答案概述 • 选择题答案解析 • 填空题答案解析 • 简答题答案解析 • 计算题答案解析
01
测试题答案概述
测试题答案的解析
测试题1答案解析
这道题考查了基本逻辑门的功能和特点,通 过分析题目中的逻辑表达式,可以确定使用
的逻辑门类型和输入输出关系。
测试题2答案解析
解析:此题考查了触发器的功能,C选项代表了边沿触发器的特性,即在时钟信号的上升沿或下降沿时,触发器 会进行状态更新。
03
填空题答案解析填空题一答案及解析来自答案1010解析
根据二进制数的定义,二进制数由0和1组成,逢2进1。因此,将十进制数10转换为二进制数得到1010。
填空题二答案及解析
答案:8
测试题答案的注意事项
注意单位的统一
在解题过程中,需要注意单位的一致性,避免出现单位混淆或单位 错误的情况。
考虑边界条件
在分析逻辑电路或可编程逻辑器件的应用时,需要考虑各种边界条 件和极端情况,以确保电路的可靠性和稳定性。
重视细节
在解题过程中,需要注意细节问题,如符号的规范使用、电路连接方 式的正确性等,这些细节问题可能会影响最终结果的正确性。
05
计算题答案解析
计算题一答案及解析
答案
11010010
解析
根据二进制加法规则,1010+101=1101,然后后缀一个 0,得到11010010。
计算题二答案及解析
答案:3
解析:根据逻辑或运算规则,当两个输入信 号中至少有一个为高电平时,输出信号为高 电平。因此,A、B、C中至少有一个为高电
02
选择题答案解析
选择题一答案及解析

《数字逻辑》总复习题

《数字逻辑》总复习题

《数字逻辑》总复习题1、用卡诺图法化简下列各式。

2、利用与非门实现下列函数,并画出逻辑图。

3、分析下图所示的逻辑电路,写出表达式并进行简化。

4、分析下图所示的逻辑电路,写出表达式并进行简化。

5、分析下图所示逻辑电路,其中S3、S2、S1、S0为控制输入端,列出真值表,说明F与A、B 的关系。

6、分析下图所示逻辑电路,列出真值表,说明其逻辑功能。

7、右图所示为数据总线上的一种判零电路,写出F的逻辑表达式,说明该电路的逻辑功能。

8、分析下图所示逻辑电路,列出真值表,说明其逻辑关系。

9、下图所示为两种十进制数代码转换器,输入为余三码,问:输出为什么代码?10、下图是一个受M 控制的4位二进制码和格雷码的相互转换电路。

M=1 时,完成自然二进制码至格雷码转换;M=0 时,完成相反转换。

请说明之。

11、在有原变量又有反变量的输入条件下,用与非门设计实现下列函数的组合电路:12、设输入既有原变量又有反变量,用与非门设计实现下列函数的多输出电路。

13、设输入既有原变量又有反变量,用或非门设计实现下列函数的组合电路:14、设输入只有原变量而无反变量,试用最少的三级与非门实现下列函数:15、设输入只有原变量没有反变量,试用或非门实现下列函数组合电路:16、已知输入信号A,B,C,D的波形如下图所示,选择适当的集成逻辑门电路,设计产生输出F波形的组合电路(输入无反变量)。

17、用红、黄、绿三个指示灯表示三台设备的工作情况:绿灯亮表示全部正常;红灯亮表示有一台不正常;黄灯亮表示有两台不正常;红、黄灯全亮表示三台都不正常。

列出控制电路真值表,并选出合适的集成电路来实现。

18、用八选一数据选择器实现下列函数:19、用两片双四选一数据选择器和与非门实现循环码至8421BCD码转换。

20、设计二进制码/格雷码转换器。

输入为二进制码B3B2B1B0,输出为格雷码,EN为使能端,EN=0时执行二进制码→格雷码转换; EN=1时输出为高阻。

数字逻辑复习题

数字逻辑复习题

一、 计算题1、证明公式C A B A C A AB +=+)(2、证明公式D B B DA C B D D BC +=++++))((3、证明C A C B B A C B A ABC ++=+4、证明D B A CD D A BD B A +=+++5、证明B A BC B A ABC =++)(6、证明公式A C C B B A A C C B B A ++=++7、用卡诺图化简AB D C D B BC AC F ++++=8、化简F(A,B,C,D)=∑m (1,3,4,9,11,12,14,15) + ∑d(5,6,7,13)9、AC BC A D C B AB D C A F ++++=化成最简与非与非式10、将∑∑+=)7,5,2,0()6,4,1(),,(d C B A Y 化成最简与非与非式11、将∑∑+=)15,14()1110875320(),,,(d D C B A Y ,,,,,,,化成最简与非与非式12、将∑∑+=)15,14,12()1110875320(),,,(d D C B A Y ,,,,,,,化成最简与非与非式13、分析所示电路逻辑功能。

14、四路数据选择器的选择控制变量01A A 分别接A ,B ,数据输入端3210,,,D D D D 依次接C ,0,0,C ,试分析该电路实现何功能。

15、判断下列函数是否存在冒险,并消除可能出现的冒险BC A ACD C AB D C A F +++=16、分析下图所示计数器为模多少。

17、分析下图所示电路的功能。

2100 -> 10 -> 11 -> 01 -> 00 -> 01 -> 11 -> 102100 -> 01 -> 11 -> 10 -> 11 -> 01 -> 00二、化简题:123yY/Zx2 x1=00 x2 x1=01 x2 x1=11 x2 x1=101 3/03/d 4/d 3/d2 4/1 3/0 d/d 1/d3 1/d 1/1 d/d d/d4 2/d d/d 3/d 5/d5 2/d 5/d3/d 4/d 4二次状态yY/Zx2 x1=00 x2 x1=01 x2 x1=11 x2 x1=101 ①/05/- -/- 2/-2 1/- -/- 3/- ②/03 -/- 5/- ③/14/-4 1/- -/- 3/- ④/15 1/- ⑤/06/- -/-6 -/- 5/- ⑥/04/- 5二次状态yY/Zx2 x1=00 x2 x1=01 x2 x1=11 x2 x1=101 ①/0 3/0 -/- 2/02 1/0 -/- 4/0 ②/03 6/0 ③/0 4/0 -/-4 -/- 3/0 ④/0 5/05 6/0 -/- -/- ⑤/06 ⑥/0 -/- -/- 7/-7 1/- -/- -/- ⑦/1四.分析题1、分析如图所示组合逻辑电路的功能。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

数字逻辑课程基本概念复习题:
1.数字电路是以 二进制逻辑代数 为数学基础。

2.数字电路既能进行逻辑运算又能进行 算术 运算。

3.数字电路中的常数是 时间常数 。

4.卡诺图化简逻辑函数的原理是利用相邻的两个最小项可消去 一个变量 。

5.最简逻辑函数是指在实现它的逻辑功能时,所用的 逻辑门 最少,每个门的 种类 最少。

6.存储器的逻辑芯片有一个引脚标有CS ,它的作用是 控制输入端 。

7.存储器ROM 的英文名称是:
Read only Memory ;它的特点是 只能读,断电后数据不消失 。

8.数字逻辑电路中的常数是 0和1 。

9. 数字逻辑门的逻辑功能是 与 或 非 。

10.由8位信息码和1位校验码构成为110011011,它是 偶 校验码。

11.数字逻辑中基本的逻辑运算有: 与 或 非 。

12. TTL 与非门某引脚悬空,则相当于接入了逻辑 1 。

13.存储器ROM 的连接线有 地址 总线、 数据 总线和 控制 总线。

14.n 个变量函数的全体最小项之和(或)为 1 。

15.给35个字符编码,至少需要 6 位二进制数。

16.34+48和数的8421BCD 码是 。

17.AB B A F +=的对偶式是 。

18.在4选1数据选择器中,需要 16 位地址控制代码。

19.设逻辑函数BD ABC F +=,其最小项的标准表达式是
m5+m13+m14+m15 。

20.数字系统中的8421BCD 码是用 4 位二进制数表示一位十进制数。

21.在下图所示的(a )(b )两图中,要实现“与”逻辑功能,正确的接法是 图。

在(c )(d )两图中,要实现“或”逻辑功能,正确的接法是 图。

22.现有一逻辑函数ABC BC A C AB C B A C B A F +++=),,(,根据最小项的性质,三个输入变量有8个最小项,那么函数中只出现了四个最小项,还有四个最小项没有出现的原因是 ABC 中不能同时出现2个或3个0电位 。

23.下图是共阴极七段LED 数码管显示译码器框图,若要显示字符"4",则译码器输出a ~g 的代码应为 0110011 。

24. 一个256*4的存储器有 8 根地址线和 4 根数据线。

25.触发器中的直接置0和直接置1两个输入端的逻辑功能是 与非
26. 下图是由三个JK 触发器构成的时序逻辑电路波形图,它的逻辑功能 。

提示:Q 2为最高位,即Q 2Q 1Q 0。

27.教材中各章节后面的思考题
28.教材第二章的逻辑数公式和定律,就是那张表中的13组公式。

请大家把课后的作业有时间都做一下,基本上都是作业做过的题。

相关文档
最新文档