电感电容选型中的自谐振频率

合集下载
  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

电感电容选型中的自谐振频率

设计简单的DCDC电路时,初步计算后就可以根据电感直流电阻(DCR)、电容额定纹波电流和ESR这些都是首先关注的参数开始选型。同样的,在RF LNA电路中,首先关心的是RF choke的Q值,叠层磁珠的Q 值过低不宜使用已是共识。但是感容元件的自谐振频率(Self-Resonant Frequency)这个”一说就会”的参数却很容易被新手忽视。在MHz的DCDC 和RF LNA电路中,被动元件自谐振频率是需要得到适当关注的。

 C0G/NP0类的低损耗电容和高Q值RF绕线电感datasheet中一般都会主动标出自谐振频率的具体值和测试方法。简单地说,电容在低于自谐振频率的区间内才有作为容性元件的利用价值,电感在自谐振频率内才有作为电感的利用价值。

 图1 murata LQW18AS系列spec中的SRF信息

 RLC电路中,当系统阻尼R提供的衰减不足时,容抗和感抗相互抵消,能量在LC间来回传递,这就是”谐振”。直插电容的引线、MLCC内部高密度金属电极和焊接端子都能提供少量的寄生电感(Parasitic Inductance),这是分立电容元件”自”谐振的根本原因。

 图2 电容引线带来的寄生电感

 MLCC有经典的V型阻抗-频率曲线。随着频率升高,寄生电感的影响开始凸显,阻抗先变小再变大,这是MLCC的固有特性。曲线中的最低点就是MLCC的自谐振频率。

相关文档
最新文档