数字电子技术-4套期末试卷-含答案
(完整word版)数字电子技术基础期末考试试卷及答案
数字电子技术基础试题(一)一、填空题: (每空1分,共10分)1.(30.25)10 = (11110.01 )2 = (1E.4)16 .2 。
逻辑函数L = + A+ B+ C +D = 1 。
3 . 三态门输出的三种状态分别为:、和。
4 。
主从型JK触发器的特性方程= 。
5 . 用4个触发器可以存储位二进制数。
6 。
存储容量为4K×8位的RAM存储器,其地址线为12 条、数据线为8 条。
1.(30。
25)10 = ( 11110.01 )2 = (1E。
4 )16 .2 . 1.3 。
高电平、低电平和高阻态。
4 . .5 . 四。
6 。
12、8二、选择题:(选择一个正确的答案填入括号内,每题3分,共30分)1。
设下图中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:(C )图。
2。
下列几种TTL电路中,输出端可实现线与功能的电路是( D)。
A、或非门B、与非门C、异或门D、OC门3。
对CMOS与非门电路,其多余输入端正确的处理方法是(D ).A、通过大电阻接地(〉1.5KΩ)B、悬空C、通过小电阻接地(<1KΩ)B、D、通过电阻接V CC4。
图2所示电路为由555定时器构成的(A ).A、施密特触发器B、多谐振荡器C、单稳态触发器D、T触发器5。
请判断以下哪个电路不是时序逻辑电路(C )。
A、计数器B、寄存器C、译码器D、触发器6.下列几种A/D转换器中,转换速度最快的是(A ).A、并行A/D转换器B、计数型A/D转换器C、逐次渐进型A/D转换器B、D、双积分A/D转换器7.某电路的输入波形u I 和输出波形u O 如下图所示,则该电路为(C).A、施密特触发器B、反相器C、单稳态触发器D、JK触发器8.要将方波脉冲的周期扩展10倍,可采用(C )。
A、10级施密特触发器B、10位二进制计数器C、十进制计数器B、D、10位D/A转换器9、已知逻辑函数与其相等的函数为( D).A、B、C、D、10、一个数据选择器的地址输入端有3个时,最多可以有( C)个数据信号输出.A、4B、6C、8D、16三、逻辑函数化简(每题5分,共10分)1、用代数法化简为最简与或式Y= A +2、用卡诺图法化简为最简或与式Y= + C +A D,约束条件:A C + A CD+AB=0四、分析下列电路。
数字电子技术期末复习试卷及答案(四套)
数字电子技术基础试卷(本科)及参考答案试卷一一、(20分)选择填空。
从每个小题的四个选项中选出一个正确答案,并将其编号填入该题后的括号中。
1.十进制数3.625的二进制数和8421BCD码分别为()A.11.11 和11.001 B.11.101 和0011.1C.11.01 和11.1 D.11.101 和11.1012.下列几种说法中错误的是()A.任何逻辑函数都可以用卡诺图表示。
B.逻辑函数的卡诺图是唯一的。
C.同一个卡诺图化简结果可能不是唯一的。
D.卡诺图中1的个数和0的个数相同。
3.和TTL电路相比,CMOS电路最突出的优点在于()A.可靠性高B.抗干扰能力强C.速度快D.功耗低4.为了把串行输入的数据转换为并行输出的数据,可以使用()A.寄存器B.移位寄存器C.计数器D.存储器5.单稳态触发器的输出脉冲的宽度取决于()A.触发脉冲的宽度B.触发脉冲的幅度C.电路本身的电容、电阻的参数D.电源电压的数值6.为了提高多谐振荡器频率的稳定性,最有效的方法是()A.提高电容、电阻的精度B.提高电源的稳定度C.采用石英晶体振荡器C.保持环境温度不变7.已知时钟脉冲频率为f cp,欲得到频率为0.2f cp的矩形波应采用()A.五进制计数器B.五位二进制计数器C.单稳态触发器C.多谐振荡器8.在图1-8用555定时器组成的施密特触发电路中,它的回差电压等于()A.5V B.2VC.4V D.3V图1-8二、(12分)已知输入信号A、B、C的波形,试画出图2所示各电路输出(L1、L2、L3)的波形。
设触发器的初态为0。
图2三、(10分)如图3所示,为检测水箱的液位,在A 、B 、C 、三个地方安置了三个水位检测元件,当水面低于检测元件时,检测元件输出低电平,水面高于检测元件时,检测元件输出高电平。
试用与非门设计一个水位状态显示电路,要求:当水面在A 、B 之间的正常状态时,仅绿灯G 亮;水面在B 、C 间或A 以上的异常状态时,仅黄Y 灯亮;水面在C 以下的危险状态时,仅红灯R 亮。
《数字电子技术》期末考试题及答案(经典)
xxx~xxx学年第x学期《数字电子技术》期末复习题第一部分题目一、判断题(每题2分,共30分。
描述正确的在题号前的括号中打“√”,错误的打“×”)【】1、二进制有0 ~ 9十个数码,进位关系为逢十进一。
【】2、(325)8 >(225)10【】3、十进制数整数转换为二进制数的方法是采用“除2取余法”。
【】4、在二进制与十六进制的转换中,有下列关系:(100111010001)2=(9D1)16【】5、8421 BCD码是唯一能表示十进制数的编码。
【】6、十进制数85的8421 BCD码是101101。
【】7、格雷码为无权码,8421 BCD为有权码。
【】8、数字电路中用“1”和“0”分别表示两种状态,二者无大小之分。
【】9、逻辑变量的取值,1比0大。
【】10、在逻辑代数中,逻辑变量和函数均只有0和1两个取值,且不表示数量的大小。
【】11、逻辑运算1+1=1【】12、逻辑运算A+1+0=A【】13、因为逻辑表达式A+B+AB=A+B成立,所以AB=0成立。
【】14、在时间和幅度上均不连续的信号是数字信号,所以语音信号是数字信号。
【】15、逻辑函数的运算次序为:先算括号内,后算括号外;先求与,再求或,最后求非。
【】16、AB A C BC AB A C++=+【】17、逻辑函数表达式的化简结果是唯一的。
【】18、逻辑真值表、逻辑表达式、逻辑图均是逻辑关系的描述方法。
【】19、n个变量组成的最小项总数是2n个。
【】20、逻辑函数的化简方法主要有代数化简法和卡诺图化简法。
【】21、逻辑函数化简过程中的无关项一律按取值为0处理。
【】22、数字电路中晶体管工作在开关状态,即不是工作在饱和区,就是工作在截止区。
【】23、TTL或非门的多余输入端可以接高电平。
【】24、某一门电路有三个输入端A、B、C,当输入A、B、C不全为“1”时,输出Y为“0”,输入A、B、C全为高电平“1”时,输出Y为“1”,此门电路是或门电路。
数字电子技术期末考试题及答案(经典)
xxx~xxx学年第x学期《数字电子技术》期末复习题第一部分题目一、判断题(每题2分,共30分。
描述正确的在题号前的括号中打“√”,错误的打“×”)【】1、二进制有0 ~ 9十个数码,进位关系为逢十进一。
【】2、(325)8 >(225)10【】3、十进制数整数转换为二进制数的方法是采用“除2取余法”。
【】4、在二进制与十六进制的转换中,有下列关系:(100111010001)2=(9D1)16【】5、8421 BCD码是唯一能表示十进制数的编码。
【】6、十进制数85的8421 BCD码是101101。
【】7、格雷码为无权码,8421 BCD为有权码。
【】8、数字电路中用“1”和“0”分别表示两种状态,二者无大小之分。
【】9、逻辑变量的取值,1比0大。
【】10、在逻辑代数中,逻辑变量和函数均只有0和1两个取值,且不表示数量的大小。
【】11、逻辑运算1+1=1【】12、逻辑运算A+1+0=A【】13、因为逻辑表达式A+B+AB=A+B成立,所以AB=0成立。
【】14、在时间和幅度上均不连续的信号是数字信号,所以语音信号是数字信号。
【】15、逻辑函数的运算次序为:先算括号内,后算括号外;先求与,再求或,最后求非。
【】16、AB A C BC AB A C++=+【】17、逻辑函数表达式的化简结果是唯一的。
【】18、逻辑真值表、逻辑表达式、逻辑图均是逻辑关系的描述方法。
【】19、n个变量组成的最小项总数是2n个。
【】20、逻辑函数的化简方法主要有代数化简法和卡诺图化简法。
【】21、逻辑函数化简过程中的无关项一律按取值为0处理。
【】22、数字电路中晶体管工作在开关状态,即不是工作在饱和区,就是工作在截止区。
【】23、TTL或非门的多余输入端可以接高电平。
【】24、某一门电路有三个输入端A、B、C,当输入A、B、C不全为“1”时,输出Y为“0”,输入A、B、C全为高电平“1”时,输出Y为“1”,此门电路是或门电路。
期末考试数字电子技术试题及答案(DOC)
数字电子技术基础试题(一)一、填空题 : (每空1分,共10分)1. (30.25) 10 = ( ) 2 = ( ) 16 。
2 . 逻辑函数L = + A+ B+ C +D = 。
3 . 三态门输出的三种状态分别为:、和。
4 . 主从型JK触发器的特性方程= 。
5 . 用4个触发器可以存储位二进制数。
6 . 存储容量为4K×8位的RAM存储器,其地址线为条、数据线为条。
二、选择题: (选择一个正确的答案填入括号内,每题3分,共30分 )1.设图1中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:()图。
图 12.下列几种TTL电路中,输出端可实现线与功能的电路是()。
A、或非门B、与非门C、异或门D、OC门3.对CMOS与非门电路,其多余输入端正确的处理方法是()。
A、通过大电阻接地(>1.5KΩ)B、悬空C、通过小电阻接地(<1KΩ)D、通过电阻接V CC4.图2所示电路为由555定时器构成的()。
A、施密特触发器B、多谐振荡器C、单稳态触发器D、T触发器5.请判断以下哪个电路不是时序逻辑电路()。
图2A、计数器B、寄存器C、译码器D、触发器6.下列几种A/D转换器中,转换速度最快的是()。
图2A、并行A/D转换器B、计数型A/D转换器C、逐次渐进型A/D转换器D、双积分A/D转换器7.某电路的输入波形 u I 和输出波形 u O 如图 3所示,则该电路为()。
图3A、施密特触发器B、反相器C、单稳态触发器D、JK触发器8.要将方波脉冲的周期扩展10倍,可采用()。
A、10级施密特触发器B、10位二进制计数器C、十进制计数器D、10位D/A转换器9、已知逻辑函数与其相等的函数为()。
A、B、C、D、10、一个数据选择器的地址输入端有3个时,最多可以有()个数据信号输出。
A、4B、6C、8D、16三、逻辑函数化简(每题5分,共10分)1、用代数法化简为最简与或式Y= A +2、用卡诺图法化简为最简或与式Y= + C +A D,约束条件:A C + A CD+AB=0四、分析下列电路。
数字电子技术期末考试题及答案(经典)
xxx~xxx学年第x学期《数字电子技术》期末复习题第一部分题目一、判断题(每题2分,共30分。
描述正确的在题号前的括号中打“√”,错误的打“×”)【】1、二进制有0 ~ 9十个数码,进位关系为逢十进一。
【】2、(325)8 >(225)10【】3、十进制数整数转换为二进制数的方法是采用“除2取余法”。
【】4、在二进制与十六进制的转换中,有下列关系:(100111010001)2=(9D1)16【】5、8421 BCD码是唯一能表示十进制数的编码。
【】6、十进制数85的8421 BCD码是101101。
【】7、格雷码为无权码,8421 BCD为有权码。
【】8、数字电路中用“1”和“0”分别表示两种状态,二者无大小之分。
【】9、逻辑变量的取值,1比0大。
【】10、在逻辑代数中,逻辑变量和函数均只有0和1两个取值,且不表示数量的大小。
【】11、逻辑运算1+1=1【】12、逻辑运算A+1+0=A【】13、因为逻辑表达式A+B+AB=A+B成立,所以AB=0成立。
【】14、在时间和幅度上均不连续的信号是数字信号,所以语音信号是数字信号。
【】15、逻辑函数的运算次序为:先算括号内,后算括号外;先求与,再求或,最后求非。
【】16、AB A C BC AB A C++=+【】17、逻辑函数表达式的化简结果是唯一的。
【】18、逻辑真值表、逻辑表达式、逻辑图均是逻辑关系的描述方法。
【】19、n个变量组成的最小项总数是2n个。
【】20、逻辑函数的化简方法主要有代数化简法和卡诺图化简法。
【】21、逻辑函数化简过程中的无关项一律按取值为0处理。
【】22、数字电路中晶体管工作在开关状态,即不是工作在饱和区,就是工作在截止区。
【】23、TTL或非门的多余输入端可以接高电平。
【】24、某一门电路有三个输入端A、B、C,当输入A、B、C不全为“1”时,输出Y为“0”,输入A、B、C全为高电平“1”时,输出Y为“1”,此门电路是或门电路。
数字电子技术-4套期末试卷-含答案
数字电子技术根底(第一套)一、填空题:〔每空1分,共15分〕=+的两种标准形式分别为〔〕、〔〕。
1.逻辑函数Y AB C2.将2004个“1〞异或起来得到的结果是〔〕。
3.半导体存储器的构造主要包含三个局部,分别是〔〕、〔〕、〔〕。
4.8位D/A转换器当输入数字量为5v。
假设只有最低位为高电平,则输出电压为〔〕v;当输入为,则输出电压为〔〕v。
5.就逐次逼近型和双积分型两种A/D转换器而言,〔〕的抗干扰能力强,〔〕的转换速度快。
6.由555定时器构成的三种电路中,〔〕和〔〕是脉冲的整形电路。
7.及PAL相比,GAL器件有可编程的输出构造,它是通过对〔〕进展编程设定其〔〕的工作模式来实现的,而且由于采用了〔〕的工艺构造,可以重复编程,使它的通用性很好,使用更为方便灵活。
二、根据要求作题:〔共15分〕1.将逻辑函数 P=AB+AC写成“及或非〞表达式,并用“集电极开路及非门〞来实现。
2.图1、2中电路均由CMOS门电路构成,写出P、Q 的表达式,并画出对应A、B、C的P、Q波形。
三、分析图3所示电路:〔10分〕1)试写出8选1数据选择器的输出函数式;2)画出A2、A1、A0从000~111连续变化时,Y的波形图;3)说明电路的逻辑功能。
四、设计“一位十进制数〞的四舍五入电路〔采用8421BCD码〕。
要求只设定一个输出,并画出用最少“及非门〞实现的逻辑电路图。
〔15分〕五、电路及CP、A的波形如图4(a) (b)所示,设触发器的初态均为“0〞,试画出输出端B和C的波形。
〔8分〕BC六、用T触发器和异或门构成的某种电路如图5(a)所示,在示波器上观察到波形如图5(b)所示。
试问该电路是如何连接的?请在原图上画出正确的连接图,并标明T的取值。
〔6分〕七、图6所示是16*4位ROM和同步十六进制加法计数器74LS161组成的脉冲分频电路。
ROM中的数据见表1所示。
试画出在CP信号连续作用下的D3、D2、D1、D0输出的电压波形,并说明它们和CP信号频率之比。
数字电子技术试卷和答案
数字电子技术试卷和答案(总59页)--本页仅作为文档封面,使用时请直接删除即可----内页可以根据需求调整合适字体及大小--数字电子技术试卷(1)一.填空(16)1.十进制数123的二进制数是 1111011 ;十六进制数是 7B 。
2.是8421BCD码,其十进制为861 。
3.逻辑代数的三种基本运算是与,或和非。
4.三态门的工作状态是0 , 1 ,高阻。
5.描述触发器逻辑功能的方法有真值表,逻辑图,逻辑表达式,卡诺图,波形图。
6.施密特触发器的主要应用是波形的整形。
7.设4位D/A转换器的满度输出电压位30伏,则输入数字量为1010时的输出模拟电压为。
8.实现A/D转换的主要方法有,,。
二.判断题(10)1.BCD码即8421码(错)2.八位二进制数可以表示256种不同状态。
(对)3.TTL与非门与CMOS与非门的逻辑功能不一样。
()4.多个三态门的输出端相连于一总线上,使用时须只让一个三态门传送信号,其他门处于高阻状态。
(对)5.计数器可作分频器。
(对)三.化简逻辑函数(14)1.用公式法化简--+++=ADDCEBDBAY,化为最简与或表达式。
解;D B A Y +=-2.用卡诺图化简∑∑=m d D C B A Y ),,,,()+,,,,(84210107653),,,(,化为最简与或表达式。
四.电路如图1所示,要求写出输出函数表达式,并说出其逻辑功能。
(15) 解;C B A Y ⊕⊕=, C B A AB C )(1++=,全加器,Y 为和,1C 为进位。
五.触发器电路如图2(a ),(b )所示,⑴写出触发器的次态方程; ⑵对应给定波形画出Q 端波形(设初态Q =0)(15) 解;(1)AQ Q Qn +=-+1,(2)、A Q n =+1六.试用触发器和门电路设计一个同步的五进制计数器。
(15)七.用集成电路定时器555所构成的自激多谐振荡器电路如图3所示,试画出V O ,V C 的工作波形,并求出振荡频率。
数字电子技术期末考试试题及答案(试卷一)
、 代入规则 对偶规则 反
演规则
、
。
5、为 了 实 现 高 的 频 率 稳 定 度 , 常 采 用 石英晶体
振荡
器 ; 单 稳 态 触 发 器 受 到 外 触 发 时 进 入 暂稳态 态
6、同步 RS 触发器中 R、S 为 高 电平有效,基本 R、S 触发器中 R、S
为低
电平有效
7、在进行 A/D 转换时,常按下面四个步骤进行, 采样 保持 量化 编
码、
、
、。Βιβλιοθήκη 二、选择题(每题 1 分,共 10 分)
1、有八个触发器的二进制计数器,它们最多有(
)种计数状态。
A、8; B、16; C、256; D、64
2、下列触发器中上升沿触发的是( )。
A、主从 RS 触发器;B、JK 触发器;C、T 触发器;D、D 触发器
3、下式中与非门表达式为( d ),或门表达式为(a )。
数字电子技术期末考试试题及答案(试卷一)
目录
数字电子技术期末考试试题及答案(试卷一) ........................................................................... 1 一、填空题(每空 1 分,共 20 分).............................................................................................2 二、选择题(每题 1 分,共 10 分).............................................................................................2 三、判断(每题 1 分,共 10 分):...............................................................................................3 四、数制转化(每题 2 分,共 10 分):.......................................................................................3 五、逻辑函数化简(每题 5 分,共 10 分):...............................................................................3 六、分析电路:(每题 10 分,共 20 分).....................................................................................4 七、设计电路(共 10 分).............................................................................................................4 试题答案(一)...............................................................................................................................5
期末考试数字电子技术试题及答案..
数字电子技术基础试题(一)一、填空题 : (每空1分,共10分)1. (30.25) 10 = ( ) 2 = ( ) 16 。
2 . 逻辑函数L = + A+ B+ C +D = 。
3 . 三态门输出的三种状态分别为:、和。
4 . 主从型JK触发器的特性方程= 。
5 . 用4个触发器可以存储位二进制数。
6 . 存储容量为4K×8位的RAM存储器,其地址线为条、数据线为条。
二、选择题: (选择一个正确的答案填入括号内,每题3分,共30分 )1.设图1中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:()图。
图 12.下列几种TTL电路中,输出端可实现线与功能的电路是()。
A、或非门B、与非门C、异或门D、OC门3.对CMOS与非门电路,其多余输入端正确的处理方法是()。
A、通过大电阻接地(>1.5KΩ)B、悬空C、通过小电阻接地(<1KΩ)D、通过电阻接V CC4.图2所示电路为由555定时器构成的()。
A、施密特触发器B、多谐振荡器C、单稳态触发器D、T触发器5.请判断以下哪个电路不是时序逻辑电路()。
图2A、计数器B、寄存器C、译码器D、触发器6.下列几种A/D转换器中,转换速度最快的是()。
图2A、并行A/D转换器B、计数型A/D转换器C、逐次渐进型A/D转换器D、双积分A/D转换器7.某电路的输入波形 u I 和输出波形 u O 如图 3所示,则该电路为()。
图3A、施密特触发器B、反相器C、单稳态触发器D、JK触发器8.要将方波脉冲的周期扩展10倍,可采用()。
A、10级施密特触发器B、10位二进制计数器C、十进制计数器D、10位D/A转换器9、已知逻辑函数与其相等的函数为()。
A、B、C、D、10、一个数据选择器的地址输入端有3个时,最多可以有()个数据信号输出。
A、4B、6C、8D、16三、逻辑函数化简(每题5分,共10分)1、用代数法化简为最简与或式Y= A +2、用卡诺图法化简为最简或与式Y= + C +A D,约束条件:A C + A CD+AB=0四、分析下列电路。
数字电子技术期末考试题及答案(经典)
xxx~xxx学年第x学期《数字电子技术》期末复习题第一部分题目一、判断题(每题2分,共30分。
描述正确的在题号前的括号中打“√”,错误的打“×”)【】1、二进制有0 ~ 9十个数码,进位关系为逢十进一。
【】2、(325)8 >(225)10【】3、十进制数整数转换为二进制数的方法是采用“除2取余法”。
【】4、在二进制与十六进制的转换中,有下列关系:(100111010001)2=(9D1)16【】5、8421 BCD码是唯一能表示十进制数的编码。
【】6、十进制数85的8421 BCD码是101101。
【】7、格雷码为无权码,8421 BCD为有权码。
【】8、数字电路中用“1”和“0”分别表示两种状态,二者无大小之分。
【】9、逻辑变量的取值,1比0大。
【】10、在逻辑代数中,逻辑变量和函数均只有0和1两个取值,且不表示数量的大小。
【】11、逻辑运算1+1=1【】12、逻辑运算A+1+0=A【】13、因为逻辑表达式A+B+AB=A+B成立,所以AB=0成立。
【】14、在时间和幅度上均不连续的信号是数字信号,所以语音信号是数字信号。
【】15、逻辑函数的运算次序为:先算括号内,后算括号外;先求与,再求或,最后求非。
【】16、AB A C BC AB A C++=+【】17、逻辑函数表达式的化简结果是唯一的。
【】18、逻辑真值表、逻辑表达式、逻辑图均是逻辑关系的描述方法。
【】19、n个变量组成的最小项总数是2n个。
【】20、逻辑函数的化简方法主要有代数化简法和卡诺图化简法。
【】21、逻辑函数化简过程中的无关项一律按取值为0处理。
【】22、数字电路中晶体管工作在开关状态,即不是工作在饱和区,就是工作在截止区。
【】23、TTL或非门的多余输入端可以接高电平。
【】24、某一门电路有三个输入端A、B、C,当输入A、B、C不全为“1”时,输出Y为“0”,输入A、B、C全为高电平“1”时,输出Y为“1”,此门电路是或门电路。
数字电子技术_4套期末试卷_含答案综述
《数字电子技术基础》(第一套)一、填空题:(每空1分,共15分)1.逻辑函数Y AB C=+的两种标准形式分别为()、()。
2.将2004个“1”异或起来得到的结果是()。
3.半导体存储器的结构主要包含三个部分,分别是()、()、()。
4.8位D/A转换器当输入数字量10000000为5v。
若只有最低位为高电平,则输出电压为()v;当输入为10001000,则输出电压为()v。
5.就逐次逼近型和双积分型两种A/D转换器而言,()的抗干扰能力强,()的转换速度快。
6.由555定时器构成的三种电路中,()和()是脉冲的整形电路。
7.与PAL相比,GAL器件有可编程的输出结构,它是通过对()进行编程设定其()的工作模式来实现的,而且由于采用了()的工艺结构,可以重复编程,使它的通用性很好,使用更为方便灵活。
二、根据要求作题:(共15分)1.将逻辑函数P=AB+AC写成“与或非”表达式,并用“集电极开路与非门”来实现。
2.图1、2中电路均由CMOS门电路构成,写出P、Q 的表达式,并画出对应A、B、C的P、Q波形。
三、分析图3所示电路:(10分)1)试写出8选1数据选择器的输出函数式;2)画出A2、A1、A0从000~111连续变化时,Y的波形图;3)说明电路的逻辑功能。
四、设计“一位十进制数”的四舍五入电路(采用8421BCD码)。
要求只设定一个输出,并画出用最少“与非门”实现的逻辑电路图。
(15分)五、已知电路及CP、A的波形如图4(a) (b)所示,设触发器的初态均为“0”,试画出输出端B和C的波形。
(8分)BC六、用T触发器和异或门构成的某种电路如图5(a)所示,在示波器上观察到波形如图5(b)所示。
试问该电路是如何连接的?请在原图上画出正确的连接图,并标明T的取值。
(6分)七、图6所示是16*4位ROM和同步十六进制加法计数器74LS161组成的脉冲分频电路。
ROM中的数据见表1所示。
试画出在CP信号连续作用下的D3、D2、D1、D0输出的电压波形,并说明它们和CP 信号频率之比。
数字电子技术基础期末考试试卷及答案
数字电子技术基础试题(一)一、填空题 : (每空1分,共10分)1. (30.25) 10 = (11110.01 ) 2 = ( 1E.4) 16 。
2 . 逻辑函数L = + A+ B+ C +D = 1 。
3 . 三态门输出的三种状态分别为:、和。
4 . 主从型JK触发器的特性方程 = 。
5 . 用4个触发器可以存储位二进制数。
6 . 存储容量为4K×8位的RAM存储器,其地址线为 12 条、数据线为 8 条。
1. (30.25) 10 = ( 11110.01 ) 2 = ( 1E.4 ) 16 。
2 . 1。
3 . 高电平、低电平和高阻态。
4 . 。
5 . 四。
6 . 12、 8二、选择题: (选择一个正确的答案填入括号,每题3分,共30分 )1.设下图中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:(C )图。
2.下列几种TTL电路中,输出端可实现线与功能的电路是( D)。
A、或非门B、与非门C、异或门D、OC门3.对CMOS与非门电路,其多余输入端正确的处理方法是(D )。
A、通过大电阻接地(>1.5KΩ)B、悬空C、通过小电阻接地(<1KΩ)B、 D、通过电阻接V CC4.图2所示电路为由555定时器构成的(A )。
A、施密特触发器B、多谐振荡器C、单稳态触发器D、T触发器5.请判断以下哪个电路不是时序逻辑电路(C )。
A、计数器B、寄存器C、译码器D、触发器6.下列几种A/D转换器中,转换速度最快的是(A )。
A、并行A/D转换器B、计数型A/D转换器C、逐次渐进型A/D转换器B、 D、双积分A/D转换器7.某电路的输入波形 u I 和输出波形 u O 如下图所示,则该电路为( C)。
A、施密特触发器B、反相器C、单稳态触发器D、JK触发器8.要将方波脉冲的周期扩展10倍,可采用(C )。
A、10级施密特触发器B、10位二进制计数器C、十进制计数器B、D、10位D/A转换器9、已知逻辑函数与其相等的函数为( D)。
数字电子技术试题库及答案学霸专用,用了都说好
数字电子技术期末试题库一、选择题:A组:1.如果采用偶校验方式,以下接收端收到的校验码中,〔 A 〕是不正确的A、00100B、10100C、11011D、111102、某一逻辑函数真值表确定后,下面描述该函数功能的方法中,具有唯一性的是〔 B 〕A、逻辑函数的最简与或式B、逻辑函数的最小项之和C、逻辑函数的最简或与式D、逻辑函数的最大项之和3、在以下逻辑电路中,不是组合逻辑电路的是〔 D 〕A、译码器B、编码器C、全加器D、存放器4、以下触发器中没有约束条件的是〔 D 〕A、根本RS触发器B、主从RS触发器C、同步RS触发器D、边沿D触发器5、555定时器不可以组成 D 。
A.多谐振荡器B.单稳态触发器C.施密特触发器触发器6、编码器〔A 〕优先编码功能,因而〔 C 〕多个输入端同时为1。
A、有B、无C、允许D、不允许7、〔 D 〕触发器可以构成移位存放器。
A、根本RS触发器B、主从RS触发器C、同步RS触发器D、边沿D触发器8、速度最快的A/D转换器是〔 A 〕电路A、并行比拟型B、串行比拟型C、并-串行比拟型D、逐次比拟型9、某触发器的状态转换图如下图,该触发器应是( C )A.J-K触发器B.R-S触发器C.D触发器D.T触发器10.〔电子专业作〕对于VHDL 以下几种说法错误的选项是〔A 〕VHDL程序中是区分大小写的。
一个完整的VHDL程序总是由库说明局部、实体和结构体等三局部构成C VHDL程序中的实体局部是对元件和外部电路之间的接口进行的描述,可以看成是定义元件的引脚结构体是描述元件内部的结构和逻辑功能组:1、微型计算机和数字电子设备中最常采用的数制是-------------------------------- 〔 A 〕A.二进制B.八进制C.十进制D.十六进制2、十进制数6在8421BCD码中表示为------------------------------------------------- 〔 B 〕C.0111D.1000__3、在图1所示电路中,使Y A的电路是--------------------------------------------- 〔A〕1A.○1B.○2C. ○3D.○44、接通电源电压就能输出矩形脉冲的电路是------------------------------------------ 〔 D 〕A.单稳态触发器B.施密特触发器C. D触发器D.多谐振荡器5、多谐振荡器有------------------------------------------------------------------------------- 〔C 〕A.两个稳态B.一个稳态C. 没有稳态D.不能确定6、输入A、B和输出Y的波形如以下图所示,那么对应的逻辑门电路是-------〔 D 〕A.与门B.与非门C. 或非门D.异或门7、以下电路中属于时序逻辑电路的是------------------------------------------------------ 〔B 〕A.编码器B.计数器C. 译码器D.数据选择器8、在某些情况下,使组合逻辑电路产生了竞争与冒险,这是由于信号的---------〔 A 〕A.延迟B.超前C.突变D.放大9、以下哪种触发器可以方便地将所加数据存入触发器,适用于数据存储类型的时序电路-------------------------------------------------------------------------------- 〔 C 〕A.RS触发器B.JK触发器C. D触发器D.T触发器10、电路和波形如以下图,正确输出的波形是----------------------------------------------- 〔 A 〕A.○1B.○2C. ○3D.○4C组:1.十进制数25用8421BCD码表示为A。
数字电子技术期末考试题及答案(经典)
xxx~xxx学年第x学期《数字电子技术》期末复习题第一部分题目一、判断题(每题2分,共30分。
描述正确的在题号前的括号中打“√”,错误的打“×”)【】1、二进制有0 ~ 9十个数码,进位关系为逢十进一。
【】2、(325)8 >(225)10【】3、十进制数整数转换为二进制数的方法是采用“除2取余法”。
【】4、在二进制与十六进制的转换中,有下列关系:(100111010001)2=(9D1)16【】5、8421 BCD码是唯一能表示十进制数的编码。
【】6、十进制数85的8421 BCD码是101101。
【】7、格雷码为无权码,8421 BCD为有权码。
【】8、数字电路中用“1”和“0”分别表示两种状态,二者无大小之分。
【】9、逻辑变量的取值,1比0大。
【】10、在逻辑代数中,逻辑变量和函数均只有0和1两个取值,且不表示数量的大小。
【】11、逻辑运算1+1=1【】12、逻辑运算A+1+0=A【】13、因为逻辑表达式A+B+AB=A+B成立,所以AB=0成立。
【】14、在时间和幅度上均不连续的信号是数字信号,所以语音信号是数字信号。
【】15、逻辑函数的运算次序为:先算括号内,后算括号外;先求与,再求或,最后求非。
【】16、AB A C BC AB A C++=+【】17、逻辑函数表达式的化简结果是唯一的。
【】18、逻辑真值表、逻辑表达式、逻辑图均是逻辑关系的描述方法。
【】19、n个变量组成的最小项总数是2n个。
【】20、逻辑函数的化简方法主要有代数化简法和卡诺图化简法。
【】21、逻辑函数化简过程中的无关项一律按取值为0处理。
【】22、数字电路中晶体管工作在开关状态,即不是工作在饱和区,就是工作在截止区。
【】23、TTL或非门的多余输入端可以接高电平。
【】24、某一门电路有三个输入端A、B、C,当输入A、B、C不全为“1”时,输出Y为“0”,输入A、B、C全为高电平“1”时,输出Y为“1”,此门电路是或门电路。
数字电子技术期末考试题及答案(经典)
xxx~xxx学年第x学期《数字电子技术》期末复习题第一部分题目一、判断题(每题2分,共30分。
描述正确的在题号前的括号中打“√”,错误的打“×”)【】1、二进制有0 ~ 9十个数码,进位关系为逢十进一。
【】2、(325)8 >(225)10【】3、十进制数整数转换为二进制数的方法是采用“除2取余法”。
【】4、在二进制与十六进制的转换中,有下列关系:(100111010001)2=(9D1)16【】5、8421 BCD码是唯一能表示十进制数的编码。
【】6、十进制数85的8421 BCD码是101101。
【】7、格雷码为无权码,8421 BCD为有权码。
【】8、数字电路中用“1”和“0”分别表示两种状态,二者无大小之分。
【】9、逻辑变量的取值,1比0大。
【】10、在逻辑代数中,逻辑变量和函数均只有0和1两个取值,且不表示数量的大小。
【】11、逻辑运算1+1=1【】12、逻辑运算A+1+0=A【】13、因为逻辑表达式A+B+AB=A+B成立,所以AB=0成立。
【】14、在时间和幅度上均不连续的信号是数字信号,所以语音信号是数字信号。
【】15、逻辑函数的运算次序为:先算括号内,后算括号外;先求与,再求或,最后求非。
【】16、AB A C BC AB A C++=+【】17、逻辑函数表达式的化简结果是唯一的。
【】18、逻辑真值表、逻辑表达式、逻辑图均是逻辑关系的描述方法。
【】19、n个变量组成的最小项总数是2n个。
【】20、逻辑函数的化简方法主要有代数化简法和卡诺图化简法。
【】21、逻辑函数化简过程中的无关项一律按取值为0处理。
【】22、数字电路中晶体管工作在开关状态,即不是工作在饱和区,就是工作在截止区。
【】23、TTL或非门的多余输入端可以接高电平。
【】24、某一门电路有三个输入端A、B、C,当输入A、B、C不全为“1”时,输出Y为“0”,输入A、B、C全为高电平“1”时,输出Y为“1”,此门电路是或门电路。
最新数字电子技术基础期末考试试题和答案解析
数字电子技术基础试题(一)一、填空题 : (每空1分,共10分)1. (30.25) 10 = (11110.01 ) 2 = ( 1E.4) 16 。
2 . 逻辑函数L = + A+ B+ C +D = 1 。
3 . 三态门输出的三种状态分别为:、和。
4 . 主从型JK触发器的特性方程= 。
5 . 用4个触发器可以存储位二进制数。
6 . 存储容量为4K×8位的RAM存储器,其地址线为 12 条、数据线为 8 条。
1. (30.25) 10 = ( 11110.01 ) 2 = ( 1E.4 ) 16 。
2 . 1。
3 . 高电平、低电平和高阻态。
4 . 。
5 . 四。
6 . 12、 8二、选择题: (选择一个正确的答案填入括号内,每题3分,共30分 )1.设下图中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:(C )图。
2.下列几种TTL电路中,输出端可实现线与功能的电路是( D)。
A、或非门B、与非门C、异或门D、OC门3.对CMOS与非门电路,其多余输入端正确的处理方法是(D )。
A、通过大电阻接地(>1.5KΩ)B、悬空C、通过小电阻接地(<1KΩ)B、 D、通过电阻接V CC4.图2所示电路为由555定时器构成的(A )。
A、施密特触发器B、多谐振荡器C、单稳态触发器D、T触发器5.请判断以下哪个电路不是时序逻辑电路(C )。
A、计数器B、寄存器C、译码器D、触发器6.下列几种A/D转换器中,转换速度最快的是(A )。
A、并行A/D转换器B、计数型A/D转换器C、逐次渐进型A/D转换器B、 D、双积分A/D转换器7.某电路的输入波形 u I 和输出波形 u O 如下图所示,则该电路为( C)。
A、施密特触发器B、反相器C、单稳态触发器D、JK触发器8.要将方波脉冲的周期扩展10倍,可采用(C )。
A、10级施密特触发器B、10位二进制计数器C、十进制计数器B、D、10位D/A转换器9、已知逻辑函数与其相等的函数为( D)。
数字电子技术期末考试试题
数字电子技术期末考试试题一、选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑关系是:A. 与逻辑B. 或逻辑C. 非逻辑D. 异或逻辑2. 下列哪个不是触发器的类型?A. SR触发器B. JK触发器C. D触发器D. T触发器3. 在数字电路设计中,以下哪个是同步电路的特点?A. 所有信号都通过同一个时钟信号同步B. 信号传输速度慢C. 电路复杂度高D. 容易受到噪声干扰4. 以下哪个不是数字电子技术中的存储元件?A. 电容B. 电阻C. 触发器D. 寄存器5. 组合逻辑电路的输出只与:A. 当前输入有关B. 过去输入有关C. 未来输入有关D. 以上都不是6. 在数字电子技术中,一个4位二进制数能表示的最大十进制数是:A. 15B. 16C. 255D. 2567. 以下哪个不是数字电子技术中的编码方式?A. 格雷码B. 曼彻斯特编码C. 哈夫曼编码D. 差分曼彻斯特编码8. 一个标准的5V TTL逻辑门,其高电平输入电压范围是:A. 0V至2VB. 2V至5VC. 3.5V至5VD. 0V至3.5V9. 以下哪个是数字电子技术中常用的模拟/数字转换器?A. 模数转换器B. 数模转换器C. 模数转换器和数模转换器D. 以上都不是10. 在数字电子技术中,以下哪个是布尔代数的基本运算?A. 加法B. 乘法C. 与运算D. 除法二、简答题(每题5分,共10分)1. 解释什么是时序逻辑电路,并给出一个实际应用的例子。
2. 描述什么是布尔代数,并解释其在数字电路设计中的重要性。
三、计算题(每题10分,共20分)1. 给定一个逻辑电路,包含两个与门和两个非门,输入A和B,求输出Y的逻辑表达式,并画出电路图。
2. 设计一个4位的二进制加法器,给出其真值表,并说明其工作原理。
四、分析题(每题15分,共30分)1. 分析一个同步计数器的设计,包括其工作原理、状态转移图和时序图。
2. 讨论数字滤波器的类型和应用,特别是低通滤波器和高通滤波器的区别。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
《数字电子技术基础》(第一套)一、填空题:(每空1分,共15分)=+的两种标准形式分别为()、()。
1.逻辑函数Y AB C2.将2004个“1”异或起来得到的结果是()。
3.半导体存储器的结构主要包含三个部分,分别是()、()、()。
4.8位D/A转换器当输入数字量为5v。
若只有最低位为高电平,则输出电压为()v;当输入为,则输出电压为()v。
5.就逐次逼近型和双积分型两种A/D转换器而言,()的抗干扰能力强,()的转换速度快。
6.由555定时器构成的三种电路中,()和()是脉冲的整形电路。
7.与PAL相比,GAL器件有可编程的输出结构,它是通过对()进行编程设定其()的工作模式来实现的,而且由于采用了()的工艺结构,可以重复编程,使它的通用性很好,使用更为方便灵活。
二、根据要求作题:(共15分)1.将逻辑函数P=AB+AC写成“与或非”表达式,并用“集电极开路与非门”来实现。
2.图1、2中电路均由CMOS门电路构成,写出P、Q 的表达式,并画出对应A、B、C的P、Q波形。
三、分析图3所示电路:(10分)1)试写出8选1数据选择器的输出函数式;2)画出A2、A1、A0从000~111连续变化时,Y的波形图;3)说明电路的逻辑功能。
四、设计“一位十进制数”的四舍五入电路(采用8421BCD码)。
要求只设定一个输出,并画出用最少“与非门”实现的逻辑电路图。
(15分)五、已知电路及CP、A的波形如图4(a) (b)所示,设触发器的初态均为“0”,试画出输出端B和C的波形。
(8分)BC六、用T触发器和异或门构成的某种电路如图5(a)所示,在示波器上观察到波形如图5(b)所示。
试问该电路是如何连接的?请在原图上画出正确的连接图,并标明T的取值。
(6分)七、图6所示是16*4位ROM和同步十六进制加法计数器74LS161组成的脉冲分频电路。
ROM中的数据见表1所示。
试画出在CP信号连续作用下的D3、D2、D1、D0输出的电压波形,并说明它们和CP 信号频率之比。
(16分)表1:地址输入数据输出A3 A2 A1 A0 D3 D2 D1 D00 0 0 0 0 0 0 1 0 0 1 0 0 0 1 1 0 1 0 0 0 1 0 1 0 1 1 00 1 1 11 0 0 0 1 0 0 1 1 0 1 0 1 0 1 1 1 1 0 0 1 1 0 1 1 1 1 0 1 1 1 1 1 1 1 1 0 0 0 0 0 0 1 1 0 1 0 00 1 0 11 0 1 0 1 0 0 1 1 0 0 0 1 1 1 1 1 1 0 0 0 0 0 1 0 0 1 0 0 0 0 1 0 1 0 0 0 1 1 1 0 0 0 0CP波形如图所示:八、综合分析图7所示电路,RAM的16个地址单元中的数据在表中列出。
要求:(1)说明555定时器构成什么电路?(18分)(2)说明74LS160构成多少进制计数器?(3)说明RAM在此处于什么工作状态,起什么作用?(4)写出D\A转换器CB7520的输出表达式(U O与d9~d0之间的关系);(5)画出输出电压U o的波形图(要求画一个完整的循环)。
中南大学信息学院《数字电子计数基础》试题(第一套)参考答案一、填空(每空1分,共15分)1.)6,4,0()(,)7,5,3,2,1()(=∏===∑iMABCYimABCYii2.03.地址译码器、存储矩阵、输出缓冲器4.0.039、5.315.双积分型、逐次逼近型6.施密特触发器、单稳态触发器7.结构控制字、输出逻辑宏单元、E2CMOS二、根据要求作题:(共15分)1.CBACBAP⋅=+=OC与非门实现如图:2.CQBCBAQBCCAP nn⋅++⋅+=+=+1;三、1)127126125124123122121127AAADAAADAAADAAADAAADAAADAAADAAADDmYii+++++++=∑=2)3)该电路为序列脉冲发生器,当A2、A1、A0从000~111连续变化时,Y端输出连续脉冲。
四、设用A3A2A1A0表示该数,输出F。
列出真值表(6分)A3A2 A1 A0F 0 0 0 00 0 0 1 0 0 1 0 0 0 1 10 1 0 00 1 0 10 1 1 00 1 1 11 0 0 01 0 0 10 0 0 0 0 1 1 1 1 1 1 0 1 01 0 1 11 1 0 01 1 0 11 1 1 01 1 1 1X X X X X X∑⋅⋅==12023)9,8,7,6,5(A A A A A m F五、六、T=1, 连线Q CP F ⊕=如图:CP A B C七、D3、D2、D1、D0频率比分别是1/15、3/15、5/15、7/15;八、(1)555定时器构成多谐振荡器,发出矩形波;(2)74LS160构成九进制计数器,状态转换图如下:(3)R AM处于读出状态,将0000B~1000B单元的内容循环读出;(4))2222(2826677889910ddddDVVNnREFO+++=-=(5)输出电压波形图如下:《数字电子技术基础》(第二套)一、填空题:(每空1分,共16分)1.逻辑函数有四种表示方法,它们分别是()、()、()和()。
2.将2004个“1”异或起来得到的结果是()。
3.目前我们所学的双极型集成电路和单极型集成电路的典型电路分别是()电路和()电路。
D0CPD1D2D34.施密特触发器有( )个稳定状态.,多谐振荡器有( )个稳定状态。
5.已知Intel2114是1K* 4位的RAM 集成电路芯片,它有地址线( )条,数据线( )条。
6.已知被转换的信号的上限截止频率为10kHz ,则A/D 转换器的采样频率应高于( )kHz ;完成一次转换所用的时间应小于( )。
7.GAL 器件的全称是( ),与PAL 相比,它的输出电路是通过编程设定其( )的工作模式来实现的,而且由于采用了( )的工艺结构,可以重复编程,使用更为方便灵活。
二、根据要求作题:(共16分)1. 试画出用反相器和集电极开路与非门实现逻辑函数 C B AB Y +=。
2、图1、2中电路由TTL 门电路构成,图3由CMOS 门电路构成,试分别写出F1、F2、F3的表达式。
三、已知电路及输入波形如图4所示,其中FF1是D 锁存器,FF2是维持-阻塞D 触发器,根据CP 和D 的输入波形画出Q1和Q2的输出波形。
设触发器的初始状态均为0。
(8分)四、分析图5所示电路,写出Z1、Z2的逻辑表达式,列出真值表,说明电路的逻辑功能。
(10分)五、设计一位8421BCD码的判奇电路,当输入码含奇数个“1”时,输出为1,否则为0。
要求使用两种方法实现:(20分)(1)用最少与非门实现,画出逻辑电路图;(2)用一片8选1数据选择器74LS151加若干门电路实现,画出电路图。
六、电路如图6所示,其中R A=R B=10kΩ,C=0.1μf,试问:1.在Uk为高电平期间,由555定时器构成的是什么电路,其输出U0的频率f0=?2.分析由JK触发器FF1、FF2、FF3构成的计数器电路,要求:写出驱动方程和状态方程,画出完整的状态转换图;3.设Q3、Q2、Q1的初态为000,Uk所加正脉冲的宽度为Tw=5/f0,脉冲过后Q3、Q2、Q1将保持在哪个状态?(共15分)七、集成4位二进制加法计数器74161的连接图如图7所示,LD是预置控制端;D0、D1、D2、D3是预置数据输入端;Q3、Q2、Q1、Q0是触发器的输出端,Q0是最低位,Q3是最高位;LD为低电平时电路开始置数,LD为高电平时电路计数。
试分析电路的功能。
要求:(1)列出状态转换表;(15分)(2)检验自启动能力;(3)说明计数模值。
中南大学信息学院《数字电子计数基础》试题(第二套)参考答案一、填空(每空1分,共16分)1. 真值表、逻辑图、逻辑表达式、卡诺图;2.0;3.TTL 、 CMOS ;4.两、0 ;5.10 、4 ;6.20 、50μS ;7.通用阵列逻辑、输出逻辑宏单元、E 2CMOS ; 二、根据要求作题:(共16分)1. C B B A C B B A Y ⋅=+=2. B C CA F C F B A F +==+=321;;三、四、(1)表达式7321742121m m m m Z m m m m Z +++=+++=(2)真值表(3)逻辑功能为:全减器五、首先,根据电路逻辑描述画出卡诺图:(1)最简“与-或式”为:BCD D C B D C B D A D C B A Y ++++=;“与非-与非式”为:BCD D C B D C B D A D C B A Y ⋅⋅⋅⋅= (与非门实现图略) (2)六、(1) 多谐振荡器;HzC R R f B A 4812ln )2(10=+=(2) 驱动方程:⎩⎨⎧==⎩⎨⎧==⎩⎨⎧==232312123121;;;Q K Q J Q K Q J Q K Q J状态方程:⎪⎪⎩⎪⎪⎨⎧+=+=+=+++311211212112323213Q Q Q Q Q Q Q Q Q Q Q Q Q Q Q n n n状态转换图:(3)初态为000,五个周期后将保持在100状态。
七、(1)状态转换图如下: (2)可以自启动; (3)模=8;《数字电子技术基础》(第三套)一、填空(每题1分,共10分)1. TTL 门电路输出高电平为 V ,阈值电压为 V ;2. 触发器按动作特点可分为基本型、 、 和边沿型;3. 组合逻辑电路产生竞争冒险的内因是 ;4. 三位二进制减法计数器的初始状态为101,四个CP脉冲后它的状态为;5. 如果要把一宽脉冲变换为窄脉冲应采用触发器;6. RAM的扩展可分为、扩展两种;7. PAL是可编程,EPROM是可编程;8. GAL中的OLMC可组态为专用输入、、寄存反馈输出等几种工作模式;9. 四位DAC的最大输出电压为5V,当输入数据为0101时,它的输出电压为 V;10. 如果一个3位ADC输入电压的最大值为1V,采用“四舍五入”量化法,则它的量化阶距为V。
二、写出图1中,各逻辑电路的输出逻辑表达式,并化为最简与或式;(G1、G2为OC门,TG1、TG2为CMOS传输门) (10分)三、由四位并行进位全加器74LS283构成图2所示:(15分)1. 当A=0,X3X2X1X0=0011,Y3Y2Y1Y0=0100求Z3Z2Z1Z0=?,W=?2.当A=1,X3X2X1X0=1001,Y3Y2Y1Y0=0101求Z3Z2Z1Z0=?,W=?3.写出X(X3X2X1X0),Y(Y3Y2Y1Y0),A与Z(Z3Z2Z1Z0),W之间的算法公式,并指出其功能.四、试画出图3在CP脉冲作用下Q1,Q2,Y对应的电压波形。