《电子技术基础》数字部分第五版课后答案
(完整版)电子技术基础(数字部分)康华光(第五版)习题解答
1.1.1一数字信号的波形如图1.1.1所示,试问该波形所代表的二进制数是什么?解:0101 10101.2.1试按表1.2.1所列的数字集成电路的分类依据,指出下列器件属于何种集成度器件:(1) 微处理器;(2) IC计算器;(3) IC加法器;(4) 逻辑门;(5) 4兆位存储器IC。
解:(1) 微处理器属于超大规模;(2) IC计算器属于大规模;(3) IC加法器属于中规模;(4) 逻辑门属于小规模;(5) 4兆位存储器IC属于甚大规模。
1.3.1将下列十进制数转换为二进制数、八进制数、十六进制数和8421BCD码(要求转换误差不大于2-4):(1) 43 (2) 127 (3) 254.25 (4) 2.718解:(1) 43D=101011B=53O=2BH;43的BCD编码为0100 0011BCD。
(2) 127D=1111111B=177O=7FH;127的BCD编码为0001 0010 0111BCD。
(3) 254.25D=11111110.01B=376.2O=FE.4H;0010 0101 0100.0010 0101BCD。
(4) 2.718D=10.1011 0111B=2.56O=2.B7H;0010.0111 0001 1000BCD。
1.3.3将下列每一二进制数转换为十六进制码:(1) 101001B (2) 11.01101B解:(1) 101001B=29H (2) 11.01101B=3.68H1.3.4将下列十进制转换为十六进制数:(1) 500D (2) 59D (3) 0.34D (4) 1002.45D解:(1) 500D=1F4H (2) 59D=3BH (3) 0.34D=0.570AH(4) 1002.45D=3EA.7333H1.3.5 将下列十六进制数转换为二进制数: (1) 23F.45H(2) A040.51H解:(1) 23F.45H=10 0011 1111.0100 0101B(2) A040.51H=1010 0000 0100 0000.0101 0001B1.3.6 将下列十六进制数转换为十进制数: (1) 103.2H(2) A45D.0BCH解:(1) 103.2H=259.125D (2) A45D.0BCH=41024.046D2.4.3 解:(1) LSTTL 驱动同类门mA I OL 8(max)= mA I IL 4.0(max)= 204.08==mA mAN OL mA I OH 4.0(max)=mA I IH 02.0(max)=2002.04.0==mAmA N OHN=20(2) LSTTL 驱动基本TTL 门mA I OL 8(max)= mA I IL 6.1(max)=56.18==mA mAN OL mA I OH 4.0(max)=mA I IH 04.0(max)=1004.04.0==mAmA N OHN=52.4.5 解:E D BC AB E D BC AB L +++=⋅⋅⋅=__________________________2.6.3 解:B=0时,传输门开通,L=A ;B=1时,传输门关闭,A 相当于经过3个反相器到达输出L ,L=A A B L 0 0 0 0 1 1 1 0 1 1 1 0所以,B A B A B A L ⊕=+= 2.7.1 解:C ,__________BC C B =D ,__________DE D E =__________DE BC ⋅,______________________________________________________)(DE BC A DE BC A +=⋅__________GF AF ⋅,_______________________________________________________________________)()(G A EF GF AF E GF AF E +=+=⋅____________________________________________________________________)()()()(G A EF DE BC A G A EF DE BC A L +++=+⋅+=2.7.2 解:B A B A B A B A AB A B B A ⊕=+=+⋅=⋅⋅)(__________________________B A L ⊕==A ⊙B2.9.11 解:当没有车辆行驶时,道路的状态设为0,有车辆行驶时,道路的状态为1;通道允许行驶时的状态设为1,不允许行驶时的状态设为0。
电子技术基础数电部分课后答案(第五版康华光3-1少讲解
15
高速CMOS
+5
8
1×10-3
8 ×10-3
1.0 1.5
5
3.1.3 MOS开关及其等效电路
当υI < VT 当υI > VT
: MOS管截止,iD=0, 输出高电平 :MOS管工作在可变电阻区,输出低电平
5.74LS系列——为低功耗肖特基系列。 6.74AS系列——为先进肖特基系列,它是74S系列的后继产品。 7.74ALS系列——为先进低功耗肖特基系列,是74LS系列的后继产品。
3.1.2 逻辑门电路的一般特性
1. 输入和输出的高、低电平
1 vO
vI 1
驱动门 G1
vO
输出
高电平
+VDD VOH(min)
平均传输延迟时间
tpd
tPLH tPHL 2
上升时间tr、下降时间tf
50% 输入
t PHL
50% tPLH
输出 90%
50%
10%
t
f
90%
50% 10%
tr
类型 参数
tPLH或tPHL(ns)
74HC VDD=5V
74HCT VDD=5V
74LVC VDD=3.3V
74AUC VDD=1.8V
3. 逻辑门电路
教学基本要求: 1、了解半导体器件的开关特性。 2、熟练掌握基本逻辑门(与、或、与非、或非、异或 门)、三态门、OD门(OC门)和传输门的逻辑功能。 3、学会门电路逻辑功能分析方法。 4、掌握逻辑门的主要参数及在应用中的接口问题。
3.1 MOS逻辑门
3.1.1 数字集成电路简介
1 、逻辑门:实现基本逻辑运算和复合逻辑运算的单元电路。
电子技术基础数字部分第五版康光华主编第1~6章章节详细习题答案
第一章习题答案一周期性信号的波形如图题所示,试计算:(1)周期;(2)频率;(3)占空比0121112(ms)图题1.1.4解: 周期T=10ms 频率f=1/T=100Hz占空比q=t w /T ×100%=1ms/10ms ×100%=10%将下列十进制数转换为二进制数、八进制数和十六进制数,要求误差不大于2-4:(1)43(2)127(3)(4)解:1. 转换为二进制数:(1)将十进制数43转换为二进制数,采用“短除法”,其过程如下:2 43 ………………………余1……b 02 21 ………………………余1……b 12 1 ………………………余1……b 52 2 ………………………余0……b 42 5 ………………………余1……b 32 10 ………………………余0……b 2高位低位从高位到低位写出二进制数,可得(43)D =(101011)B(2)将十进制数127转换为二进制数,除可用“短除法”外,还可用“拆分比较法”较为简单: 因为27=128,因此(127)D =128-1=27-1=(1000 0000)B -1=(111 1111)B(3)将十进制数转换为二进制数,整数部分(254)D =256-2=28-2=(1 0000 0000)B -2=(1111 1110)B 小数部分()D =()B()D=(1111 )B(4)将十进制数转换为二进制数整数部分(2)D=(10)B小数部分()D=()B演算过程如下:0.718×2=1.436……1……b-1 0.436×2=0.872……0……b-2 0.872×2=1.744……1……b-3 0.744×2=1.488……1……b-4 0.488×2=0.976……0……b-5 0.976×2=1.952……1……b-6高位低位要求转换误差小于2-4,只要保留小数点后4位即可,这里算到6位是为了方便转换为8进制数。
(完整word版)《电子技术基础》第五版课后答案
第一章数字逻辑习题1.1数字电路与数字信号1。
1.2 图形代表的二进制数0101101001.1.4一周期性数字波形如图题所示,试计算:(1)周期;(2)频率;(3)占空比例MSB LSB0 1 2 11 12 (ms)解:因为图题所示为周期性数字波,所以两个相邻的上升沿之间持续的时间为周期,T=10ms频率为周期的倒数,f=1/T=1/0。
01s=100HZ占空比为高电平脉冲宽度与周期的百分比,q=1ms/10ms*100%=10%1。
2数制21.2。
2将下列十进制数转换为二进制数,八进制数和十六进制数(要求转换误差不大于4(2)127 (4)2.718解:(2)(127)D=72-1=(10000000)B-1=(1111111)B=(177)O=(7F)H(4)(2。
718)D=(10。
1011)B=(2。
54)O=(2.B)H1。
4二进制代码1.4.1将下列十进制数转换为8421BCD码:(1)43 (3)254.25解:(43)D=(01000011)BCD1。
4。
3试用十六进制写书下列字符繁荣ASCⅡ码的表示:P28(1)+ (2)@(3)you (4)43解:首先查出每个字符所对应的二进制表示的ASCⅡ码,然后将二进制码转换为十六进制数表示。
(1)“+"的ASCⅡ码为0101011,则(00101011)B=(2B)H(2)@的ASCⅡ码为1000000,(01000000)B=(40)H(3)you的ASCⅡ码为本1111001,1101111,1110101,对应的十六进制数分别为79,6F,75(4)43的ASCⅡ码为0110100,0110011,对应的十六紧张数分别为34,331。
6逻辑函数及其表示方法1。
6.1在图题1。
6。
1中,已知输入信号A,B`的波形,画出各门电路输出L的波形.解: (a)为与非, (b)为同或非,即异或第二章 逻辑代数 习题解答2.1.1 用真值表证明下列恒等式 (3)A B AB AB ⊕=+(A ⊕B )=AB+AB A B A B ⊕AB AB A B ⊕ AB +AB 0 0 0 1 0 1 1 0 1 1 0 0 0 0 1 0 1 0 0 0 0 11111由最右边2栏可知,A B ⊕与AB +AB 的真值表完全相同。
康华光《电子技术基础-数字部分》(第5版)笔记和课后习题(含考研真题)详解
第1章 数字逻辑概论1.1 复习笔记一、模拟信号与数字信号 1.模拟信号和数字信号 (1)模拟信号在时间上连续变化,幅值上也连续取值的物理量称为模拟量,表示模拟量的信号称为模拟信号,处理模拟信号的电子电路称为模拟电路。
(2)数字信号 与模拟量相对应,在一系列离散的时刻取值,取值的大小和每次的增减都是量化单位的整数倍,即时间离散、数值也离散的信号。
表示数字量的信号称为数字信号,工作于数字信号下的电子电路称为数字电路。
(3)模拟量的数字表示①对模拟信号取样,通过取样电路后变成时间离散、幅值连续的取样信号; ②对取样信号进行量化即数字化;③对得到的数字量进行编码,生成用0和1表示的数字信号。
2.数字信号的描述方法(1)二值数字逻辑和逻辑电平在数字电路中,可以用0和1组成的二进制数表示数量的大小,也可以用0和1表示两种不同的逻辑状态。
在电路中,当信号电压在3.5~5 V 范围内表示高电平;在0~1.5 V 范围内表示低电平。
以高、低电平分别表示逻辑1和0两种状态。
(2)数字波形①数字波形的两种类型非归零码:在一个时间拍内用高电平代表1,低电平代表0。
归零码:在一个时间拍内有脉冲代表1,无脉冲代表0。
②周期性和非周期性周期性数字波形常用周期T 和频率f 来描述。
脉冲波形的脉冲宽度用W t 表示,所以占空比100%t q T=⨯W③实际数字信号波形在实际的数字系统中,数字信号并不理想。
当从低电平跳变到高电平,或从高电平跳到低电平时,边沿没有那么陡峭,而要经历一个过渡过程。
图1-1为非理想脉冲波形。
图1-1 非理想脉冲波形④时序图:表示各信号之间时序关系的波形图称为时序图。
二、数制 1.十进制以10为基数的计数体制称为十进制,其计数规律为“逢十进一”。
任意十进制可表示为:()10iDii N K ∞=-∞=⨯∑式中,i K 可以是0~9中任何一个数字。
如果将上式中的10用字母R 代替,则可以得到任意进制数的表达式:()iR ii N K R ∞=-∞=⨯∑2.二进制(1)二进制的表示方法以2为基数的计数体制称为二进制,其只有0和1两个数码,计数规律为“逢二进一”。
康华光《电子技术基础-数字部分》(第5版)课后习题-第一章至第四章【圣才出品】
(1)(43)D=(101011)B=(53)O=(2B)H;
3 / 111
表 1-1
解:由表 1-1 可知,(1)、(5)属于超大规模集成电路;(2)、(3)属于中规模集成电 路;(4)属于小规模集成电路。
1.1.2 一数字信号波形如图 1-1 所示,试问该波形所代表的二进制数是什么?
图 1-1 解:低电平用 0 表示,高电平用 1 表示,则图 1-1 所示波形用二进制可表示为: 010110100。
1.2.6 将下列十六进制数转换为十进制数:
(1)(103.2)H (2)(A45D.0BC)H
解:(1) 103.2H
1162
3160
2 16 1
259.125
D
;
同理(2) A45D.0BC H
42077.0459
D
。
1.3 二进制的算术运算
1.3.1 写出下列二进制数的原码、反码和补码: (1)(+1110)B (2)(+10110)B (3)(-1110)B (4)(-10110)B 解:正数的反码、补码与原码相同,负数的反码等于原码的数值位逐位取反,负数的补 码等于反码加 1。
图 1-2 1.1.4 一周期性数字波形如图 1-3 所示,试计算:(1)周期;(2)频率;(3)占空比。
图 1-3
解:由图 1-3 可知该波形为周期性数字波形,则有
周期:T=11 ms-1 ms =10 ms(两相邻上升沿之差);
电子技术基础数字部分第五版康光华主编第1~6章章节详细习题答案
第一章习题答案1.1.4 一周期性信号的波形如图题1.1.4所示,试计算:(1)周期;(2)频率;(3)占空比012(ms)图题1.1.4解: 周期T=10ms 频率f=1/T=100Hz 占空比q=t w /T ×100%=1ms/10ms ×100%=10%1.2.2 将下列十进制数转换为二进制数、八进制数和十六进制数,要求误差不大于2-4: (1)43 (2)127 (3)254.25 (4)2.718 解:1. 转换为二进制数:(1)将十进制数43转换为二进制数,采用“短除法”,其过程如下:2 43 ………………………余1……b 02 21 ………………………余1……b 12 1 ………………………余1……b 52 2 ………………………余0……b 42 5 ………………………余1……b 32 10 ………………………余0……b20高位低位从高位到低位写出二进制数,可得(43)D =(101011)B(2)将十进制数127转换为二进制数,除可用“短除法”外,还可用“拆分比较法”较为简单: 因为27=128,因此(127)D =128-1=27-1=(1000 0000)B -1=(111 1111)B(3)将十进制数254.25转换为二进制数,整数部分(254)D =256-2=28-2=(1 0000 0000)B -2=(1111 1110)B 小数部分(0.25)D =(0.01)B (254.25)D =(1111 1110.01)B(4)将十进制数2.718转换为二进制数 整数部分(2)D =(10)B小数部分(0.718)D =(0.1011)B 演算过程如下:0.718×2=1.436……1……b-1 0.436×2=0.872……0……b-2 0.872×2=1.744……1……b-3 0.744×2=1.488……1……b-4 0.488×2=0.976……0……b-5 0.976×2=1.952……1……b-6高位低位要求转换误差小于2-4,只要保留小数点后4位即可,这里算到6位是为了方便转换为8进制数。
电子技术基础数字部分第五版康光华主编第4章习题答案
第四章习题答案4.1.4 试分析图题4.1.4所示逻辑电路的功能。
解:(1)根据逻辑电路写出逻辑表达式:()()L A B C D =⊕⊕⊕ (2)根据逻辑表达式列出真值表:由真值表可知,当输入变量ABCD 中有奇数个1时,输出L=1,当输入变量中有偶数个1时,输出L=0。
因此该电路为奇校验电路。
4.2.5 试设计一个组合逻辑电路,能够对输入的4位二进制数进行求反加1 的运算。
可以用任何门电路来实现。
解:(1)设输入变量为A 、B 、C 、D ,输出变量为L3、L2、L1、L0。
(2)根据题意列真值表:(3)由真值表画卡诺图(4)由卡诺图化简求得各输出逻辑表达式()()()3L AB A C AD ABCD A B C D A B C D A B C D =+++=+++++=⊕++ ()()()2L BC BD BCD B C D B C D BC D =++=+++=⊕+ 1L CD CD C D =+=⊕0L D=(5)根据上述逻辑表达式用或门和异或门实现电路,画出逻辑图如下:A B CDL 3L 2L 1L 04.3.1判断下列函数是否有可能产生竞争冒险,如果有应如何消除。
(2)(,,,)(,,,,,,,)2578910111315L A B C D m =∑ (4)(,,,)(,,,,,,,)4024612131415L A B C D m =∑解:根据逻辑表达式画出各卡诺图如下:(2)2L AB BD =+,在卡诺图上两个卡诺圈相切,有可能产生竞争冒险。
消除办法:在卡诺图上增加卡诺圈(虚线)包围相切部分最小项,使2L AB BD AD =++,可消除竞争冒险。
(4)4L AB AD =+,在卡诺图上两个卡诺圈相切,有可能产生竞争冒险。
消除办法:在卡诺图上增加卡诺圈(虚线)包围相切部分最小项,使4L AB AD BD =++,可消除竞争冒险。
4.3.4 画出下列逻辑函数的逻辑图,电路在什么情况下产生竞争冒险,怎样修改电路能消除竞争冒险。
《电子技术基础》第五版(数字部分)高教版课后答案
1.1 数字电路与数字信号第一章 数字逻辑习题1.1.2 图形代表的二进制数MSBLSB 0 1 211 12(ms )解:因为图题所示为周期性数字波,所以两个相邻的上升沿之间持续的时间为周期,T=10ms 频率为周期的倒数,f=1/T=1/=100HZ占空比为高电平脉冲宽度与周期的百分比,q=1ms/10ms*100%=10% 数制1.2.2 将下列十进制数转换为二进制数,八进制数和十六进制数(要求转换误差不大于 2 (2)127 (4)解:(2)(127)D=27-1=()B-1=(1111111)B =(177)O=(7F )H (4)()D=B=O=H 二进制代码1.4.1 将下列十进制数转换为 8421BCD 码: (1)43 (3) 解:(43)D=(01000011)BCD1.4.3 试用十六进制写书下列字符繁荣 ASC Ⅱ码的表示:P28 (1)+ (2)@ (3)yo u (4)43解:首先查出每个字符所对应的二进制表示的 ASC Ⅱ码,然后将二进制码转换为十六进制 数表示。
(1)“+”的 ASC Ⅱ码为 0101011,则(00101011)B=(2B )H (2)@的 ASC Ⅱ码为 1000000,(01000000)B=(40)H(3)you 的 ASC Ⅱ码为本 1111001,1101111,1110101,对应的十六进制数分别为79,6F,75 (4)43 的 ASC Ⅱ码为 0110100,0110011,对应的十六紧张数分别为 34,33 逻辑函数及其表示方法解: (a)为与非, (b)为同或非,即异或第二章逻辑代数习题解答2.1.1 用真值表证明下列恒等式(3) A⊕B AB AB(A⊕B)=AB+AB解:真值表如下A B A⊕BAB AB A⊕BAB+AB0 0 1 11111111111A (1BC ) ACDCDEA ACDCDEACD CDEACD E2.1.4 用代数法化简下列各式(3) ABC B C)A⋅B A⋅B(A B)(A B)1BAB ABABBABAB(9) ABC DABD BC D ABCBD BC解: ABC DABDBC DABCBD BCB ( ACD )L D ( AC)2(3)(L AB)(C D)2.2.2 已知函数 L(A,B,C,D)的卡诺图如图所示,试写出函数 L 的最简与或表达式解:L( A, B, C, D) BC D BCD B C D ABD2.2.3 用卡诺图化简下列个式(1)ABCD ABCD AB AD ABC3解:ABCD ABCD AB AD ABCABCD ABCD AB CC DDAD B B CCABC D D)()()()()(ABCD ABCD ABC D ABCD ABC D ABC D ABC D(6)L( A, B, C, D ) ∑m解:(0, 2, 4, 6,9,13)∑d(1, 3, 5, 7,11,15)L AD(7)L( A, B, C , D )∑m 解: (0,13,14,15)∑d(1, 2, 3, 9,10,11)L AD AC AB42.2.4 已知逻辑函数L AB BC C A,试用真值表,卡诺图和逻辑图(限用非门和与非门)表示解:1>由逻辑函数写出真值表A11112>由真值表画出卡诺图B1111C1111L1111113>由卡诺图,得逻辑表达式L AB BC AC 用摩根定理将与或化为与非表达式L AB BC AC AB⋅B C⋅AC4>由已知函数的与非-与非表达式画出逻辑图5第三章习题MOS逻辑门电路3.1.1 根据表题所列的三种逻辑门电路的技术参数,试选择一种最合适工作在高噪声环境下的门电路。
电子技术基础数字部分(第五版)康光华主编第二章习题答案
第二章习题答案2.1.1 用真值表证明下列恒等式 (2)(A+B )(A+C)=A+BC 证明:列真值表如下:成立。
2.1.3 用逻辑代数定律证明下列等式:(3)()A ABC ACD C D E A CD E ++++=++ 证明:()A ABC ACD C D E A ACD CDE A CD CDE A CD E++++=++=++=++2.1.4用代数法化简下列各式 (4)()()()()()110AB ABC A B AB A B BC A B A A B C A A B C A A A BC BC +++=+++=++=+++=++=+==2.1.5将下列各式转换成与或形式 (2)()()()()A B C D C D A DA B C D C D A D AC AD BC BD AC CD AD D AC BC AD BD CD D AC BC D+++++++=+++++=+++++++=+++++=++2.1.7 画出实现下列逻辑表达式的逻辑电路图,限使用非门和二输入与非门。
(1)L=AB+AC解:先将逻辑表达式化为与非-与非式:L AB AC AB AC AB AC =+=+=根据与非-与非表达式,画出逻辑图如下:LA B C2.1.8 已知逻辑函数表达式为L AB AC =+,画出实现该式的逻辑电路图,限使用非门和二输入或非门。
解:先将逻辑函数化为或非—或非表达式L AB A C AB A C A B A C =+=+=+++根据或非—或非表达式,画出逻辑图如下:A B CL另一种做法:用卡诺图化简变换为最简或与式A+B()()()()L A C A B A C A B A C A B =++=++=+++根据或非—或非表达式,画出逻辑图如下:AC BL2.2.1将下列函数展开为最小项表达式 (1)()()(,,,,)29101315L ACD BC D ABCD A B B CD ABCD A A BC D ABCD ABCD ABCD ABC D ABC D ABCD m =++=+++++=++++=∑(2)()L A B C =+()()()(,,)023L A B C AB AC AB C C A B B CABC ABC ABC ABC ABC ABC ABC m =+=+=+++=+++=++=∑(,,,,)14567L L m ==∑2.2.3用卡诺图化简下列各式(1) ABCD ABCD AB AD ABC ++++ 解:由逻辑表达式作卡诺图如下:ABAD由卡诺图得到最简与或表达式如下:L AB AC AD =++(5)(,,,)(,,,,,,,,,)0125689101314L A B C D m =∑解:由逻辑表达式作卡诺图如下:由卡诺图得到最简与或表达式如下:(,,,)L A B C D BD CD C D =++(7) (,,,)(,,,)(,,,,,)013141512391011L A B C D m d =+∑∑解:由逻辑表达式作卡诺图如下:A BAD AC由卡诺图得到最简与或表达式如下:=++(,,,)L A B C D AB AC AD。
电子技术基础数电部分课后答案(第五版康华光
I
T1
T2
输入全有为低高电电平 深倒饱置和使用的放大 截饱止和
平(0.2(3V.)6V)
状态
T4 截放止大
T3 饱截和止
O
低高电平 (03.26V)
2. TTL或非门
若A、B均为低电平:
T2A和T2B均将截止, T3截止。 T4和D饱和, 输出为高电平。
若A、B中有一个为高电平:
T2A或T2B将饱和, T3饱和,T4截止, 输出为低电平。
可变
很小,约为数 百欧,相当于 开关闭合
2. BJT的开关时间
BJT饱和与截止两种状态的相 互转换需要一定的时间才能完成。 从截止到导通 开通时间ton(=td+tr) 从导通到截止 关闭时间toff(= ts+tf)
3.2.2基本BJT反相器的动态性能
若带电容负载 CL的充、放电过程均需经历一定 的时间,必然会增加输出电压O波 形的上升时间和下降时间,导致基 本的BJT反相器的开关速度不高。
3.2 TTL逻辑门
3.2.1 BJT的开关特性
vI=0V时: iB0,iC0,vO=VCE≈VCC,c、e极之间近似于开路, vI=5V时: iB0,iC0,vO=VCE≈0.2V,c、e极之间近似于短路,
BJT的开关条件
工作状态 条件
截止 iB≈0
放大
0 < iB <
I CS
饱和 iB > ICS
输入 低电平
T1
T2
饱和 截止
T3
D4
截止 导通
T4 导通
输出
高电平
(2)当输入为高电平(I = 3.6 V) T2、T3饱和导通
T1:倒置的放大状态。 T4和D截止。
数字电子技术基础第五版习题解答
数字电子技术基础第五版习题解答本文档为《数字电子技术基础第五版》习题解答,共计五个习题的解答内容。
习题一:布尔代数问题描述:将以下布尔代数表达式化简。
(A + B) · (A + C) · (B + C)解答:按照展开公式,并根据布尔运算规则简化表达式,可以得到以下计算步骤:(A + B) · (A + C) · (B + C)= (A·A + A·C + B·A + B·C) · (B + C)= (A + A·C + B·A + B·C) · (B + C)然后使用分配律的规则继续化简:= A·(1 + C) + B·(A + C) · (B + C)= A + AC + AB + BC= A + AB + BC + AC所以,原始表达式(A + B) · (A + C) · (B + C)可以化简为A + AB + BC + AC。
习题二:逻辑门问题描述:给定逻辑电路图如下,请确定其逻辑功能,并列出该电路的真值表。
____ ____A -----| |---| || | | |--- YB -----|and | |or ||____| |____|解答:根据逻辑电路图,可以判断该电路为两个输入 A 和 B 的AND 门和 OR 门的组合,输出为 Y。
该电路的真值表如下:A B Y000010101111习题三:数字编码问题描述:将以下十进制数转换为二进制数。
45解答:对于十进制数转换为二进制数,可以采用除以2取余法,将余数逆序排列即可。
使用该方法将数字 45 转换为二进制数的计算步骤如下:45 ÷ 2 = 22 余 122 ÷ 2 = 11 余 011 ÷ 2 = 5 余 15 ÷ 2 = 2 余 12 ÷ 2 = 1 余 01 ÷2 = 0 余 1将余数倒序排列得到的二进制数为101101。
电子技术基础数字部分第五版康光华主编第3章习题答案
第三章作业答案3.1.2(2)求74LS 门驱动74ALS 系列门电路的扇出数解:首先分别求出拉电流工作时的扇出数N OH 和灌电流工作时的扇出数N OL ,两者中的最小值就是扇出数。
从教材附录A 可查得74LS 系列门电路的输出电流参数为I OH =0.4mA,I OL =8mA ,74ALS 系列门电路的输入电流参数为I IH =0.02mA,I IL =0.1mA拉电流工作时的扇出数..0420002OH OH IH I mAN I mA===灌电流工作时的扇出数.88001OL OL IL I mAN I mA===因此,74LS 门驱动74ALS 系列门电路的扇出数N O 为20。
3.1.4已知图题3.1.4所示各MOSFET 管的∣V T ∣=2V ,忽略电阻上的压降,试确定其工作状态(导通或截止)。
解:图(a )和(c )为N 沟道场效应管,对于图(a ),V GS =5V>V T ,因此管子导通对于图(c ),V GS =0V<V T ,因此管子截止图(b )和(d )为P 沟道场效应管,对于图(b ),V GS =5V-5V=0>V T ,因此管子截止对于图(d ),V GS =0V-5V=-5V<V T ,因此管子导通3.1.7写出图题3.1.7所示电路的输出逻辑表达式.解:L AB BC D E=A A A 3.1.12试分析图题3.1.12所示的CMOS 电路,说明他们的逻辑功能。
解:从图上看,这些电路都是三态门电路,分析这类电路要先分析使能端的工作情况,然后再分析逻辑功能。
(a )当=0时,T P2和T N2均导通,由T P1和T N1组成的反相器正常工作,;EN L A =当=1时,T P2和T N2均截止,此时无论输入端A 为高电平还是低电平,输出端均EN 为高阻态;因此该电路为低电平使能三态非门。
(b )当=0时,或门的输出为,T P2导通,由T P1和T N1组成的反相器正常工作,EN A ;L A =当=1时,或门的输出为0,T P2和T N1均截止,此时无论输入端A 为高电平还是低EN 电平,输出端均为高阻态;因此该电路为低电平使能三态缓冲器。
电子技术基础(第五版)习题册参考答案
(2) 硅管ꎬ PNP 型ꎬ 1、 2、 3 管脚依次为发射极、 集电极、
基极ꎮ
(3) 锗管ꎬ PNP 型ꎬ 1、 2、 3 管脚依次为集电极、 基极、 发
射极ꎮ
(4) 锗管ꎬ NPN 型ꎬ 1、 2、 3 管脚依次为基极、 发射极、 集
电极ꎮ
6. 答: 第 (1) 种情况能正常工作ꎬ 因为 I C < I CM 、 U CE <
8. Cꎻ 9. Cꎻ 10. Bꎻ 11. Cꎻ 12. Cꎻ 13. Bꎻ 14. Aꎻ
15. Bꎻ 16. Cꎻ 17. Cꎻ 18. Dꎻ 19. Aꎻ 20. Aꎻ 21. Aꎻ
22. Bꎻ 23. Aꎻ 24. Bꎻ 25. Bꎻ 26. Aꎻ 27. Cꎻ 28. Dꎻ
29. Cꎻ 30. ACꎻ 31. Bꎻ 32. Bꎻ 33. Aꎻ 34. Dꎻ 35. Cꎻ
附录 习题册参考答案
第一章 半导体二极管
§ 1—1 半导体的基本知识
一、 填空题
1. 导体ꎻ 绝缘体ꎻ 半导体
2. 半导体
3. 热敏ꎻ 光敏ꎻ 掺杂
4. 正ꎻ 负ꎻ 负ꎻ 正
5. 单向导电ꎻ 导通ꎻ 截止
6. 高
二、 判断题
1.
× ꎻ 2.
× ꎻ 3. √
三、 选择题
1. Cꎻ 2. Aꎻ 3. BDꎻ 4. Cꎻ 5. Aꎻ 6. B
=
= 0 05 ( mA) = 50 ( μA)
R B 300
I CQ ≈β I BQ = 50 × 0 05 = 2 5 ( mA)
U CEQ = V CC - I CQ R C = 15 - 2 5 × 3 = 7 5 ( V)
(完整word版)《电子技术基础》第五版课后答案
解:图解3.1.7所示电路中L1= ,L2= ,L3= ,L4实现与功能,即L4=L1 L2 L3,而L= ,所以输出逻辑表达式为L=
3.1.9图题3.1.9表示三态门作总线传输的示意图,图中n个三态门的输出接到数据传输总线,D1,D2,……Dn为数据输入端,CS1,CS2……CSn为片选信号输入端.试问:
= — =0.8V—0.4V=0.4V
同理分别求出逻辑门B和C的噪声容限分别为:
=1V
=0.4V
=1V
=0.6V
电路的噪声容限愈大,其抗干扰能力愈强,综合考虑选择逻辑门C
3.1.3根据表题3.1.3所列的三种门电路的技术参数,计算出它们的延时-功耗积,并确定哪一种逻辑门性能最好
表题3.1.3逻辑门电路的技术参数表
逻辑门A
1
1.216Biblioteka 逻辑门B56
8
逻辑门C
10
10
1
解:延时-功耗积为传输延长时间与功耗的乘积,即
DP=tpdPD
根据上式可以计算出各逻辑门的延时-功耗分别为
= = *16mw=17.6* J=17.6PJ
同理得出: =44PJ =10PJ,逻辑门的DP值愈小,表明它的特性愈好,所以逻辑门C的性能最好.
3.1.5为什么说74HC系列CMOS与非门在+5V电源工作时,输入端在以下四种接法下都属于逻辑0: (1)输入端接地; (2)输入端接低于1.5V的电源; (3)输入端接同类与非门的输出低电压0.1V; (4)输入端接10kΩ的电阻到地.
解:对于74HC系列CMOS门电路来说,输出和输入低电平的标准电压值为:
《电子技术基础》数字部分第五版课后答案
第一章数字逻辑习题1.1数字电路与数字信号1.1.2图形代表的二进制数0101101001.1.4一周期性数字波形如图题所示,试计算:(1)周期;(2)频率;(3)占空比例MSB LSB0121112(ms)解:因为图题所示为周期性数字波,所以两个相邻的上升沿之间持续的时间为周期,T=10ms 频率为周期的倒数,f=1/T=1/0.01s=100HZ占空比为高电平脉冲宽度与周期的百分比,q=1ms/10ms*100%=10%1.2数制2−1.2.2将下列十进制数转换为二进制数,八进制数和十六进制数(要求转换误差不大于4(2)127(4)2.718解:(2)(127)D=72-1=(10000000)B-1=(1111111)B=(177)O=(7F)H(4)(2.718)D=(10.1011)B=(2.54)O=(2.B)H1.4二进制代码1.4.1将下列十进制数转换为8421BCD码:(1)43(3)254.25解:(43)D=(01000011)BCD1.4.3试用十六进制写书下列字符繁荣ASCⅡ码的表示:P28(1)+(2)@(3)you(4)43解:首先查出每个字符所对应的二进制表示的ASCⅡ码,然后将二进制码转换为十六进制数表示。
(1)“+”的ASCⅡ码为0101011,则(00101011)B=(2B)H(2)@的ASCⅡ码为1000000,(01000000)B=(40)H(3)you的ASCⅡ码为本1111001,1101111,1110101,对应的十六进制数分别为79,6F,75(4)43的ASCⅡ码为0110100,0110011,对应的十六紧张数分别为34,331.6逻辑函数及其表示方法1.6.1在图题1.6.1中,已知输入信号A,B`的波形,画出各门电路输出L的波形。
解:(a)为与非,(b)为同或非,即异或第二章逻辑代数习题解答2.1.1用真值表证明下列恒等式(3)A B AB AB ⊕=+(A⊕B)=AB+AB 解:真值表如下A B A B⊕ABAB A B⊕AB +AB00010110110000101000011111由最右边2栏可知,A B ⊕与AB +AB 的真值表完全相同。
电子技术基础数字部分第五版康光华主编第6章习题答案
第六章作业答案解:根据状态表作出对应的状态图如下:6.1.3 已知状态图如题图6.1.3所示,试列出其状态表。
00/010/06.1.8已知状态表如表题6.1.8所示,若电路的初始状态为Q 1Q 0=00,输入信号A 的波形如图题6.1.8所示,输出信号为Z ,试画出Q 1Q 0的波形(设触发器对下降沿敏感)。
解:根据已知的状态表及输入信号A=011001,该电路将从初始状态Q1Q0=00开始,按照下图所示的顺序改变状态:Q1Q0的波形图如下:CPAQQ16.2.1试分析图题6.2.1(a)所示时序电路,画出其状态表和状态图。
设电路的初始状态为0,试画出在图题6.2.1(b)所示波形的作用下,Q和Z的波形图。
CP AZ解:由电路图可写出该电路的状态方程和输出方程分别为:1n n Q A Q Z AQ+=⊕=状态图如下所示:0/1Q 和Z 的波形如下所示:CP A Q Z6.2.4分析图题6.2.4所示电路,写出它的激励方程组、状态方程组和输出方程,画出状态表和状态图。
A CPZ解:电路的激励方程组为:10101011J Q K AQ J Q K ==== 状态方程组为:()11101101100nn n nnnnnn n Q Q Q QQ Q AQ Q Q Q A ++==+=+输出方程为: 10Z AQ Q =根据状态方程组和输出方程可列出状态表如下:状态图如下:6.3.2 某同步时序电路的状态图如图题6.3.2所示,试写出用D 触发器设计时的最简激励方程组。
解:由状态图可知,要实现该时序电路需要用3个D 触发器。
(2)画出各激励信号的卡诺图,在状态转换真值表中未包含的状态为不可能出现的,可作无关项处理。
(3)由卡诺图得到各激励信号的最简方程如下:22110nnnD Q D Q D Q === 6.3.5试用下降沿触发的JK 触发器和最少的门电路实现图6.3.5所示的Z 1和Z 2输出波形。
Z Z解:从Z 1和Z 2输出波形可以看出,对于每一个Z 1或Z 2周期,均可等分为4段时间间隔相等的状态,即Z 2 Z 1=00、Z 2 Z 1=01、Z 2 Z 1=11和Z 2 Z 1=01,因此要设计的时序电路可以有4个状态,分别用00、01、10、11来表示。