数字电子技术练习题

合集下载
  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
时钟方程:CP0=CP1=CP同步;
驱动方程:
输出方程:
状态方程:
列状态转换表
现态
次态
Q1n
Q0n
D1
D0
Q1n+1
Q0n+1
0
0
0
1
0
1
0
1
1
0
1
0
1
0
0
0
0
0
1
1
1
0
1
0
状态转换图
三进制的计数器
六、综合题
1、由555定时器构成的多谐振荡器如下图所示,若R1=10 kΩ,R2=5.1kΩ,C=0.01μF, Vcc=12V,试计算电路的振荡频率。
要求:1、列出真值表;2、写出表达式;3、画出逻辑图。
4、用两种方法把74LS161设计成N = 12的计数器。
5、用两种方法把74LS161设计成N = 9的计数器。
6、用两种方法把74LS160设计成N =7的计数器。
7、试用74LS161设计一个计数器,其计数状态为自然二进制数0011~1110。
数字电子技术习题
一、选择题
1.余3码01111001对应的8421BCD码为:( A )
A.(01000110)BCDB. (00111001)BCDC.(01100110)BCDD.(10011100)BCD
2.用8421BCD码表示的十进制数45,可以写成:(C)
A.75 B. [1011101]BCDC. [01000101]BCDD. [1010111]2
A.74LS153 B. 74LS160 C. 74LS194 D. 74LS161
14.判断图示组合电路的逻辑功源自文库为:(A)
A.异或门
B.或门
C.与或非门
D.或非门
15.知某门电路的输入及输出波形如附图所示,试按正逻辑判断该门是:(C)
A.与非门B.异或门C.或非门D.同或门
二、填空
1、OC门电路的输出状态除了有高电平、低电平,还有____高阻态______。
A.同或门B.与非门C.或非门D.与或非门
8.试判断图示组合电路,在C=0时的逻辑功能为:(C)
A.同或门B.与非门C.与门D.与或非门
9.某台计算机的内存储器设置有32位的地址线,16位并行数据输入/输出端,试计算它的最大存储量是:( D )
A.16GB.128GC.32GD.64G
10.某台计算机的内存储器设置有32位的地址线,8位并行数据输入/输出端,试计算它的最大存储量是:( C )
解:
要求:1、列出真值表;2、写出表达式;3、画出逻辑图。
解:
解:
2、试用小规模集成器件(与非门和非门)和中规模集成器件(译码器74LS138和基本门电路)分别设计一个三人意见一致电路,A,B,C分别表示三个人,Y为输出。
要求:1、列出真值表;2、写出表达式;3、画出逻辑图。
解:
3、试用译码器74LS138和基本门电路设计一个一位全减器。Ai、Bi、Ci-1分别为被减数、减数、低位来的借位,Ci、Di分别为向高位的借位和本位差。
五、分析题
1、试分析下图时序电路的逻辑功能,写出电路的驱动方程、状态方程和输出方程,画出电路的状态转换图,检查电路能否自启动。
[解]
, ;
, ;
· ;
+ ;
Y=
电路的状态转换图如图所示,。
电路能够自启动
2、试分析图示时序电路,写出时钟方程、驱动方程、输出方程、状态方程,列出状态转换表,并说明电路的功能。设电路初态Q1Q0=00。
2、路在信号电平变化瞬间,可能与稳态下的逻辑功能不一致,产生错误输出,这种现象就是电路中的___竟争冒险________。
3、编码是____译码____的逆过程。
4、D触发器的特性方程为______Qn+1=D____________。
5、单稳态触发器有___1___个稳定状态。
6、译码是_编码_的逆过程。
解:
2、综合题
由555定时器构成的施密特触发器如下图所示,求当VCC=12V时,VT+、VT-及△VT值。
解:VT+=2/3VCC=8V
VT-=1/3VCC=4V
△VT=VT+-VT-=4V
3、由555定时器构成的多谐振荡器如下图所示,若R1=2K,R2=5.1kΩ,C=0.01μF, Vcc=12V,试计算电路的振荡频率。
7、JK触发器的特性方程为 。
8、施密特触发器有_2__个阈值电压。
三、逻辑代数化简(第1题8分,第2题7分,共15分)
1.用逻辑代数的基本公式和常用公式将下列逻辑函数化为最简与或形式
1)
解:
2)
2.用卡诺图法把下列函数化简为最简与或形式。
1)F(a,b,c,d)=∑m(0,1,2,3,4,5, 6,7, 10,11,14,15)
F(a,b,c,d)=
2)F(a,b,c,d)=∑m(0,1,2,3,4,5, 6,7, 10,11,15)

3)F(a,b,c,d)=∑m(2,4,5,6,8,9,10,12,13,14,15)
四、设计题
1、试用译码器74LS138和基本门电路设计一个一位全加器。Ai、Bi、Ci-1分别为被加 数、加数、低位来的进位,Ci、Si分别为向高位的进位和本位和。
0 0
1 0
1
3、这是一个可逆模4计数器,当X=0时,执行加法;当X=1时,执行减法
试根据图示电路及输入波形,写出Q和F的表达式并画出输出波形,假设电路初始态Q=0,画波形时不考虑延迟时间。
解:
F=XQ
4、试分析图示时序电路,写出时钟方程、驱动方程、输出方程、状态方程,列出状态转换表和转换图,并说明电路的功能,设电路初态Q1Q0=00。
3.函数 的最简与或式为:( D )
A. ;
B. ;
C. ;
D. .
4.函数 ,可以写成:(A)
A.
B.
C.
D.
5.在下列各种电路中,属于组合电路的有:( A )
A.译码器B.触发器C.寄存器D. 计数器
6.在下列各种电路中,不属于组合电路的有:(D)
A.译码器B.编码器C.加法器D. 计数器
7.试判断图示组合电路,在C=1时的逻辑功能为:( C )
解:时钟方程:CP0=CP1=CP↓同步;
驱动方程:J0= 1,K0= 1;J1=XQ0n,K1=XQ0n
输出方程:
状态方程: ;
状态转换表:
序号
S(t)
N(t)
Z
X=0
X=1
Q1nQ0n
Q1n+1Q0n+1
Q1n+1Q0n+1
0
0 0
0 1
1 1
0
1
0 1
1 0
0 0
0
2
1 0
1 1
0 1
1
3
1 1
A.16GB.128GC.32GD.64G
11.十进制数56用8421BCD码表示可以写成:(D)
A.36 B. [00100100]BCDC. [01101001]BCDD. [01010110]BCD
12.函数 的对偶式为:(A)
A. B. C. D.
13.下列各种常用逻辑器件中,属于组合逻辑器件的有:(A)
相关文档
最新文档