PCB设计中蛇形线要点
PCB蛇形走线
Altium Designer PCB实用技巧拾遗Ling.Ju2011.7-1--2-问题1:AD 布蛇形线方法........................................................................................................................................................................................................................................................................................................................................................................................................................................................33问题2:大电流走线中去除阻焊层........................................................................................................................................................................................................................................................................................................................................................................................................................1010问题3:总线画法......................................................................................................................................................................................................................................13问题4:从原理图到PCB ........................................................................................................................................................................................................................................................................................................................................................................................................................................................1414问题5:走线中换层、操作过孔、操作走线..........................................................................................................................................................................................................................................................................................................................................................................................1717问题6:走线推挤与连线方式快速设置....................................................................................................................................................................................................20问题7:简易图元的PCB 黏贴...................................................................................................................................................................................................................22问题8:复杂图元(:复杂图元(LOGO LOGO LOGO)的)的PCB 制作....................................................................................................................................................................................................23问题9:栅格设置与捕获......................................................................................................................................................................................................................................................................................................................................................................................................................................................2626问题1010:丝印文字反色输出及位置设置:丝印文字反色输出及位置设置..................................................................................................................................................................................................27问题1111:各种:各种:各种~~多边形填充.......................................................................................................................................................................................................................29问题1212::PCB 中高亮选中网络..................................................................................................................................................................................................................30问题1313:单层操作与定制操作:单层操作与定制操作.................................................................................................................................................................................................................32问题1414:多层线的操作:多层线的操作..........................................................................................................................................................................................................................................................................................................................................................................................................................................................4040问题1515:走线切片的操作:走线切片的操作.........................................................................................................................................................................................................................42问题1616:对等差分线的设置与走线:对等差分线的设置与走线....................................................................................................................................................................................................................................................................................................................................................................................................................4545问题1717::3D 显示操作................................................................................................................................................................................................................................................................................................................................................................................................................................................................4848问题1818:快速放大缩小视图:快速放大缩小视图 (50)-3-问题1:AD 布蛇形线方法Tool 里选Interactive length tuning 要先布好线再改成蛇形,这里用的是布线时直接走蛇形:先P->T 布线,再Shift +A切换成蛇形走线-4-按Tab 可设置属性,类型了选用圆弧,Max Amplitude 设置最大的振幅,Gap 就是间隔(不知这么翻译对不),下面左边是振幅增量,右边是间隔增量。
处理蛇形线时的几点建议
layout中蛇形线和差分线的使用1.差分走线差分信号(Differential Signal)在高速电路设计中的应用越来越广泛,电路中最关键的信号往往都要采用差分结构设计,什么另它这么倍受青睐呢?在PCB设计中又如何能保证其良好的性能呢?带着这两个问题,我们进行下一部分的讨论。
何为差分信号?通俗地说,就是驱动端发送两个等值、反相的信号,接收端通过比较这两个电压的差值来判断逻辑状态“0”还是“1”。
而承载差分信号的那一对走线就称为差分走线。
差分线怎么布才是严格的等长?我怎么样测试两相的长度是等长度呢?还是我大致让他们平行走线,只是尽量可能的等长,而不是很精确的等长?既然延迟差允许1/4的时钟误差是不是其长度也可以满足两相的长度差存在1/4的误差或者是更少的误差(1/4的误差太大了,平行着走线,怎么走也差不了那么多哦呵呵:))差分信号和普通的单端信号走线相比,最明显的优势体现在以下三个方面:a.抗干扰能力强,因为两根差分走线之间的耦合很好,当外界存在噪声干扰时,几乎是同时被耦合到两条线上,而接收端关心的只是两信号的差值,所以外界的共模噪声可以被完全抵消。
b.能有效抑制EMI,同样的道理,由于两根信号的极性相反,他们对外辐射的电磁场可以相互抵消,耦合的越紧密,泄放到外界的电磁能量越少。
c.时序定位精确,由于差分信号的开关变化是位于两个信号的交点,而不像普通单端信号依靠高低两个阈值电压判断,因而受工艺,温度的影响小,能降低时序上的误差,同时也更适合于低幅度信号的电路。
目前流行的L VDS(low voltage differential signaling)就是指这种小振幅差分信号技术。
对于PCB工程师来说,最关注的还是如何确保在实际走线中能完全发挥差分走线的这些优势。
也许只要是接触过Layout的人都会了解差分走线的一般要求,那就是“等长、等距”。
等长是为了保证两个差分信号时刻保持相反极性,减少共模分量;等距则主要是为了保证两者差分阻抗一致,减少反射。
蛇形走线参数设置
1.简介蛇形走线是布线中经常使用的一种走线方式。
其主要目的就是为了调节延时,满足系统时序设计要求。
但是设计者首先要有这样的认识:蛇形走线会破坏信号质量,改变传输时延,布线时要尽量避免使用。
但实际设计中,为了保证信号有走过足够的保持时间,或者减小同组信号之间的时间偏移,往往不得不故意进行绕线。
当在长度规则设置下开始走线时,有时需要通过使用蛇形走线以达到所需的走线长度。
蛇形走线的示例如图10-60 所示,其中最关键的两个参数就是耦合幅度(Ap) 和耦合距离(Gap)。
很明显,信号在蛇形走线上传输时,相互平行的线段之间会发生耦合,呈差模形式,Gap 越小,Ap 越大,则耦合程度也越大。
图10-60 蛇形走线的示例尽管蛇形走线会引起引起耦合,从而降低信号质量,但是在布线时,蛇形走线对于调节时延和时序是重要的方法。
因此在高速信号布线时,可以使用蛇形走线,但是蛇形走线的Ap 和Gap 的设置必须符合信号的要求。
在PADS Router 中,可以设置蛇形走线的Ap 和Gap,并且在布线过程中添加蛇形布线。
2.设置蛇形走线的Ap 和Gap 参数●执行Tools/Options 菜单命令,或者单击标准工具栏中的Options 图标,系统会弹出选项对话框,然后选择Routing(布线)选型卡。
●然后在Routing to length constaints 区域设置蛇形走线参数,如图10-61 所示。
㊣在Minimum amplitude (幅度)编辑框中将最小值设为20 ,则蛇形走线的幅度最小值被设置为走线宽度的20 倍。
㊣在minimum gap(间距)编辑框中将最小值设为2,则蛇形走线的间隔最小值被设置为走线到拐角间距的2 倍。
●最后单击OK 按钮完成设置。
注意:在使用蛇形走线时,应该注意以下几个技术要点:1.尽量增加平行线段的距离S,至少大于3H,H 指信号走线到参考平面的距离。
通俗的说就是绕大弯走线,只要S 足够大,就几乎能完全避免相互之间的耦合效应。
pcb高级应用-蛇形线
1 设计复用2.IC扇出3.蛇行布线4.差分对布线5.等长布线6.多层板层叠分析7.信号完整性分析8.电磁兼容分析9.串扰分析10.多板分析11.可测试性设计12.可制造性设计13. Pro/ENGINEER 链接1.蛇行布线12.差分走线(DIFFERENTIAL PAIRS) 22.1.Shoulder Length(侧翼长度)32.2.定义差分线对32.3.差分线走线32.4.分离走线42.5.等长布线52.5.1.定义等长走线规则53.多层板层叠分析61.蛇行布线在PADS Router中:1.限定长度右键Select net,点选需要蛇行布线的的网络。
右键Properties,打开Legth栏。
勾上Restrict Lenth(限定长度)在Minimum和Maximum填写同一个长度数字,如:500。
(注意这里的单位是以最后一次更改的为准)。
2.设置蛇形走线的振幅和间隙Tools/Options/Routing中的Routing to length constraints(布线到长度约束),Minimum amplitude填写适当的数字,如:8,(意思是:蛇形走线的振幅最小值被设置是走线宽度的8倍),Minimum gap填写适当的数字,如:4(意思是:蛇形走线的间隙最小值被设置为走线到拐角间距的4倍)。
3.OK设置完成。
在PADS Router中,右键Interactive Route(快捷键F3),在交互式布线过程中,右键Add Accordion,就可以看见蛇行布线了,右键End完成蛇行布线2.差分走线(Differential pairs)在高速设计中你可以使用到差分走线进行设计。
要进行差分走线一定要了解相关的功能术语。
差分走线的目的是将差分信号的走线同时从源管脚(Source pins)走出,绕过障碍物并同时进行被控间距的走线。
将两根信号走到一个相同点(称为集合点Gathering Point),即差分走线的起始点,从源管脚到集合点这部分走线我们称之为开始区域(Start Zone)。
pcb蛇形布线
主板上采用的“蛇形布线”很有讲究,但是并不能认为蛇形布线越多越好。
采用蛇形布线的原因有两个:一个是为了保证布线线路的等长,比如CPU到北桥芯片的时钟线,它不同于普通电器上的线路,在这些线路上以200MHz左右的频率高速运行的信号对线路的长度十分敏感,不等长的时钟布线会引起信号不同步,进而造成系统不稳定。
另一个使用蛇形布线的常见原因是为了尽可能减少电磁辐射(EMI)对主板其余部件和人体的影响。
采用蛇形布线有很多优点,但并不是说在主板布线设计的时候使用蛇形布线越多越好,因为过多过密的主板布线会造成主板布局的疏密不均,会对主板的质量有一定的影响。
好的布线应使主板上各部分线路密度差别不大,并且要尽可能均匀地分布。
而其它与核心部件关系不大的地方一般不宜采用蛇形布线。
蛇形线是Layout中经常使用的一类走线方式。
其主要目的就是为了调节延时,满足系统时序设计要求。
设计者首先要有这样的认识:蛇形线会破坏信号质量,改变传输延时,布线时要尽量避免使用。
但实际设计中,为了保证信号有足够的保持时间,或者减小同组信号之间的时间偏移,往往不得不故意进行绕线。
那么,蛇形线对信号传输有什么影响呢?走线时要注意些什么呢?其中最关键的两个参数就是平行耦合长度(Lp)和耦合距离(S),如图1-8-21所示。
很明显,信号在蛇形走线上传输时,相互平行的线段之间会发生耦合,呈差模形式,S越小,Lp越大,则耦合程度也越大。
可能会导致传输延时减小,以及由于串扰而大大降低信号的质量,其机理可以参考第三章对共模和差模串扰的分析。
下面是给Layout工程师处理蛇形线时的几点建议:1.尽量增加平行线段的距离(S),至少大于3H,H指信号走线到参考平面的距离。
通俗的说就是绕大弯走线,只要S足够大,就几乎能完全避免相互的耦合效应。
2.减小耦合长度Lp,当两倍的Lp延时接近或超过信号上升时间时,产生的串扰将达到饱和。
3.带状线(Strip-Line)或者埋式微带线(Embedded Micro-strip)的蛇形线引起的信号传输延时小于微带走线(Micro-strip)。
PCB 20——三种特殊走线技巧
PCB 20——三种特殊走线技巧下面从直角走线、差分走线、蛇形线三个方面来阐述PCB LAYOUT的走线。
一、直角走线(三个方面)直角走线的对信号的影响就是主要体现在三个方面:一是拐角可以等效为传输线上的容性负载,减缓上升时间;二是阻抗不连续会造成信号的反射;三是直角尖端产生的EMI,到10GHz以上的RF设计领域,这些小小的直角都可能成为高速问题的重点对象。
二、差分走线(“等长、等距、参考平面”)何为差分信号(Differential Signal)?通俗地说就是驱动端发送两个等值、反相的信号,接收端通过比较这两个电压的差值来判断逻辑状态“0”还是“1”。
而承载差分信号的那一对走线就称为差分走线。
差分信号和普通的单端信号走线相比,最明显的优势体现在以下三方面:1、抗干扰能力强,因为两根差分走线之间的耦合很好,当外界存在噪声干扰时,几乎是同时被耦合到两条线上,而接收端关心的只是两信号的差值,所以外界的共模噪声可被完全抵消。
2、能有效抑制EMI,同样的道理,由于两根信号的极性相反,他们对外辐射的电磁场可以相互抵消,耦合的越紧密,泄放到外界的电磁能量越少。
3、时序定位精确,由于差分信号的开关变化是位于两个信号的交点,而不像普通单端信号依靠高低两个阈值电压判断,因而受工艺,温度的影响小,能降低时序上的误差,同时也更适合于低幅度信号的电路。
目前流行的LVDS(low voltage differential signaling)就是指这种小振幅差分信号技术。
三、蛇形线(调节延时)蛇形线是Layout中经常使用的一类走线方式。
其主要目的就是为了调节延时,满足系统时序设计要求。
其中最关键的两个参数就是平行耦合长度(Lp)和耦合距离(S),很明显,信号在蛇形走线上传输时,相互平行的线段之间会发生耦合,呈差模形式,S越小,Lp越大,则耦合程度也越大。
可能会导致传输延时减小,以及由于串扰而大大降低信号的质量,其机理可以参考对共模和差模串扰的分析。
PCB特殊走线的三种技巧分享
PCB特殊走线的三种技巧分享在讲解PCB布线完成后的检查工作之前,先为大家介绍三种PCB的特殊走线技巧。
将从直角走线,差分走线,蛇形线三个方面来阐述PCB LAYOUT的走线:一、直角走线(三个方面)直角走线的对信号的影响就是主要体现在三个方面:一是拐角可以等效为传输线上的容性负载,减缓上升时间;二是阻抗不连续会造成信号的反射;三是直角尖端产生的EMI,到10GHz以上的RF设计领域,这些小小的直角都可能成为高速问题的重点对象。
二、差分走线(“等长、等距、参考平面”)何为差分信号(Differential Signal)?通俗地说就是驱动端发送两个等值、反相的信号,接收端通过比较这两个电压的差值来判断逻辑状态“0”还是“1”。
而承载差分信号的那一对走线就称为差分走线。
差分信号和普通的单端信号走线相比,最明显的优势体现在以下三方面:1)抗干扰能力强,因为两根差分走线之间的耦合很好,当外界存在噪声干扰时,几乎是同时被耦合到两条线上,而接收端关心的只是两信号的差值,所以外界的共模噪声可被完全抵消。
2)能有效抑制EMI,同样的道理,由于两根信号的极性相反,他们对外辐射的电磁场可以相互抵消,耦合的越紧密,泄放到外界的电磁能量越少。
3)时序定位精确,由于差分信号的开关变化是位于两个信号的交点,而不像普通单端信号依靠高低两个阈值电压判断,因而受工艺,温度的影响小,能降低时序上的误差,同时也更适合于低幅度信号的电路。
目前流行的LVDS(low voltage differenTIal signaling)就是指这种小振幅差分信号技术。
三、蛇形线(调节延时)蛇形线是Layout中经常使用的一类走线方式。
其主要目的就是为了调节延时,满足系统时序设计要求。
其中最关键的两个参数就是平行耦合长度(Lp)和耦合距离(S),很明显,信号在蛇形走线上传输时,相互平行的线段之间会发生耦合,呈差模形式,S越小,Lp。
PCB板中蛇形走线的作用简介
PCB 板中蛇形走线的作用简介
PCB 上的任何一条走线在通过高频信号的情况下都会对该信号造成时延时,蛇形走线的主要作用是补偿“同一组相关"信号线中延时较小的部分,这些部分通常是没有或比其它信号少通过另外的逻辑处理;最典型的就是时钟线,通常它不需经过任何其它逻辑处理,因而其延时会小于其它相关信号。
高速数字PCB 板的等线长是为了使各信号的延迟差保持在一个范围内,保证系统在同一周期内读取的数据的有效性(延迟差超过一个时钟周期时会错读下一周期的数据),一般要求延迟差不超过1/4 时钟周期,单位长度的线延迟差也是固定的,延迟跟线宽,线长,铜厚,板层结构有关,但线过长会增大分布电容和分布电感,使信号质量,所以时钟IC 引脚一般都接RC 端接,但蛇形走线并非起电感的作用,相反的,电感会使信号中的上升元中的高次谐波相移,造成信号质量恶化,所以要求蛇形线间距最少是线宽的两倍,信号的上升时间越小就越易受分布电容和分布电感的影响.
因为应用场合不同具不同的作用,如果蛇形走线在电脑板中出现,其主要起到一个滤波电感的作用,提高电路的抗干扰能力,电脑主机板中的蛇形走线,主要用在一些时钟信号中,如CIClk,AGPClk,它的作用有两点:1、阻抗匹配2、滤波电感。
对一些重要信号,如INTEL HUB 架构中的HUBLink, 一共13 根,跑233MHz,要求必须严格等长,以消除时滞造成的隐患,绕线是唯一的解决办法。
一般来讲,蛇形走线的线距>=2 倍的线宽。
PCI 板上的。
altiumdesigner蛇形走线默认规则
altiumdesigner蛇形走线默认规则随着电子技术的不断发展,PCB设计软件Altium Designer成为了越来越多工程师的首选工具。
在Altium Designer中,蛇形走线是一种常见的布线方式,它可以有效提高电路板的利用率,降低信号干扰。
本文将详细介绍Altium Designer中蛇形走线的默认规则设置及实战应用。
1.Altium Designer简介Altium Designer是一款功能强大的PCB设计软件,它集成了一系列的工具,可以帮助工程师轻松完成电路设计、PCB布局和制板等工作。
在Altium Designer中,用户可以自定义布线规则,以满足不同场景的需求。
2.蛇形走线的意义蛇形走线,又称之字形走线,是一种在PCB设计中常用的布线方式。
它可以使信号传输线尽量远离敏感元件,降低电磁干扰;同时,还能提高电路板的利用率,减少面积浪费。
3.默认规则概述在Altium Designer中,蛇形走线的默认规则包括以下几点:- 走线宽度:根据信号频率和传输距离自动调整,以保证信号质量;- 走线间距:最小间距为20mil,以降低信号干扰;- 转折角度:大于等于45度,以减小信号反射;- 过孔样式:使用圆形过孔,以降低信号损耗。
4.蛇形走线规则设置步骤(1)打开Altium Designer,新建或打开一个现有项目;(2)在菜单栏中选择“设计”>“规则”>“布线规则”;(3)在弹出的“布线规则”对话框中,切换到“跟踪”选项卡;(4)在“跟踪”选项卡中,设置蛇形走线的相关规则,如走线宽度、间距、转折角度等;(5)点击“应用”按钮,使设置生效。
5.实战应用与案例分享在实际PCB设计中,我们可以根据具体需求调整蛇形走线的规则,以实现更好的电磁兼容性和信号质量。
以下是一个实战案例:(1)设计一张高速数字电路板的电源部分;(2)根据电源模块的电流、电压等参数,设置合适的蛇形走线规则;(3)在电源线附近添加去耦电容,以减小高频噪声干扰;(4)在关键信号线上采用蛇形走线,以降低相互干扰;(5)检查布线结果,确保信号质量、电磁兼容性及散热等方面的需求。
PCB技巧蛇形布线
PCB技巧蛇形布线Altium designer中蛇形线走法和操作说明此处摘录中国电子开发网的帖子,以做备忘。
从 Tool 里选的 Interactive length tuning,先布好线再改成蛇形,我这里用的是布线时直接走蛇形:先 P->T 布线, 再 Shift + A 切换成蛇形走线 (ad 里叫 Accordions ... 这是 P->T 后按 ` 快捷键时显示的当前可用操作)office, branch offices (jurisdiction), risk management, marketing management sector through supervision and inspection found problems, should be assigned the investigators are corrected in a timely manner.27th the fifth chapter penalty under any of the following acts, then the relevant provisions to punish the investigators, according to the Bank. To constitute a crime shall be investigated for criminal responsibility: (A) on the business that are not involved in the investigation, issued a survey. (B) customer credit information are not thorough verification. (Iii) to participate in credit customer survey is not in place, customers and data is incomplete, untrue; he knows bear a counterfeited clients issuing credit. (D) does not provide for due diligence of credit business, pre-loan investigation form, concealing facts or providingfalse information or should be found in a normal investigation failed to discover the risk factors, lead to the review and approval policy errors, loan risk. (Five) on loan guarantees of survey not in place, not by provides on arrived, and pledge real for field verification, andassessment, and identification and registration, not according to provides on guarantor of guarantees qualification and guarantees capacity for survey verified, led to guarantees loan lost authenticity, and legitimacy, and effectiveness of; cycle loan business in the of mortgage2011-12-28 11:21Altium designer中蛇形线走法和操作说明此处摘录中国电子开发网的帖子,以做备忘。
差分走线,蛇形线走线注意
差分走线,蛇形线的走线注意差分走线,蛇形线走线注意电子博客网作者:不详布线(Layout)是 PCB 设计工程师最基本的工作技能之一。
走线的好坏将直接影响到整个系统的性能,大多数高速的设计理论也要最终经过 Layout 得以实现并验证,由此可见,布线在高速 PCB 设计中是至关重要的。
下面将针对实际布线中可能遇到的一些情况,分析其合理性,并给出一些比较优化的走线策略。
主要从直角走线,差分走线,蛇形线等三个方面来阐述。
1.直角走线直角走线一般是 PCB 布线中要求尽量避免的情况,也几乎成为衡量布线好坏的标准之一,那么直角走线究竟会对信号传输产生多大的影响呢?从原理上说,直角走线会使传输线的线宽发生变化,造成阻抗的不连续。
其实不光是直角走线,顿角,锐角走线都可能会造成阻抗变化的情况。
直角走线的对信号的影响就是主要体现在三个方面:一是拐角可以等效为传输线上的容性负载,减缓上升时间;二是阻抗不连续会造成信号的反射;三是直角尖端产生的EMI。
传输线的直角带来的寄生电容可以由下面这个经验公式来计算:C="61W"(Er)1/2/Z0 在上式中,C 就是指拐角的等效电容(单位:pF),W 指走线的宽度(单位:inch),εr 指介质的介电常数,Z0 就是传输线的特征阻抗。
举个例子,对于一个 4Mils 的 50 欧姆传输线(εr 为 4.3)来说,一个直角带来的电容量大概为 0.0101pF,进而可以估算由此引起的上升时间变化量:T10-90%=2.2*C*Z0/2 = 2.2*0.0101*50/2 = 0.556ps 通过计算可以看出,直角走线带来的电容效应是极其微小的。
由于直角走线的线宽增加,该处的阻抗将减小,于是会产生一定的信号反射现象,我们可以根据传输线章节中提到的阻抗计算公式来算出线宽增加后的等效阻抗,然后根据经验公式计算反射系数:ρ=(Zs-Z0)/(Zs+Z0),一般直角走线导致的阻抗变化在 7%-20%之间,因而反射系数最大为 0.1 左右。
蛇形走线设计规程
4. 蛇形走线的注意事项
4.1 尽量避免在很小的区域内走蛇形线
4.2 尽量拉大蛇形线的绕线间隔,遵守3W法则,即绕线间距至
少大于两倍线宽。
4.3 尽量减少同层平行信号线的耦合长度,而相邻信号层的信
号线尽量垂直。
4.4 选取不同的绕线方法,不规则的方法更可取,螺旋线比规
则的蛇形线效果更好。
螺旋线
蛇形线
4.5 带状线的传输效果好于微带线的传输效果,而且带状线位
于内层,有参考面屏蔽,其辐射途径比较好控制。
微带线
可见,便于调试。
A/0页:3/3
文件名称蛇形走线设计规程文件编号版本。
PCB布线的直角走线、差分走线和蛇形线基础理论
PCB 布线的直角走线、差分走线和蛇形线基础理论2009-04-20 10:52 布线(Layout)是 PCB设计工程师最基本的工作技能之一。
走线的好坏将直接影响到整个系统的性能,大多数高速的设计理论也要最终经过 Layout 得以实现并验证,由此可见,布线在高速 PCB 设计中是至关重要的。
下面将针对实际布线中可能遇到的一些情况,分析其合理性,并给出一些比较优化的走线策略。
主要从直角走线,差分走线,蛇形线等三个方面来阐述。
1. 直角走线直角走线一般是 PCB布线中要求尽量避免的情况,也几乎成为衡量布线好坏的标准之一,那么直角走线究竟会对信号传输产生多大的影响呢?从原理上说,直角走线会使传输线的线宽发生变化,造成阻抗的不连续。
其实不光是直角走线,顿角,锐角走线都可能会造成阻抗变化的情况。
直角走线的对信号的影响就是主要体现在三个方面:一是拐角可以等效为传输线上的容性负载,减缓上升时间; 二是阻抗不连续会造成信号的反射; 三是直角尖端产生的EMI。
传输线的直角带来的寄生电容可以由下面这个经验公式来计算:C=61W(Er)[size=1]1/2[/size]/Z0在上式中,C 就是指拐角的等效电容(单位:pF),W指走线的宽度(单位:inch),εr指介质的介电常数,Z0就是传输线的特征阻抗。
举个例子,对于一个 4Mils的50欧姆传输线(εr为4.3)来说,一个直角带来的电容量大概为0.0101pF,进而可以估算由此引起的上升时间变化量:T10-90%=2.2*C*Z0/2 = 2.2*0.0101*50/2 = 0.556ps 通过计算可以看出,直角走线带来的电容效应是极其微小的。
由于直角走线的线宽增加,该处的阻抗将减小,于是会产生一定的信号反射现象,我们可以根据传输线章节中提到的阻抗计算公式来算出线宽增加后的等效阻抗,然后根据经验公式计算反射系数:ρ=(Zs-Z0)/(Zs+Z0)一般直角走线导致的阻抗变化在7%-20%之间,因而反射系数最大为0.1左右。
PCB走线-蛇型走线的作用
PCB板蛇形走线的作用
PCB上的任何一条走线在通过高频信号的情况下都会对该信号造成时延时,蛇形走线的主要作用是补偿“同一组相关”信号线中延时较小的部分,这些部分通常是没有或比其它信号少通过另外的逻辑处理;最典型的就是时钟线,通常它不需经过任何其它逻辑处理,因而其延时会小于其它相关信号。
高速数字PCB板的等线长是为了使各信号的延迟差保持在一个范围内,保证系统在同一周期内读取的数据的有效性(延迟差超过一个时钟周期时会错读下一周期的数据),一般要求延迟差不超过1/4时钟周期,单位长度的线延迟差也是固定的,延迟跟线宽,线长,铜厚,板层结构有关,但线过长会增大分布电容和分布电感,使信号质量,所以时钟IC引脚一般都接RC端接,但蛇形走线并非起电感的作用,相反的,电感会使信号中的上升元中的高次谐波相移,造成信号质量恶化,所以要求蛇形线间距最少是线宽的两倍,信号的上升时间越小就越易受分布电容和分布电感的影响.
因为应用场合不同具不同的作用,如果蛇形走线在电脑板中出现,其主要起到一个滤波电感的作用,提高电路的抗干扰能力,电脑主机板中的蛇形走线,主要用在一些时钟信号中,如PCIClk,AGPClk,它的作用有两点:1、阻抗匹配2、滤波电感。
对一些重要信号,如INTEL HUB架构中的HUBLink,一共13根,跑233MHz,要求必须严格等长,以消除时滞造成的隐患,绕线是唯一的解决办法。
一般来讲,蛇形走线的线距>=2倍的线宽。
PCI板上的蛇行线就是为了适应PCI 33MHzClock的线长要求。
若在一般普通PCB板中,是一个分布参数的LC 滤波器,还可作为收音机天线的电感线圈,短而窄的蛇形走线可做保险丝等等.。
差分走线,蛇形线走线注意
差分走线,蛇形线的走线注意差分走线,蛇形线走线注意电子博客网作者:不详布线(Layout)是 PCB 设计工程师最基本的工作技能之一。
走线的好坏将直接影响到整个系统的性能,大多数高速的设计理论也要最终经过 Layout 得以实现并验证,由此可见,布线在高速 PCB 设计中是至关重要的。
下面将针对实际布线中可能遇到的一些情况,分析其合理性,并给出一些比较优化的走线策略。
主要从直角走线,差分走线,蛇形线等三个方面来阐述。
1.直角走线直角走线一般是 PCB 布线中要求尽量避免的情况,也几乎成为衡量布线好坏的标准之一,那么直角走线究竟会对信号传输产生多大的影响呢?从原理上说,直角走线会使传输线的线宽发生变化,造成阻抗的不连续。
其实不光是直角走线,顿角,锐角走线都可能会造成阻抗变化的情况。
直角走线的对信号的影响就是主要体现在三个方面:一是拐角可以等效为传输线上的容性负载,减缓上升时间;二是阻抗不连续会造成信号的反射;三是直角尖端产生的EMI。
传输线的直角带来的寄生电容可以由下面这个经验公式来计算:C="61W"(Er)1/2/Z0 在上式中,C 就是指拐角的等效电容(单位:pF),W 指走线的宽度(单位:inch),εr 指介质的介电常数,Z0 就是传输线的特征阻抗。
举个例子,对于一个 4Mils 的 50 欧姆传输线(εr 为 4.3)来说,一个直角带来的电容量大概为 0.0101pF,进而可以估算由此引起的上升时间变化量:T10-90%=2.2*C*Z0/2 = 2.2*0.0101*50/2 = 0.556ps 通过计算可以看出,直角走线带来的电容效应是极其微小的。
由于直角走线的线宽增加,该处的阻抗将减小,于是会产生一定的信号反射现象,我们可以根据传输线章节中提到的阻抗计算公式来算出线宽增加后的等效阻抗,然后根据经验公式计算反射系数:ρ=(Zs-Z0)/(Zs+Z0),一般直角走线导致的阻抗变化在 7%-20%之间,因而反射系数最大为 0.1 左右。
三种PCB的特殊走线技巧
1、尽量增加平行线段的距离(S),至少大于 3H,H 指信号走线 到参考平面的距离。通俗的说就是绕大弯走线,只要 S 足够大,就几 乎能完全避免相互的耦合效应。
2、减小耦合长度 Lp,当两倍的 Lp 延时接近或超过信号上升时间 时,产生的串扰将达到饱和。
3、带状线(Stห้องสมุดไป่ตู้ip-Line)或者埋式微带线(Embedded Micro-strip)的蛇形线引起的信号传输延时小于微带走线 (Micro-strip)。理论上,带状线不会因为差模串扰影响传输速率。
4、高速以及对时序要求较为严格的信号线,尽量不要走蛇形线, 尤其不能在小范围内蜿蜒走线。
5、可以经常采用任意角度的蛇形走线,能有效的减少相互间的 耦合。
6、高速 PCB 设计中,蛇形线没有所谓滤波或抗干扰的能力,只 可能降低信号质量,所以只作时序匹配之用而无其它目的。
7、有时可以考虑螺旋走线的方式进行绕线,仿真表明,其效果 要优于正常的蛇形走线。
气和机械方面的问题,所以应该避免在导线中出现尖角和急剧的拐 角。
PCB 宽度和厚度: 刚性印制电路板蚀刻的铜导线的载流量。对于 1 盎司和 2 盎司的 导线,考虑到蚀刻方法和铜箔厚度的正常变化以及温差,允许降低标 称值的 10%(以负载电流计);对于涂覆了保护层的印制电路板组装 件(基材厚度小于 0.032 英寸,铜箔厚度超过 3 盎司)则元件都降低 15%;对于浸焊过的印制电路板则允许降低 30%。 PCB 导线间距: 必须确定导线的最小间距,以消除相邻导线之间的电压击穿或飞 弧。间距是可变的,它主要取决于下列因素: 1)相邻导线之间的峰值电压。 2)大气压力(最大工作高度)。 3)所用涂覆层。 4)电容耦合参数。 关键的阻抗元件或高频元件一般都放得很靠近,以减小关键的级 延迟。变压器和电感元件应该隔离,以防止耦合;电感性的信号导线 应该成直角地正交布设;由于磁场运动会产生任何电气噪声的元件应 该隔离,或者进行刚性安装,以防止过分振动。
PCB 板蛇形走线的作用
33MHzClock 的线长要求。若在一般普通PCB 板中,是一个分布参数的LC 滤波
器,还可作为收音机天线的电感线圈,短而窄的蛇形走线可做保险ቤተ መጻሕፍቲ ባይዱ等等
一个滤波电感的作用,提高电路的抗干扰能力,电脑主机板中的蛇形走线,主要
用在一些时钟信号中,如PCIClk,AGPClk,它的作用有两点:1、阻抗匹配2、滤
波电感。对一些重要信号,如INTEL HUB 架构中的HUBLink,一共13 根,跑
233MHz,要求必须严格等长,以消除时滞造成的隐患,绕线是唯一的解决办法。
高速数字PCB 板的等线长是为了使各信号的延迟差保持在一个范围内,保证
系统在同一周期内读取的数据的有效性(延迟差超过一个时钟周期时会错读下一
周期的数据),一般要求延迟差不超过1/4 时钟周期,单位长度的线延迟差也是固定
的,延迟跟线宽,线长,铜厚,板层结构有关,但线过长会增大分布电容和分布电感,使
PCB 板蛇形走线的作用
PCB 上的任何一条走线在通过高频信号的情况下都会对该信号造成时延时,
蛇形走线的主要作用是补偿“同一组相关”信号线中延时较小的部分,这些部分通
常是没有或比其它信号少通过另外的逻辑处理;最典型的就是时钟线,通常它不
需经过任何其它逻辑处理,因而其延时会小于其它相关信号。
信号质量变差,所以时钟IC 引脚一般都接RC 端接,但蛇形走线并非起电感的作用,
相反的,电感会使信号中的上升元中的高次谐波相移,造成信号质量恶化,所以要求
蛇形线间距最少是线宽的两倍,信号的上升时间越小就越易受分布电容和分布电
AD6蛇形等长线布线方法
AD6蛇形等长线布线方法蛇形等长线布线方法是一种用于电脑主板、电路板等复杂电子产品布线的方法。
它的主要特点是采用了蛇形走线的方式,使线路长度相同,从而减小了信号延迟差异,提高了电路的稳定性和性能。
下面我将详细介绍AD6蛇形等长线布线方法。
首先,我们需要对信号线进行分类和分组。
一般情况下,信号线可以分为时钟线、数据线、地址线等。
在布线之前,我们需要确定各个信号线的重要性和特殊要求。
然后,根据信号线的分类和分组,我们可以绘制出布线的大致框架。
可以采用CAD软件绘制电路板的底图,根据设定的布线规则和约束条件,对信号线进行布线。
接下来,我们需要确定信号线的路径。
在AD6布线方法中,我们采用蛇形走线的方式,即信号线的路径像蛇一样弯曲。
这样可以减小线路的长度,提高信号的传输速度和稳定性。
同时,蛇形走线的方式可以避免信号线之间的干扰,提高整个电路的抗干扰能力。
然后,我们需要确定信号线的长度。
在AD6布线方法中,我们要求信号线的长度相同。
为了实现这一点,我们需要在布线时候进行精确的计算和测量。
可以利用CAD软件进行长度的计算和调整。
最后,我们需要进行布线的优化。
布线完成后,我们需要对信号线和整个电路板进行测试和调整。
可以采用信号源、示波器等工具进行测试,检查信号的传输效果和延迟。
如果有问题,可以对布线进行调整和优化。
总结一下,AD6蛇形等长线布线方法是一种用于电子产品布线的方法。
它的优点是可以减小信号延迟差异,提高电路的稳定性和性能。
在布线过程中,我们需要对信号线进行分类和分组,确定信号线的路径和长度,并进行优化和调整。
希望以上介绍能够对您理解AD6蛇形等长线布线方法有所帮助。
PCB技巧蛇形布线
PCB技巧蛇形布线蛇形布线是一种在PCB设计中常用的技巧,它能够减少布线的交叉和干扰,提高设计的性能和可靠性。
下面是关于蛇形布线的一些技巧和注意事项。
1.确定布线的方向:在进行蛇形布线之前,需要确定布线的方向。
一般来说,信号传输的方向和布线距离较远的元件的位置相对应。
确保信号传输的方向是一致的,可以减少信号干扰和交叉。
2.进行合理的布线规划:在进行蛇形布线之前,需要进行合理的布线规划。
将电路板的不同功能模块分组,并分配给不同的布线区域。
这样可以减少布线之间的交叉和干扰,提高信号完整性。
3.使用连续的布线路径:蛇形布线应该使用连续的布线路径。
这样可以减少信号路径的突变,减小信号的散射和串扰。
如果布线中断,可以通过使用通孔来连接信号路径。
4.注意信号地平面:在蛇形布线中,应该注意信号地平面的规划。
要保持信号地平面连续,避免出现散射和串扰。
可以使用地引线连接不同层的地面。
5.采用四层布线:为了更好地实现蛇形布线,可以考虑使用四层布线。
这样可以将信号层和地平面层分开,减少信号干扰和交叉。
6.控制布线的尺寸:在进行蛇形布线时,应控制布线的尺寸。
布线的尺寸应符合设计规范和制造能力,避免布线过宽或过窄。
布线过宽会导致布线密度较低,布线过窄则容易出现导线打断等问题。
7.控制布线的长度:在进行蛇形布线时,应控制布线的长度。
布线的长度会影响信号传输的速度和信号完整性。
尽量保持布线的长度较短,避免信号传输的延迟和损失。
8.注意信号的引出和引入:在进行蛇形布线时,应注意信号的引出和引入。
要确保信号的引出和引入位置相对于布线路径是理想的。
可以使用不同的引出和引入方式,如引线、晶振等。
9.使用合适的布线密度:在进行蛇形布线时,应使用合适的布线密度。
布线密度过高会导致布线之间的交叉和干扰,布线密度过低则会浪费板子的空间资源。
要根据具体的设计要求和制造能力选择合适的布线密度。
10.进行布线优化:在进行蛇形布线后,还可以进行布线优化。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
PCB设计中蛇形线要点一、直角走线直角走线一般是PCB布线中要求尽量避免的情况,也几乎成为衡量布线好坏的标准之一,那么直角走线究竟会对信号传输产生多大的影响呢?从原理上说,直角走线会使传输线的线宽发生变化,造成阻抗的不连续。
其实不光是直角走线,顿角,锐角走线都可能会造成阻抗变化的情况。
直角走线的对信号的影响就是主要体现在三个方面:1.拐角可以等效为传输线上的容性负载,减缓上升时间;2.阻抗不连续会造成信号的反射;3.直角尖端产生的EMI。
传输线的直角带来的寄生电容可以由下面这个经验公式来计算:在上式中,C就是指拐角的等效电容(单位:pF),W指走线的宽度(单位:就是传输线的特征阻抗。
举个例子,对于一inch),εr指介质的介电常数,Z个4Mils的50欧姆传输线(εr为4.3)来说,一个直角带来的电容量大概为0.0101pF,进而可以估算由此引起的上升时间变化量:/2 = 2.2*0.0101*50/2 = 0.556ps=2.2*C*Z通过计算可以看出,直角走线带来的电容效应是极其微小的。
由于直角走线的线宽增加,该处的阻抗将减小,于是会产生一定的信号反射现象,我们可以根据传输线章节中提到的阻抗计算公式来算出线宽增加后的等效阻抗,然后根据经验公式计算反射系数:ρ=(Zs-Z0)/(Zs+Z0),一般直角走线导致的阻抗变化在7%-20%之间,因而反射系数最大为0.1左右。
而且,从下图可以看到,在W/2线长的时间内传输线阻抗变化到最小,再经过W/2时间又恢复到正常的阻抗,整个发生阻抗变化的时间极短,往往在10ps之内,这样快而且微小的变化对一般的信号传输来说几乎是可以忽略的。
很多人对直角走线都有这样的理解,认为尖端容易发射或接收电磁波,产生EMI,这也成为许多人认为不能直角走线的理由之一。
然而很多实际测试的结果显示,直角走线并不会比直线产生很明显的EMI。
也许目前的仪器性能,测试水平制约了测试的精确性,但至少说明了一个问题,直角走线的辐射已经小于仪器本身的测量误差。
总的说来,直角走线并不是想象中的那么可怕。
至少在GHz以下的应用中,其产生的任何诸如电容,反射,EMI等效应在TDR测试中几乎体现不出来,高速PCB设计工程师的重点还是应该放在布局,电源/地设计,走线设计,过孔等其他方面。
当然,尽管直角走线带来的影响不是很严重,但并不是说我们以后都可以走直角线,注意细节是每个优秀工程师必备的基本素质,而且,随着数字电路的飞速发展,PCB工程师处理的信号频率也会不断提高,到10GHz以上的RF设计领域,这些小小的直角都可能成为高速问题的重点对象。
二、差分走线差分信号(Differential Signal)在高速电路设计中的应用越来越广泛,电路中最关键的信号往往都要采用差分结构设计,什么另它这么倍受青睐呢?在PCB设计中又如何能保证其良好的性能呢?带着这两个问题,我们进行下一部分的讨论。
何为差分信号?通俗地说,就是驱动端发送两个等值、反相的信号,接收端通过比较这两个电压的差值来判断逻辑状态“0”还是“1”。
而承载差分信号的那一对走线就称为差分走线。
差分信号和普通的单端信号走线相比,最明显的优势体现在以下三个方面:1.抗干扰能力强,因为两根差分走线之间的耦合很好,当外界存在噪声干扰时,几乎是同时被耦合到两条线上,而接收端关心的只是两信号的差值,所以外界的共模噪声可以被完全抵消。
2.能有效抑制EMI,同样的道理,由于两根信号的极性相反,他们对外辐射的电磁场可以相互抵消,耦合的越紧密,泄放到外界的电磁能量越少。
3.时序定位精确,由于差分信号的开关变化是位于两个信号的交点,而不像普通单端信号依靠高低两个阈值电压判断,因而受工艺,温度的影响小,能降低时序上的误差,同时也更适合于低幅度信号的电路。
目前流行的LVDS(low voltage differential signaling)就是指这种小振幅差分信号技术。
对于PCB工程师来说,最关注的还是如何确保在实际走线中能完全发挥差分走线的这些优势。
也许只要是接触过Layout的人都会了解差分走线的一般要求,那就是“等长、等距”。
等长是为了保证两个差分信号时刻保持相反极性,减少共模分量;等距则主要是为了保证两者差分阻抗一致,减少反射。
“尽量靠近原则”有时候也是差分走线的要求之一。
但所有这些规则都不是用来生搬硬套的,不少工程师似乎还不了解高速差分信号传输的本质。
下面重点讨论一下PCB差分信号设计中几个常见的误区。
误区一:认为差分信号不需要地平面作为回流路径,或者认为差分走线彼此为对方提供回流途径。
造成这种误区的原因是被表面现象迷惑,或者对高速信号传输的机理认识还不够深入。
差分电路对于类似地弹以及其它可能存在于电源和地平面上的噪音信号是不敏感的。
地平面的部分回流抵消并不代表差分电路就不以参考平面作为信号返回路径,其实在信号回流分析上,差分走线和普通的单端走线的机理是一致的,即高频信号总是沿着电感最小的回路进行回流,最大的区别在于差分线除了有对地的耦合之外,还存在相互之间的耦合,哪一种耦合强,那一种就成为主要的回流通路.在PCB电路设计中,一般差分走线之间的耦合较小,往往只占10~20%的耦合度,更多的还是对地的耦合,所以差分走线的主要回流路径还是存在于地平面。
当地平面发生不连续的时候,无参考平面的区域,差分走线之间的耦合才会提供主要的回流通路,尽管参考平面的不连续对差分走线的影响没有对普通的单端走线来的严重,但还是会降低差分信号的质量,增加EMI,要尽量避免。
也有些设计人员认为,可以去掉差分走线下方的参考平面,以抑制差分传输中的部分共模信号,但从理论上看这种做法是不可取的,阻抗如何控制?不给共模信号提供地阻抗回路,势必会造成EMI辐射,这种做法弊大于利。
误区二:认为保持等间距比匹配线长更重要。
在实际的PCB布线中,往往不能同时满足差分设计的要求。
由于管脚分布,过孔,以及走线空间等因素存在,必须通过适当的绕线才能达到线长匹配的目的,但带来的结果必然是差分对的部分区域无法平行。
PCB差分走线的设计中最重要的规则就是匹配线长,其它的规则都可以根据设计要求和实际应用进行灵活处理。
从上面的仿真结果看来,方案 1 和方案 2 波形几乎是重合的,也就是说,间距不等造成的影响是微乎其微的,相比较而言,线长不匹配对时序的影响要大得多(方案3)。
再从理论分析来看,间距不一致虽然会导致差分阻抗发生变化,但因为差分对之间的耦合本身就不显著,所以阻抗变化范围也是很小的,通常在10%以内,只相当于一个过孔造成的反射,这对信号传输不会造成明显的影响。
而线长一旦不匹配,除了时序上会发生偏移,还给差分信号中引入了共模的成分,降低信号的质量,增加了EMI。
误区三:认为差分走线一定要靠的很近。
让差分走线靠近无非是为了增强他们的耦合,既可以提高对噪声的免疫力,还能充分利用磁场的相反极性来抵消对外界的电磁干扰。
虽说这种做法在大多数情况下是非常有利的,但不是绝对的,如果能保证让它们得到充分的屏蔽,不受外界干扰,那么我们也就不需要再让通过彼此的强耦合达到抗干扰和抑制EMI的目的了。
如何才能保证差分走线具有良好的隔离和屏蔽呢?增大与其它信号走线的间距是最基本的途径之一,电磁场能量是随着距离呈平方关系递减的,一般线间距超过4倍线宽时,它们之间的干扰就极其微弱了,基本可以忽略。
此外,通过地平面的隔离也可以起到很好的屏蔽作用,这种结构在高频的(10G以上)IC封装PCB设计中经常会用采用,被称为CPW结构,可以保证严格的差分阻抗控制(2Z0)。
差分走线也可以走在不同的信号层中,但一般不建议这种走法,因为不同的层产生的诸如阻抗、过孔的差别会破坏差模传输的效果,引入共模噪声。
此外,如果相邻两层耦合不够紧密的话,会降低差分走线抵抗噪声的能力,但如果能保持和周围走线适当的间距,串扰就不是个问题。
在一般频率(GHz以下),EMI也不会是很严重的问题,实验表明,相距500Mils的差分走线,在3米之外的辐射能量衰减已经达到60dB,足以满足FCC的电磁辐射标准,所以设计者根本不用过分担心差分线耦合不够而造成电磁不兼容问题。
三、蛇形线蛇形线是Layout中经常使用的一类走线方式。
其主要目的就是为了调节延时,满足系统时序设计要求。
设计者首先要有这样的认识:蛇形线会破坏信号质量,改变传输延时,布线时要尽量避免使用。
但实际设计中,为了保证信号有足够的保持时间,或者减小同组信号之间的时间偏移,往往不得不故意进行绕线。
那么,蛇形线对信号传输有什么影响呢?走线时要注意些什么呢?其中最关键的两个参数就是平行耦合长度(Lp)和耦合距离(S),很明显,信号在蛇形走线上传输时,相互平行的线段之间会发生耦合,呈差模形式,S越小,Lp越大,则耦合程度也越大。
可能会导致传输延时减小,以及由于串扰而大大降低信号的质量,其机理可以参考第三章对共模和差模串扰的分析。
下面是给Layout工程师处理蛇形线时的几点建议:1. 尽量增加平行线段的距离(S),至少大于3H,H指信号走线到参考平面的距离。
通俗的说就是绕大弯走线,只要S足够大,就几乎能完全避免相互的耦合效应。
2.减小耦合长度Lp,当两倍的Lp延时接近或超过信号上升时间时,产生的串扰将达到饱和。
3.带状线(Strip-Line)或者埋式微带线(Embedded Micro-strip)的蛇形线引起的信号传输延时小于微带走线(Micro-strip)。
理论上,带状线不会因为差模串扰影响传输速率。
4.高速以及对时序要求较为严格的信号线,尽量不要走蛇形线,尤其不能在小范围内蜿蜒走线。
5.可以经常采用任意角度的蛇形走线,能有效的减少相互间的耦合。
6.高速PCB设计中,蛇形线没有所谓滤波或抗干扰的能力,只可能降低信号质量,所以只作时序匹配之用而无其它目的。
7.有时可以考虑螺旋走线的方式进行绕线,仿真表明,其效果要优于正常的蛇形走线。