DSP实验指导书
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
第一章实验设备说明一.ICETEK–F28335-A评估板技术指标
DSP控制技术
实验指导书
北京信息科技大学自动化学院
2011年4月
1 主处理芯片:TMS320F28335,运行速度为150MHz;
具有一个浮点内核,处理速度更快,
工作速度可达150MIPS;
片上RAM 68k*16bit;
片上扩展SRAM存贮空间64K*16Bit;最大可扩至512K*16Bit
自带16路12bit A/D,最大采样速率1 2.5MSPS,采集电压范围0-3v;其中六路AD硬件调整为可采集+-5v电压信号。
2路的DAC7528转换,10M/S,8Bit;
2路UART串行接口,一路为RS232接口;一路为RS232/RS485可选;16路PWM输出;
1路CAN接口通讯;
片上256K*16bit FLASH,自带128位加密位;
设计有用户可以自定义的开关,测试指示灯和复位电路;
4组标准扩展连接器,为用户进行二次开发提供条件;
兼容ICETEK系列扩展模块;
具有IEEE1149.1相兼容的逻辑扫描电路,该电路仅用于测试和仿真;+5V电源输入,内部+3.3V、+1.9 V电源管理;
高保真语音接口设计,双路语音采集,每路96K/S;
4层板设计工艺,工作稳定可靠;
具有自启动功能设计,可以实现脱机工作;
可以选配多种应用接口板,包括语音板,网络板等;
2
三.ICETEK-F28335-A 器件分布图
二.ICETEK –F28335-A 评估板实物图
ADREFIN
扩展插座ADCLO
模式跳线F 设置2
JTAG
仿真插头
标准
RS-232
电源
指示灯
+5V 电 源插座
U3四路用户 D2-D5P3
Bootload
扩展插座 可控开关 用户可控
er 模式选
指示灯
择开关
扩展插座
音频插座 J12立体声
输出
J11耳机输
出
J10立体声
输入 J9 麦克
风输
入
图 1.2 ICETEK –F28335-A 器件分布图
CAN 接口
四. ICETEK –F28335–A 评估板原理框图
J5
P1
扩展插座
复位按扭
图 1.1
ICETEK-F28335-A 评估板实物图
图 1.3 评估板原理框图
3 4
五.评估板的内存映射图
块起始地址片内存储空间(On-Chip)片外存储空间(XINTF)
数据空间程序空间数据空间程序空间
M0 向量–随机存储器(32*32)
0x00 0000
(当VMAP = 0时有效)
M0 SARAM(单存取随机存储器) 1K*16 0x00 0040
M1 SARAM(单存取随机存储器) 1K*16 0x00 0400
外设寄存器组0
0x00 0800
(2K*16)
保留外设向量
(PIE Vector)
无效
(256*16)
0x00 0D00
(当
VMAP=1,ENPIE=1
时有效)
外设寄存器组0 0x00 0E00
保留
0x00
4000 相当于
片外空间0(4K*16 XZCS0)
保留TMS320F 0x00 2000
(保护,D MA管理)
24x/LF24
0x00 0x数据存
5000 储空间
外设寄存器组 3
相当于
相当于
TMS320F
24x/LF24
0x程序存
储空间
块起始地址
0x00 E000
0x00 F000
0x01 0000
0x30 0000
0x33 FFF8
0x34 0000
0x38 0000
0x38 0400
0x38 0800
0x3F 8000
0x3F 9000
0x3F A000
0x3F B000
0x3F C000
0x3F E000
0x3F FFC0
片内存储空间(On-Chip)
L6 SARAM(单存取随机存储器) 4K*16
(DMA管理)
L7 SARAM(单存取随机存储器) 4K*16
(DMA管理)
保留
FLASH (256K *16,安全块)
128-bit 密码
保留
TI OTP(1K*16,保留)
用户OTP(1K*16,安全块)
保留
L0 SRAM(4K*16,安全块)
L1 SRAM(4K*16,安全块)
L2 SRAM(4K*16,安全块)
L3 SRAM(4K*16,安全块)
保留
Boot ROM(8K*16)
BROM向量,32*32)当VMAP (
=1,MP/MC=0,ENPIE=0时有效
片外存储空间(XINTF)
片外空间6(1M*16 XZCS6)DMA管(0x10
理)0000
片外空间7(1M*16 XZCS7)DMA管(0x20
理)0000
保留
图1.4
0x00 5000
保护(DMA管理)
外设寄存器组 1 0x00 6000
保留
(4K*16)受保护
外设寄存器组 2
0x00 7000
(4K*16受保护)
L0 SARAM(单存取随机存储器) 4K*16
0x00 8000
(安全块)
保留L1 SARAM(单存取随机存储器) 4K*16 0x00 9000 (安全块)
L2 SARAM(单存取随机存储器) 4K*16
0x00 A000
(安全块)
L3 SARAM(单存取随机存储器) 4K*16
0x00 B000
(安全块)
L4 SARAM(单存取随机存储器) 4K*16
0x00 C000
(DMA 管理)
L5 SARAM(单存取随机存储器) 4K*16 0x00 D000
(DMA管理)
5