16计算机组成原理期末考试卷(A)

合集下载

计算机组成原理试卷A卷答案

计算机组成原理试卷A卷答案

华侨大学2012—2013学年第一学期期末考试《计算机组成原理》考试试卷(A卷)学院课程名称考试日期姓名专业学号一、选择题(本大题共15小题,每小题2分,共30分))1、完整的计算机系统应包括_______。

A.CPU和主存B.外部设备和主机C.主机和实用程序D.配套的硬件系统和软件系统2、有些计算机将一部分软件永恒地存于只读存储器中,称之为_______。

A.硬件B.软件C.固件D.辅助存储器3、冯·诺依曼计算机中指令和数据均以二进制形式存放在存储器中,CPU区分它们的依据是_______。

A.指令操作码的译码结果B.指令和数据的寻址方式C.指令周期的不同阶段D.指令和数据所在的存储单元4、浮点数加减运算过程一般包括对阶、尾数运算、规格化、舍入和溢出判断等步骤。

设浮点数的阶码和尾数都采用补码表示,且位数分别为5位和7位(均含2位符号位)。

若有两个数X=27*29/32、Y=25*5/8,则浮点加法计算X+Y的最终结果是_____。

A.00111 1100010 B.00101 0001000C.01000 0010001 D.发生溢出5、下列关于RISC的叙述中,错误的是_______。

A.RISC普遍采用微程序控制器B.RISC大多数指令在一个时钟周期内完成C.RISC的内部通用寄存器数量相对CISC多D.RISC的指令数、寻址方式和指令格式种类相对CISC少6、在微机中,系统日期、硬盘参数与计算机配置信息等均存储在_______。

A.Cache B.ROM C.EPROM D.CMOS7、相对于微程序控制器,硬布线控制器的特点是_______。

A.指令执行速度慢,指令功能的修改和扩展容易B.指令执行速度慢,指令功能的修改和扩展困难C.指令执行速度快,指令功能的修改和扩展容易D.指令执行速度快,指令功能的修改和扩展困难8、下列有关RAM和ROM的叙述中,正确的是_______。

① RAM是易失性存储器,ROM是非易失性存储器② RAM和ROM都是采用随机存取方式进行信息访问③ RAM和ROM都可用做Cache ④ RAM和ROM都需要进行刷新A.仅①②B.仅②③C.仅①②③D.仅②③④9、下列不会引起指令流水阻塞的是_______。

计算机组成原理期末考试及答案

计算机组成原理期末考试及答案

计算机组成原理期末考试及答案A卷基础知识(50分)1、名词解释(10分)机器字长SRAMEPROM指令系统微指令2、选择题(10分)1)设字长32位,使⽤IEEE格式,则阶码采⽤______表⽰。

A.补码B. 原码C. 移码D. 反码2) 四⽚74181ALU和⼀⽚74182CLA器件相配合,具有如下进位传递功能______。

A.形波进位B. 组内先⾏进位,组间先⾏进位C.组内先⾏进位,组间⾏波进位D. 组内形波进位,组间先⾏进位3) 某SARM芯⽚,其存储容量为64K×16位,该芯⽚的地址线数⽬和数据线数⽬分别是___。

A. 16, 16 B .16, 64, C. 64, 8 D. 64, 164)单地址指令中为了完成两个数的算术运算,除地址码指明的⼀个操作数外,另⼀个数常需采⽤______。

A. 堆栈寻址⽅式B. ⽴即寻址⽅式C. 隐含寻址⽅式D. 间接寻址⽅式微5)程序控制器中,机器指令与微指令的关系是______。

A.每⼀条机器指令由⼀条微指令来执⾏B.⼀段机器指令组成的程序可由⼀条微指令执⾏C.⼀条微指令由若⼲条机器指令组成D. 每⼀条机器指令由⼀段⽤微指令编成的微程序来解释执⾏3、填空题(10分)1)存储___①___并按__②____顺序执⾏,这是冯?诺依曼型计算机的⼯作原理。

2)相联存储器是按③访问的存储器。

3) 主存与cache的地址映射有__④___、⑤、⑥三种⽅式。

4)通常指令编码的第⼀个字段是⑦。

5) 异步通信⽅式可分为⑧、⑨、⑩三种类型。

4、问答题(20分)1)在计算机中,为什么要采⽤多级结构的存储器系统2)简述CPU的功能.3)试⽐较⽔平型微指令与垂直型微指令。

4)简述总线集中控制的优先权仲裁⽅式。

⼆、综合应⽤(50分)1、已知X=-0.1101,Y=0.1011,试⽤补码⼀位乘法计算X×Y (15分)2、指令格式如下所⽰。

OP为操作码字段,试分析指令格式特点。

【强烈推荐】计算机组成原理期末考试试卷及答案

【强烈推荐】计算机组成原理期末考试试卷及答案

一.计算机组成原理期末考试试卷及答案二.选择题(下列每题有且仅有一个正确答案,每小题2分,共20分)1.假设下列字符码中最后一位为校验码,如果数据没有错误,则采用偶校验的字符码的是____。

A. B. C. D。

2.在定点二进制运算器中,减法运算一般通过______ 来实现。

3. A.补码运算的二进制加法器 B. 补码运算的二进制减法器4.C. 补码运算的十进制加法器 D. 原码运算的二进制减法器5.下列关于虚拟存储器的说法,正确的是_B___。

A.提高了主存储器的存取速度B.扩大了主存储器的存储空间,并能进行自动管理和调度C. 提高了外存储器的存取速度D. 程序执行时,利用硬件完成地址映射6.下列说法正确的是__B__。

A. 存储周期就是存储器读出或写入的时间B. 双端口存储器采用了两套相互独立的读写电路,实现并行存取C. 双端口存储器在左右端口地址码不同时会发生读/写冲突D. 在cache中,任意主存块均可映射到cache中任意一行,该方法称为直接映射方式7.单地址指令中,为了完成两个数的算术运算,除地址码指明的一个操作数外,另一个操作数一般采用__C__寻址方式。

A. 堆栈B. 立即C.隐含D. 间接8.指令系统中采用不同寻址方式的目的主要是___D___ 。

9.A.实现存储程序和程序控制 B.提供扩展操作码的可能并降低指令译码难度10.C.可以直接访问外存 D。

缩短指令长度,扩大寻址空间,提高编程灵活性11.下列说法中,不符合RISC指令系统特点的是__B__。

A.指令长度固定,指令种类少B.寻址方式种类尽量少,指令功能尽可能强C. 增加寄存器的数目,以尽量减少访存的次数D. 选取使用频率最高的一些简单指令,以及很有用但不复杂的指令 12. 指令周期是指___C___。

13. A .CPU 从主存取出一条指令的时间 B .CPU 执行一条指令的时间 14. C .CPU 从主存取出一条指令加上执行这条指令的时间 D .时钟周期时间 15.假设微操作控制信号用n C 表示,指令操作码译码输出用m I 表示,节拍电位信号用k M 表示,节拍脉冲信号用i T 表示,状态反馈信息用i B 表示,则硬布线控制器的控制信号n C 可描述为__D__。

计算机组成原理期末考试试卷及答案

计算机组成原理期末考试试卷及答案

计算机组成原理期末考试试卷及答案一.选择题(下列每题有且仅有一个正确答案;每小题2分;共20分)1.假设下列字符码中最后一位为校验码;如果数据没有错误;则采用偶校验的字符码的是____。

A. 11001011B. 11010110C. 11000001 D。

110010012.在定点二进制运算器中;减法运算一般通过______ 来实现。

A.补码运算的二进制加法器B. 补码运算的二进制减法器C. 补码运算的十进制加法器D. 原码运算的二进制减法器3.下列关于虚拟存储器的说法;正确的是_B___。

A.提高了主存储器的存取速度B.扩大了主存储器的存储空间;并能进行自动管理和调度C. 提高了外存储器的存取速度D. 程序执行时;利用硬件完成地址映射4.下列说法正确的是__B__。

A. 存储周期就是存储器读出或写入的时间B. 双端口存储器采用了两套相互独立的读写电路;实现并行存取C. 双端口存储器在左右端口地址码不同时会发生读/写冲突D. 在cache中;任意主存块均可映射到cache中任意一行;该方法称为直接映射方式5.单地址指令中;为了完成两个数的算术运算;除地址码指明的一个操作数外;另一个操作数一般采用__C__寻址方式。

A. 堆栈B. 立即C.隐含D. 间接6.指令系统中采用不同寻址方式的目的主要是___D___ 。

A.实现存储程序和程序控制 B.提供扩展操作码的可能并降低指令译码难度C.可以直接访问外存 D。

缩短指令长度;扩大寻址空间;提高编程灵活性7.下列说法中;不符合RISC指令系统特点的是__B__。

A.指令长度固定;指令种类少B.寻址方式种类尽量少;指令功能尽可能强C. 增加寄存器的数目;以尽量减少访存的次数D. 选取使用频率最高的一些简单指令;以及很有用但不复杂的指令8. 指令周期是指___C___。

A .CPU 从主存取出一条指令的时间B .CPU 执行一条指令的时间C .CPU 从主存取出一条指令加上执行这条指令的时间D .时钟周期时间 9. 假设微操作控制信号用n C 表示;指令操作码译码输出用m I 表示;节拍电位信号用k M 表示;节拍脉冲信号用i T 表示;状态反馈信息用i B 表示;则硬布线控制器的控制信号n C 可描述为__D__。

计算机组成原理期末考试试卷及答案

计算机组成原理期末考试试卷及答案

计算机组成原理期末考试试卷(1)一.选择题(下列每题有且仅有一个正确答案,每小题2分,共20分)1.假设下列字符码中最后一位为校验码,如果数据没有错误,则采用偶校验的字符码的是____。

A. 11001011B. 11010110C. 11000001 D。

110010012.在定点二进制运算器中,减法运算一般通过______ 来实现。

A.补码运算的二进制加法器B. 补码运算的二进制减法器C. 补码运算的十进制加法器D. 原码运算的二进制减法器3.下列关于虚拟存储器的说法,正确的是_B___。

A.提高了主存储器的存取速度B.扩大了主存储器的存储空间,并能进行自动管理和调度C. 提高了外存储器的存取速度D. 程序执行时,利用硬件完成地址映射4.下列说法正确的是__B__。

A. 存储周期就是存储器读出或写入的时间B. 双端口存储器采用了两套相互独立的读写电路,实现并行存取C. 双端口存储器在左右端口地址码不同时会发生读/写冲突D. 在cache中,任意主存块均可映射到cache中任意一行,该方法称为直接映射方式5.单地址指令中,为了完成两个数的算术运算,除地址码指明的一个操作数外,另一个操作数一般采用__C__寻址方式。

A. 堆栈B. 立即C.隐含D. 间接6.指令系统中采用不同寻址方式的目的主要是___D___ 。

A.实现存储程序和程序控制 B.提供扩展操作码的可能并降低指令译码难度C.可以直接访问外存 D。

缩短指令长度,扩大寻址空间,提高编程灵活性7.下列说法中,不符合RISC指令系统特点的是__B__。

A.指令长度固定,指令种类少B.寻址方式种类尽量少,指令功能尽可能强C. 增加寄存器的数目,以尽量减少访存的次数D. 选取使用频率最高的一些简单指令,以及很有用但不复杂的指令8. 指令周期是指___C___。

A .CPU 从主存取出一条指令的时间B .CPU 执行一条指令的时间C .CPU 从主存取出一条指令加上执行这条指令的时间D .时钟周期时间 9. 假设微操作控制信号用n C 表示,指令操作码译码输出用m I 表示,节拍电位信号用k M 表示,节拍脉冲信号用i T 表示,状态反馈信息用i B 表示,则硬布线控制器的控制信号n C 可描述为__D__。

计算机组成原理与汇编语言程序设计期末试题ABC三卷及答案

计算机组成原理与汇编语言程序设计期末试题ABC三卷及答案

计算机组成原理与汇编语言程序设计期末试题ABC三卷及答案《计算机组成原理与汇编语言》课程试题A卷一、填空题(每空格1 分共 28 分)1.8位二进制补码所能表示的十进制整数范围是()至(),前者的二进制补码表示为(),后者的二进制补码表示为()。

2.每条指令由两部分组成,即()部分和()部分。

3.微程序顺序控制常用的两种方式是()方式和()方式。

4.8086CPU从结构上可以分为()单元和()单元。

5.半导体动态RAM靠()原理存贮信息,而半导体静态RAM靠()原理存贮息。

6.已知字符A的ASCII码为(),则字符B的ASCII码为(),字符D的ASCII码为()。

7.8086CPU具有()根地址线,直接寻址能力可达()。

8.运算器的主要功能是进行()。

9.通常I/O控制方式可分为5种,即()方式、()方式、和()方式、()方式、()方式。

10.一个源程序中可以包含代码段、()段及()段。

其中代码段是源程序中必不可少的,其它两个段可有可无。

11.标号和变量所具有的三种属性分别为()、()和()属性。

二、判断题(每小题3分共24)12.()在数字计算机中所以采用二进制是因为二进制的运算最简单。

13.()计算机表示的数发生溢出的根本原因是计算机的字长有限。

14.()表示定点数时,若要求数值0在计算机中唯一地表示为全0,应采用补码。

15.()CRC校验码的生成和检验大多采用软件实现。

16.()外(辅)存比主存的存储容量大、存取速度快。

17.()动态RAM和静态RAM都是易失性半导体存储器。

18.()Cache的功能全部由硬件实现。

19.()LCD显示器没有背景光源也能工作。

三、单项选择题:(每小题 3分,共 30 分)20.主机、外设不能并行工作的方式()。

A.程序查询方式 B.中断方式 C.通道方式21.在单独(独立)编址下,下面的说法是()是对的。

A.一个具体地址只能对应输入输出设备B.一个具体地址只能对应内存单元C.一个具体地址既可对应输入输出设备,也可对应内存单元D.只对应内存单元或只对应I/O设备22.在关中断状态,不可响应的中断是()。

(完整word版)计算机组成原理期末考试习题及答案

(完整word版)计算机组成原理期末考试习题及答案

《计算机组成原理》练习题一、单项选择题1.CPU响应中断的时间是__C____。

A.中断源提出请求;B.取指周期结束;C.执行周期结束;D.间址周期结束。

2.下列说法中___C___是正确的。

A.加法指令的执行周期一定要访存;B.加法指令的执行周期一定不访存;C.指令的地址码给出存储器地址的加法指令,在执行周期一定访存;D.指令的地址码给出存储器地址的加法指令,在执行周期不一定访存。

3.垂直型微指令的特点是__C____。

A.微指令格式垂直表示;B.控制信号经过编码产生;C.采用微操作码;D.采用微指令码。

4.基址寻址方式中,操作数的有效地址是___A___。

A.基址寄存器内容加上形式地址(位移量);B.程序计数器内容加上形式地址;C.变址寄存器内容加上形式地址;D.寄存器内容加上形式地址。

5.常用的虚拟存储器寻址系统由___A___两级存储器组成。

A.主存-辅存;B.Cache-主存;C.Cache-辅存;D.主存—硬盘。

6.DMA访问主存时,让CPU处于等待状态,等DMA的一批数据访问结束后,CPU再恢复工作,这种情况称作___A___。

A.停止CPU访问主存;B.周期挪用;C.DMA与CPU交替访问;D.DMA。

7.在运算器中不包含____D__。

A.状态寄存器;B.数据总线;C.ALU;D.地址寄存器。

8.计算机操作的最小单位时间是__A____。

A.时钟周期;B.指令周期;C.CPU周期;D.中断周期。

9.用以指定待执行指令所在地址的是__C____。

A.指令寄存器;B.数据计数器;C.程序计数器;D.累加器。

10.下列描述中___B___是正确的。

A.控制器能理解、解释并执行所有的指令及存储结果;B.一台计算机包括输入、输出、控制、存储及算逻运算五个单元;C.所有的数据运算都在CPU的控制器中完成;D.以上答案都正确。

11.总线通信中的同步控制是___B___。

A.只适合于CPU控制的方式;B.由统一时序控制的方式;C.只适合于外围设备控制的方式;D.只适合于主存。

计算机组成原理期末试卷及答案16套

计算机组成原理期末试卷及答案16套

本科生期末试卷一一.选择题(每小题1分,共10分)1.计算机系统中的存贮器系统是指______。

A RAM存贮器B ROM存贮器C 主存贮器D cache、主存贮器和外存贮器2.某机字长32位,其中1位符号位,31位表示尾数。

若用定点小数表示,则最大正小数为______。

A +(1 – 2-32)B +(1 – 2-31)C 2-32D 2-313.算术/ 逻辑运算单元74181ALU可完成______。

A 16种算术运算功能B 16种逻辑运算功能C 16种算术运算功能和16种逻辑运算功能D 4位乘法运算和除法运算功能4.存储单元是指______。

A 存放一个二进制信息位的存贮元B 存放一个机器字的所有存贮元集合C 存放一个字节的所有存贮元集合D 存放两个字节的所有存贮元集合;5.相联存贮器是按______进行寻址的存贮器。

A 地址方式B 堆栈方式C 内容指定方式D 地址方式与堆栈方式6.变址寻址方式中,操作数的有效地址等于______。

A 基值寄存器内容加上形式地址(位移量)B 堆栈指示器内容加上形式地址(位移量)C 变址寄存器内容加上形式地址(位移量)D 程序记数器内容加上形式地址(位移量)7.以下叙述中正确描述的句子是:______。

A 同一个CPU周期中,可以并行执行的微操作叫相容性微操作B 同一个CPU周期中,不可以并行执行的微操作叫相容性微操作C 同一个CPU周期中,可以并行执行的微操作叫相斥性微操作D 同一个CPU周期中,不可以并行执行的微操作叫相斥性微操作8.计算机使用总线结构的主要优点是便于实现积木化,同时______。

A 减少了信息传输量B 提高了信息传输的速度C 减少了信息传输线的条数D 加重了CPU的工作量9.带有处理器的设备一般称为______设备。

A 智能化B 交互式C 远程通信D 过程控制10.某中断系统中,每抽取一个输入数据就要中断CPU一次,中断处理程序接收取样的数据,并将其保存到主存缓冲区内。

计算机组成原理期末考试试题(含答案)

计算机组成原理期末考试试题(含答案)

计算组成原理期末考试1、图中所示的寻址方式是() (单选)A、基址寻址B、寄存器寻址C、间接寻址D、寄存器间接寻址2、设存储字长为64位,对于单字长指令而言,PC顺序寻址时应该增加的常量是( )(单选)A、1B、2C、4D、83、在小数定点机中,下列关于原码、反码、补码的描述中正确的是A、只有补码能表示-1B、只有反码能表示-1C、只有原码能表示-1D、三种机器数都能表示-14、移位运算对计算机来说的实用价值是A、可以采用移位和加法相结合,实现乘(除)运算B、采用移位运算可以防止数据溢出C、只采用移位运算就可以实现除法D、只采用移位运算就可以实现乘法5、float型数据通常用IEEE754单精度浮点数格式表示。

若编译器将float型变量x分配在一个32位浮点寄存器FR1中,且x= -8.25,则FR1的内容是()A、C104 0000HB、C184 0000HC、C1C2 0000H`D、C242 0000H6、用海明码对长度为8位的数据进行检纠错时,若只要求纠正一位错,则检验位数至少需要()位。

A、5位B、4位C、3位D、2位7、存储器中地址号分别为1000#、1001#、1002#、1003的4个存储单元,分别保存的字节数据是1A、2B、3C、4D,如果数据字长为32位,存储器采用的是小端对齐模式,则这4个存储单元存储的数据值应被解析为()A、4D3C2B1AB、1A2B2C3DC、2B1A4D3CD、3C4D1A2B8、某型MIPS32指令架构的单周期CPU,其数据通路结构如下图执行指令sub rd, rs, rt 时,应由控制器产生的控制信号PCSrc、regDst、aluSrc、memtoReg、RegWrite分别是( )A、1、0、1、0、1B、1、1、0、0、0C、0、1、0、0、1D、0、1、0、1、09、下列关于MIPS32指令系统中,与基址寻址相关的指令是()A、addi $rt, $rs, immB、lw $rt, $rs, immC、add $rd, $rs, $rtD、add $rd, $rs, $rt10、单周期MIPS在一个时钟周期中不能完成( )A、从数据存储器读数据和向数据存储器写数据B、ALU运算和向寄存器堆写数据C、更新PC内容和向数据存储器写数据D、寄存器堆读数据,ALU运算和数据存储器写数据11、下列按内容寻址,而不是按地址码寻址的存储器是( )A、双端口存储器B、相联存储器C、并行储器D、虚拟存储器12、某半导体14KB,按字节编址,其中0000H-1FFFH为ROM区,2000H-37FFH为RAM区,地址总线A15-A0(低),双向数据总线D7-D0(低),读写控制线R/W。

【试题】郑州大学计算机组成原理期末考试试题及答案

【试题】郑州大学计算机组成原理期末考试试题及答案

【关键字】试题计算机组成原理课程试题(A卷)一.1.目前的计算机,从原理上讲______。

A 指令以二进制形式存放,数据以十进制形式存放B 指令以十进制形式存放,数据以二进制形式存放C 指令和数据都以二进制形式存放D 指令和数据都以十进制形式存放2.在DMA方式下,将外设的数据传送到主存的路径为___________。

A 外设→总线→主存B 外设→总线→DMAC→主存C 外设→总线→处理器→主存D 外设→DMAC→主存3.双端口保存器所以能高速进行读写,是因为采用______。

A 高速芯片B 新型器件C 流水技术D 两套相互独立的读写电路4. 下面描述RISC机器基本概念中,正确的表述是________。

A RISC机器不一定是流水CPUB RISC机器一定是流水CPUC RISC机器有复杂的指令系统D 其CPU配备很少的通用寄存器5.常用处理器性能公式计算程序执行时间,但公式中不包括__________。

A 指令条数B 每条指令执行的平均时钟周期数C 时钟周期D 通用寄存器的数据位数6.16位定点整数补码的范围为______。

A. -215+1 ~215 B -215 ~215C -215 ~215 D -215+1 ~215-17.CPU常使用________保存运算结果的条件代码、系统运行状态等信息。

A 程序计数器B 程序状态(状态条件)寄存器C 累加寄存器D 指令寄存器8.由于CPU内部的操作速度较快,而CPU访问一次主存所花的时间较长,因此机器周期通常用_________来规定。

A 主存中读取一个指令字的最短时间B 主存中读取一个数据字的最长时间C 主存中写入一个数据字的平均时间D 主存中取一个数据字的平均时间9.三态缓冲器的第3态是指__________状态。

A 高电平B 低电平C 高阻D 断电10.设[X]补=1.x1x2x3x4,当满足______时,X > -1/2成立。

计算机组成原理期末考试题及答案

计算机组成原理期末考试题及答案

计算机组成原理期末考试题及答案一、选择题(每题3分,共30分)1. 计算机系统由哪两大部分组成?A. 硬件和软件B. 中央处理器和外部设备C. 输入设备和输出设备D. 存储器和运算器答案:A2. 下面哪一个不是计算机硬件的基本组成?A. 运算器B. 控制器C. 存储器D. 键盘答案:D3. 下面哪一个寄存器不属于CPU内部寄存器?A. 指令寄存器(IR)B. 程序计数器(PC)C. 累加器(AC)D. 磁盘地址寄存器(MAR)答案:D4. 下面哪一个不是计算机的性能指标?A. 字长B. 主频C. 内存容量D. 操作系统答案:D5. 下面哪一个不是计算机的总线类型?A. 数据总线B. 地址总线C. 控制总线D. 信号总线答案:D6. 下面哪一个不是存储器的层次结构?A. 缓存(Cache)B. 主存储器(RAM)C. 辅助存储器(硬盘)D. 寄存器答案:D7. 下面哪一个不是计算机的输入设备?A. 键盘B. 鼠标C. 扫描仪D. 打印机答案:D8. 下面哪一个不是计算机的输出设备?A. 显示器B. 打印机C. 扬声器D. 键盘答案:D9. 下面哪一个不是计算机的总线标准?A. PCIB. USBC. SATAD. HTTP答案:D10. 下面哪一个不是计算机的指令类型?A. 数据传送指令B. 运算指令C. 控制指令D. 通信指令答案:D二、填空题(每题3分,共30分)1. 计算机硬件系统主要包括五大部件,分别是________、________、________、________和________。

答案:控制器、运算器、存储器、输入设备、输出设备2. 计算机的运算器主要由________、________和________组成。

答案:算术逻辑单元(ALU)、累加器(AC)、寄存器3. 计算机的指令系统主要包括________、________和________三种类型的指令。

答案:数据传送指令、运算指令、控制指令4. 计算机的存储器层次结构包括________、________和________。

大学计算机组成原理期末考试试卷附答案!最新

大学计算机组成原理期末考试试卷附答案!最新

一、单项选择题1.运算器和控制器合称为( ) A.主机 D.CPU4.补码加法运算是指( )A.操作数用补码表示,符号位单独处理B.操作数用补码表示,连同符号位一起相加C.操作数用补码表示,将加数变补,然后相加D.操作数用补码表示,将被加数变补,然后相加 5 .动态RAM 存储信息依靠的是() A.电容 B.双稳态触发器 C.晶体管D.磁场6 .下列存储器中,属于半导体存储器的是( ) A.硬盘 B.动态存储器 C.软盘D.光盘7 .对于容量为8KB 的存储器,寻址所需最小地址位数为() A.2 B.3 C.12D.138 .一条机器指令中通常包含的信息有( ) A.操作码、控制码 B.操作码、立即数 C.地址码、寄存器号D.操作码、地址码 9 .下列指令助记符中表示减法操作的是( ) A.ADD B.SUB C.ANDD.NEG10 .从主存中取回到CPU 中的指令存放位置是() A.指令寄存器 B.状态寄存器 C.程序计数器D.数据寄存器11 .指令执行所需的操作数不会来自( ).. A.指令本身 B.主存 C.寄存器D.控制器 B.外设C.ALU12 .微程序控制器将微程序存放在( ) A.主存中 C.ROM 中13 .在一个串行传输系统中,每秒可传输12个字节的数据,其比特率是( ) A.8bps B.12bps C. 96bpsD.任意14 .并行接口是指( )A.仅接口与外围设备之间采取并行传送B.仅接口与系统总线之间采取并行传送C.接口的两侧均采取并行传送D.接口内部只能并行传送15 .在磁盘中实现输入输出的数据传送方式( ) A.只采取程序查询等待方式 B.只采取程序中断方式C.只采取DMA 方式D.既有DMA 方式,也有中断方式1.定点小数的补码表示范围是( )A.-1+2-n W X W 1-2-nB.-1+2-n W X W 1+2-nC.-1W X W 1-2-nD.-1W X W 1+2-n3 .在计算机中磁盘存储器一般用作( C ) A.主存 B.高速缓存 C.辅存D.只读存储器4 .为了减少指令中的地址个数,采用的有效办法是( D ) A.寄存器寻址 B.立即寻址 C.变址寻址D.隐地址5 .组合逻辑控制器与微程序控制器相比( B ) A.组合逻辑控制器的时序系统比较简单 8彳微程序控制器的时序系统比较简单 C.两者的时序系统复杂程度相同 D/微程序控制器的硬件设计比较复杂8 .二进制补码定点小数1.101表示的十进制数是( C ) A.+1.625 B.-0.101 C.-0.375D.-0.6259 .用1K X 4的存储芯片组成4KB 存储器,需要几片这样的芯片?( A )B.寄存器中 D.RAM 中A.8片B.4片C.2片D.1片10.一地址指令是指( C )A.只能对单操作数进行加工处理B.只能对双操作数进行加工处理C.既能处理单操作数也能处理双操作数D.必须隐含提供另一个操作数 11.微程序存放在(C )A.堆栈存储器中 C.控制存储器中 12.CPU 响应DMA 请求的时间是(B A.必须在一条指令执行完毕时 C.可在任一时钟周期结束时 13.在同步控制方式中( A )A.每个时钟周期长度固定 C.每个工作周期长度固定 14.CPU 响应中断请求(C )A.可在任一时钟周期结束时 C.可在一条指令结束时14 . CPU 响应中断请求是在(A A . 一个时钟周期结束时 C . 一条指令结束时15 .串行接口是指( B )A.接口与系统总线之间为串行传送B.接口与外设之间为串行传送C.接口的两侧都为串行传送D.接口内部只能串行传送3 .若16进制数为13F ,则其对应的八进制数为(B ) A .377 B .477 C .577D .6774 .在下列存储器中,属于顺序存取存储器的是( D ) A . U 盘 B .光盘 C .磁盘D .磁带5 .在下列浮点数的表示中,属于规格化编码的是( A ) A . 1.1011x2-3 B . 1.0011x23 C . 0.0101x2-3D . 0.0011x23B.主存储器中 D.辅助存储器中)B.必须在一个总线周期结束时D.在判明没有中断请求之后B.各指令的时钟周期数不变 D.各指令的工作周期数不变B.可在任一总线周期结束时 D.必须在一段程序结束时)B . 一个总线周期结束时7.在下列磁盘数据记录方式中,不具有自同步能力的方式是( C ) ... A .FM B .PMD .MFM8.寄存器堆栈初始化时堆栈指针SP 的值为(A ) A .0 B .1 C .栈顶地址9.采用直接寻址方式的操作数存放在( A .某个寄存器中 C 指令中11.比较硬连线控制器和微程序控制器,下列说法正确的是( A ) A .硬连线控制器结构简单规整 B .硬连线控制器执行速度慢C .微程序控制器执行速度快D .微程序控制器容易实现复杂指令控制13.下列总线或接口中不属于串行方式的是( D )...7 .在存储器堆栈结构中,在栈底为最大地址的堆栈操作中压栈是指( D ) A.先使SP 减1,再将数据存入SP 所指单元 8 .先使SP 加1,再将数据存入SP 所指单元 C.先将数据存入SP 所指单元,再将SP 减1 D.先将数据存入SP 所指单元,再将SP 加1 8 .下列寻址方式中,执行速度最快的是( A ) A.寄存器寻址 B.相对寻址 C.直接寻址D.存储器间接寻址9 .采用微序控制的主要目的是( B ) A.提高速度B.简化控制器设计与结构C .NRZlD .最大地址B) B .某个存储器单元中 D .输入/输出端口中 A .PCI C .UART15.控制DMA 数据传送的是( A )A . DMA 控制器C .外设3.n+l 位定点小数的反码表示范围是(A A.-1+2-n <X<1-2-n C.-1-2n <X<1+2n5.若地址总线为A 15 (高位)〜A 0 (低位),各存储芯片上的地址线是(D )A.A11~A 0C.A 9 〜A °B .RS232 D .USBB .CPU D .主存 )B.-2n +1<X<2n -1 D.-2n <X<-2n +1若用4KB 的存储芯片组成8KB 存储器,则加在B .A「A 0D.A 8~A10.采用异步控制的目的是( A )A.提高执行速度C.降低控制器成本12.外部设备接口是指( C )A.CPU与系统总线之间的逻辑部件C.主存与外围设备之间的逻辑部件13.在磁盘中实现输入输出数据传送的方式A.只采取程序查询等待方式C.只采取DMA方式14在CPU中,指令寄存器IR用来存放(A.正在执行的指令仁已执行的指令15.中断屏蔽字的作用是( B )A.暂停外设对主存的访问C.暂停对一切中断的响应4.在下列存储器中,属于挥发性的存储器是A.ROMC.磁盘7.一地址指令是指( B )A.只能对单操作数进行加工处理C.既能处理单操作数也能处理双操作数8.下列寻址方式中,执行速度最快的是A.立即寻址C.直接寻址B.只能对双操作数进行加工处理D.必须隐含提供另一个操作数( A)B.寄存器间接寻址D.相对寻址9.在微程序控制中,机器指令和微指令的关系是( B )A.每一条机器指令由一条微指令来解释执行B.每一条机器指令由一段微指令序列来解释执行C.一段机器指令组成的工作程序,可由一条微指令来解释执行D.一条微指令由若干条机器指令组成 10.同步控制方式是指( C )A.各指令的执行时间相同C.由统一的时序信号进行定时控制11.CPU可直接访问的存储器是(DA.虚拟存储器C.磁带存储器B.各指令占用的节拍数相同D.必须采用微程序控制方式)B.磁盘存储器D.主存储器C.使功能很简单的控制器能降低成本D.不再需要机器语言B.简化控制时序D.支持微程序控制方式B.系统总线与外部设备之间的逻辑部件D.运算器与外围设备之间的逻辑部件(C)B.只采取程序中断方式D.既有DMA方式,也有中断方式A)B.即将执行的指令D.指令地址B.暂停对某些中断的响应D.暂停CPU对主存的访问( D )B.光盘14.在CPU中,程序计数器PC用来存放(A.现行指令C.操作数的地址15.在磁盘的各磁道中( B )D)B.下条指令D.下条指令的地址A.最外圈磁道的位密度最大C.中间磁道的位密度最大B.最内圈磁道的位密度最大D.所有磁道的位密度一样大7.零地址指令可选的寻址方式是(A.立即寻址C.堆栈寻址C)B .间接寻址D.寄存器寻址8.为了减少指令中的地址数,可以采用( B )A.直接寻址B.隐含寻址C.相对寻址D.变址寻址9.程序计数器是指( D )A.可存放指令的寄存器B.可存放程序状态字的寄存器C.本身具有计数逻辑与移位逻辑的寄存器D.存放下一条指令地址的寄存器10.在同步控制方式中( A )A.每个机器周期长度固定B.每个机器周期长度不固定C.每个工作周期长度固定D.各指令的机器周期数不变11.作为主要的控制方式,异步控制常用于( A )A.单总线结构中C.组合逻辑控制器中12.存放微程序的存储器是( D )A.主存C .随机存储器13.并行接口是指( C )A.仅接口与系统总线之间采取并行传送B .仅接口与外围设备之间采取并行传送C接口的两侧均采取并行传送D.接口内部只能并行传送14.主设备通常指( D )A.发送信息的设备C.主要的设备B.微型计算机中的CPU控制中D.微程序控制器中B.硬盘D.只读存储器B.接收信息的设备D.申请并获取总线控制权的设备15.在磁盘数据记录方式中,用调频制记录数据“1”时,电流的变化方向是( C )A. 0次B. 1次C. 2次D.无任何变化17.为了实现输入输出操作,指令中( D )A.必须指明外围设备的设备号B.必须指明外围接口中寄存器的地址码C.必须同时指明外围设备号与接口中寄存器的总线地址D.对单独编址方式,可以指明设备号或端口地址;对统一编址方式,可以指明寄存器的总线地址19. CPU响应中断的时机是(C )A.可在任一机器周期结束时B.可在任一工作周期结束时C.必须在一条指令执行完毕时D.必须在执行完当前程序段时20.在写磁盘过程中,适配器向主机发出DMA请求是在(B )A.扇区缓冲器满时B.扇区缓冲器空时C.寻道完成时D.启动磁盘时3. n+1位定点小数的补码表示范围是(B )A. 1<X<1-2nB. -2n<X<2n-1C. 1<X<1+2nD. 2n<X<-2n +14.在下列存储器中,不属于磁表面存储器的是( D )...A.磁带B.磁盘C.磁鼓D.光盘7.在存储器堆栈结构中,堆栈指针SP的内容是(A )A.栈顶单元地址B.栈底单元地址C.栈顶单元内容D.栈底单元内容10.采用同步控制的目的是( C )A.提高执行速度B.简化控制时序C.满足不同操作对时间安排的需要D.满足不同设备对时间安排的需要14.在CPU中,数据寄存器DR是指(D )A.可存放指令的寄存器B.可存放程序状态字的寄存器C.本身具有计数逻辑与移位逻辑的寄存器D.可编程指定多种功能的寄存器15.在磁盘的各磁道中( D )A.最外圈磁道的道容量最大B.最内圈磁道的道容量最大C.中间磁道的道容量最大D.所有磁道的道容量一样大4 .定点小数的补码表示范围是( C ) A.-1<x <1 C.-1W x <17 .动态RAM 的特点是(C ) A.工作中存储内容会产生变化 8 .工作中需要动态地改变访存地址 C.每次读出后,需根据原存内容重写一次 D.每隔一定时间,需要根据原存内容重写一遍 9 .下列存储器中可在线改写的只读存储器是( B ) A.EEPROMB.EPROMC.ROMD.RAM10 在计算机的层次化存储器结构中,虚拟存储器是指( C ) A.将主存储器当作高速缓存使用 B.将高速缓存当作主存储器使用 C.将辅助存储器当作主存储器使用 D.将主存储器当作辅助存储器使用 11 .单地址指令( D ) A.只能对单操作数进行加工处理 B.只能对双操作数进行加工处理C.既能对单操作数进行加工处理,也能对双操作数进行运算D.无处理双操作数的功能 12.在同步控制方式中( A ) A.各指令的执行时间相同 B.各指令占用的机器周期数相同 C.由统一的时序信号进行定时控制 D. CPU 必须采用微程序控制方式 13 .CPU 响应DMA 请求的时间是( A.必须在一条指令执行完毕 C.可在任一时钟周期结束14 .在微程序控制中,机器指令和微指令的关系是( A ) A.每一条机器指令由一条微指令来解释执行 B.每一条机器指令由一段微程序来解释执行C. 一段机器指令组成的工作程序,可由一条微指令来解释执行D.一条微指令由若干条机器指令组成16 .下列设备中,适合通过DMA 方式与主机进行信息交换的是(B ) A.键盘 B.电传输入机 C.针式打印机D.磁盘17 .串行接口是指( C )A.接口与系统总线之间采取串行传送B.接口与外围设备之间采取串行传送B.-1<x W 1 D.-1W x W 1)B.必须在一个总线周期结束D.在判明设有中断请求之后C.接口的两侧采取串行传送D.接口内部只能串行传送18 .向量中断的向量地址是( DA.通过软件查询产生C.由中断源硬件提供 20.在调相制记录方式中( C )A.相邻位单元交界处必须变换磁化电流方向B.相邻位单元交界处,电流方向不变C.当相邻两位数值相同时,交界处变换电流方向D.当相邻两位数值不同时,交界外变换电流方向 一、填空题(本大题共12小题,每空2分,共48分) 请在每小题的空格中填上正确答案。

计算机组成原理期末考试试卷及答案

计算机组成原理期末考试试卷及答案

计算机组成原理期末考试试卷及答案计算机组成原理期末考试试卷(1)⼀.选择题(下列每题有且仅有⼀个正确答案,每⼩题2分,共20分)1.假设下列字符码中最后⼀位为校验码,如果数据没有错误,则采⽤偶校验的字符码的是____。

A. 11001011B. 11010110C. 11000001 D。

110010012.在定点⼆进制运算器中,减法运算⼀般通过______ 来实现。

3. A.补码运算的⼆进制加法器 B. 补码运算的⼆进制减法器4. C. 补码运算的⼗进制加法器 D. 原码运算的⼆进制减法器5.下列关于虚拟存储器的说法,正确的是_B___。

A.提⾼了主存储器的存取速度B.扩⼤了主存储器的存储空间,并能进⾏⾃动管理和调度C. 提⾼了外存储器的存取速度D. 程序执⾏时,利⽤硬件完成地址映射6.下列说法正确的是__B__。

A. 存储周期就是存储器读出或写⼊的时间B. 双端⼝存储器采⽤了两套相互独⽴的读写电路,实现并⾏存取C. 双端⼝存储器在左右端⼝地址码不同时会发⽣读/写冲突D. 在cache中,任意主存块均可映射到cache中任意⼀⾏,该⽅法称为直接映射⽅式7.单地址指令中,为了完成两个数的算术运算,除地址码指明的⼀个操作数外,另⼀个操作数⼀般采⽤__C__寻址⽅式。

A. 堆栈B. ⽴即C.隐含D. 间接8.指令系统中采⽤不同寻址⽅式的⽬的主要是___D___ 。

9.A.实现存储程序和程序控制 B.提供扩展操作码的可能并降低指令译码难度10. C .可以直接访问外存 D 。

缩短指令长度,扩⼤寻址空间,提⾼编程灵活性11.下列说法中,不符合RISC 指令系统特点的是__B__。

A. 指令长度固定,指令种类少B. 寻址⽅式种类尽量少,指令功能尽可能强C. 增加寄存器的数⽬,以尽量减少访存的次数D. 选取使⽤频率最⾼的⼀些简单指令,以及很有⽤但不复杂的指令 12.指令周期是指___C___。

13. A .CPU 从主存取出⼀条指令的时间 B .CPU 执⾏⼀条指令的时间 14. C .CPU 从主存取出⼀条指令加上执⾏这条指令的时间 D .时钟周期时间15.假设微操作控制信号⽤n C 表⽰,指令操作码译码输出⽤m I 表⽰,节拍电位信号⽤k M 表⽰,节拍脉冲信号⽤i T 表⽰,状态反馈信息⽤i B 表⽰,则硬布线控制器的控制信号n C 可描述为__D__。

计算机组成原理期末考试习题及答案

计算机组成原理期末考试习题及答案

《计算机构成原理》练习题一、单项选择题1.CPU响应中止的时间是 __C____。

A.中止源提出恳求;B.取指周期结束;C.履行周期结束;D.间址周期结束。

2.以下说法中 ___C___是正确的。

A.加法指令的履行周期必定要访存;B.加法指令的履行周期必定不访存;C.指令的地点码给出储存器地点的加法指令,在履行周期必定访存;D.指令的地点码给出储存器地点的加法指令,在履行周期不必定访存。

3.垂直型微指令的特色是 __C____。

A.微指令格式垂直表示;B.控制信号经过编码产生;C.采纳微操作码;D.采纳微指令码。

4.基址寻址方式中,操作数的有效地点是 ___A___。

A.基址寄存器内容加上形式地点(位移量);B.程序计数器内容加上形式地点;C.变址寄存器内容加上形式地点;D.寄存器内容加上形式地点。

5.常用的虚构储存器寻址系统由___A___两级储存器构成。

A.主存-辅存;C.Cache-辅存;B.Cache-主存;D.主存—硬盘。

6.DMA接见主存时,让 CPU处于等候状态,等 DMA的一批数据接见结束后,CPU 再恢复工作,这类状况称作 ___A___。

A.停止 CPU接见主存;C.DMA与CPU交替接见;B.周期挪用;D. DMA。

7.在运算器中不包含 ____D__。

A.状态寄存器;B.数据总线;C.ALU;D.地点寄存器。

8.计算机操作的最小单位时间是__A____。

A.时钟周期;B.指令周期;C.CPU周期;D.中止周期。

9.用以指定待履行指令所在地点的是__C____。

A.指令寄存器;B.数据计数器;C.程序计数器;D.累加器。

10.以下描绘中 ___B___是正确的。

A.控制器能理解、解说并履行所有的指令及储存结果;B.一台计算机包含输入、输出、控制、储存及算逻运算五个单元;C.所有的数据运算都在 CPU的控制器中达成;D.以上答案都正确。

11.总线通讯中的同步控制是___B___。

《计算机组成原理》期末考试试卷附答案

《计算机组成原理》期末考试试卷附答案

《计算机组成原理》期末考试试卷附答案一、单选题(共20小题,每小题3分,共60分)1、完整的计算机系统应包括______。

A.运算器、存储器和控制器B.外部设备和主机C.主机和实用程序D.配套的硬件设备和软件系统2、计算机系统中的存储器系统是指______。

A.RAM存储器B.ROM存储器C.主存储器D.主存储器和外存储器3、冯·诺依曼机工作方式的基本特点是______。

A.多指令流单数据流B.按地址访问并顺序执行指令C.堆栈操作D.存储器按内部选择地址4、下列说法中不正确的是______。

A.任何可以由软件实现的操作也可以由硬件来实现B.固件就功能而言类似于软件,而从形态来说又类似于硬件C.在计算机系统的层次结构中,微程序级属于硬件级,其他四级都是软件级D.面向高级语言的机器是完全可以实现的5、在下列数中最小的数为______。

A.(101001)2B.(52)8C.(101001)BCDD.(233)166、在下列数中最大的数为______。

A.(10010101)2B.(227)8C.(143)5D.(96)167、在机器中,______的零的表示形式是唯一的。

A.原码B.补码C.反码D.原码和反码9、针对8位二进制数,下列说法中正确的是______。

A.–127的补码为10000000B.–127的反码等于0的移码BC.+1的移码等于–127的反码D.0的补码等于–1的反码9、一个8位二进制整数采用补码表示,且由3个“1”和5个“0”组成,则最小值为______。

A.–127B.–32C.–125D.–310、计算机系统中采用补码运算的目的是为了______。

A.与手工运算方式保持一致B.提高运算速度C.简化计算机的设计D.提高运算的精度11、若某数x的真值为–0.1010,在计算机中该数表示为1.0110,则该数所用的编码方法是______码。

A.原B.补C.反D.移12、长度相同但格式不同的2种浮点数,假定前者阶段长、尾数短,后者阶段短、尾数长,其他规定均相同,则它们可表示的数的范围和精度为______。

计算机组成原理期末考试试题与答案

计算机组成原理期末考试试题与答案

计算机组成原理试题一、选择题(共20 分,每题 1 分)1.零地址运算指令在指令格式中不给出操作数地址,它的操作数来自 ______。

A.立即数和栈顶;B.暂存器;C.栈顶和次栈顶;D.累加器。

2.______可区分存储单元中存放的是指令还是数据。

A.存储器;B.运算器;C.控制器;D.用户。

3.所谓三总线结构的计算机是指______。

A.地址线、数据线和控制线三组传输线。

B. I/O 总线、主存总统和 DMA总线三组传输线;C. I/O 总线、主存总线和系统总线三组传输线;D.设备总线、主存总线和控制总线三组传输线.。

4.某计算机字长是32 位,它的存储容量是256KB,按字编址,它的寻址范围是______。

A. 128K;B. 64K;C. 64KB;D. 128KB。

5.主机与设备传送数据时,采用______,主机与设备是串行工作的。

A.程序查询方式;B.中断方式;C. DMA方式;D.通道。

6.在整数定点机中,下述第______种说法是正确的。

A.原码和反码不能表示-1 ,补码可以表示-1;B.三种机器数均可表示-1 ;C.三种机器数均可表示-1 ,且三种机器数的表示范围相同;D.三种机器数均不可表示-1 。

7.变址寻址方式中,操作数的有效地址是______。

A.基址寄存器内容加上形式地址(位移量);B.程序计数器内容加上形式地址;C.变址寄存器内容加上形式地址;D.以上都不对。

8.向量中断是 ______。

A.外设提出中断;B.由硬件形成中断服务程序入口地址;C.由硬件形成向量地址,再由向量地址找到中断服务程序入口地址D.以上都不对。

9.一个节拍信号的宽度是指______。

A.指令周期;B.机器周期;C.时钟周期;D.存储周期。

10 .将微程序存储在EPROM中的控制器是______控制器。

A.静态微程序;B.毫微程序;C.动态微程序;D.微程序。

11.隐指令是指 ______。

A.操作数隐含在操作码中的指令;B.在一个机器周期里完成全部操作的指令;C.指令系统中已有的指令;D.指令系统中没有的指令。

计算机组成原理期末考试试题(含答案)

计算机组成原理期末考试试题(含答案)

计算组成原理期末考试1、图中所示的寻址方式是() (单选)A、基址寻址B、寄存器寻址C、间接寻址D、寄存器间接寻址2、设存储字长为64位,对于单字长指令而言,PC顺序寻址时应该增加的常量是( )(单选)A、1B、2C、4D、83、在小数定点机中,下列关于原码、反码、补码的描述中正确的是A、只有补码能表示-1B、只有反码能表示-1C、只有原码能表示-1D、三种机器数都能表示-14、移位运算对计算机来说的实用价值是A、可以采用移位和加法相结合,实现乘(除)运算B、采用移位运算可以防止数据溢出C、只采用移位运算就可以实现除法D、只采用移位运算就可以实现乘法5、float型数据通常用IEEE754单精度浮点数格式表示。

若编译器将float型变量x分配在一个32位浮点寄存器FR1中,且x= -8.25,则FR1的内容是()A、C104 0000HB、C184 0000HC、C1C2 0000H`D、C242 0000H6、用海明码对长度为8位的数据进行检纠错时,若只要求纠正一位错,则检验位数至少需要()位。

A、5位B、4位C、3位D、2位7、存储器中地址号分别为1000#、1001#、1002#、1003的4个存储单元,分别保存的字节数据是1A、2B、3C、4D,如果数据字长为32位,存储器采用的是小端对齐模式,则这4个存储单元存储的数据值应被解析为()A、4D3C2B1AB、1A2B2C3DC、2B1A4D3CD、3C4D1A2B8、某型MIPS32指令架构的单周期CPU,其数据通路结构如下图执行指令sub rd, rs, rt 时,应由控制器产生的控制信号PCSrc、regDst、aluSrc、memtoReg、RegWrite分别是( )A、1、0、1、0、1B、1、1、0、0、0C、0、1、0、0、1D、0、1、0、1、09、下列关于MIPS32指令系统中,与基址寻址相关的指令是()A、addi $rt, $rs, immB、lw $rt, $rs, immC、add $rd, $rs, $rtD、add $rd, $rs, $rt10、单周期MIPS在一个时钟周期中不能完成( )A、从数据存储器读数据和向数据存储器写数据B、ALU运算和向寄存器堆写数据C、更新PC内容和向数据存储器写数据D、寄存器堆读数据,ALU运算和数据存储器写数据11、下列按内容寻址,而不是按地址码寻址的存储器是( )A、双端口存储器B、相联存储器C、并行储器D、虚拟存储器12、某半导体14KB,按字节编址,其中0000H-1FFFH为ROM区,2000H-37FFH为RAM区,地址总线A15-A0(低),双向数据总线D7-D0(低),读写控制线R/W。

2021年浙江经贸职业技术学院计算机应用技术专业《计算机组成原理》科目期末试卷A(有答案)

2021年浙江经贸职业技术学院计算机应用技术专业《计算机组成原理》科目期末试卷A(有答案)

2021年浙江经贸职业技术学院计算机应用技术专业《计算机组成原理》科目期末试卷A(有答案)一、选择题1、某容量为256MB的存储器由若干4M×8位的DRAM芯片构成,该DRAM芯片的地址引脚和数据引脚总数是()。

A.19B.22C.30D.362、采用八体并行低位交叉存储器,设每个体的存储容量为32K×16位,存储周期为400ns,下述说法中正确的是()。

A.在400ns内,存储器可向CPU提供2位二进制信息B.在l00ns内,每个体可向CPU提供27位二进制信息C.在400ns内,存储器可向CPU提供2位二进制信息D.在100ns内,每个体可向CPU提供2位二进制信息3、float 型数据常用IEEE754单精度浮点格式表示。

假设两个float型变量x和y分别存放在32位寄存器fl和f2中,若(fl)=CC900000H,(f2)=BOC00000H,则x和y之间的关系为()。

A.x<y且符号相同B.x<y符号不同C.x>y且符号相同D.x>y且符号不同4、常用的(n,k)海明码中,冗余位的位数为()。

A.n+kB.n-kC.nD.k5、加法器采用先行进位的根本目的是()。

A.优化加法器的结构B.快速传递进位信号C.增强加法器的功能D.以上都不是6、控制总线主要用来传送()。

I.存储器和1/O设备的地址码II.所有存储器和I/O设备的时序信号III.所有存储器和1/O设备的控制信号IV.来自I/O设备和存储器的响应信号A.II、IIIB. I,III,IVC. III,IVD.II,III. IV7、总线宽度与下列()有关。

A.控制线根数B.数据线根数C.地址线根数D.以上都不对8、假定编译器对高级语言的某条语句可以编译生成两种不同的指令序列,A、B和C三类指令的CPl和执行两种不同序列所含的三类指令条数见下表。

则以下结论错误的是()。

I.序列一比序列二少l条指令Ⅱ.序列一比序列二的执行速度快Ⅲ.序列一的总时钟周期数比序列二多1个Ⅳ.序列一的CPI比序列二的CPI大A.I、llB.1、ⅢC. ll、1VD.Ⅱ9、计算机()负责指令译码。

相关主题
  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

装订线2016—2017学年第二学
期闽江学院考试试卷
考试课程:计算机组成原理
试卷类别:期末(A)
考试形式:闭卷√开卷
适用专业年级: 2016级软件工程(专
升本)
班级姓名
学号
题号一二三四总分
得分
一、单项选择(每小题
3分,5题,共15分)


1. 以下哪一种存储器管理方式不属
于常用的虚拟存储管理方式()
A.段式虚拟存储器
B.
页式虚拟存储器
C.程序式虚拟存储器
D.
段页式虚拟存储器
2.微程序的可以保存在()
A.RAM B. ROM C. 寄
存器 D.硬盘
3. 001101是数据110101________的
结果()
A.算术左移2位 B. 逻
辑右移2位
C. 循环右移2位
D.
循环左移2位
4. 将操作数直接写在指令中,这种寻
址方式叫做
A.直接寻址 B.
相对寻址
C.立即数寻址D.
间接寻址
5.寻址方式采用前变址寻址方式:
EA=(A+(Rx)). 指令格式为
若Rx=4,
A=410,已知:Register 4: 4016,内
存中的数据如图所示,
则操作数为:
( )
A.1593 B.1759 C.
4201 D. 4300
1. 定点小数-0.11001以补码的形式存放在一个字节的内存中,从该内存中读出的数据为:_____________
2. 考虑一个机器带有字节可寻址的主存,其容量是32k 字节,块(行)的大小是8字节,假设它使用直接映射式cache ,其容量是128行,则地址100 1010 1011 0110中的内容将存放在cache 中的______(H )_行(十六进制行号)
3. 一条指令长度为4个字节,其中操
作码字段占7位,则该指令系统可以有_______条指令,若采用直接寻址则寻址空间为_______字节
4. 将NBCD 码(0101 0100 0011)转换成的十进制数为: 。

5. 计算机硬件系统通常由________,________,______,_____,_______,5部分组成
6.A=7B(H),B=E4(H),则(A+B )加(A B )
=_______(H )
7. 浮点数阶码位数影响数的 ______ ,尾数的位数影响数的________。

1.(本题5分)用booth 乘法计算 -9*6
2.(本题5分)设两个数:X=13,Y=36,采用浮点数表示,浮点数的阶码为4位,补码表示,尾数6位双符号位,补码表示。

要求通过补码运算规则,求出M=X+Y 的二进制浮点规格化结果
3.(本题4分)采用IEEE754标准的32位短浮点数格式,即0-22位为尾数,23-30位为阶码位,最高位为数符,其中阶码偏置为127,试求出32位浮点代码BF500000的真值(结果用十进制数表示)
四、分析题(4题共45分)
1. (本题15分)试分析二地址指令的含义以及执行过程
2.(本题10分)计算机主存储器由8k 字的RAM 区和2K 字的ROM 区组成,主存字长8位,容量总共10k 字。

RAM 区选用8k*8位的半导体存储芯片组成,在低地址区, ROM 区选用2K*4位的只读存储芯片组成,在高地址区,问:
存储系统地址线,数据线各多少根?
RAM 和ROM 的地址范围分别是多少?(十六进制表示)
各种芯片各需要多少片?
画出存储器结构图与CPU 连接示意图
3.(本题10分)设某机为定长指令字结构,指令长度12位,每个地址码占3位,试提出一种分配方案使该指令系统包含:4条三地址指令,248条单地址指令,64条零地址指令。

4.(本题10分)在海明码校验中一个8位字00111001,与它一起存储的校验位应该是0111,假定由存储器读出时的校验位是1101,那么由存储器读出的该字数据是多少?
草稿
青山埋白骨,绿水吊忠魂。

相关文档
最新文档