如何实现8路模拟信号采集系统设计

合集下载
  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

如何实现8路模拟信号采集系统设计

在应用DSP 进行数字信号处理时,通常都要用采样电路对模拟信号进行采样,然后进行A/D 转换器转换成数字信号再进行数据处理。这里给出一种由TLV1571 与TMS320VC5410[1]组成的信号采集系统。

1 TLV1571 简介:

在DSP 的外围电路中,A/D 转换器比较重要。基于不同的应用,可选择不同性能指标和价位的芯片。一般的A/D 转换器的选择主要考虑:转换精度、转换时间、转换器的价格。这里选择了TI 公司专门为DSP 配套的一种10 位的并行A/D 转换器TLV1571,该器件给定的CLK 频率达到的等效最大采样频率为(1/16)fCLK。

1.1 TLV1571 的内部结构及引脚定义:

TLV1571 的内部结构及引脚功能定义如图1 及表1 所示。

TLV1571 采用2.7~5.5 V 的单电源工作,能接受0~3.3 V的模拟输入电压,此时以625 Kb/s 的速度使输入电压数字化。在5 V 电压下,以最大1.25 Mb/s 的速度使输入电压数字化。该A/D 转换器具有速度高,接口简单以及功耗低等特点,成为需要模拟输入的高速数字信号处理的理想选择。

1.2 TLV1571 的初始化:

上电后,必须为低电平以开始I/O 周期,INT/EOC 最初为高电平。TLV1571 要求两个写周期以配置两个控制寄存器。从掉电状态返回后的首次转换可能无效,应当不予考虑。

1.3 TLV1571 的控制寄存器控制字的设置:

TLV1571 的控制寄存器格式如表2 所示,它可以实现软件配置,其两个最高有效位D9 和D8 用于寄存器寻址,其余的8 位用作控制数据位。在写周期内所有寄存器位同时写入控制寄存器,用户可配置两个控制寄存器CR0 和CR1,对于控制寄存器0(CR0),A1 ∶A0=00,其配置如表3 所示;对于控制寄存器1(CR1),A1 ∶A0 = 01,其配置如表4 所

相关文档
最新文档