数字电子技术第六章习题答案

合集下载

数字电子技术第6章习题及解答2

数字电子技术第6章习题及解答2

第6章习题解答1. 电路如图6-1所示,试分析其功能。

(1)写出驱动方程、次态方程和输出方程;(2)列出状态表,并画出状态图和时序波形。

图6-1 题1图z解 (1)根据图6-1写出驱动方程'1'21Q Q D =, 12Q D =将其代入D 触发器的特性方程,得每一触发器的状态方程'1'21*1Q Q D Q ==12*2Q D Q ==输出方程为 CP Q z ⋅=2(2)由状态方程可列出状态表如表6-1所示。

按表00,可作出时序波形图如图6-2(b )所示。

图6-2 题1状态图和波形图CP Q 2Q 1z(a )(b )2. 时序电路如图6-3所示。

(1)写出该电路的状态方程、输出方程;(2)列出状态表,画出状态图。

图6-3 题2图解 (1)驱动方程 x K J ==11 122xQ K J ==将其代入JK 触发器的特性方程,的状态方程21'21*21'1*1)'('Q xQ Q xQ Q Q x xQ Q +=+=输出方程 21Q xQ z =(2)假定一个现态,代入状态方程,得出对应的次态和输出状态,列表表示即得状态表,如表6-2所示。

由此算出状态图,如图6-4所示。

表6-2 题2状态表图6-4 题2的状态图3. 某计数器的输出波形如图6-5所示,试确定该计数器是模几计数器,并画出状态图。

图6-5 题3图CP Q A Q B QC解 由波形图画出状态图,Q C 为高位,Q A 为最低位。

010000001100011101Q C Q B Q A故该波形显示的计数器的计数模为六。

4. 分析如图6-6所示的同步时序电路。

图6-6 题4图解 (1)有题图得到各级触发器的驱动方程为⎪⎪⎩⎪⎪⎨⎧====34231242'3'11)'(Q D Q D Q D Q Q Q Q D(2)列出状态方程为⎪⎪⎩⎪⎪⎨⎧========34*423*312*242'3'11*1)'(Q D Q Q D Q Q D Q Q Q Q Q D Q由驱动方程和状态方程可以确定,该电路是移位寄存器型时序电路,其电路的状态转移决定于第一级的驱动信号。

数字电子技术基础 第五章、第六章习题参考答案

数字电子技术基础  第五章、第六章习题参考答案

第五章锁存器和触发器
1、1n n Q S RQ +=+, 0SR =
2、n
Q , 0 3、32
4、T
7、
A B
J
4-13题解图
8、
D=B A ⊕
第六章时序逻辑电路
1、输入信号,原来的状态
2、异
3、n
4、4,4
5、反馈清零、反馈置数
6、N
7、状态方程和输出方程:
8、激励方程
状态方程
输出方程
Z=AQ1Q0
根据状态方程组和输出方程可列出状态表,如表题解6.2.4所示,状态图如图题解6。

2.4所示。

14、
15、状态方程为:
24、解:74HC194功能由S1S0控制
00 保持,01右移10 左移11 并行输入
当启动信号端输人一低电平时,使S1=1,这时有S。

=Sl=1,移位寄存器74HC194执行并行输人功能,Q3Q2Q1Q0=D3D2D1D0=1110。

启动信号撤消后,由于Q。

=0,经两级与非门后,使S1=0,这时有
S1S0=01,寄存器开始执行右移操
作。

在移位过程中,因为Q3Q2、
Q1、Q0中总有一个为0,因而能
够维持S1S0=01状态,使右移操作
持续进行下去。

其移位情况如图题
解6,5,1所示。

该电路能按固定的时序输出低电平
脉冲,是一个四相时序脉冲产生电
路。

万里学院-数字电子技术基础-第六章习题及参考答案

万里学院-数字电子技术基础-第六章习题及参考答案

第六章习题一、选择题1.PROM和PAL的结构是。

A.PROM的与阵列固定,不可编程B. PROM与阵列、或阵列均不可编程C.PAL与阵列、或阵列均可编程D. PAL的与阵列可编程2.PAL是指。

A.可编程逻辑阵列B.可编程阵列逻辑C.通用阵列逻辑D.只读存储器3.当用异步I/O输出结构的PAL设计逻辑电路时,它们相当于。

A.组合逻辑电路B.时序逻辑电路C.存储器D.数模转换器4.PLD器件的基本结构组成有。

A.输出电路B.或阵列C. 与阵列D. 输入缓冲电路5.PLD器件的主要优点有。

A.集成密度高B. 可改写C.可硬件加密D. 便于仿真测试6.GAL的输出电路是。

A.OLMCB.固定的C.只可一次编程D.可重复编程7.PLD开发系统需要有。

A.计算机B. 操作系统C. 编程器D. 开发软件8.只可进行一次编程的可编程器件有。

A.PALB.GALC.PROMD.PLD9.可重复进行编程的可编程器件有。

A.PALB.GALC.PROMD.ISP-PLD10.ISP-PLD器件开发系统的组成有。

A.计算机B.编程器C.开发软件D.编程电缆11.全场可编程(与、或阵列皆可编程)的可编程逻辑器件有。

A.PALB.GALC.PROMD.PLA12.GAL16V8的最多输入输出端个数为。

A.8输入8输出B.10输入10输出C.16输入8输出D.16输入1输出13一个容量为1K×8的存储器有个存储单元。

A.8B. 8192C.8000D. 8K14.要构成容量为4K×8的RAM,需要片容量为256×4的RAM。

A. 8B.4C. 2D.3215.寻址容量为16K×8的RAM需要根地址线。

A. 8B. 4C.14D.16KE. 1616.RAM的地址码有8位,行、列地址译码器输入端都为4个,则它们的字线加位线共有条。

A.8B.16C.32D.25617.某存储器具有8根地址线和8根双向数据线,则该存储器的容量为。

《数字电子技术基础》2版习题答案 6章习题解答

《数字电子技术基础》2版习题答案 6章习题解答

6章习题题解6.1 集成施密特触发器及输入波形如图题6.1所示,试画出输出u O的波形图。

施密特触发器的阈值电平U T+和U T-如下图。

图题6.1 [解]集成施密特触发器输出u O的波形如图解所示。

图解6.1图题所示为数字系统中常用的上电复位电路。

试说明其工作原理,并定性画出u I与u O 波形图。

假设系统为高电平复位,如何改接电路?图题图解[解] 工作原理分析如下(1) 当V CC刚加上时,由于电容C上的电压不能突变,u I为低电平,输出u O为低电平;随着电容充电,u I按指数规律上升,当u I≥U T时,输出u O变为高电平,完成了低电平复位功能。

波形如图解所示。

(2) 假设系统为高电平复位,仅将图中R,C互换位置即可。

图题是用TTL与非门、反相器和RC积分电路组成的积分型单稳态触发器。

该电路用图题所示正脉冲触发,R R off。

试分析电路工作原理,画出u O1、u I2和u O的波形图。

[解]工作原理分析如下9899触发信号未到来时,u I 为低电平,输出u O 为高电平;正触发脉冲到来时,u O1翻为低电平,此时由于u I2仍为高电平,输出u O 为高电平不变,电容通过R 放电,当u I2下降到U T 时〔u I 仍为高电平〕,输出u O 翻为高电平,暂稳态过程结束。

u O1、u I2和u O 的波形见图解。

6.4 集成单稳态触发器74121组成的延时电路如图题6.4所示,要求 (1)计算输出脉宽的调节范围; (2)电位器旁所串电阻有何作用?[解] (1) 输出脉宽:W ext ext W 0.70.7()t R C R R ==+,分别代入R W =0和22k Ω计算,可得t W的调节范围为:W 3.6mS 19mS t ≤≤。

(2) 电阻R 起保护作用。

假设无R ,当电位器调到零时,假设输出由低变高,那么电容C 瞬间相当于短路,V CC 将直接加于内部门电路输出而导致电路损坏。

6.5 集成单稳态触发器74121组成电路如图题6.5所示,要求(1)计算u O1、u O2的输出脉冲宽度;(2)假设u I 如图中所示,试画出输出u O1、u O2的波形图。

数字电子技术题目第六章

数字电子技术题目第六章

数字电子技术题目第六章第六章脉冲波形的变换与产生一.填空题1.用555构成的多谐振荡器如图所示,则其振荡频率为f=Hz,占空比q=2.用555构成的多谐振荡器如图所示,则其振荡频率为f=Hz,占空比q=。

3.用555构成的多谐振荡器如图4所示,其中R1=2kΩ,R2=2kΩ,C=10μF,则其振荡频率为f=Hz,占空比q=4.用555定时器构成的多谐振荡器如图2所示,其中R=80kΩ,C=100μF,则输入信号为(选择“高电平”还是“低电平”)时,灯泡L亮;灯泡亮的时间为秒。

二.简答题&计算题1.已知555定时器组成的单稳态触发器如图4所示,试画出电容器上电压波形vc和输出端vo的波形,并计算暂稳态的脉冲宽度。

其中R=10kΩ,C=10μF,要求写出分析计算过程。

uc2.已知如图4所示555定时器组成的施密特触发器中,VCC=9V,试画出输出端vo的波形,要求写出分析计算过程。

3.已知555定时器组成的单稳态触发器如图7所示,试画出电容器上电压波形vc和输出端vo 的波形,并计算脉冲宽度tw。

其中R=20kΩ,C=10μF,要求写出分析计算过程。

uc4.已知如图8所示555定时器组成的施密特触发器中,VCC=9V,试画出输出端vo的波形,要求写出分析计算过程。

(5分)答案一.填空题4.76,2/32.86,3/523.8,2/3低电平,8.8s二.简答题&计算题1.解:tW=1.1RC=1.1×10×103×10×10-6=0.11s2.解:∵∴∴………2分3.解:tW=1.1RC=1.1×20×103×10×10-6=0.22s4.解:∵∴∴。

数字电子技术第五版阎石 第五版第6章的 习题答案

数字电子技术第五版阎石 第五版第6章的 习题答案

第六章习题课后一、选择题1.PROM和PAL的结构是。

A.PROM的与阵列固定,不可编程B. PROM与阵列、或阵列均不可编程C.PAL与阵列、或阵列均可编程D. PAL的与阵列可编程2.PAL是指。

A.可编程逻辑阵列B.可编程阵列逻辑C.通用阵列逻辑D.只读存储器3.当用异步I/O输出结构的PAL设计逻辑电路时,它们相当于。

A.组合逻辑电路B.时序逻辑电路C.存储器D.数模转换器4.PLD器件的基本结构组成有。

A.输出电路B.或阵列C. 与阵列D. 输入缓冲电路5.PLD器件的主要优点有。

A.集成密度高B. 可改写C.可硬件加密D. 便于仿真测试6.GAL的输出电路是。

A.OLMCB.固定的C.只可一次编程D.可重复编程7.PLD开发系统需要有。

A.计算机B. 操作系统C. 编程器D. 开发软件8.只可进行一次编程的可编程器件有。

A.PALB.GALC.PROMD.PLD9.可重复进行编程的可编程器件有。

A.PALB.GALC.PROMD.ISP-PLD10.ISP-PLD器件开发系统的组成有。

A.计算机B.编程器C.开发软件D.编程电缆11.全场可编程(与、或阵列皆可编程)的可编程逻辑器件有。

A.PALB.GALC.PROMD.PLA12.GAL16V8的最多输入输出端个数为。

A.8输入8输出B.10输入10输出C.16输入8输出D.16输入1输出13一个容量为1K×8的存储器有个存储单元。

A.8B. 8192C.8000D. 8K14.要构成容量为4K×8的RAM,需要片容量为256×4的RAM。

A. 8B.4C. 2D.3215.寻址容量为16K×8的RAM需要根地址线。

A. 8B. 4C.14D.16KE. 1616.RAM的地址码有8位,行、列地址译码器输入端都为4个,则它们的字线加位线共有条。

A.8B.16C.32D.25617.某存储器具有8根地址线和8根双向数据线,则该存储器的容量为。

数电习题解答_杨志忠_第六章练习题_部分

数电习题解答_杨志忠_第六章练习题_部分

教材:数字电子技术基础(“十五”国家级规划教材) 杨志忠 卫桦林 郭顺华 编著高等教育出版社2009年7月第2版; 2010年1月 北京 第2次印刷;第六章 时序逻辑电路(部分习题答案)习题6解答:(P276页)【6.2】、试分析图P6.2所示逻辑电路的逻辑功能。

写出它的驱动方程、状态方程,列出状态转换真值表,画出它的状态转换图和时序图,并检查能否自启动。

解题思路:根据时序电路分析的一般步骤要依次写出逻辑方程(时钟方程、驱动方程、输出方程、状态方程)、求出状态值(状态表、状态表、时序图)、确定逻辑功能。

解:(1)、根据电路写出时钟方程、驱动方程、状态方程、输出方程如下:012CP CP CP CP ===;02110 1nn J Q K J K Q ====0; ;2012,1n n J Q Q K ==; n 1n n n 1n n n n 020*******n n Q Q Q Q Q Q Q Q Q Q ++=⋅=+=⊕ ;n 1n n n 2012Q Q Q Q +=;2n Y Q =(2)、根据逻辑方程,列出状态表、状态图、时序图如下: 1、状态真值表: 2、状态图:现 态 次 态 输出Q2n Q 1n Q 0n Q 2n+1 Q 1n+1 Q 0n+1Y 0 0 0 0 0 1 0 0 0 1 0 1 0 0 0 1 00 1 10 0 1 1 1 0 0 0 1 0 0 0 0 0 1 1 0 10 1 0 1 1 1 0 0 1 0 1 1 1 10 0 013、时序图——同步5进制计数器;电路能自启动。

【6.3】、试分析图P6.3所示逻辑电路的逻辑功能。

写出它的驱动方程、状态方程,列出状态转换真值表,画出它的状态转换图和时序图。

解题思路:根据时序电路分析的一般步骤要依次写出逻辑方程(时钟方程、驱动方程、输出方程、状态方程)、求出状态值(状态表、状态表、时序图)、确定逻辑功能。

解:(1)、根据电路写出时钟方程、驱动方程、状态方程、输出方程如下:012CP CP CP CP ===;(同步时序电路)0121011 1 n nn J K Q Q J Q K ====0; ;221n J K Q ==n 1n n n n 1n n 00120012101n n n n Q Q Q Q Q Q Q Q Q Q Q ++=⋅+=+=+ ;n 1212n n Q Q Q +=⊕;12n n CO Q Q =(2)、根据逻辑方程,列出状态表、状态图、时序图如下: 1、状态真值表: 2、状态图:3、时序图——同步5进制计数器;电路能自启动。

数字电子技术(山东科技大学)智慧树知到课后章节答案2023年下山东科技大学

数字电子技术(山东科技大学)智慧树知到课后章节答案2023年下山东科技大学

数字电子技术(山东科技大学)智慧树知到课后章节答案2023年下山东科技大学山东科技大学第一章测试1.一位十六进制数可以用()位二进制数来表示。

答案:42.十进制数43可转换为()8421BCD码。

答案:010000113.二进制数+1011的反码为()。

答案:010114.有符号二进制数-89的补码为()。

答案:101001115.与模拟电路相比,数字电路主要的优点有()。

答案:抗干扰能力强; 保密性好; 通用性强6.与八进制数(47.3)8等值的数为()。

答案:(27.6)16;(100111.011)27.以下代码中为恒权码的为()。

答案:5421BCD码; 8421BCD码8.与十进制数(53.5)10等值的数或代码为()。

答案:(65.4)8; (35.8)16; (110101.1)2; (0101 0011.0101)8421BCD9.在一个8位的存储单元中,能够存储的最大无符号整数是()。

答案:(255)10;(FF)1610.矩形脉冲信号的参数有()。

答案:占空比; 周期; 脉宽11.常用的BCD码有()。

答案:余三码; 8421码12.以下几种编码中,可靠性编码是()。

答案:奇偶校验码; 格雷码第二章测试1.利用约束项化简逻辑函数时,约束项应看成( )。

答案:能使圈组大的看成1,其它看成02.下面的卡诺图化简,应画()个包围圈。

答案:43.已知两输入逻辑变量AB和输出结果Y的真值表如下表,则AB的逻辑关系为()。

A B Y0 0 00 1 11 0 11 1 0答案:异或4.利用卡诺图化简逻辑函数时,8个相邻的最小项可消去()个变量。

答案:35.在函数L(A,B,C,D)=AB+CD的真值表中,L=1的状态有()。

答案:76.在同一逻辑函数式中,下标号相同的最小项和最大项是()关系。

答案:互补7.F=ABCD'+ABD+BCD'+ABC+BD+BC' 化简为最简与或式()。

数字电子技术(第三版)课后习题答案XT6

数字电子技术(第三版)课后习题答案XT6

第六章时序逻辑电路1.解:状态迁移图计数器的计数模为六。

2.(1)由所给方程画出逻辑图(2)该电路是异步电路,对异步电路的分析,主要注意每一级触发器的时钟。

对Q2、Q3而言,因为其J=K=1,每一时钟下降沿必翻转,即在Q1由1→0时,Q2翻转一次;同样,Q2由1→0时,Q3翻转一次。

为了判断电路的计数模,应先作出状态迁移表。

该电路为一个具有自启动能力的异步模九计数器(3) 由上述状态迁移表,可画出状态迁移图,如图所示。

2. 解 由波形图直接得状态迁移关系。

由此可看出该计数器是一个同步模六递减计数器。

由状态迁移表、作出卡诺图,从而求得各级触发器的特征方程,再与JK 触发器特征方程n nn Q K Q J Q+=+1相比较,即可得激励方程:nAn B nC A nAB nAC A n Cn A B nB n AC nAn A nB n A nB nC nA nB n Cn A nC nB nA n C Q Q Q C K Q K Q K J Q Q J Q Q J Q Q Q Q Q Q Q Q Q Q Q Q Q Q ========+=+=+++11111迁移表卡诺图 如选D 触发器,则激励方程为:nAn B nC nAA n CnA nB n A B nCn A nC nB nA C nAn A n C nA nB n A n B n Cn A nC n B n A n C Q Q Q C QD Q Q Q Q D Q Q Q Q Q D Q Q Q Q Q Q Q Q Q Q Q Q Q ==+=+==+=+=+++111由激励方程画出逻辑图。

D 触发器电路图。

最后还应检验自启动能力: 110→011; 111→110 显然该电路具有自启动能力。

3. 解:写出方程 激励方程:nnn Q Q D Q D 21211⊕==特征方程:nnn n n Q Q QQ Q 2112111⊕==++状态真值表状态迁移图该电路为同步四进制加法计数器。

《数字电子技术》康华光习题解答第6章时序逻辑电路

《数字电子技术》康华光习题解答第6章时序逻辑电路

第六章时序逻辑电路(选择、判断共30题)一、选择题1.同步计数器和异步计数器比较,同步计数器的显著优点是。

A.工作速度高B.触发器利用率高C.电路简单D.不受时钟C P控制。

2.把一个五进制计数器与一个四进制计数器串联可得到进制计数器。

A.4B.5C.9D.203.下列逻辑电路中为时序逻辑电路的是。

A.变量译码器B.加法器C.数码寄存器D.数据选择器4.N个触发器可以构成最大计数长度(进制数)为的计数器。

A.NB.2NC.N2D.2N5.N个触发器可以构成能寄存位二进制数码的寄存器。

A.N-1B.NC.N+1D.2N6.五个D触发器构成环形计数器,其计数长度为。

A.5B.10C.25D.327.同步时序电路和异步时序电路比较,其差异在于后者。

A.没有触发器B.没有统一的时钟脉冲控制C.没有稳定状态D.输出只与内部状态有关8.一位8421B C D码计数器至少需要个触发器。

A.3B.4C.5D.109.欲设计0,1,2,3,4,5,6,7这几个数的计数器,如果设计合理,采用同步二进制计数器,最少应使用级触发器。

A.2B.3C.4D.810.8位移位寄存器,串行输入时经个脉冲后,8位数码全部移入寄存器中。

A.1B.2C.4D.811.用二进制异步计数器从0做加法,计到十进制数178,则最少需要个触发器。

A.2B.6C.7D.8E.1012.某电视机水平-垂直扫描发生器需要一个分频器将31500H Z的脉冲转换为60H Z的脉冲,欲构成此分频器至少需要个触发器。

A.10B.60C.525D.3150013.某移位寄存器的时钟脉冲频率为100K H Z ,欲将存放在该寄存器中的数左移8位,完成该操作需要时间。

A.10μSB.80μSC.100μSD.800m s 14.若用J K 触发器来实现特性方程为,则J K 端的方程为 。

AB Q A Q n 1n +=+A.J =A B ,K = B.J =A B ,K = C.J =,K =A B D.J =,K =A B B A +B A B A +B A 15.要产生10个顺序脉冲,若用四位双向移位寄存器CT74LS194来实现,需要 片。

数电第六章答案全部

数电第六章答案全部

P6-19 解:由状态图作出状态转移表如表解 6-19 所示,由状态转移表可作出各触发器的次态卡 诺图和输出函数卡诺图如图解 6-19 所示。由图解 6-19 求得各触发器的状态方程和输出函 数,最后求得各触发器的激励函数:
n 1 Q2 Q1 Q0 Q 2 ,
Q1n 1 Q 2 Q0 Q1 Q2 Q1 Q0 Q 2 Q1 Q 0 Q 2 Q0 Q1 Q2 Q0 Q1 , Q0n 1 Q 2 Q 0 Q2 Q1 Q0 ,
3. 试用 JK 触发器和 D 触发器分别构成下列电路: (1) 四位二拍接收数据寄存器; (2) 四位单拍接收数据寄存器。 解: (1) 由 JK 触发器构成的四位二拍接收数据寄存器如图解 6-12(a)所示,由 D 触发器构成的四位二拍接收数据寄存器如图解 6-12(b)所示。
(2) 由 JK 触发器构成的四位单拍接收数据寄存器如图解 6-12(c) , (d)所示, 由 D 触发器构成的四位单拍接收数据寄存器如图解 6-12(e)所示。
J 2 Q1 Q0 , K2 1,
J 1 Q 2 Q0 , K 1 Q2 Q0 ,
J0 Q2 K 0 Q2 Q1
Z Q2 Q11 Q 0
20.设计一个时序逻辑电路,该时序电路的工作波形图由图 P6-20 给出。
图 P6-20 解:该时序电路可视为一个三输出的脉冲分配器,工作波形的周期为八拍,可以先用八进 制计数器产生 8 个状态作为组合电路的输入, 然后通过组合电路产生三路输出, 其电路结 构框图如图解 6-20 所示,组合电路的真值表如表解 6-20 所示。 (设计数器的输出为:
S1 为接收到一个 1 的状态;
S 2 为在收到 1 后接收到一个 0 的状态; S 3 为在顺序收到 10 后接收到一个 1 的状态;

数字电子技术答案 第6章 半导体存储器和可编程逻辑器件习题解答

数字电子技术答案  第6章 半导体存储器和可编程逻辑器件习题解答

0 1 1 0 0 1 1 0 0 1 1 0 0 1 1 0 0 1 1 0 0 1 1 0 0 1 1 0 0 1 1 0 0 1 1 0 0 1 1 0 0 1 1 0
1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0
ROM 点阵图如下图所示:
6-7 使用 4 片存储容量为 1024×4 位大小的 RAM 和一个 2-4 译码器 74LS139 设计一个 存储容量为 4096×4 位大小的 RAM。 答: D1 D0
A1 A0 A2 A0 A2 A1 A0 A2 A1 A0 A2 A1 A1 A0 A2 A1 A0 A0
6-3 请用一片 ROM 实现两个 3 位 2 进制数相乘的乘法器。列出 ROM 的数据表,并画 出存储矩阵的点阵图。 答: ROM 数据表为: 地址输入 A5 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 A4 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 1 A3 0 0 0 0 0 0 0 0 1 1 1 1 1 1 1 1 0 A2 0 0 0 0 1 1 1 1 0 0 0 0 1 1 1 1 0 A1 0 0 1 1 0 0 1 1 0 0 1 1 0 0 1 1 0 A0 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 D5 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 D4 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 数据输出 D3 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 D2 0 0 0 0 0 0 0 0 0 0 0 0 1 1 1 1 0 D1 0 0 0 0 0 0 0 0 0 0 1 1 0 0 1 1 0 D0 0 0 0 0 0 0 0 0 0 1 0 1 0 1 0 1 0

数字电子技术 第六章习题答案

数字电子技术 第六章习题答案

第六章 习题解答6.1. 分析题图P6.1所示电路的功能,列出功能表。

解:图P6.1所示电路的功能表如表6.1所示。

将功能表中各变量数值关系的逻辑函数用对应的“卡诺图”如图6.1所示。

RS 具有约束条件RS =0,触发器的逻辑表达式为⎪⎩⎪⎨⎧=+=+0RS Q R S Q n 1n ,根据这一逻辑表达式,P6.1逻辑电路具有基本RS 触发器的逻辑功能,约束条件是SR=0。

6.2同步RS 触发器与基本RS 触发器的主要区别是什么?解:同步RS 触发器与基本RS 触发器的主要区别是基本RS 触发器的RS 输入信号不论任何时刻都是有效的,只要RS 输入的状态组合发生变化,输出Q 的状态跟随发生变化;而同步同步RS 触发器的RS 输入信号只要在CP 时钟脉冲信号有效时段内起作用,只有在这一时段内,输出Q 的状态才跟随RS 输入的状态组合变化而发生变化。

1& & 1QR图 P6.1QR S Q nQ n+1功 能 1 1 1 1 0 1 不用 不用 不允许11 0 0 0 1 0 0 01=+n Q 置0 0 0 1 1 0 1 1 1 11=+n Q 置10 00 00 10 1n n Q Q =+1 保持6.3如图P6.3 (a)所示电路的初始状态为Q =1,R 、S 端和CP 端的信号如图P6.3(b )所示,画出该同步RS 触发器相应的Q 和Q 端的波形。

解:根据图P6.3 (a)所示电路结构,其功能为同步RS 触发器,电路的特性方程为:⎪⎩⎪⎨⎧=+=+0RS Q R S Q n 1n ,若R=S=1,在CP 时钟脉冲信号为“1”的时段内,触发器的两个输出端的状态均输出“1”,此种情况下,若CP 时钟脉冲信号从“1”状态,跳变为“0”的输入状态,则触发器的两个输出状态为不确定状态。

根据特性方程以及电路的初始状态,作出电路的输出端时序图如图6.3所示。

6.4 主从RS 触发器输入信号的波形如图P6.4(a )、(b )所示。

数字电子技术应用答案4、5、6

数字电子技术应用答案4、5、6
=0.7*8.2*0.1=57.4ms
6-8答:
T=0.7(R1+2R2)C
=0.7×(15+2×22)×0.1
=4.13 s
6-9答:
图A4.9
4-8答:
4-9答:
见图A4.11
图A4.11
4-10答:
[解]见图A4.12
图A4.12
4-11答:
[解]见图A4.13
图A4.13
4-12答:
[解]
电路驱动方程为:
, ;
, ; ;
代入特性方程,得状态方程:
根据状态方程画波形,见图A4.14。
图A4.14
4-13答:
[解]见图A4.15
[解]
,代入到特性方程 ,得: ;
,代入到特性方程 ,得: ;
由状态方程可得其状态转换表,如表5.4所示,状态转换图如图A5.4所示。
表5.4
000
001
010
011
100
111
110
101
011
100
110
000
110
101
010
000
其功能为:当A=0时,电路作2位二进制加计数;当A=1时,电路作2位二进制减计数。
2.VT-= = =4(V)
T=VT+--VT-=4(V)
3.VT+= =6(V)
VT-= = =3(V)
T=VT+--VT-=3(V)
6-5答:
1.波形如下图所示
2.Tw=1.1RC=4.29ms
6-6答:
VT+= = =3.34(V)
VT-= = =1.67(V)
6-7答:

数字电子技术基础 第四版 课后答案6

数字电子技术基础 第四版 课后答案6

第六章 脉冲波形的产生和整形[题6.1] 用施密特触发器能否寄存1位二值数据,说明理由。

[解] 不能,因为施密特触发器不具备记忆功能。

[题6.2] 在图P6.2(a )所示的施密特触发器电路中,已知Ω=k R 101,Ω=k R 302。

G 1和G 2为CMOS 反相器,V DD =15V。

(1)试计算电路的正向阈值电压VT+、负向阈值电压VT-和回差电压△V T 。

(2)若将图P6.2(b )给出的电压信号加到P6.2(a )电路的输入端,试画出输出电压的波形。

[解] (1) V V V R R V TH T 1021530101121=⨯⎪⎭⎫ ⎝⎛+=⎪⎪⎭⎫ ⎝⎛+=+V V V R R V TH T 521530101121=⨯⎪⎭⎫ ⎝⎛-=⎪⎪⎭⎫ ⎝⎛-=-V V V V T T T 5=-=∆-+ (2) 见图A6.2。

[题6.3] 图P6.3是用CMOS 反相器接成的压控施密特触发器电路,试分析它的转换电平VT+、V T- 以及回差电压△VT 与控制电压VCO 的关系。

[解] 设反相器G 1输入端电压为,Iυ'则根据叠加定理得到 3123102132132132////////////R R R R R R R R R R V R R R R R CO II +++++='υυυ(1)在I υ升高过程中00=υ。

当升至TH I V ='υ时,+=T I V υ,因而得到 2132132132////////R R R R R V R R R R R V V CO T TH +++=+3232121321////////R R R R R R R R R R V V V CO TH T +⎪⎪⎭⎫ ⎝⎛+-=+CO TH V R R R R R R V 3121311-⎪⎪⎭⎫ ⎝⎛++=(2)在I υ降低过程中DD 0V =υ。

当降至TH IV ='υ时,-=T I V υ,于是可得 312312132132132////////////R R R R R V R R R R R V R R R R R V V DD CO T TH +++++=-323213123121321////////////R R R R R R R R R R V R R R R R V V V DD CO TH T +⎪⎪⎭⎫ ⎝⎛+-+-=-COTH V R R R R R R V 3121311-⎪⎪⎭⎫ ⎝⎛-+=(3) DD TH T T T V R R V R R V V V 21212==-=∆-+(与V CO 无关)根据以上分析可知,当Vco 变小时,V T+ 和V T- 均增大,但回差电压△V T 不变。

数字电子技术基础第五章、第六章习题参考答案

数字电子技术基础第五章、第六章习题参考答案

第五章锁存器和触发器1、Q n 1二S RQ n, SR = O2、Q n, 03、324、TCP J I I I I I I I7、4-13题解图8、D= A 二BCP_ I~I I~I I~I I~I I~LI Iz卄I TH 1D i - I i i1 . I | , __ L,I ■ I ______第六章时序逻辑电路1、 输入信号,原来的状态2、 异3、 n 5、反馈清零、反馈置数扌-6、N乂—LJ UU 仑厂 II ~ 7、状态方程和输出方程:㈣ =A®Q'tZ^AQ&激励方程A =Kq = A &/. =e 0=i 状态方程0:戚;忧"无©土死输出方程Z=AQ1Q0根据状态方程组和输出方程可列出状态表,如表题解6 . 2 . 4所示,状态图如图题解2. 4 所示。

Q - M?; + M V ;* Q ; = + “:14、图题解6.2.4Q;・枫"烟00保持,01右移10左移11并行输入当启动信号端输人一低电平时,使S仁1 ,这时有So= Sl= 1 ,移位寄存器74HC194执行并行输人功能,Q3Q2Q1Q0 = D3D2D1D0 = 1110。

启动信号撤消后,由于Q°= 0,经两级与非门后,使S仁0 ,这时有S1S0= 01 ,寄存器开始执行右移操作。

在移位过程中,因为Q3Q2、Q1、Q0中总有一个为0,因而能够维持S1S0=01状态,使右移操作持续进行下去°其移位情况如图题解6, 5, 1所示。

该电路能按固定的时序输出低电平脉冲,是一个四相时序脉冲产生电路。

-JT AAA TL幺I15、状态方程为儿⑷儿個)X(O24、解:74HC194功能由S1S0控制。

数字电子技术知到章节答案智慧树2023年沈阳农业大学

数字电子技术知到章节答案智慧树2023年沈阳农业大学

数字电子技术知到章节测试答案智慧树2023年最新沈阳农业大学绪论单元测试1.数字电路研究输入输出的逻辑关系,因此具有逻辑运算能力。

参考答案:对2.数字电路中,三极管工作在放大状态。

参考答案:错3.数字电路的工作信号为数字信号。

参考答案:对4.正弦波是数字信号。

参考答案:错5.电子信号可分为模拟信号和数字信号两种形式。

参考答案:对第一章测试1.下面关于数字信号描述错误的是()参考答案:数字信号是在时间和数值上连续变化的信号。

2.二进制数只有两个代码:0和1,因此二进制1+1=()参考答案:103.以下代码中为相邻两组码只有一位代码有差异的是()。

参考答案:格雷码4.十进制数56转换成二进制等于()。

参考答案:1110005.逻辑运算()。

参考答案:6.下列异或运算表示式中,正确的表示式是()。

参考答案:0⊕1=17.设A、B均为逻辑变量,则下列逻辑关系正确的是()参考答案:8.4个逻辑变量A、B、C、D组成的最小项的编号是()。

参考答案:m119.使逻辑函数为1的变量取值是( )。

参考答案:01110.具有约束的逻辑函数化简时遵循的原则之一,每个圈中至少含一个新的()。

参考答案:最小项11.用公式法化简逻辑函数参考答案:null12.用卡诺图法化简带有约束项的逻辑函数(请注意:该题作答需要上传附件,限制50M以内)参考答案:null13.用卡诺图法化简带有约束项的逻辑函数(请注意:该题作答需要上传附件,限制50M以内)参考答案:null第二章测试1.数字电路正逻辑的规定是()参考答案:用0表示低电平,用1表示高电平。

2.二极管具有单向导电性,其死区电压和导通压降(又称钳位压降)分别是()。

参考答案:0.5V,0.7V3.关于三极管的特性描述,下面错误的是()。

参考答案:当输入低电平,三极管T截止,C和E相当于开关断开;当输入高电平,三极管T放大,C和E相当于开关接通。

4.MOS管分为P沟道和N沟道MOS管,P沟道MOS管相当于NPN型晶体三极管,N沟道MOS管相当于PNP型晶体三极管,下面描述正确的是()。

《数字电子技术基础》第六章习题答案

《数字电子技术基础》第六章习题答案

第六章存储器和可编程器件6.1 填空1、按构成材料的不同,存储器可分为磁芯和半导体存储器两种。

磁芯存储器利用 正负剩磁 来存储数据;而半导体存储器利用 器件的开关状态 来存储数据。

两者相比,前者一般容量较 大 ;而后者具有速度 快 的特点。

2、半导体存储器按功能分有 ROM 和 RAM 两种。

3、ROM 主要由 地址译码器 和 存储矩阵 两部分组成。

按照工作方式的不同进行分类,ROM 可分为 固定内容的ROM 、 PROM 和 EPROM 三种。

4、某EPROM 有8数据线,13位地址线,则其存储容量为 213×8 。

5、PLA 一般由 与ROM 、 或ROM 和 反馈逻辑网络 三部分组成。

6.2 D 0A 0D 1m(3,6,9,12,15)D 2A 1A 0D 3m(0,5,9,13)==∑=⋅=∑⎧⎨⎪⎪⎪⎩⎪⎪⎪ 6.3地址译码器A1A0D3 D2 D1 D0B1B0m 0m 156.4 1。

F Q Q Q Q Q Q Q F Q Q Q Q Q Q Q Q Q F Q Q 110212102210210210310=⋅+⋅+⋅=⋅⋅+⋅+⋅⋅=⋅⎧⎨⎪⎪⎩⎪⎪2、CP F1F2F36.5A AB BC C i-1i-1S i C i6.6 用PLA 实现BCD8421码十进制加法计数器和相应的显示译码电路。

D 1Q1Q1D2 Q2 Q2D3 Q3Q3D4Q4Q49 87654 3210a b c d e f ga b cdef g下面资料为赠送的地产广告语不需要的下载后可以编辑删除就可以,谢谢选择,祝您工作顺利,生活愉快!地产广告语1、让世界向往的故乡2、某沿河楼盘:生活,在水岸停泊3、一江春水一种人生4、某钱塘江边楼盘:面对潮流经典依旧5、海景房:站在家里,海是美景;站在海上,家是美景6、以山水为卖点的楼盘:山水是真正的不动产7、某城区的山腰上的楼盘:凌驾尊贵俯瞰繁华8、某地势较高的楼盘:高人,只住有高度的房子9、某学区房:不要让孩子输在起跑线上10、尾盘:最后,最珍贵11、回家就是度假的生活12、生命就该浪费在美好的事情上我们造城——2、我的工作就是享受生活——3、我家的客厅,就是我的生活名片——4、在自己的阳台看上海的未来——5、公园不在我家里我家住在公园里——6、这里的花园没有四季——7、***,装饰城市的风景——8、***,我把天空搬回家——9、房在林中,人在树下——10、生活,就是居住在别人的爱慕里——11、到〖星河湾〗看看好房子的标准——12、好生活在〖珠江〗——13、爱家的男人住〖百合〗城市岸泊:城市的岸泊,生活的小镇生活之美不缺少,在于发现情趣不在于奢华,在于精彩生活有了美感才值得思考……玫瑰庄园:山地生态,健康人生卓越地段,超大社区一种完整且完善的环境,像原生一样和谐原生景象自然天成人本理念精品建筑知名物业智能安防诚信为本实力铸造比华利山庄:海岸生活——引领世界的生活方式海岸生活——22公里的奢华海岸生活——高尚人生的序曲海岸生活——人与自然的融合苹果二十二院街:人文自然现代铺的蔓伸荣和山水美地:让世界向往的故乡香港时代:时代精英开拓未来领衔建筑,彰显尊贵绿地崴廉公寓:金桥40万平方米德国音乐艺术生活汇都国际:昆明都心,城市引擎财富之都风情之都梦幻之都文化之都商贸之都西部首座巨型商业之城颠峰商圈的原动力,缔造西部财富新领地新江湾城:绿色生态港国际智慧城新江湾城,一座承载上海新梦想的城区上海城投,全心以赴建设知识型,生态型花园城区风和日丽:入住准现楼,升值在望湾区大户,空中花园大格局下的西海岸市中心:市中心少数人的专属颠峰珍贵市中心的稀世名宅正中心城市颠峰领地颠峰勾勒稀世名宅繁华不落幕的居家风景地利皇者尽得先机稀世经典180席阳光国际公寓:阳光金桥来自纽约的生活蓝本钟宅湾:海峡西岸生态人居休闲商务区汇聚国际财富与人居梦想的绝版宝地二十一世纪是城市的世纪,二十一世纪也是海洋的世纪谁控制了海洋,谁就控制了一切站在蓝色海岸的前沿,开启一个新的地产时代东南门户海湾之心海峡西岸生态人居休闲商务区让所有财富的目光聚集钟宅湾,这里每一天都在创造历史上海A座(科维大厦):创富人生的黄金眼掘金上海!创富人生!远东大厦:花小公司的钱,做大公司的事未来城:无可挑战的优势无可限量的空间绿地集团:居住问题的答疑者,舒适生活的提案人茶马驿栈:精明置业时机享受附加值财富最大化雪山下的世外桃源茶马古道上千年清泉之乡金地格林春岸:城市精英的梦想家园繁华与宁静共存,阔绰身份不显自露建筑覆盖率仅20%,令视野更为广阔占据最佳景观位置,用高度提炼生活完美演绎自然精髓,谱写古城新篇章创新房型推陈出新,阔气空间彰显不凡365天的贴身护卫,阔度管理以您为尊金地格林小城:心没有界限,身没有界限春光永驻童话之城我的家,我的天下东渡国际:梦想建筑,建筑梦想齐鲁置业:传承经典,创新生活比天空更宽广的是人的思想创新远见生活嘉德中央公园:一群绝不妥协的居住理想家完成一座改变你对住宅想象的超越作品极至的资源整合丰富住家的生活内涵苛求的建造细节提升住家的生活品质地段优势,就是永恒价值优势设计优势,就是生活质量优势景观优势,就是生命健康优势管理优势,就是生活品味优势空中华尔兹:自然而来的气质,华尔兹的生活等级享受,没有不可逾越的极限所谓完美的习惯,是舒适空间的心情定格!临江花园:经典生活品质风景中的舞台美林别墅:源欧美经典纯自然空间住原味别墅赏园林艺术淡雅怡景温馨自然钱江时代:核心时代,核心生活核心位置创意空间优雅规划人文景观财富未来城市精神,自然风景,渗透私人空间泰达时尚广场:是球场更是剧场城市经济活力源时尚天津水舞中国未来都会休闲之居创意时尚天天嘉年华健康快乐新境界商旅新天地缔造好生意城市运营战略联盟,参与协作,多方共赢华龙碧水豪园:浪漫一次,相守一生东方莱茵:品鉴品位宜家宜人建筑一道贵族色彩品鉴一方美学空间品位一份怡然自得荡漾一股生命活力坐拥一处旺地静宅体会一种尊崇感受常青花园(新康苑):新康苑生活感受凌驾常规大非凡生活领域成功人士的生活礼遇拥有与自己身份地位相等的花园社区在属于自己的宴会餐厅里会宾邀朋只与自己品味爱好相同的成功人士为邻孩子的起步就与优越同步酒店式物管礼遇拥有[一屋两公园前后是氧吧]的美极环境水木清华:住在你心里福星惠誉(金色华府):金色华府,市府街才智名门——释放生命的金色魅力真正了解一个人,要看他的朋友,看他的对手。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

第六章存储器和可编程器件
6.1 填空
1、按构成材料的不同,存储器可分为磁芯和半导体存储器两种。

磁芯存储器利用 正负剩磁 来存储数据;而半导体存储器利用 器件的开关状态 来存储数据。

两者相比,前者一般容量较 大 ;而后者具有速度 快 的特点。

2、半导体存储器按功能分有 ROM 和 RAM 两种。

3、ROM 主要由 地址译码器 和 存储矩阵 两部分组成。

按照工作方式的不同进行分类,ROM 可分为 固定内容的ROM 、 PROM 和 EPROM 三种。

4、某EPROM 有8数据线,13位地址线,则其存储容量为 213×8 。

5、PLA 一般由 与ROM 、 或ROM 和 反馈逻辑网络 三部分组成。

6.2 D 0A 0D 1m(3,6,9,12,15)D 2A 1A 0D 3
m(0,5,9,13)==∑=⋅=∑⎧⎨

⎪⎪⎩⎪⎪
⎪ 6.3

址译码器
A1A0D3 D2 D1 D0
B1B0
m 0
m 15
6.4 1。

F Q Q Q Q Q Q Q F Q Q Q Q Q Q Q Q Q F Q Q 11021210
2210210210310
=⋅+⋅+⋅=⋅⋅+⋅+⋅⋅=⋅⎧⎨⎪⎪
⎩⎪⎪
2、
CP F1F2F3
6.5
A A
B B
C C i-1i-1
S i C i
6.6 用PLA 实现BCD8421码十进制加法计数器和相应的显示译码电路。

D 1Q1Q1D2 Q2 Q2D3 Q3Q3D4Q4Q4
9 87654 3210
a b c d e f g
a b c
d
e
f g。

相关文档
最新文档