如何将altium designer的原理图和PCB转入cadence里

合集下载

如何将altiumdesigner的原理图和PCB转入cence里

如何将altiumdesigner的原理图和PCB转入cence里

如何将a l t i u m d e s i g n e r 的原理图和P C B转入c e n c e里标准化管理部编码-[99968T-6889628-J68568-1689N]说明:1)本教程适用于将altiumdesigner的原理图和PCB转入cadence(分别对应captureCIS和allegro)里。

对于protel99se,可以将其先导入较新版本的AD 里,再转入cadence中。

2)整个过程中使用的软件包括altiumdesignerSummer08,cadence16.6,orCAD10.3-capture(免安装精简版),PADS9.3三合一完美精简版。

其中,后面两个软件较小,便于下载。

3)原理图的转化路线是,从altiumdesigner导出的.dsn文件,用orcad10.3-capture打开后,保存为cadence16.6可以打开的文件。

因为较新版本的cadence不能直接打开AD转换出来的.dsn文件。

如果你不是这些版本的软件,也可以参考本人的方法进行尝试。

4)pcb转化的顺序是,altiumdesigner导出的文件,导入PADS9.3打开,然后导出.asc文件。

随后利用allegro对pads的接口,将pads文件导入。

1.原理图的导入1.1选中原理图的项目文件,即.PRJPCB文件,右键-》saveprojecas,选择.dsn文件,输入要保存的文件名,保存。

注意输入新的文件名的时候要把文件名的后缀手动改掉。

1.2打开orCAD10.3-capture文件夹下面的capture.exe(如果同一台电脑装了新版本的cadence,例如cadence16.6的话,环境变量中的用户变量会有冲突。

具体地来说对于orCAD10.3来说,CDS_LIC_FILE的值必须是安装目录\orCAD10.3-capture\crack\license.dat。

而对于cadence16.6来说,环境变量必须是5280@localhost。

Altium Designer原理图元件和PCB元件互相定位

Altium Designer原理图元件和PCB元件互相定位

Altium Designer原理图元件和PCB元件互相定位使用快捷键:“T”+“C”然后点击要定位的元件即可。

此方法元件被中,其他元件会被过滤掉。

DXP里原理图里的元件怎么快速从PCB中找到呢
首先确认你的原理图与PCB在同一工程之下,并且原理图与PCB均已打开
然后选择原理图中你想要找的原件
然后快捷键T S ,好了,你已经找到你选择的元件在PCB中的位置,并且是处于被选中状态
(此方法只选中,其他元件不变)
在PCB文件中,查看-->工作区面板-->PCB-->PCB,窗口弹出,选择components,元件列表中点击你要查找的元件,就会高亮显示了。

如何将altiumdesigner的原理图和PCB转入cadence里

如何将altiumdesigner的原理图和PCB转入cadence里

如何将altiumdesigner的原理图和PCB转入cadence里说明:1)本教程适用于将altiumdesigner的原理图和PCB转入cadence(分别对应captureCIS和allegro)里。

对于protel99se,可以将其先导入较新版本的AD里,再转入cadence中。

2)整个过程中使用的软件包括altiumdesignerSummer08,cadence16.6,orCAD10.3-capture(免安装精简版),PADS9.3三合一完美精简版。

其中,后面两个软件较小,便于下载。

3)原理图的转化路线是,从altiumdesigner导出的.dsn文件,用orcad10.3-capture打开后,保存为cadence16.6可以打开的文件。

因为较新版本的cadence不能直接打开AD转换出来的.dsn文件。

如果你不是这些版本的软件,也可以参考本人的方法进行尝试。

4)pcb转化的顺序是,altiumdesigner导出的文件,导入PADS9.3打开,然后导出.asc文件。

随后利用allegro对pads的接口,将pads文件导入。

1.原理图的导入1.1选中原理图的项目文件,即.PRJPCB文件,右键-》saveprojecas,选择.dsn文件,输入要保存的文件名,保存。

注意输入新的文件名的时候要把文件名的后缀手动改掉。

1.2打开orCAD10.3-capture文件夹下面的capture.exe(如果同一台电脑装了新版本的cadence,例如cadence16.6的话,环境变量中的用户变量会有冲突。

具体地来说对于orCAD10.3来说,CDS_LIC_FILE的值必须是安装目录\orCAD10.3-capture\crack\license.dat。

而对于cadence16.6来说,环境变量必须是5280@localhost。

因此要使用orCAD10.3的话,必须将CDS_LIC_FILE的值改掉,否则无法打开。

Altium向Cadence数据转换-17

Altium向Cadence数据转换-17

Altium向Cadence数据转换-17.2 Altium数据向Cadence数据转换向导选择合适的PCB设计解决方案从来都不是一件简单的事情。

无论是初创企业还是已经完善的企业,都需要考虑多方面的因素,如工具设计功能、成本、技术服务、技术性与前瞻性、市场占有率等。

当完成了产品75%研发的时候,突然发现现有的PCB设计工具无法满足设计要求,这是任何企业或研发工程师都不想面对的事实。

Cadence设计解决方案是一个可以信赖的研发方案,可以满足您现在以及未来的技术需求。

以下是五个原因供您参考:原因1:扩展性能够满足企业未来的研发技术要求Cadence解决方案提供一整套完善、可扩展的PCB设计方案。

随着企业研发要求的提升,Cadence设计方案可以无缝扩展、升级,随时满足您的技术要求。

这样能够满足现状与未来的设计解决方案,能够让您的企业研发投入更有价值。

原因2:高性价比与灵活的销售模式Cadence PCB设计方案并不是一个标准套件模式。

Cadence灵活的销售模式,研发团队可以根据技术需求与研发预算,合理选择最适合的模块配置。

原因3:功能先进Cadence为工程师提供先进的PCB设计技术。

约束规则驱动PCB设计,结合高速信号布线、自动/交互式布线、DFM分析、动态覆铜等先进技术,帮助工程师高效完成PCB设计,加速产品上市时间,并确保设计的一次成功率。

原因4:完全可定制的企业研发系统Cadence为用户提供很多API应用接口,用户可以以此为基础,定制开发完全符合企业内部研发需求的完整设计环境。

Cadence可以与PDM/ERP等外部数据管理系统互联,可以自动创建企业标准化报告文档,甚至可以定制全新的界面。

原因5:最好的客户技术支持Cadence提供及时的在线技术支持,能够快速解答技术问题。

这样能够让企业在使用过程中更加放心,提高研发团队的能力与产品的可靠性。

XXX产品得到了Cadence技术团队以及国内代理商(CCP)的全方位技术支持。

Altium Designer导入PADS输出文件指导书

Altium Designer导入PADS输出文件指导书

Altium Designer导入PADS输出文件指导书
1、导入原理图
1.1.打开Altium Designer软件,如下图所示:
1.2.点击File->Import Wizard,弹出如下窗口:
1.3.点击Next,窗口如下显示:
1.4.选择PADS ASCII Design And Library Files,并点击Next,显示如下窗口:
1.5.点击Add,弹出窗口如下图所示:
1.6.选择对应文件夹\00.SCHEMATIC DIAGRAM下的TXT文档,点击打开,如下所示:
1.7.保持默认选项设置,点击Next,直至Finish。

2、导入PCB图
2.1.打开Altium Designer软件,如下图所示:
2.2. 点击File->Import Wizard,弹出如下窗口:
2.3. 点击Next,窗口如下显示:
2.4. 选择PADS ASCII Design And Library Files,并点击Next,显示如下窗口:
2.5. 点击Add,弹出窗口如下图所示:
2.6. 选择对应文件夹\04.PCB下的ASC文档,点击打开,如下所示:
2.7.保持默认选项设置,点击Next,直至Finish。

CADENCE从原理图到PCB步骤(精)

CADENCE从原理图到PCB步骤(精)

CADENCE从原理图到PCB步骤一.原理图1.建立工程与其他绘图软件一样,OrCAD以Project来管理各种设计文件。

点击开始菜单,然后依次是所有程序-- Allegro SPB 15.5--Design Entry CIS,在弹出的Studio Suite Selection对话框中选择第一项OrCAD_Capture_CIS_option with capture,点击Ok进入Capture CIS。

接下来是File--New--Project,在弹出的对话框中填入工程名、路径等等,点击Ok进入设计界面。

2.绘制原理图新建工程后打开的是默认的原理图文件SCHEMATIC1 PAGE1,右侧有工具栏,用于放置元件、画线和添加网络等等,用法和Protel类似。

点击上侧工具栏的Project manager(文件夹树图标)进入工程管理界面,在这里可以修改原理图文件名、设置原理图纸张大小和添加原理图库等等。

1)修改原理图纸张大小:双击SCHEMATIC1文件夹,右键点击PAGE1,选择Schematic1 Page Properties,在Page Size 中可以选择单位、大小等;2)添加原理图库:File--New--Library,可以看到在Library文件夹中多了一个library1.olb的原理图库文件,右键单击该文件,选择Save,改名存盘;3)添加新元件:常用的元件用自带的(比如说电阻、电容的),很多时候都要自己做元件,或者用别人做好的元件。

右键单击刚才新建的olb库文件,选New Part,或是New Part From Spreadsheet,后者以表格的方式建立新元件,对于画管脚特多的芯片元件非常合适,可以直接从芯片Datasheet中的引脚描述表格中直接拷贝、粘贴即可(pdf格式的Datasheet按住Alt键可以按列选择),可以批量添加管脚,方便快捷。

4)生成网络表(Net List):在画板的时候需要导入网络表,在这之前原理图应该差不多完工了,剩下的工作就是查缺补漏。

如何将altiumdesigner的原理图和PCB转入cence里

如何将altiumdesigner的原理图和PCB转入cence里

如何将a l t i u m d e s i g n e r的原理图和P C B转入c e n c e里This model paper was revised by the Standardization Office on December 10, 2020说明:1)本教程适用于将altiumdesigner的原理图和PCB转入cadence(分别对应captureCIS和allegro)里。

对于protel99se,可以将其先导入较新版本的AD 里,再转入cadence中。

2)整个过程中使用的软件包括altiumdesignerSummer08,cadence16.6,orCAD10.3-capture(免安装精简版),PADS9.3三合一完美精简版。

其中,后面两个软件较小,便于下载。

3)原理图的转化路线是,从altiumdesigner导出的.dsn文件,用orcad10.3-capture打开后,保存为cadence16.6可以打开的文件。

因为较新版本的cadence不能直接打开AD转换出来的.dsn文件。

如果你不是这些版本的软件,也可以参考本人的方法进行尝试。

4)pcb转化的顺序是,altiumdesigner导出的文件,导入PADS9.3打开,然后导出.asc文件。

随后利用allegro对pads的接口,将pads文件导入。

1.原理图的导入1.1选中原理图的项目文件,即.PRJPCB文件,右键-》saveprojecas,选择.dsn文件,输入要保存的文件名,保存。

注意输入新的文件名的时候要把文件名的后缀手动改掉。

1.2打开orCAD10.3-capture文件夹下面的capture.exe(如果同一台电脑装了新版本的cadence,例如cadence16.6的话,环境变量中的用户变量会有冲突。

具体地来说对于orCAD10.3来说,CDS_LIC_FILE的值必须是安装目录\orCAD10.3-capture\crack\license.dat。

AD中多个原理图导入到多个PCB中

AD中多个原理图导入到多个PCB中

AD中多个原理图导入到多个PCB中在Altium Designer中,我们可以用Altium Designer设计同步装置把设计资料从一个区域转到另一个区域,它包括比较工具、ECO以及UPDATER。

它可以用于原理图和PCB之间的转换,Altium Designer中导入网络表不在是必须的。

1.在原理图中的project菜单中,点击Show Differences子菜单;2.在选择文档比较中Choose Documents to Compare有一个高级模式Advanced Mode,在此选项打勾,对话框将显示成两个专栏,在其中一个选择Sch,并在另一个中选择对应的PCB文件,然后选择OK。

不要忘记在零件库中加载零件的封装。

点击确认按钮。

3.出现如下比较对话框,列出了Sch和PCB 的对应关系。

左边是原理图,右边是PCB。

4.然后在任意空白处右键单击出现如下图对话框,选择Updata all in >>PCB Document (pcb文件名.PcbDoc),把所有与Sch的不同转到PCB中。

对话框将更新显示将执行多少不同的地方。

之前Create Engineering Change Order按钮再未执行这一步前为灰色。

此时将原理图的网络表更新到PCB中,出现如下对话框。

5.点击创建工程变更列表Create Engineering Change Order,出现如下对话框。

6.没有错误之后,点击生效更改Validate Changes后,Engineering Change Order对话框将显示所有变化执行的列表。

向下卷动的目录确定那些转换已被执行。

7.按下执行更改Execute Changes按纽更新PCB。

8.当更新结束时,关闭对话框。

在PCB文件中可以看到装载了元件和连线。

Altium中导入ALLEGRO的brd文件

Altium中导入ALLEGRO的brd文件

Altium 中导入ALLEGRO的brd文件一步一步教你如何在Altium Designer中导入ALLEGRO的brd文件[本文由 Hiber 发表在 /post.1766615.html]课题组其他人都用ALLEGRO,我一个人死撑着用AD。

共享设计时原理图还方便导入,PCB文件麻烦了,于是一直在找如何从AD中导入ALLEGRO的brd文件的方法,一直未果(曾经找了个CAMCAD Pro,号称可以,但不会用--呵呵,也可能是不可以)。

AD不支持导入ALLEGRO的brd文件,orcad的layout的max文件倒是支持,可是同为cadence的产品,居然layout不能导入brd。

我算是一个准超级AD fans,经过自己的摸索,找到一些实现的曲线实现方法。

我用Altium Designer 6.6,下面以6.6为例讲讲如何将ALLEGRO的brd板子导入Protel (DXP)中。

基本思想是用CAM文件,具体步骤:1、从ALLEGRO PCB Editor中导出Gerber文件和IPC网表文件(不要IPC网表也可以,不过那样导入的PCB网络名是AD随机命名的)。

也可以导出ODB++文件(可能还是需要IPC网表),我觉得这个比Gerber 方便。

ALLEGRO需要安装第三方软件才能输出ODB++,这个在导出时会提示下载的(软件是free的)。

2、在AD中新建一个CAM文件。

3、通过AD的File/Import导入ALLEGRO输出的Gerber/ODB++,(可选)通过File/Import/Net List导入IPC网表。

4、使用Tool/Netlist/Extract提取导入的Gerber/ODB++的网络(将相连的Track视为同一网络,网络名随机生成)。

5、(可选)通过File Import/NetList导入IPC网表。

如果3中已导入,忽略本步。

6、通过Tool/NetList/Campare将Extrat的网表和IPC网表进行比较,从而将网络(大部分)命名为ALLEGRO 中原来的网络名。

Protel原理图PCB到Cadence的数据转换

Protel原理图PCB到Cadence的数据转换

Protel原理图PCB到Cadence的数据转换Date: 2008/ 04 / 25Author:周曙光Version: v16.xKeywords:数据转换AD6(Altium Designer 6)Note: 任何两个EDA工具之间的数据转换都不是百分百的正确,都需要做一定修改。

随着PCB设计的复杂程度和高速PCB设计需求的不断增加,越来越多的PCB设计者、设计团队选择Cadence的设计平台和工具。

但是,由于没有AD6数据到Cadence数据直接转换工具,长期以来如何将现有的基于AD6平台的设计数据转化到Cadence平台上来一直是处于平台转化期的设计者所面临的难题。

下面结合Cadence和Altium的PCB设计工具,提供一条比较合理的转换途径。

1、环境:转换中使用到的工具a) Altium Designer 6b) Cadence Capture CISc) Cadence Orcad Layoutd) Cadence PCB Editore) Cadence PCB Router(CCT)2、Altium - AD6原理图到Cadence - Capture CIS在Altium Designer 6原理图的转化上我们可以利用Altium Designer 6的Save Preject As来实现。

通过这一功能我们可以直接将AD6的原理图转化到Capture CIS中。

然后直接保存为*.dsn文件。

注意事项:这里,我们仅提出几点通过实践总结出来的注意事项。

a)封装信息AD6在输出Capture DSN文件的时候,没有输出封装信息,在Capture中我们会看到所以元件的PCB Footprint属性都是空的。

这就需要我们手工为元件添加封装信息,这也是整个转化过程中最耗时的工作。

在添加封装信息时要注意保持与AD6 PCB设计中的封装一致性,以及Cadence在封装命名上的限制。

例如一个电阻,在AD6中的封装为AXIAL0.4,在后面介绍的封装库的转化中,将被修改为AXIAL04,这是由于Cadence不允许封装名中出现“.”;再比如DB9接插件的封装在AD6中为DB9RA/F,将会被改为DB9RAF。

Cadence常用技巧、网表导入PADS、CAD板框导入

Cadence常用技巧、网表导入PADS、CAD板框导入

在进行中等以上规模电路设计的时候,一般都是专人负责原理图原理图,专人负责layout,orCAD因为他的输出网表种类相当丰富,操作方便深受原理设计人员青睐,orCAD可以输出目前市面上大部分PCB设计软件的网表,包括protel、AltiumDesigner、PADS、Alegrro等等,下面介绍一下两者交互设计时候网表导入和更新问题。

1、生成网表。

首先在rocad中选中要生成网表的原理图文件夹,之后执行Tool/Creat Netlist命令,之后弹出下面的对话框:在other页面中Formatter中选择,之后点击确定,便会生成PDAS所使用.asc格式的网表,如下图所示:2、导入网表。

新建一个PADS PCB文件,在此假设名字为.如下图所示:新建文件之后,首先要有自己的PCB封装库,并且设置好自己的PCB封装库路径,设置PCB封装库路径发方法如下:工具/选项之后弹出来如下界面:点击右侧的库列表文件夹,如下图所示,之后选择自己的PCB封装库所在位置:这样自己的封装库路径设置完成了。

之后可以在PADS layout软件中导入网表了。

打开刚才创建的文件,执行"文件/导入"命令,打开刚才用orcad生成的.asc文件。

之后会弹出一个检验文本,提示所有的错误和警告,如下图所示:之后还会弹出一个警告对话框,可以忽略之。

之后所有的原件就导入进来了,如下图所示,此时元件是堆放在一起的:执行命令:“工具/分散元器件”,之后元器件被分散开来,如下图所示:这样,就完成了PCB的导入,之后可以进行布线工作。

3、更新原理图中修改的网表。

在PCB布线的时候可能会修改原理图中的部分器件或者连线,这时候就要进行网表更新。

步骤如下:a、更改好原理图之后,重新生成网表,然后新建一个空的PCB文件,给这个pcb文件起一个名字(名字随便起),这里就叫做.b、打开文件,执行"文件/导入"命令,导入新生成的.asc网表,之后关闭。

如何实现PCB元件封装与原理图元件封装的同步

如何实现PCB元件封装与原理图元件封装的同步

在使用AlTIum Designer的过程中我们收到许多用户的提问Q&A系列将针对用户关注度较高的问题请AlTIum技术专家为大家答疑解惑从PCB文档更新原理图元件的关联封装对于那些PCB中的元件封装与原理图元件ProperTIes属性面板Parameters中显示的封装不匹配的设计,下面将向您介绍如何使它们同步。

有几种方法可以更新原理图元件的关联封装。

最佳做法是在原理图库中进行更改,然后再更新到原理图。

注意:如果您使用的是托管内容服务器中的元件,这些元件将被锁定,并且它的封装无法直接更改。

从库更新:原理图元件可以直接从关联的库中更新,如下所示。

从打开的原理图文档中,选择工具►从库中更新(Tools ►Update from Libraries)。

注意:原理图库中有一个选项工具►更新原理图(Tools ►Update SchemaTIcs),但这会将库中所选元件完全替换到所有打开的原理图文档中。

使用原理图中的Update from Libraries选项,可以更好控制哪些元件需要更新。

属性面板(Properties):可以使用属性面板将封装添加到原理图元件中。

选择原理图元件,在Properties面板Parameters参数部分下,单击添加Add按钮,然后选择封装。

从PCB更新:如果PCB文档中的封装发生了变化,则可以通过运行PCB文档中的命令来更新相关原理图元件的封装,设计►更新原理图(Design ►Update Schematics)。

这将更新现有原理图元件中关联的封装。

这个命令不会添加新的原理图元件。

使用封装管理器(Footprint Manager):如果原理图库没有关联封装,或者您需要动态设置某些内容,则可以使用封装管理器(Footprint Manager)进行封装管理。

您可以从打开的原理图中访问封装管理器,然后选择工具►封装管理器(Tools ►Footprint Manager)。

Cadence从原理图到PCB

Cadence从原理图到PCB

Cadence从原理图到PCB的流程图:一.原理图1.建立工程2.绘制原理图3. 生成网络表(Net List):在画板的时候需要导入网络表,在这之前可以为元件自动编号,在工程管理界面下选中.dsn文件,然后选Tools—Annotate;再进行DRC检测。

DRC之后可以尝试去生成网络表了,在工程管理界面下,选Tools--Create Netlist,二.PCB1. 打开PCB Editor,在弹出的对话框中选择Allegro PCB Design GXL(legacy),然后点击Ok进入PCB编辑器。

接下来就是利用向导建立电路板了,包括确定板子的大小、层数、形状等等参数。

File-new 在弹出的对话框中的Drawing Type选择Board(wizard),然后确定文件名,Browse存盘路径等,最后点Ok进入向导。

注意:板子的路径应该和前面生成网表的路径保持一致。

2.导入网络表接上一个步骤,将网络表导入到刚建好的PCB中。

在此之前还有一个很重要的工作要做,就是指定PCB封装的路径。

点击Setup--User Preferences,在弹出对话框中的Categories中选中Design_paths,分别为padpath和psmpath指定路径,即将PCB元件封装路径添加到padpath和psmpath中,以告知Allegro从指定的路径寻找封装。

元件的PCB封装需要自己做或是直接用别人做好的,封装准备好后往PCB 中导入网络表,点击File--Import--Logic,在Import directory中指定在原理图部分生成的网络表文件路径,其他设置使用默认值即可,点击Import Cadence即可导入网络表。

3.叠层设计,规则设定,布局布线暂时简单描述下元件的放置,布局,布线,具体的叠层设计,设计规则等后面再详细补充3.1 元件放置成功导入网络表之后,放置元件。

点击菜单Place--Quickplace,在弹出的对话框中使用默认设置,点击Place按钮即可完成元件的放置。

CADENCE从原理图到PCB步骤

CADENCE从原理图到PCB步骤

CADENCE从原理图到PCB步骤一(原理图1(建立工程与其他绘图软件一样,OrCAD以Project来管理各种设计文件。

点击开始菜单,然后依次是所有程序-- Allegro SPB 15.5--Design Entry CIS,在弹出的Studio Suite Selection对话框中选择第一项OrCAD_Capture_CIS_option withcapture,点击Ok进入Capture CIS。

接下来是File--New--Project,在弹出的对话框中填入工程名、路径等等,点击Ok进入设计界面。

2(绘制原理图新建工程后打开的是默认的原理图文件SCHEMATIC1 PAGE1,右侧有工具栏,用于放置元件、画线和添加网络等等,用法和Protel类似。

点击上侧工具栏的Project manager(文件夹树图标)进入工程管理界面,在这里可以修改原理图文件名、设置原理图纸张大小和添加原理图库等等。

1) 修改原理图纸张大小:双击SCHEMATIC1文件夹,右键点击PAGE1,选择Schematic1 Page Properties,在Page Size中可以选择单位、大小等;2) 添加原理图库:File--New--Library,可以看到在Library文件夹中多了一个library1.olb的原理图库文件,右键单击该文件,选择Save,改名存盘;3) 添加新元件:常用的元件用自带的(比如说电阻、电容的),很多时候都要自己做元件,或者用别人做好的元件。

右键单击刚才新建的olb库文件,选New Part,或是New Part From Spreadsheet,后者以表格的方式建立新元件,对于画管脚特多的芯片元件非常合适,可以直接从芯片Datasheet中的引脚描述表格中直接拷贝、粘贴即可(pdf格式的Datasheet按住Alt键可以按列选择),可以批量添加管脚,方便快捷。

4) 生成网络表(Net List):在画板的时候需要导入网络表,在这之前原理图应该差不多完工了,剩下的工作就是查缺补漏。

Cadence从原理图到PCB

Cadence从原理图到PCB

Cadence从原理图到PCB的流程图:一.原理图1.建立工程2.绘制原理图3. 生成网络表(Net List):在画板的时候需要导入网络表,在这之前可以为元件自动编号,在工程管理界面下选中.dsn文件,然后选Tools—Annotate;再进行DRC检测。

DRC之后可以尝试去生成网络表了,在工程管理界面下,选Tools--Create Netlist,二.PCB1. 打开PCB Editor,在弹出的对话框中选择Allegro PCB Design GXL(legacy),然后点击Ok进入PCB编辑器。

接下来就是利用向导建立电路板了,包括确定板子的大小、层数、形状等等参数。

File-new 在弹出的对话框中的Drawing Type选择Board(wizard),然后确定文件名,Browse存盘路径等,最后点Ok进入向导。

注意:板子的路径应该和前面生成网表的路径保持一致。

2.导入网络表接上一个步骤,将网络表导入到刚建好的PCB中。

在此之前还有一个很重要的工作要做,就是指定PCB封装的路径。

点击Setup--User Preferences,在弹出对话框中的Categories中选中Design_paths,分别为padpath和psmpath指定路径,即将PCB元件封装路径添加到padpath和psmpath中,以告知Allegro从指定的路径寻找封装。

元件的PCB封装需要自己做或是直接用别人做好的,封装准备好后往PCB 中导入网络表,点击File--Import--Logic,在Import directory中指定在原理图部分生成的网络表文件路径,其他设置使用默认值即可,点击Import Cadence即可导入网络表。

3.叠层设计,规则设定,布局布线暂时简单描述下元件的放置,布局,布线,具体的叠层设计,设计规则等后面再详细补充3.1 元件放置成功导入网络表之后,放置元件。

点击菜单Place--Quickplace,在弹出的对话框中使用默认设置,点击Place按钮即可完成元件的放置。

Expedition数据转换至Cadence

Expedition数据转换至Cadence

Expedition向Cadence数据转换1. Mentor原理图转换至Cadence原理图(EDIF 200格式数据中转)1.1 DesignCapture导入DxDesigner(若使用DxDesigner设计原理图,这一步即可省略)DxDesigner无法打开design capture的设计,需要转换,开始菜单> 所有菜单> Mentor Graphics SDD > Translators > DC2DX Translator,可以试一下。

1.2 DxDesigner导入Cadence Design Entry CIS原理图在DxDesigner环境中,打开原理图之后,执行File/Export/EDIF Schematic 命令,将DxDesigner原理图导出EDIF格式原理图数据*.eds。

1.3 Cadence Design Entry CIS环境导入EDIF原理图在Cadence Design Entry CIS原理图设计环境中,执行File/Import Design 命令,在弹出的Import Design窗口中,选择需要切换的原理图数据*.eds文件,如下图所示:至此,DesignCapture原理图即可切换至Design Entry CIS原理图环境中。

当然,毫无疑问,完成数据切换之后,必须检查完成数据转换的原理图——任何两种格式数据的切换,都必须认真检查,验证其正确性。

2. Mentor Expedition PCB转换至Cadence Allegro PCB数据(ASCII格式数据中转)2.1 PADS导入WG 2005-Expedition PCB设计数据在PADS环境中执行File/import命令,导入Expedition PCB设计数据。

2.2 在PADS环境中保存该PCB数据,然后执行File/Export命令,输出标准ASCII格式的PCB设计文件。

利用网表建立Capture与AltiumDesigner间的无缝连接

利用网表建立Capture与AltiumDesigner间的无缝连接

利用网表建立Capture与AltiumDesigner间的无缝连接Cadence系列软件在EDA行业可以说是久负盛名,是诸多高速PCB设计的首选工具。

然而对于一些简单的PCB,如果使用Allegro进行布线,似乎并不需要那么多严格的规则,简简单单快速成型或许更好,然而OrCAD Capture CIS的原理图绘制功能实在让人爱不释手,功能强大但用起来很简单很顺手。

因此,如果能将Capture的原理图功能,与AltiumDesigner 的Layout部分结合起来,对于常规设计来说应该是一个非常方便的组合。

因此如何将Capture的原理图对应到AltiumDesigner中的PCB,成为了操作的关键。

笔者曾经试过,将Capture的原理图保存为16.2版本,再在AD中导入,虽看起来容易实现,可步骤繁琐不说,有一次AD还直接将原理图中的两个地平面混在了一起,幸好及时发现才没有酿成大错。

于是想到了网表功能,经过反复实践,现在已经可以实现两者的无缝拼接,且效率非常高,即便在设计过程中需要对原理图进行多次更改,也能够方便快速的更新到PCB中。

具体方法如下:1、在OrCAD Capture CIS中完成原理图设计后,选择dsn文件,在上方选择Tools — Creat Netlist2、在Other中的格式选择中找到orprotel2.dll ,点击OK即可生成网表3、在AltiumDesigner中新建工程,创建一个新的PCB文件,并将刚才的.net网标文件添加进来(如果与该工程不在同一目录下,则网表文件会显示为快捷方式)4、在PCB文件中单击右键,选择Show Differences5、选择Advanced Mode ,按下图所示分别选择PCB及网表文件6、在弹出的对话框中会显示网表文件与当前PCB的区别(今后更新网表时可用于检查更改是否正确),在显示主栏中右键,并选择Update All in >> PCB Document […]。

Layout原理图机构图PCB图档之间的转换

Layout原理图机构图PCB图档之间的转换

Layout原理图机构图PCB图档之间的转换
图档的导⼊和导出
1.电路图导⼊PCB:
(1)DSN⽂件导成asc⽂件:
打开DSN⽂件→点击“Create Netlist”→点击“Other”→从Formatters列表中选择PADSPCB.DLL
→保存为asc类型⽂件
(2)导成PCB:File→Imput
2.⽤CAM导⼊DXF⽂件设置原点:
(1)打开CAM350
(2)导⼊原DXF⽂件,对话框中的单位选“MM”
(3)设置单位:Settings→Unit→对话框Unit选“MM”
(4)设置原点:Edit→Change→Origin→space Origin
(5)导出新的DXF⽂件
3. 从Power PCB导⼊DXF⽂件:
(1)将单位设置为“MM”:Option→Globle→Design units→Metric(先设置不容易出错)
(2)导⼊DXF⽂件:File→Import→选择DXF⽂件→出现DXF Import对话框,选择Layer 25→点击Remove,mode为New→OK,DXF-File选metric
(3)保存机构外框图到Layer 25:
①去掉⽂字(关闭⽂字显⽰颜⾊)→框选机构外框→点击右键→Option→
选择Layer 25→OK
②去掉line(关闭line显⽰颜⾊)→框选⽂字→点击右键→Option→选择Layer 25
→OK
4.从Power PCB导出机构图DXF⽂件:
(1)打开PCB⽂件
(2)导出DXF⽂件:File→Export→选择DXF⽂件→出现DXF Export对话框
(3)勾选该选项,→OK.。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

说明:
1)本教程适用于将altium designer的原理图和PCB转入cadence(分别对应capture CIS和allegro)里。

对于protel 99se,可以将其先导入较新版本的AD里,再转入cadence中。

2)整个过程中使用的软件包括altium designer Summer 08,cadence16.6,orCAD10.3-capture(免安装精简版),PADS9.3三合一完美精简版。

其中,后面两个软件较小,便于下载。

3)原理图的转化路线是,从altium designer导出的.dsn文件,用orcad10.3-capture打开后,保存为cadence16.6可以打开的文件。

因为较新版本的cadence不能直接打开AD转换出来的.dsn文件。

如果你不是这些版本的软件,也可以参考本人的方法进行尝试。

4)pcb转化的顺序是,altium designer导出的文件,导入PADS9.3打开,然后导出.asc文件。

随后利用allegro对pads的接口,将pads文件导入。

1. 原理图的导入
1.1选中原理图的项目文件,即.PRJPCB文件,右键-》save projec as,选择.dsn文件,输入要保存的文件名,保存。

注意输入新的文件名的时候要把文件名的后缀手动改掉。

1.2打开orCAD10.3-capture文件夹下面的capture.exe(如果同一台电脑装了新版本的cadence,例如cadence16.6的话,环境变量中的用户变量会有冲突。

具体地来说对于orCAD10.3来说,CDS_LIC_FILE的值必须是安装目录\orCAD10.3-capture\crack\license.dat。

而对于cadence16.6来说,环境变量必须是5280@localhost。

因此要使用orCAD10.3的话,必须将CDS_LIC_FILE 的值改掉,否则无法打开。

等下使用cadence16.6,就必须将值改回来)。

1.3使用orCAD10.3将刚才保存的.dsn文件打开,并保存成project。

1.4 随后就可以使用新版本的cadence的capture CIS打开保存的文件(注意改环境变量中的用户变量CDS_LIC_FILE)。

2. PCB的导入
由于allegro可以根据已有的brd文件生成元器件的封装,因此将PCB导入allegro后使用者免于重新使用allegro绘制一遍封装。

1.1打开pads9.3,file-》new,按照默认配置建立一个文件,保存。

1.2file-》import,选中要转换的.pcb文件,打开,保存在C盘的PADS Projects文件夹下面。

(安装PADS9.3三合一完美精简版时会自动在C盘产生这个文件夹。


1.3file-》export,将文件保存为.asc文件。

接下来回弹出下图所示的对话框。

注意要将.pcb
文件和.asc文件保存在同一个目录下,即C盘的PADS Projects文件夹下面,否则allegro
转换时会出现pads_in.log找不到的现象。

(关于AD的pcb文件导入pads,网上还有一种方法是AD保存为PCB二进制文件,即.PcbDoc文件,再由pads导入.PcbDoc文件。

用户可以自行尝试。

总之,ad转换成pads似乎较为顺畅)
1.4格式选择PowerPCB V5.0,勾选认为比较的项目。

点击“OK”。

1.5随后使用allegro的import-》translator,选择pads,弹出如下的对话框。

其中第一行是指定.asc文件,第三行是指定要转换成的.brd文件。

一般而言都是C盘的PADS Projects文件夹内部。

第二行只要指定目录,然后在对话框里点保存即可。

点击translate,即可完成转换。

随后file-》open,打开刚才建立的.brd文件。

相关文档
最新文档