太原科技大学2011三本数字电子技术试卷A(附答案)
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
太原科技大学
数字电子技术 课程试卷 A 卷
一、选
择
1、下列几种TTL 电路中,输出端可以实现线与功能的电路是( )。
A 、与非门
B 、或非门
C 、OC 门
D 、同或门
2、在下列逻辑电路中,属于时序电路的是( )。 A 、译码器 B 、编码器 C 、全加器 D 、寄存器
3、电路如图题1.1所示,此电路是由555定时器构成的( )。 A 、施密特触发器 B 、T 触发器
C 、多谐振荡器
D 、单稳态触发器
图题1.1 4、六个D 触发器构成环形计数器,其计数长度为( )。 A 、6 B 、12 C 、25 D 、32 5、一个容量为512K ×1的RAM 具有( )。
A 、地址线9根,数据线512根
B 、地址线1根,数据线19根
C 、地址线512根,数据线9根
D 、地址线19根,数据线1根 6、下列A/D 转换器中,转换速度最快的是( )。
A 、逐次比较式A/D 转换器
B 、并行A/D 转换器
C 、双斜率A/
D 转换器 D 、计数型A/D 转换器 7、( )电路任何时刻只能有一个输出端有效。
A 、二进制译码器
B 、 二进制编码器
C 、七段显示译码器
D 、十进制计数器 8、要构成256K ×8的RAM 需要( )片128K ×4的RAM 芯片。 A 、2 B 、4 C 、1 D 、8
9、一个八位D/A 转换器的最小电压增量为0.01V,当输入代码为10010001时,输出电压为( )V 。 A 、 1.28 B 、1.54 C 、1.45 D 、1.56 10、要将一个方波脉冲的周期扩展10倍,可采用( )。 A 、10级施密特触发器 B 、十进制计数器 C 、10位二进制计数器 D 、10位D/A 转换器 二、填空题:(每空1分,共10分)
1、具有8个地址输入端和4个并行数据输入/输出端的存储器容量为 1024 位。
2、DAC 是将 数字 量转换成 模拟 量的器件。
3、设计一个20进制计数器,至少需用 5 个触发器。
4、主从JK 触发器的特性方程为Q K Q J Q n +=+1。
5、对于T 触发器,欲使n n Q Q
=+1
,则输入T = 0 。
6、(152)10=( 10011000 )2=( 98 )16=( 101010010 )8421BCD 。
7、一个A/D 转换器的输出为8位二进制数,最大输入信号为5V ,那么这个转换器能够分辨输入电压的最小值是 19.53mV 。 8、函数))((C B A B A Y +++=的反函数=Y C AB B A +。
9、用555定时器组成的施密特触发器,当电源电压V CC =9V ,外接控制电压V CO =4V 时,其回差电压∆U T = 2 V 。 10、三态门的三个输出状态是指 低电平 、高电平 、 高阻态 。 三、逻辑函数化简:(每小题5分,共10分)要求有详细的解题步骤
v I O
(1)用卡诺图化简函数1F : ∑∑+=
)13,2,1,0()12,10,9,8,5,3(),,,(1d m D C B A F
AB CD 00
0111
10
00011110.
.
X X
X
11
1
1
1
.
1
X
.
.
D C C A D B B A D C B A F +++=),,,(1
(2)用公式法化简函数2F 为最简与或式: C AB C B CD ABC D A D A F +++++=)()(2
2D B BD
F AB CD AB CD AC A C =+=∙=+++(本题如果没有化简到最简与或式,但结果正确,扣1分)
四、分析画图题:(共10分)
1、指出图题4.1中所示门电路的输出状态(高电平、低电平或高阻态),其中图(a )(b)电路为CMOS 电路,图(c )(d
)电路为TTL 电路。(4分)
51k
Y 1
Y 2
Y 3
V Y 4
(a ) (b) (c) (d)
图题4.1
Y 1=( ) Y 2=( ) Y 3=( ) Y 4=( )
解:Y 1=( 高阻态 ) Y 2=( 高电平 ) Y
3=( 低电平 ) Y 4=( 低电平 )。本题4分,每个电路占1分。
2、已知CMOS 边沿触发结构JK 触发器各输入端的电压波形如图题4.2所示,试画出Q 、Q 的波形。(6分)
t
t
t t t t
图题4.2解
解:电路如图题4.2解:
五、(15分)设计一个奇偶检测电路,输入为3位二进制代码A 、B 、C ,输出为Y 。输入代码中有奇数个1时输出为1,而当输入代码中有偶数个1或者没有1时输出为0。按如下要求完成电路设计。 (1)写出奇偶检测电路的真值表,写出输出表达式;(5分)
(2)用4选1数据选择器74LS153(功能表如表题5.1所示)实现奇偶检测电路,在图题5.1上画出电路图。(5分) (3)用74LS138译码器(功能表如表题5.2所示)实现奇偶检测电路,在图题5.2上画出电路图。(5分)
表题5.1 74LS153的功能表 表题5.2 74LS138的功能表
解:(1)根据题意可列出表题5解所示的逻辑真值表。从真值表写出逻辑表达式ABC C B A C B A C B A Y ++
+=
表题5解
(2)令数据选择器的选择信号B =A ,A =B ,则逻辑函数可变换为:
C AB C B A C B A C B A ABC C B A C B A C B A Y ⋅+⋅+⋅+⋅=+++==
由此可得数据选择器的数据输入为:C D =0,C D =1,C D =2,C D =3 电路的接法如图题5.1解所示。
(3) 用74LS138译码器实现奇偶检测电路:
74217421m m m m m m m m ABC C B A C B A C B A Y =+++=+++=
令74LS138译码数据输入端C =A ; B =B ;A =C ;使能端工作在有效状态,即11=G 、022==B A G G ,可以利用与非门实现逻辑函数。电路的接法如图题5.2解所示。
图题 5.1解 图题5.2解
六、(15分)分析图题6.1所示的时序电路,要求: (1)写出驱动方程。(2分) (2)写出状态方程。(4分)