高频倍频器三倍频器电路设计

合集下载

倍频电路设计范文

倍频电路设计范文

倍频电路设计范文倍频电路是一种通过倍频器将信号频率倍增的电路。

在许多应用中,需要将信号频率倍增,比如在通信领域中将低频信号转换为高频信号,以增加传输距离和可靠性。

倍频电路设计需要根据具体的应用需求和信号特性,选择合适的倍频器电路和参数。

常用的倍频器电路有倍频整波电路、倍频整数倍电路和倍频锁相环电路。

倍频整波电路通过整流和滤波将信号频率倍增,适用于低功率小幅度信号的倍频。

倍频整数倍电路则是通过电路中的倍频元件(如倍频器二极管、倍频晶体管)将信号频率乘以整数倍。

倍频锁相环电路则是通过锁定一个参考频率,并通过控制多级倍频器的相位和频率来实现信号频率倍增。

在设计倍频电路时,首先要确定输入信号的频率范围、幅度和功率。

然后选择合适的倍频器电路和倍频器元件。

对于倍频整波电路,可以选择使用整流电路和滤波电路,如谐振电路和低通滤波器。

对于倍频整数倍电路,可以选择使用适合的倍频器元件,如倍频晶体管、倍频二极管等。

对于倍频锁相环电路,需要选择合适的相位比较器、VCO(压控振荡器)和分频器等。

在设计倍频电路时,还需要考虑电路的带宽、失真、稳定性和功耗等方面的问题。

带宽要求决定了电路的频率响应范围,失真要求决定了电路的非线性和波形失真程度,稳定性要求决定了电路的抗干扰能力和稳定性,功耗要求决定了电路的能效。

总之,倍频电路设计需要根据具体应用需求和信号特性,选择合适的倍频器电路和元件,考虑电路的带宽、失真、稳定性和功耗等方面的问题,并可以使用仿真软件进行模拟和分析。

这样可以设计出满足要求的倍频电路,提高信号处理和传输的效果。

三倍频发生器的基本原理

三倍频发生器的基本原理

三倍频发生器的基本原理三倍频发生器是一种电子设备,它可以将输入的信号频率变为原信号的三倍频率。

在某些场合下,需要产生高频的电磁信号,而传统方法往往需要使用大量的器件或者复杂的实验操作。

使用三倍频发生器则可以简化这个过程,提高效率。

基本原理三倍频发生器的基本原理是通过倍频的方法实现信号的频率转换。

其中最简单的实现方式就是使用全波整流电路和电容滤波器。

在全波整流电路中,采用了恒流源和电容器的电路,将输入的交流信号转换为直流信号,然后将其通过电容滤波器进行滤波,获得了一个直流电位。

接下来再通过倍频电路将其输出的频率变为原信号的三倍频率。

倍频电路倍频电路是实现三倍频发生器的核心部件,它可以将输入的信号进行频率提升。

其中最常见的方式是使用倍频器电路。

倍频器电路倍频器电路分为李-基二倍频电路和倍频振荡器两种类型。

它们的基本原理是使用二级倍频电路来产生更高频率的电信号。

在李-基二倍频电路中,输入信号首先会进入一个二极管桥整流器,将正负半周期的信号分别整流,并将其输入到一个差分放大器中。

差分放大器会将两个信号相加,然后将其输入到一个输出振荡器中,产生高频信号。

最后,再将这个信号反馈到差分放大器的负端,使其形成一个闭环,从而实现三倍频输出。

而在倍频振荡器中,则是通过基础的压控振荡器和倍频器电路相结合来实现三倍频输出。

通过调整振荡器的频率,使其与倍频器之间在一定倍频系数的情况下实现三倍频输出。

总结在实现三倍频信号输出的过程中,倍频电路是实现这个过程的核心部件。

在电路的设计中,需要选择合适的器件和电路结构,以保证输出的信号质量和稳定性,并且能够满足不同场合的要求。

除此之外,中频放大器和输出滤波器等其他器件也是影响三倍频输出效果的关键部分。

基于Multisim的高频谐振功率放大器仿真实验设计

基于Multisim的高频谐振功率放大器仿真实验设计

1实验目的高频谐振功率放大器的主要功能是将微弱的电信号以足够大的功率发射出去,由于负载是LC 谐振回路,因此具有滤波的功能。

此外高频谐振功率放大器还可以构成调幅电路、倍频器电路,因此是组成无线发射机的重要电路,是“高频电子线路”课程的重点内容,也是电子信息类学生必须要掌握的知识。

然而这部分的内容理论性较强,涉及到的数学知识较多,教师采用传统的PPT 授课方法,对学生来说晦涩难懂[1]。

实验是检验理论最好的办法,但目前有些高校高频实验仪器单一、设备老旧,很难满足实验的需求。

仿真软件可以帮助我们较好地解决这个问题。

本文选用的Multisim 软件具有强大的仿真功能,除了拥有大量丰富的虚拟元件和多种虚拟测量仪器外,还提供完备的分析方法[2]。

只要将软件安装在电脑上,学生就可以在电脑上完成电路的设计、搭建、运行和测试的仿真练习。

为了帮助学生更好地掌握高频谐振功率放大器的工作过程,笔者总结多年的教学经验,借助Multisim 软件,设计了一套高频谐振功率放大器的仿真实验,包括验证实验和设计实验两部分,验证实验包括高频谐振功放工作状态分析、负载特性分析、调制特性分析,设计实验包括设计滤波匹配网络和倍频器,两部分实验逐渐推进。

希望通过实验仿真,解决理论教学中枯燥难懂的问题,帮助学生更深入地理解这部分知识。

2实验设计步骤2.1创建测试电路并分析电路组成要求学生使用Multisim 软件创建如图1所示的实验电路,引导学生观察分析该电路的组成,可以以填空题形式记录分析结果。

分析:在输入回路,用电感和电阻串联构成基极自偏置电路,保证晶体管Q 1工作在截止区。

而在输出回路,由直流电源V 1、电基于Multisim 的高频谐振功率放大器仿真实验设计【摘要】为了帮助学生更好地学习高频谐振功率放大器工作过程,设计了该电路仿真实验,内容包括工作状态分析、负载特性分析、调制特性分析、设计滤波匹配网络和倍频器。

借助Multisim 软件仿真了实验内容,仿真结果形象直观,与理论结果一致,可以有效调动学生学习积极性和创新主动性。

W频段宽带三倍频器的研究

W频段宽带三倍频器的研究

第三章倍频器设计图3_4倍频器模拟实物图3.3倍频器部件设计3.3.1微带到波导过渡微波、毫米波元器件以及子系统最终要应用于整机系统或要连接到测试系统中,这就要求输入、输出接口必须为标准矩形波导。

从标准波导至Ⅱ微带电路要求有良好的过渡,在过渡过程中,不但要完成不同结构的过渡,而且还要实现阻抗变换,使电磁能量损失尽可能的小。

除此之外,还要求装卸容易,重复性、一致性好且易于加工。

波导到微带过渡结构可由多种方式来实现,如微带探针形式I捌,鳍线过渡【矧,小孔耦合I矧,脊波导【25】【圳,本章探索了两种方式。

3.3.1.1脊波导【27】无论哪个标准波导的等效阻抗都比标准微带线特性阻抗50Q要高得多,为了保证两者连接得到较好的匹配,必须在标准波导和微带线之间加变阻器,把波导的等效阻抗逐步降低,这可以用连续过渡或阶梯过渡来实现,前者加工较为复杂(如指数线),且为了满足一定驻波比的要求,过渡段长度也不短,所以一般采用阶梯过渡(即1/4多节变阻器)。

单脊波导就其特点来说,工作频带宽。

另外,当金属脊较高时,电磁能量主要集中于脊下,相当于脊下等效电容增加,等效阻抗当然随之降低,若脊宽与脊高选择合理,机械尺寸上也便于与微带线匹配连接。

当脊高变低,相当于脊下等23电子科技大学硕士学位论文导波波长:铲7丽五‰=冬移啪娆212·66ram以。

^|,m觎29.088nun毛=挠鸵~(3·23)◇一24)其他段作相似计算。

最后得出整个初始脊波导尺寸:S=1.42mm磊=o。

127ram磊=2,5mm畦=o.57ram4--2。

28ram或一1.95mm乞=2。

467mm黧3-6脊渡霉程HFSS串静仿真模型”“”“船器“”8矗即日一茹f鬲●●●‘l_Il,.}li{{lll{~pi£j…t—L}]”J啊||;{,,t{l|}i..j一{-{{l,一,一{:M一\广!}N;再沁_.八l卜Z。

d●__一N?7i{‘;”㈠K’7…Hn{rrV斗÷一—:一3.{÷一曩一丫一{^一{;{{·|l…,{{i}{t|t”…、”…’’…、^‘t一+…””””R_MP””“掰34脊滚霉在HFSS审鹃待囊结采根据设计尺寸在HFSS中仿真并进行优化,得到仿真结聚如图3—7。

项目单元3:倍频器

项目单元3:倍频器
rj rs
,超突变结
1 ≈ 3
Cj (a) Cj rs
(b)
图3.39 变容二极管的等效电路
项目单元3 项目单元3
倍频器
(b)为(a)的等效电路,反向电阻rj很大,可看成断路。 (a)的等效电路,反向电阻rj很大,可看成断路。 的等效电路 rj很大 变容管的品质因数定义为
图3.40 变容管在正弦电压作用下的电流波形
j
4.图 4.图(d)对叠加的电压求导 5.图 为电流i 5.图(e)为电流i的波形图 ( e ) = ( c ) * ( d) 不是正弦波,包含有许多谐波分量,从而实现了倍频的功能。 不是正弦波,包含有许多谐波分量,从而实现了倍频的功能。
du d (U Q + U m sin ωt ) = = U mω cos ωt dt dt
项目单元3 项目单元3
倍频器
图(a)的工作原理是:由信号源产生频率为f1的正弦电 (a)的工作原理是:由信号源产生频率为f 的工作原理是 i1,通过F1和变容管。由于变容管的非线性作用, F1和变容管 流i1,通过F1和变容管。由于变容管的非线性作用,其 两端电压中的nf1分量经谐振回路Fn选取后,在负载RL 两端电压中的nf1分量经谐振回路Fn选取后,在负载RL nf1分量经谐振回路Fn选取后 上可获得n倍频信号的输出。 上可获得n倍频信号的输出。 的工作原理是:信号源产生的基波激励电流iI 图(b)的工作原理是:信号源产生的基波激励电流iI 通过变容管, 上产生各次谐波的电压,其中n 通过变容管,在Cj上产生各次谐波的电压,其中n次 谐波电压产生的n次谐波电流in通过负载R in通过负载 因此, 谐波电压产生的n次谐波电流in通过负载RL,因此, 倍频器输出端有n次谐波信号输出。 倍频器输出端有n次谐波信号输出。串联倍频器适用于 n>3以上的高次倍频。 n>3以上的高次倍频。 F1和Fn分别为基波和 次谐波的理想带通滤波器。 分别为基波和n F1和Fn分别为基波和n次谐波的理想带通滤波器。

220GHz无源三倍频器设计

220GHz无源三倍频器设计

倍频器是无线电技术高频电路中重要的非线性电路,作为基本的电子器件,被广泛应用于发射机、频率合成器、接收机本振源等各种电子设备中。

亚毫米波倍频器可以降低设备的主振频率和扩展工作频段,同时,由于其输出频率可以在输入频率的 n 次谐波上选取,因而所需的输入信号源可以选择在技术上相对成熟的毫米波频段上制作,从而为保证所需的频率稳定度和相噪特性提供了条件,同时,固态倍频器体积小、易于集成而且使用寿命较长。

因此,目前小功率的亚毫米波固态源主要依靠倍频方法实现。

亚毫米波在长波段与毫米波相重合,而在短波段,与红外线相重合,可见亚毫米波波在电磁波频谱中占有很特殊的位置。

由于起所处的特殊位置,亚毫米波具有一系列特殊的性质,在频域上,亚毫米波处于宏观经典理论向微观量子理论的过渡区,处于电子学向光子学的过渡。

它的量子能量很低,信噪比很高,频率极宽。

它覆盖各种蛋白质在内的大分子的转动和振荡频率。

因此,在学术上有很重要的学术价值,在科学技术上及工业上有很多很诱人的应用:如信息科学方面的超高速成像信号处理,大容量数据传输;材料处理,分层成像技术,生物成像;等离子体聚变的诊断;天文学及环境科学等。

而且在国防上也有着及其重要的应用前景。

2 三倍频器的设计2.1 总体方案本方案采用标准波导输入,通过悬置微带探针过渡,接低通滤波器,在低通滤波器末端接输入匹配段,后接同向并联的二极管对,之后输出结构为悬置微带到标准波导的过渡。

方案框图如下:图1 总体方案图2.2 传输线和介质基片的选择由于本倍频器工作的频率达到220GHz,故传输线采用悬置微带线,其电磁场的大部分集中在空气中,因而其有效介电常数接近于1,使其电参数与空气线的电参数接近,接近于无色散特性;而且介质的损耗大大减小了,故具有比微带线更高的Q值(500~1500),而且此传输线可实现很宽范围的阻抗值,这样利于阻抗匹配。

[2]另外,为抑制由不连续带来的高次模,要仔细选择腔体的大小。

左手非线性传输线三倍频器设计

左手非线性传输线三倍频器设计

左 手 非 线 性 传 输 线 三 倍 频 器 设 计
夏 莹
江苏常州 2 1 3 1 6 4 ) ( 常州信息职业技术学 院电子与 电气工程 学院

要: 非线性传输线通 常用来 实现谐 波产生和脉冲形成 。利用左手非线性传输线 的谐 波产生特 性 , 设计 仿真 了 1 0 0 MHz 的
De s i g n o f Le f t - h a n d e d No n l i n e a r Tr a n s mi s s i o n Li n e s Tr i p l e r
X I A Ym
( S c h o o l o f E l e c t r o n i c a n d E l e c t r i c a l E n g i n e e r 吨, C h a n g z h o u C o l l e g e o f I n f o r ma t i o n T e c h n o l o g y , C h a n g z h o u 2 1 3 1 4, 6 C h i n a )
周 期长 、 调 试难 度大 。
高 的频率 , 通 常 比直 接 产 生 这 些 频 率 更 容 易 、 更 方 便, 而且 不需 要 多个 频 率 源 。晶体 振 荡 器 的振 荡 频
率最 高 只能 达到 2 0 0~3 0 0 MHz , 必 须 通 过倍 频 器 进
因此 , 本文 以左 手 非 线性 传 输 线 ( L H NL T L) 倍 频 技术 为理 论 基础 , 研究了 1 0 0 MHz 正 弦信 号 三倍 频 器 的实现 。该 方法 具有 尺 寸小 、 结构 简单 、 调 试 容
第1 3卷 第 1 期 2 0 1 4年 2月

倍频器电路设计

倍频器电路设计

倍频器电路设计
倍频器电路设计需要考虑以下几个方面:
1.输入频率和倍频系数:倍频器电路的输入频率和倍频系数是设计的基础,需要根据实际需求来确定。

2.电路结构:倍频器电路可以采用不同的结构,如RC 振荡器、LC振荡器、石英晶体振荡器等。

不同的结构具有不同的特点,需要根据实际需求来选择。

3.滤波器设计:倍频器电路中的滤波器用于滤除不需要的谐波和噪声,保证输出信号的纯净度。

需要根据实际需求来设计滤波器的类型和参数。

4.放大器设计:倍频器电路中的放大器用于放大输出信号,提高信号的幅度和功率。

需要根据实际需求来设计放大器的类型和参数。

5.相位检测和调整:倍频器电路中的相位检测和调整用于保证输出信号的相位与输入信号保持一致。

需要根据实际需求来设计相位检测和调整电路。

在具体设计过程中,可以采用以下步骤:
1.确定输入频率和倍频系数,选择合适的电路结构。

2.设计滤波器,滤除不需要的谐波和噪声。

3.设计放大器,放大输出信号的幅度和功率。

4.设计相位检测和调整电路,保证输出信号的相位与输入信号保持一致。

5.整体调试,检查各部分的工作状态,确保电路的稳定性和可靠性。

要注意的是,倍频器电路设计涉及到多个领域的知识,需要综合考虑各种因素,包括电路原理、电子元件、电路板设计等。

因此,在进行倍频器电路设计时,需要具备扎实的电子技术基础和丰富的实践经验。

multisim三倍倍频器设计

multisim三倍倍频器设计

一、 题目:倍频器(1) 采用晶体管设计一个倍频电路;(2) 额定电压9.0V ,电流10~15mA ;(3) 输入频率1.5MHz ,输出频率4.5MHz 左右;(4) 输出电压>1.5V ,输出失真小二、 原理图如图整体以丙类功率放大器为基架电路。

电路左侧C 1和L 1构成滤波电路,R e 和C e 构成射极偏置稳定电路。

C 和L 构成选频电路,右侧耦合变压器构成输出匹配网络,C 2、L 2和电源构成串馈馈电电路。

三、 multisim 仿真图 倍频器谐振点在c n l n ωω1=由于是三倍倍频器,所以n=3,即c l ωω313=,所以flc π2*31=。

而根据题目f=1.5MHz 。

所以选择C=35pF ,L=35.48μh 。

其余部分的电路器件选择常用参数,C 1=0.1μF , L 1=20mH ,R e =1k Ω,C e =0.1μF ,C 2=0.1μF ,L 2=20mH ,R 2=1k Ω,直流电压源根据题目选择9V。

模拟电路图如下四、调试过程及输出结果分析:在C、L经计算确定之后,对其它电容电阻电感进行了小幅调试。

(1)函数发生器产生频率为1.5Mhz,振幅1Vp的正弦波。

观测输出信号,频率计数器显示4.17MHz,基本在4.5MHz左右,符合题目要求。

随后是输出信号的波形,可以看出失真还是比较小的,输出电压U>1.5V, 符合题目要求。

(2)随后尝试了一下输入信号为三角波或者方波的情况。

两者输出信号都是 4.5Mhz左右的波形,只是输出为正弦波,输出电压都符合U>1.5V,失真比较小。

输入为三角波时:输出:波形:(3)输入为方波时:输出频率:输出波形:。

倍频器电路设计 -回复

倍频器电路设计 -回复

倍频器电路设计-回复什么是倍频器电路设计?倍频器电路设计是一种用于将输入信号频率倍增的电路。

它可以通过改变输入信号频率的周期来实现输出信号的频率加倍。

在现代电子设备中,倍频器电路被广泛应用于通信、雷达、医疗设备和其他高频应用领域。

实现倍频器电路的一种常见方法是使用锁相环(PLL)技术。

锁相环是一种反馈系统,通过比较输入信号与输出信号的频率相位差,并利用反馈调整输出信号频率,从而实现倍频效果。

锁相环电路由相位检测器、低通滤波器、电压控制振荡器和分频器等组成。

下面我们将一步一步介绍如何设计一个简单的倍频器电路。

第一步,选择合适的锁相环芯片。

在倍频器电路设计中,选择合适的锁相环芯片非常关键。

通常,我们需要考虑的因素包括工作频率范围、相位检测灵敏度、锁定时间和功耗等。

根据具体需求,选择适合的芯片型号。

第二步,确定输入和输出频率。

根据应用要求,确定输入信号和输出信号的频率范围。

例如,如果输入信号频率为100MHz,我们希望输出信号频率为倍增后的200MHz,那么我们需要设计一个2倍频的电路。

第三步,设计相位检测器。

相位检测器用于检测输入信号和输出信号的相位差,并将其转换为电压信号。

在设计相位检测器时,我们可以选择常见的相位频率检测器(PFD),根据芯片手册提供的电路设计指南,确定合适的元器件参数和连接方式。

第四步,设计低通滤波器。

低通滤波器用于滤除相位检测器输出中的高频杂波和噪声,得到稳定的控制电压。

在设计低通滤波器时,我们需要根据频率要求选择合适的电阻和电容值,以及滤波器的截止频率。

第五步,设计电压控制振荡器。

电压控制振荡器(VCO)根据输入的控制电压调整输出信号的频率。

在设计电压控制振荡器时,我们需要选择适当的电感、电容和电阻等元件,并根据芯片手册提供的设计指南确定合适的参数。

第六步,设计分频器。

分频器用于将VCO输出的高频信号进行分频,从而得到期望的倍频输出。

在设计分频器时,我们需要根据倍频系数确定适当的分频比,并选择合适的计数器电路或专用分频器芯片。

倍频器

倍频器

摘要摘要W波段是目前军用毫米波技术开发的高端,频率源是W波段高频系统实现的重要部分。

倍频器是实现毫米波频率源的一种重要方式,随着倍频器的发展和应用,倍频器方面的研究也不断地深入,如今倍频技术已经发展到一个新的阶段。

本文对W波段三倍频器进行了设计、仿真。

采用两个二极管反向并联的结构实现三次倍频的方案,这种平衡倍频电路结构能够将输入频率的偶次谐波抵消掉,从而大大降低电路中的杂波量。

本文运用ADS软件建立二极管对模型并且进行匹配电路的设计,运用HFSS软件对W波段三倍频器的滤波电路和过渡转换电路进行了仿真设计,然后把S参数仿真结果导入到ADS软件中,采用谐波平衡法对W 波段三倍频器的整体电路进行仿真和优化以获得最大倍频效率。

经仿真,W频段宽带三倍频器基本达到设计要求。

变频损耗在15dB以下,谐波抑制度基本20dBc以上。

关键词:毫米波、倍频器、低通滤波器、W频段三倍频IABSTRACTABSTRACTMultiplier is one important way to realize the millimeter-wave frequency source. Following the application and development of multiplier device and circuit, the research of multiplier theory is increasing. Today frequency multiplying technology has reached a new level.Firstly W-band frequency tripler has been designed, and simulation. Diodes which constitutes anti-parallel pairs structure was used to realize the frequency tripler. Balanced Frequency tripler can suppress the even-order harmonics so effectively that the amount of clutter has been greatly reduced. In this paper, The model of diode pairs was modeled and impedance matching networks was designed in Agilent ADS. Filter circuit and transition circuit of W-band frequency tripler have been simulation designed in the HFSS, and then import simulated S-parameters into ADS software. Finally, harmonic balance analysis was used to optimize the entire circuit for maximum multiplication efficiency.By the simulation, the W band tripler almost reaches the requirement of the project. the microstrip multiplier performance is better in entire W-band with multiplier loss 15dB and harmonic suppress above 20dBc.Key word: millimeter wave, multiplier, lowpass filter, W-band tripler.II目录目录第一章引言 (1)1.1毫米波的特点及应用 (1)1.2毫米波倍频器介绍 (2)1.3毫米波倍频器的国内外发展动态 (3)1.4课题介绍 (4)第二章倍频电路的基本理论 (5)2.1倍频原理 (5)2.2非线性电路的分析 (6)2.3平衡倍频器电路设计原理[11] (8)第三章毫米波三倍频器的设计 (10)3.1概述 (10)3.2关键技术和难点 (10)3.3倍频器的研制方案和设计框图 (11)3.4二极管的选择及参数介绍 (12)3.5波导-微带过渡 (13)3.5.1 理论基础 (13)3.5.2 输入波导到微带线探针过渡的设计仿真 (14)3.5.3 输出微带到波导线探针过渡的设计仿真 (16)3.6低通滤波器的设计 (18)3.7总体电路的仿真 (20)3.7.1 第一种电路形式的仿真 (20)3.7.1.1二极管对的输入阻抗及匹配电路 (20)3.7.1.2 加入无源电路进行总体仿真 (22)3.7.2第二种电路形式的设计及仿真 (26)3.7.2.1 二对二极管对的输入阻抗及匹配电路 (26)3.7.2.2 加入无源电路进行总体仿真 (28)3.7.3第三种电路形式的设计及仿真 (30)III电子科技大学学士学位论文3.7.3.1 二极管对的输入阻抗及匹配 (30)3.7.3.2偏置电路的设计 (30)3.7.3.3 加入无源电路进行总体仿真 (31)3.9三种结构的仿真结果分析 (34)第四章结论 (37)致谢 (38)参考文献 (39)外文资料原文 (40)外文资料译文 (45)IV第1章引言第一章引言1.1毫米波的特点及应用毫米波一般指的是波长介于1~10mm的一段电磁波频谱,其相应的频率范围为30~300GHz。

三倍频发生器的基本原理

三倍频发生器的基本原理

三倍频发生器的基本原理非线性元件在输入信号通过时,会产生非线性的电压-电流特性。

这种非线性特性会导致输入信号的频率倍增。

在三倍频发生器中,一般会使用晶体管、二极管、场效应管(FET)等非线性元件。

下面是三倍频发生器的基本原理及详细说明:1.输入信号:三倍频发生器的输入信号一般为正弦波,其频率为f。

输入信号的幅值和电阻分配根据具体的电路设计而确定。

2.第一级倍频电路:第一级倍频电路包括一个非线性元件,如二极管。

它的作用是将输入信号的频率提高到原始信号的两倍,即2f。

非线性元件的特性导致了输入信号的频率倍增。

3.信号放大:在第一级倍频电路后面,还需要一个信号放大电路。

这个电路用于放大第一级倍频后的信号,以确保信号强度足够大以供后续电路使用。

4.第二级倍频电路:第二级倍频电路也包括一个非线性元件,如晶体管或FET。

它的作用是将第一级倍频后的信号频率再次提高到原始信号的两倍,即4f。

5.信号放大:与第一级倍频电路类似,第二级倍频电路之后需要一个信号放大电路,以确保输出信号的强度足够。

6.第三级倍频电路:第三级倍频电路是与第一级和第二级串联的,其作用是将第二级倍频后的信号频率提高到原始信号的三倍,即3f。

7.输出信号:第三级倍频电路的输出信号即为三倍频发生器的输出信号。

它是一个频率为3f的正弦波,其幅值可以通过信号放大电路进行调节。

需要注意的是,三倍频发生器需要精确的电路设计,以确保非线性元件的特性能够实现频率倍增。

此外,在设计过程中需要考虑电路的稳定性、功耗以及输出信号的失真等因素。

总之,三倍频发生器是利用非线性元件对输入信号进行频率倍增的电路。

它是许多通信、测量和信号处理应用中的重要组成部分,例如无线电频率合成器、信号发生器等。

225 GHz三倍频器实用设计方法

225 GHz三倍频器实用设计方法
( 1 .K e y L a b . o f Mi c r o w a v e R e m o t e S e n s i n g , C e n t e r f o r S p a c e S c i e n c e a n d A p p l i e d R e s e a r c h ,
( 1 .中国科学院空间科学与应用研究 中心 微波遥感重点实验室 , 北京 1 0 0 1 9 0 ; 2 .中 国科 学院大学 , 北京 1 0 0 1 9 0 ;
3 .南京 电子器件研究所 微波毫米波模块 电路事业部 , 江苏 南京 2 1 0 0 1 6 )
摘要 : 结合 国 内现有 的加工工艺水平 , 提 出 自偏置条件下 的反 向并联 二极管对 电路结构. 不但解决 了三倍 频器偏 置 电路加工 的难题 , 而且可 以有效实现奇次倍 频. 同时, 利用 H F S S和 A D S软 件 , 以场路 结合 的方 式准确模 拟 三倍 频 器 的电特性 , 考 虑到寄生参数 引入 的影响. 设计完成 以后, 器 件加 工 以及 电装过程 均在 国 内完成. 测试结果 表 明在
Re s e a r c h o n t he p r a c t i c a l d e s i g n me t h o d o f 2 2 5 G Hz t r i p l e r
ME NG J i n ’ , Z HAN G De — Ha i , J I ANG Ch a n g — Ho n g , Z HA O Xi n பைடு நூலகம், YAO C h a n g - F e i
N a n j i n g E l e c t r o n i c D e v i c e s I n s t i t u t e ,N a n j i n g 2 1 0 0 1 6 )

倍频器电路设计

倍频器电路设计

倍频器电路设计倍频器是一种常见的电路,用于将一个输入信号的频率提高为原始频率的两倍或更多倍。

倍频器通常由非线性元件(例如二极管)和滤波器组成,用于增强原始信号的谐波成分。

本文将介绍倍频器电路的设计原理、常见的倍频器类型以及一些注意事项。

倍频器电路的设计原理主要基于非线性元件的特性。

在一个正常的非线性元件(例如二极管)中,电流和电压之间的关系不是直线的,而是曲线的。

这意味着,当输入信号的幅值增加时,输出信号的谐波成分也会增加。

首先,让我们来看一个简单的倍频器电路。

这个电路由一个二极管和一个滤波器组成。

输入信号通过二极管,然后通过滤波器。

滤波器的作用是去除非期望的频率成分,只留下所需的谐波成分。

在一个典型的倍频器电路中,输入信号的频率为f1,输出信号的频率为2f1。

当输入信号通过二极管时,非线性特性将产生许多谐波。

然后,滤波器会选择所需的谐波成分,将其放大并输出。

常见的倍频器类型包括倍频器链、倍频器阵列和锁相倍频器。

倍频器链是由多个倍频器级联而成的电路。

每个级别的倍频器将输入信号的频率提高一倍,并将其传递给下一个级别。

倍频器链的优点是可以实现较高的倍频比,但缺点是它对输入信号的频率精度要求较高。

倍频器阵列是由多个倍频器并联而成的电路。

每个倍频器都将输入信号的频率提高一倍,并将其输出到同一输出节点。

倍频器阵列的处理能力比较强,但它对输入信号的幅度和频率范围有一定的限制。

锁相倍频器是一种特殊的倍频器,它在输入信号和输出信号之间建立了一个反馈回路。

锁相倍频器能够精确地将输入信号的频率提高一倍,并输出到一个稳定的输出信号。

锁相倍频器通常由相位锁定环路和多级频率倍增器组成。

在设计倍频器电路时,我们需要注意一些关键问题。

首先,非线性元件的选择非常重要。

二极管是最常见的非线性元件之一,但还有其他的选择,如场效应管和三极管。

我们需要根据具体的需求选择合适的非线性元件并优化电路参数。

其次,滤波器的设计也很重要。

滤波器的作用是去除非期望的频率成分,只留下所需的谐波成分。

高效无源三次倍频器研究与设计

高效无源三次倍频器研究与设计

第35卷第2期2021年4月南华大学学报(自然科学版)Journal of University of South China(Science and Technology)Vol.35No.2Apr.2021收稿日期:2020-09-20基金项目:深圳市横向课题项目(HX-2019-67)作者简介:孙㊀毅(1995 ),男,硕士研究生,主要从事智能信息处理和微波天线等方面的研究㊂E-mail:1828840213@㊂∗通信作者:王㊀彦(1971 ),男,教授,博士,主要从事智能信息处理和智能控制等方面的研究㊂E-mail:wangyan5406@DOI :10.19431/ki.1673-0062.2021.02.006高效无源三次倍频器研究与设计孙㊀毅,王㊀彦∗(南华大学电气工程学院,湖南衡阳421001)摘㊀要:为解决目前市面上毫米波倍频器制作工艺与体积之间的矛盾,设计了一款工艺简单㊁体积小㊁效率高㊁成本低的毫米波无源三倍频器㊂该倍频器在印制电路板上采用砷化镓变容二极管的反向并联电路结构,能有效抑制偶次谐波,改善输入阻抗特性;并在电路中增加空闲电路,大大提高了倍频信号的输出功率;最后通过仿真软件对倍频器进行优化和仿真,结果表明该倍频器效率高达55.78%㊁基波抑制大于50dBc ㊂关键词:倍频器;毫米波;变容二极管;反向并联结构;空闲电路中图分类号:TN771文献标志码:A 文章编号:1673-0062(2021)02-0040-07Research and Design of Efficient Passive Frequency TriplerSUN Yi ,WANG Yan ∗(School of Electrical Engineering,University of South China,Hengyang,Hunan 421001,China)Abstract :In order to solve the contradiction between the manufacturing process and the volume of the millimeter wave frequency doubler on the market,a millimeter wave passive tripler was designed,which is small,with low price,high efficiency and simple craft.The frequency multiplier adopts the anti-parallel circuit structure of GaAs varactor diodes on the printed circuit board,which can effectively suppress even harmonics and improve the input impedance characteristics;Then the idle circuit is increased in the circuit,which greatly improves the power of the output signal;Finally,the frequency tripler is optimized and simulated by the simulation software.The results show that the frequency tripler has an efficiency of 55.78%,and the fundamental suppression is greater than 50dBc.key words :frequency multiplier;millimeter wave;varactor diode;the anti-parallel circuitstructure;idle circuit第35卷第2期孙㊀毅等:高效无源三次倍频器研究与设计0㊀引㊀言随着通信技术的发展,所使用的信号频率越来越高,目前5G已经采用了毫米波[1],因此对于毫米波甚至是太赫兹频段的研究成为当前的热点㊂毫米波频率源由于频率较高,通常采用低频频率源与倍频器级联的方式制作频率源,因此毫米波倍频器具有重要的研究意义㊂中国空间电子信息技术研究院的研究人员基于肖特基势垒二极管,通过波导腔体结构进行精细仿真并制作出倍频效率最高为12%的W波段三倍频器[2]㊂电子科技大学的研究人员基于国产肖特基二极管,仿真出倍频效率大于4%,相对带宽为27%的宽带平衡三倍频器[3]㊂还有学者采用变容二极管,设计并仿真出输出频率为140GHz的二倍频器[4],倍频效率为10.8%㊂上述几篇文献均采用波导腔体的结构设计,这种结构体积大,不适合体积较小的商用产品,而是适合于航空航天领域㊂为了能够在体积较小的商品中使用,一般都做成芯片的形式,比如采用(complementary metal oxide semi-conductor,CMOS)工艺㊂美国加利福尼亚大学的研究人员采用45nm CMOS技术,研制出了一种输出频率135GHz~160GHz,倍频效率约为31.7%的有源二倍倍频器[5]㊂日本东京工业大学的研究人员采用65nm CMOS技术进行设计并实现了单个晶体管二倍频倍频器[6],并提出了一种优化的缓冲方法,抑制基频分量和其他谐波,同时采用了反馈拓扑结构提高增益㊂在输入功率为-8dBm时,基频抑制超过60dBc,输出频率为100GHz~123GHz,饱和输出功率高达5.5dBm㊂瑞典查尔姆斯理工大学的研究人员提出了使用分布式超导体-绝缘体-超导体(superconductor-insulator-superconductor,SIS)连接的倍频器[7],导出了描述分布式SIS结作为倍频器特性的解析表达式,对分布式SIS节点的建模表明,采用该方法可以获得较高的转换效率㊂也有研究人员采用吉尔伯特结构,避免了输出直流偏移,可以提供真正的差分输出信号[8],但是该结构相对复杂,对于分立电路而言需要较多的晶体管,增加成本㊂以上几种方式是通过有源方式设计倍频器,其倍频效率较高,但是增加了倍频器的复杂性㊂虽然通过不同工艺可以将倍频器做成小型化,但是这些工艺复杂㊂为了工艺简单并且达到小型化,本文考虑直接采用制作简单且成本低的印制电路板(printed circuit board,PCB)进行设计㊂1㊀提高倍频器倍频性能的方法倍频器的原理就是利用非线性器件的非线性效应产生谐波信号,然后通过滤波网络滤除无用谐波并保留有用谐波,最终得到所需的倍频信号㊂倍频器的系统框图如图1所示,其中低通滤波器是防止所产生的谐波信号反向注入输入端的频率源,避免基波信号发生频率偏移㊂输入阻抗匹配和输出阻抗匹配是在匹配阻抗,使得所需信号传输效率达到最大㊂输出滤波网络的作用主要是抑制无用谐波,使得所需谐波通过㊂图1㊀倍频器系统框图Fig.1㊀The system block diagram of thefrequency multiplier通过对倍频器的研究发现,在设计倍频器时,为提高倍频性能要着重考虑以下几点㊂1)选择合适的非线性器件㊂目前常见的非线性器件有肖特基势垒二极管(schottky barrier diode,SBD)㊁阶跃恢复二极管(step-recovary diode,SRD)㊁金属半导体型场效应晶体管(metal-semiconductor field effect transistor,MESFET)㊁异质结势垒变容二极管(heterostructure barrier varac-tor,HBV)㊁高电子迁移率晶体管(high electron mobility transistor,HEMT)等㊂倍频时所利用的非线性特性主要分为变阻特性和变容特性,当倍频器是利用非线性器件的变阻特性时,倍频带宽较宽,但是倍频效率较低,而当倍频器是利用非线性器件的变容特性时,倍频带宽较窄,但是倍频效率较高㊂一般变容二极管适合低次倍频(2~4次倍频),而阶跃恢复二极管适合高次倍频,晶体管虽然可以获得倍频增益,但是晶体管受到截至频率的限制,所以其构成的倍频器的使用频段也受到了限制㊂因此要根据倍频器的设计指标来选择合适的非线性器件㊂2)选择适合的非线性器件工作状态㊂以变容二极管为例,变容二极管倍频器是利用其电容特性进行倍频,在信号的一个周期内,某段时间偏压使PN结进入正向状态,即从反向状态较小的14㊀㊀㊀南华大学学报(自然科学版)2021年4月结电容转化到正向状态较大的扩散电容时,其电容变化率很高,从而可以有效体现出其较高的倍频效率,但是当激励过高时,PN结的结电阻所产生的损耗又会降低倍频器的倍频效率㊂因此对于不同的输入信号功率,需要选择合适的变容二极管偏置电压,使其达到最佳的工作状态㊂3)采用合适的电路结构㊂在设计倍频器时,最常用的电路结构就是平衡结构,即由偶数个二极管组成二极管对,形成串联或并联结构,二极管对可以是同向也可以是反向㊂一般同向结构可以抑制奇次谐波,反向结构可以抑制偶次谐波,因此这种结构可以抑制部分谐波,而且这种结构可以改善输入阻抗特性㊂同时二极管数量增加,也会提高倍频信号的输出功率㊂4)做好阻抗匹配㊂在设计高频电路时,阻抗匹配做的好可以使输出功率最大化,因此阻抗匹配无疑是最重要的事情,在设计倍频器时亦是如此㊂但是有所不同的是,倍频器需要对两个频率信号进行阻抗匹配,即非线性器件的输入电路与输入信号频率进行匹配,输出电路与倍频信号进行匹配㊂5)减少不同频率之间的相互干扰㊂虽然输入信号频率与非线性器件的输出电路阻抗不匹配,但是依然有一定功率的输入信号可以通过,混入输出信号,降低倍频器的性能㊂倍频信号也是一样,会泄漏到输入端,干扰信号源,从而影响倍频器性能㊂因此需要在输入电路和输出电路部分增加滤波网络,使得在输入端只有输入信号能够通过,而在输出端,只有所需的倍频信号能够通过㊂6)增加空闲电路㊂一个信号通过非线性器件之后会产生多个谐波,然而有用的谐波只有一个,其他谐波都属于空闲谐波㊂为了提高有用谐波的效率,就需要这些无用的谐波在电路中没有功率损耗,此时就需要将这些谐波信号接入纯电抗负载,使其功率损耗为零,或者将这些信号反馈回非线性器件,从而再次利用㊂而构成这些功能的电路就是空闲电路㊂大多数情况下,空闲电路加在输出滤波网络中㊂2㊀电路设计与仿真根据Manley-Rowe功率关系[9],变容二极管的倍频效率在理论上可达100%,且所使用的频段较高,需要反向恢复时间较短的二极管,因此在设计无源倍频器时采用GaAs变容二极管MA46H146㊂在选择基材时,通过权衡价格与损耗等因素,最终选择了介电常数为2.2的RT/ duroid5880㊂由于微带线过细的情况下,制造工艺很难把控,在相同阻抗情况下基片厚度越厚,线宽越宽,因此选择介质基片厚度为0.508mm㊂通过比较不同倍频电路之后,对于非线性器件部分,本文采用如图2所示的反向并联电路结构㊂反向并联的二极管结构可以抑制偶次谐波,因此可以大大减小输出滤波网络的复杂程度和尺寸,从而减少整个倍频器的尺寸㊂而且该结构中二极管一端接地,有利于二极管散热,提高倍频器的稳定性㊂图2㊀反向并联电路结构Fig.2㊀Reverse parallel circuit structure当给一个二极管两端加上电压v d时,流过二极管中PN结的电流可表示为i d=I s(e v d/nV T-1)(1)式中:I s表示反向饱和电流;n表示发射系数(范围为1~2,与PN结的尺寸㊁材料和所通过的电流有关);V T表示温度为T时的电压当量㊂若通过X1二极管的电流为i1=I s(e v d/nV T-1)(2)㊀㊀通过X2二极管的电流为i2=I s(e-v d/nV T-1)(3)则二极管对所产生的总电流为i all=2I s sin(v d/nV T)(4)㊀㊀当输入信号为正弦信号,即v d=V cos(ωt),带入上式并进行傅里叶变换后可得i all=4I s[I1(V/nV T)cos(ωt)+I3(V/nV T)cos(3ωt)+ ](5)由式(5)可知,通过该结构,只会得到奇次谐波,所以该结构通常用于奇次倍频㊂方案确定后,利用先进设计系统(advanced24第35卷第2期孙㊀毅等:高效无源三次倍频器研究与设计design system,ADS)软件对各部分内容进行仿真及优化㊂首先根据变容二极管MA46H146的数据手册中SPICE 参数可知,该二极管的击穿电压为26V,具有高Q 值(大于1.5ˑ104),其中二极管的欧姆电阻取6.5Ω,封装电容取0.03pF,寄生电感取0.04nH㊂其仿真模型如图3所示㊂图3㊀变容二极管MA46H146等效电路模型Fig.3㊀The equivalent circuit model of the varactordiode MA46H146之后通过高低阻滤波器的设计方法,采用巴特沃斯低通原型滤波器对低通滤波器进行设计,在ADS 中对所设计的滤波器进行建模,并对尺寸进行优化,然后生成低通滤波器版图,得到如图4所示性能良好的低通滤波器,尺寸约为2.5mm ˑ2.33mm㊂图4㊀低通滤波器版图Fig.4㊀The layout of the low pass filter该低通滤波器的仿真结果如图5所示㊂在通带(30GHz 以下)内回波损耗S11小于-20dB,插入损耗S21大于-1.3dB,阻带(50GHz ~100GHz)内插入损耗S21小于-20dB㊂由于在该电路中,偶次谐波被抑制,高次谐波能量低,因此无需考虑偶次谐波的信号和高次谐波信号,只需要考虑基波信号和三次谐波信号,对与基波信号20.4GHz 来说可以通过,衰减很低,对于三次谐波信号61.2GHz 来说无法通过,满足所设计倍频器的性能要求㊂1 回波损耗S11;2 插入损耗S21㊂图5㊀低通滤波器性能仿真图Fig.5㊀Simulation diagram of low pass filterperformance为便于放置二极管,需要添加一个T 字形微带线结构,左边接输入,右边接输出,下边接反向并联的二极管对,二极管对的另一端通过过孔接地㊂为了得到最佳的输出功率,需要对该结构前后进行阻抗匹配,匹配之前通过搭建电路,读出其基波的输入阻抗为(29.458+j5.98)Ω,同理读出三次谐波的输出阻抗为(33.534-j29.693)Ω,然后通过微带理论将输入阻抗㊁输出阻抗分别和50Ω进行阻抗匹配,得到输入匹配电路和输出匹配电路㊂由于该电路中偶次谐波被天然抑制,且高次谐波的功率很低,因此只需着重考虑基波抑制㊂这里采用如图6所示的分支线对其进行抑制,即采用四分之一波长的分支线将基波信号接入纯电抗负载,使其功率损耗为零,形成空闲电路㊂如果采用带阻滤波器或高通滤波器对基波进行抑制,则需要对滤波器进行设计,其尺寸可能会小一些,但是滤波器设计过程复杂,调试起来也不方便,而且滤波器对有用信号必定是有衰减的㊂而采用空闲电路的方式对有用信号衰减很小,且调试方便,只需要调整分支线的长度即可㊂空闲电路的仿真结果如图7所示,在空闲电路中,基波信号的回波损耗S11为-0.126dB,而34㊀㊀㊀南华大学学报(自然科学版)2021年4月三次谐波信号的回波损耗S11为-28.727dB,因此空闲电路可以有效抑制基波信号,而对其他谐波信号衰减很低,可以等效带组滤波器或是高通滤波器的效果㊂该空闲电路是提高基波抑制率的关键㊂最后将所有电路连接起来进行整体优化,其仿真原理图如图8所示㊂图6㊀空闲电路版图Fig.6㊀The layout of the idlecircuit图7㊀空闲电路仿真图Fig.7㊀Simulation diagram of idlecircuit图8㊀无源三倍频器整体仿真原理图Fig.8㊀Schematic diagram of the whole simulation of passive triplex㊀㊀优化后生成版图如图9,尺寸约为16.7mm ˑ4.6mm㊂其中二极管的反向并联结构,一端接在图示中的端口,另一端通过过孔接地㊂3㊀结果分析在输入频率为20.4GHz,功率为20dBm 时,44第35卷第2期孙㊀毅等:高效无源三次倍频器研究与设计谐波平衡仿真结果如图10所示㊂从图中可以看出,由于采用反向并联结构,所产生的偶次谐波信号功率极低,高次谐波(五次谐波)信号功率也很低,三次谐波输出功率为17.465dBm,倍频效率为55.78%㊂不同频率下三次谐波输出功率如图11所示,从图中可以看出,当输入频率在20.34GHz~20.45GHz范围内时,倍频效率大于1%;在20.38GHz~20.41GHz范围内时,倍频效率大于10%;在20.4GHz附近时,倍频效率最高,从图10中可看出具体数值㊂图9㊀无源三次倍频器版图Fig.9㊀Passive triple frequency multiplierlayout图10㊀谐波平衡仿真图Fig.10㊀Harmonic balance simulationdiagram图11㊀不同频率下的三次谐波输出功率Fig.11㊀Output power of third harmonic at different frequencies㊀㊀不同频率下各次谐波输出功率如图12所示,基波抑制大于50dBc,五次谐波抑制大于110dBc㊂从该结果中可以看出,所设计的倍频器倍频效率较高,无用谐波抑制效果很好,只是倍频带宽偏窄,这是由于采用变容二极管导致的㊂由于该倍频器设计初衷是用于ISM(industrial scientificmedical)频段中的61GHz~61.5GHz内,因此该结果满足需求㊂由于该倍频器频率较高,因此部分结构的尺寸要求比较严格,通过仿真研究可知,54㊀㊀㊀南华大学学报(自然科学版)2021年4月当尺寸存在微小误差时,倍频带宽变化不大,主要是倍频频带发生偏移,因此要求误差小于0.1mm,否则会导致倍频频段偏离设计频段㊂1 三次谐波信号;2 基波信号;3 五次谐波信号㊂图12㊀不同频率下各次谐波输出功率Fig.12㊀Output power of each harmonic atdifferent frequencies4㊀结㊀论通过对毫米波倍频器的研究,本文设计出一种应用于ISM 频段中中心频率为61.25GHz 的毫米波倍频器,该倍频器的最高倍频效率大于50%,但是倍频带宽偏窄,只适用于窄带系统㊂后续需要对所设计倍频器进行实物制作,进一步进行验证㊂参考文献:[1]胡国庆.毫米波5G 产业界研究现状[C]//AEIC Aca-demic Exchange Information Centre(China).Proceedings of the 20183rd International Conference on Advances inMaterials,Mechatronics and Civil Engineering:Advances inEngineering Research VOL.162.AEIC Academic Exchange㊀Information Centre (China):International Conference on Humanities and Social Science Research,2018:4.[2]李正纲,张晓阳,徐辉,等.基于肖特基势垒二极管的高效率W 波段三倍频器[C]//中国电子学会微波分会.2018年全国微波毫米波会议论文集:上册.上海:电子工业出版社,2018:6.[3]龙明星,张勇.基于国产肖特基二极管的110GHz 平衡三倍频器[C]//中国电子学会微波分会.2019年全国微波毫米波会议论文集:上册.上海:电子工业出版社,2019:3.[4]MIAO L,DENG X J,XIONG X Z,et al.The design andsimulation of a 0.14THz frequency doubler[C]//2012International Conference on Microwave and Millimeter Wave Technology (ICMMT).Piscataway,NJ:IEEE,2012:1-4.[5]LIN H C,REBEIZ G M.A 135-160GHz balanced frequencydoubler in 45nm CMOS with 3.5dBm peak power[C]//2014IEEE/MTT-S International Microwave Symposium-MTT 2014.Piscataway,NJ:IEEE,2014:1-4[6]ABDO I,TOKGOZ K K,FUJIMURA T,et al.A 100-123GHzCMOS frequency doubler with 5.5dBm output power andhigh fundamental rejection[C]//2017IEEE International Symposium on Radio-Frequency Integration Technology (RFIT).Piscataway,NJ:IEEE,2017:138-140.[7]RASHID H,KRAUSE S,MELEDIN D,et al.Frequencymultiplier based on distributed superconducting tunnel junctions:Theory,design,and characterization [J].IEEE transactions on terahertz science &technology,2016,6(5):724-736.[8]WAN J Y,CHEN Z M,AN Q,et al.A truly balanced Q-band CMOS frequency doubler based on hybrid quadraturecoupler[J].IEEE microwave and wireless components let-ters,2017,27(2):165-167.[9]MANLEY J M,ROWE H E.Some general properties ofnonlinear elements-Part I.General energy relations[J].Proceedings of the IRE,1956,44(7):904-913.64。

6高频电子技术实验六、倍频器

6高频电子技术实验六、倍频器

实验六丙类倍频器一、实验原理
倍频器的作用:将输入信号频率成整数倍增加。

使用倍频器的优点:
(1)能降低主振级频率,使其稳定工作。

(2)扩展发射机的工作波段。

(3)提高发射机工作稳定性。

构建仿真电路如下图:
三极管请按如下选取:
二、倍频特性实验
1、输出波形观察(请将输出波形截图粘贴如下)
输出波形的频率为Hz
2、傅里叶分析
将原理图中的信号源频率改为500KHz,谐振网络元件参数不变,使电路成为2倍频器,观察并记录输入与输出波形,并与丙类功放实验结果比较,说明什么问题?通过傅里叶分析,观察结果。

(提示:在单击“仿真”菜单中中“分析”选项下的“傅里叶分析”命令,在弹出的对话框中设置。

在“分析参数”标签页中的“基本频率”中设置基波频率与信号源频率相同,谐波数量中设置包括基波在内的谐波总数,“取样的停止时间”中设置停止取样时间,通常为毫秒级。

在输出变量页中设置输出节点变量)
请将傅里叶分析结果粘贴如下。

260 GHz GaN高功率三倍频器设计

260 GHz GaN高功率三倍频器设计

260 GHz GaN高功率三倍频器设计
盛百城;宋旭波;顾国栋;张立森;刘帅;万悦;魏碧华;李鹏雨;郝晓林;梁士雄;冯志红
【期刊名称】《太赫兹科学与电子信息学报》
【年(卷),期】2024(22)3
【摘要】基于GaN太赫兹二极管芯片,采用非平衡式电路结构,设计了一款260 GHz三倍频器。

采用GaN肖特基二极管芯片提高电路的耐受功率和输出功率;采用“减高+减宽”的输出波导结构抑制二次谐波;采用高低阻抗带线结构设计了倍频器的输入滤波器和输出滤波器。

测试结果显示,该三倍频器在261 GHz峰值频率下,实现最大输出功率为69.1 mW,转换效率为3.3%,同时具有较好的谐波抑制特性。

【总页数】6页(P290-295)
【作者】盛百城;宋旭波;顾国栋;张立森;刘帅;万悦;魏碧华;李鹏雨;郝晓林;梁士雄;冯志红
【作者单位】中国电子科技集团公司第十三研究所;固态微波器件与电路全国重点实验室
【正文语种】中文
【中图分类】TN771
【相关文献】
1.基于片上肖特基二极管的高功率三倍频器设计
2.f_T为77GHz的蓝宝石衬底0.25μm栅长AlGaN/GaN高电子迁移率功率器件(英文)
3.用于超外差接收机提供
本振源的高功率510 GHz单片集成三倍频器4.170 GHz高功率二倍频器设计及工艺优化
因版权原因,仅展示原文概要,查看原文内容请购买。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

西安航空学院
高频电子线路课程设计题目: 3倍频器电路设计
专业班级:电信1431 学号: 46 学生姓名:**
指导教师:
教师职称:
起止时间: 2012.12.29——2013.1.6 课程设计(论文)任务及评语
目录
第一章倍频器工作原理分析 0
1.1工作原理 0
1.2晶体管倍频原理电路、工作状态及其特点 (1)
第二章丙类倍频器功效分析 (3)
第三章三倍频器的主要质量指标 (6)
3.1 变频增益 (6)
3.2 失真和干扰 (6)
3.3 选择性 (6)
3.4噪声系数 (6)
第四章电路设计与仿真 (7)
第五章设计分析与总结 (9)
参考文献 .................................................. 错误!未定义书签。

第一章 倍频器工作原理分析
1.1工作原理
倍频器(Frequency double )是一种输出频率等于输入频率整数倍的电路,用以提高频率,如下图所示的例子。

图1.1倍频器的应用
采用倍频器以下优点:
发射机的主振频率可以降低,这对稳频是有利的。

因为振荡器的频率越高,频率稳定度就越低。

一般主振频率不宜超过5MHz 。

因此,发射频率高于5MHz 的发射机,一般宜采用倍频器。

在采用石英晶体稳频时,振荡频率越高,石英晶体越薄,越易震碎。

一般来说,最薄的石英晶体的固有振荡频率限制在20MHz 以下。

超过这一频率,就宜在石英振荡器后面采用倍频器。

如果中间级既可以工作在放大状态,也可以工作于倍频状态,那么就可以在不扩展主振波段的的情况下,扩展发射机的波段。

这对稳频是有利的,因为振荡波段越窄,频率稳定度就越高。

倍频器的输入与输出不同,因而减弱了寄生耦合,使发射机的工作稳定性提高。

如果是高频或调相发射机,则可采用倍频器来加大频移或相移,亦即加深调制度。

在超高频段难以获得足够的功率,可采用参量倍频器将频率较低、功率较大的信号转变为频率较高、功率亦较大的输出信号。

倍频器按其工作原理可分为三类。

一类是和丙类放大器电流脉冲中的谐波经选频回路获得倍频。

第二类是利用模拟乘法器实现倍频。

第三类是利用 PN结电容的非线性变化,得到输入信号频率的谐波,经选频回路获得倍频,称为参量倍频器。

当工作频率为几十MHz时,主要采用三极管丙类倍频器,而当工作频率高于1000MHZ时,主要采用变容二极管、阶跃二极管构成的参量倍频器。

乘法器构成的倍频器主要受乘法器的上限工作频率的限制。

本次设计的3倍频器电路是一种主要采用丙类功率放大器的晶体管倍频器,即丙类倍频器。

其原理图如图1.2所示。

图1.2丙类倍频器
1.2晶体管倍频原理电路、工作状态及其特点
(一)电路:与丙类谐振功放相似,不同点在于LrCr谐振在
(二)工作状态:
(1)应工作在欠压或临界状态
(2)一般不工作在过压状态的原因:
a)需很大的激励功率,使功率管增益明显下降
b)晶体管进入饱和区输出阻抗明显降低,致使下降,严重影响滤波能力
(三)特点:
(1)谐振在nωs上,n不宜过大,否则电流太小
(2)LC 选频网络选出nωs分量,滤除大于或小于nωs的分量,要求滤波条件苛刻。

(3)n一般采取2或3,不宜过大,否则会导致:
若可能导致B-E结击穿;
若,LC回路难以选择,所以n一般为2或3。

(四)电路:
(1)高的倍频可以用n个二倍频或三倍频电路级联
(2)采用推挽电路:
a)若输出电流差分,可实现奇数倍频
b)若输出电流之和,可实现偶数倍频
第二章丙类倍频器功效分析
图2.1丙类功率放大器工作原理图
图2.1是一个丙类功率放大器原理图
在丙类工作时 ,晶体管集电极电流脉冲中含有丰富的谐波分量。

如果把集电极谐振回路调谐在二次谐波或三次谐波频率上。

那么,放大器只有二次谐波电压或三次谐波电压输出。

这样的丙类放大器就成为二倍频器或三倍频器。

倍频器的输入、输出电压瞬时值可写为
而晶体管极间瞬时电压可写成为
式中 ,为回路两端的n次谐波电压振幅。

利用高频功率放大器的分析结果 ,n次倍频器输出的功率和效率为
式中
由余弦脉冲分解系数可知 ,无论导通角为何值,均小于,也就是在同样条件下,丙类倍频器的输出功率都低于丙类放大器的输出功率和效率。

为了提高输出功率和效率 ,丙类倍频器在导通角的选取上,必须满足
=120/n因为n=2时,=60°,=0.536为最大值;有n=3时,=40°·=0.276为最大值。

所以,三倍频器的应取40°。

这样,对应的输出功率和效率达最大。

这时与=120°时的放大器输出功率相比较有:
=0.52
=0.35
由此可见,在采用最佳通角值的情况下,二次倍频器的输出功率只能约等于它作为放大器时的1/2,三次倍频器的输出功率只能约等于它作为放大器时的1/3。

同样由效率公式可以推出它的效率也随着倍频次数n的增加而下降。

由以上的讨论可见,随着倍频次数n的增大,它的输出功率与效率下降。

同时,n越高,最佳的越小。

为了减小,就必须倍频器的基极反向偏压-。

加大后基极激励电压也加大。

对于晶体管电路来说,增加激励电压与偏压,就可能是发射结的反向偏压超过击穿电压。

所以单级丙类倍频器一般只作为二倍频器或三倍频器使用。

若要提高倍频次数 ,可以采用多级丙类倍频器来实现。

第三章三倍频器的主要质量指标
3.1 变频增益
二倍频器输出电压振幅
V im与高频输入信号电压振幅V sm之比,成为变频电压增益或变频放大倍数,表示如下:
变频电压增益
V
V A
sm
im vc
=
另一种表示方法为:
P
P A pc
s
i 高频输入信号功率
更高频输出信号功率
=
显然,边频增益高对提高接收机的灵敏度有利。

3.2 失真和干扰
失真有频率失真和非线性失真。

由于非线性还会产生组合频率、交叉调制与互相调制、阻塞和易倒混频干扰。

这些是二倍频器产生的特有干扰。

3.3 选择性
接收有用信号,排除干扰信号的能力决定于高频输出回路的选择性是否良好。

3.4噪声系数
二倍频器的噪声系数对接收设备的总噪声系数影响很大,应尽量低。

这就要求很好的选择所用器件和工作点电流。

第四章电路设计与仿真
输入信号为幅值为100mv的正弦交流信号,频率为任务所要求的4MHZ。

经计算变频电路中的电感分别取值1583pH,电容分别取值1F,0.25F。

直流电压为12V,为晶体管集电极提供偏压,滤波电路滤除杂波,使输出稳定。

整体电路如图4.1.
图4.1 3倍频器涉及电路图
将该电路在multisim环境下进行仿真模拟,滤波器显示如图4.2:
图4.2电路仿真结果示波器显示
示波器显示图中,位于上侧的是输出信号,下侧为输入的正弦信号。

由图形可分析知,输入信号为4MHz,输出信号频率为12MHZ,达到了3倍频的设计参数要求,输出图形没有较明显的失真,基本满足了设计要求。

第五章设计分析与总结
本次设计的要求是设计一个3倍频器电路,即输出信号频率是输出信号频率的3倍。

在晶体管倍频器和参数倍频器中选择栏晶体管倍频器。

晶体管倍频器以晶体管放大电路为基础组成频率放大电路。

其中包含了倍频电路与滤波电路,分别进行频率放大与频率选择。

电路中以12V直流电源为晶体管提供集电极偏压,电容与电感的参数值均为计算所得。

总体电路设计完成之后,在仿真模拟,调试校正,调得最佳状态。

从图中解析,输出信号达到了12MHZ,是输入信号的3倍,达到了设计要求,幅值增益与衰减也在允许范围内,基本符合了设计任务的要求。

但是,仿真结果中,输出信号出现了类似于振荡的失真与衰减,经调整参数后仍无法消除。

分析后认为,可能是由于晶体管的静态工作点不够理想所致,应设法予以减小。

元件清单。

相关文档
最新文档