实验五--------触发器及应用

合集下载

触发器功能实验报告

触发器功能实验报告

触发器功能实验报告触发器功能实验报告引言:触发器是数字电路中常见的重要元件,它能够在特定的输入条件下产生稳定的输出信号。

本实验旨在通过构建不同类型的触发器电路,探究触发器的基本原理和功能。

实验一:RS触发器RS触发器是最简单的一种触发器,由两个交叉连接的非门组成。

实验中我们使用了两个与非门来构建RS触发器电路,其中一个与非门的输出连接到另一个与非门的输入,反之亦然。

通过设置不同的输入状态,我们可以观察到RS触发器的两种稳定状态:置位和复位。

实验二:D触发器D触发器是一种常用的触发器,它具有单一输入和双输出。

实验中我们使用了两个与非门和一个或非门来构建D触发器电路。

通过输入信号的变化,我们可以观察到D触发器的工作原理:当输入信号为高电平时,输出保持之前的状态,当输入信号为低电平时,输出根据之前的状态进行切换。

实验三:JK触发器JK触发器是一种多功能的触发器,它具有两个输入和两个输出。

实验中我们使用了两个与非门和一个或非门来构建JK触发器电路。

通过设置不同的输入状态,我们可以观察到JK触发器的四种工作模式:置位、复位、切换和禁用。

实验四:T触发器T触发器是一种特殊的JK触发器,它只有一个输入和两个输出。

实验中我们使用了两个与非门和一个或非门来构建T触发器电路。

通过输入信号的变化,我们可以观察到T触发器的工作原理:当输入信号为高电平时,输出状态翻转,当输入信号为低电平时,输出保持不变。

实验五:应用实例在实验的最后,我们通过一个简单的应用实例来展示触发器的实际应用。

我们构建了一个二进制计数器电路,使用了多个D触发器和与非门。

通过输入脉冲信号,我们可以观察到计数器的工作原理:每次接收到脉冲信号,计数器的输出状态按照二进制规律进行变化。

结论:通过本次实验,我们深入了解了不同类型的触发器的功能和工作原理。

触发器在数字电路中具有重要的应用价值,能够实现各种逻辑功能和时序控制。

进一步的研究和实践将有助于我们更好地理解和应用触发器,提高数字电路设计的能力。

触发器及其应用实验报告

触发器及其应用实验报告

触发器及其应用实验报告一、实验目的通过本次实验,我们的目标是:1.了解触发器的基本原理。

2.学习触发器的分类及其应用场景。

3.通过实验了解触发器的使用方法。

二、实验器材1.示波器。

2.信号发生器。

3.逻辑门芯片。

4.电源。

5.电线、面包板等。

三、实验原理触发器是由逻辑门电路组成的电子器件,具有存储和控制的功能,它能够接收一个或多个输入信号,通过逻辑门电路进行处理,并输出结果。

因为具有存储和控制的功能,所以可以被广泛应用于数字电路中。

触发器分为锁存触发器和触发器两种。

锁存触发器存在一个叫做钟脉冲的输入信号,这个输入信号决定了锁存触发器是否工作。

当输入一个高电平的钟脉冲时,锁存触发器将会把它的输入信号“锁定”,并输出相应的结果;当钟脉冲为低电平时,锁存触发器会维持自己的状态不变。

触发器一般也有两个输入信号,分别是时钟和数据。

当时钟为高电平的时候,数据会被写入到触发器中,并且继续保存下来;当时钟为低电平的时候,触发器会维持自己的状态不变。

四、实验步骤1、搭建RS锁存器电路图将R、S两个输入端接到逻辑门芯片上,并将输出端接上示波器,调整示波器参数,实时观察输出波形。

在示波器上显示R、S各种输入波形,了解电路的工作原理和特性。

4、测试D触发器电路五、实验结果通过本次实验,我们成功地实现了RS锁存器和D触发器的搭建和测试。

我们通过不同的输入信号波形测试了电路的各种工作特性,如RS锁存器的存储和控制特性以及D触发器的时序控制特性等。

六、实验分析触发器是数字电路中的关键元件之一,它可以实现数字信号的存储和控制。

本次实验通过搭建RS锁存器和D触发器电路,并通过逻辑门芯片实现,得出了两种触发器的不同工作原理和特性。

同时,我们还通过不同的输入波形测试了它们的各种工作状态,进一步了解和掌握触发器的应用技巧和调试方法。

这对于我们深入理解和掌握数字电路原理以及实际应用具有重要意义。

同时,我们还通过实际操作锻炼了自己的实验技能,深入理解了数字电路的原理和应用。

数电实验报告触发器及其应用(共10篇)

数电实验报告触发器及其应用(共10篇)

数电实验报告触发器及其应用(共10篇)1、实验目的:掌握触发器的原理和使用方法,学会利用触发器进行计数、存储等应用。

2、实验原理:触发器是一种多稳态数字电路,具有存储、计数、分频、时序控制等功能。

常见的触发器有RS触发器、D触发器、T触发器、JK触发器等。

RS触发器是由两个交叉互连的反相器组成的,它具有两个输入端R(复位)和S(置位),一个输出端Q。

当输入R=1,S=0时,Q=0;当输入R=0,S=1时,Q=1;当R=S=1时,无法确定Q的状态,称为禁态。

JK触发器是将RS触发器的两个输入端合并在一起而成,即J=S,K=R,当J=1,K=0时,Q=1;当J=0,K=1时,Q=0;当J=K=1时,Q反转。

JK触发器具有启动、停止、颠倒相位等功能。

D触发器是由单个输入端D、输出端Q和时钟脉冲输入端组成的,当时钟信号上升沿出现时,D触发器的状态发生改变,如果D=1,Q=1;如果D=0,Q=0。

T触发器只有一个输入端T和一个输出端Q,在每个时钟脉冲到来时,T触发器执行T→Q操作,即若T=1,则Q取反;若T=0,则Q保持不变。

触发器可以组成计数器、分频器、存储器、状态机等各种数字电路,被广泛用于计算机、控制系统等领域。

3、实验器材:数码万用表、示波器、逻辑分析仪、CD4013B触发器芯片、几个电阻、电容、开关、信号发生器等。

4、实验内容:4.1 RS触发器测试利用CD4013B芯片来测试RS触发器的功能,在实验中将RS触发器的输入端分别接入CD4013B芯片的端子,用示波器观察输出端的波形变化,并记录下输入输出关系表格,来验证RS触发器的工作原理。

具体实验步骤如下:将CD4013B芯片的端子按如下接线方式连接:RST1,2脚接入+5V电源,C1个100nF的电容与单位时间5 ns的外部时钟信号交替输入接口CLK,以模拟器件为master时,向器件提供单个时钟脉冲。

测试时选择适宜的数据输入,R1和S2另一端程+5V,S1和R2另一端连接接地GND,用万用表测量各端电压,电容缓存的电压。

触发器的应用实验报告

触发器的应用实验报告

触发器的应用实验报告触发器的应用实验报告引言触发器是数字电路中常用的一种元件,它能够存储和控制电路中的信号。

触发器的应用十分广泛,从计算机内存到时序电路,都离不开触发器的支持。

本实验旨在通过实际操作,深入了解触发器的原理和应用。

实验目的1. 理解触发器的基本工作原理;2. 掌握触发器的常见类型及其应用;3. 通过实验验证触发器在时序电路中的重要性。

实验器材1. 数字逻辑实验箱;2. 74LS74触发器芯片;3. 电压源;4. 示波器;5. 连接线。

实验步骤1. 搭建基本的RS触发器电路。

将74LS74芯片插入实验箱,并按照芯片引脚的连接要求,将电源和示波器连接到相应的引脚上。

通过连接线,将RS触发器的输入端与输出端相连,形成反馈电路。

2. 测试RS触发器的工作原理。

调整电压源的输出电压,观察触发器的输出变化。

通过改变输入信号的状态,观察触发器的输出是否发生翻转。

记录实验结果。

3. 搭建D触发器电路。

将74LS74芯片重新插入实验箱,并按照芯片引脚的连接要求,将电源和示波器连接到相应的引脚上。

通过连接线,将D触发器的输入端与输出端相连,形成反馈电路。

4. 测试D触发器的工作原理。

调整电压源的输出电压,观察触发器的输出变化。

通过改变输入信号的状态,观察触发器的输出是否与输入信号同步。

记录实验结果。

实验结果与分析通过实验,我们观察到了RS触发器和D触发器的工作原理。

RS触发器的输出状态受到输入信号的控制,当输入信号为高电平时,输出为低电平;当输入信号为低电平时,输出为高电平。

而D触发器则将输入信号同步到输出信号上,实现了数据的存储和传输。

触发器的应用触发器在数字电路中有着广泛的应用。

以下是一些常见的应用场景:1. 时序电路触发器可以用于构建各种时序电路,如计数器、频率分频器等。

通过触发器的状态变化,可以实现对时钟信号的精确控制,从而实现特定的计时功能。

2. 存储器触发器可以用于构建存储器单元,如寄存器、RAM等。

实验五触发器及其应用(仿真)一、实验目的

实验五触发器及其应用(仿真)一、实验目的

实验五 触发器及其应用(仿真)一、实验目的1.掌握JK 触发器和D 触发器的逻辑功能。

2.掌握触发器相互转换的方法。

3.掌握集成JK 触发器和集成D 触发器的使用方法。

二、实验相关知识1.JK 触发器数字集成触发器74112内部有两个独立的下降沿触发的JK 触发器,其逻辑符号和仿真元件引线排列如图5-1所示。

CLR 是异步置0端D R , PRE 是异步置1端D S 。

特性方程是:2.D 触发器数字集成触发器7474内部有两个独立的上升沿触发的D 触发器,其逻辑符号和仿真元件引线排列如图5-2所示。

其特点是次态(Q n+1)输出仅取决于CP 上升沿到达时D 端输入信号的状态,而与在此以前或以后D 的状态无关。

其特性方程是: Q n+1 = D三、实验预习要求与思考1.阅读实验相关知识。

2.按要求设计“实验内容”中的电路,画出逻辑图。

n n n Q KQ J Q 1(b ) 仿真元件引线排列(a ) 逻辑符号图5-1 74112的逻辑符号和仿真元件引线排列1J C1 1K Q> J CP K R D S DRSQ(a ) 逻辑符号(b ) 仿真元件引线排列图5-2 7474的逻辑符号和仿真元件引线排列四、实验内容1.设计电路验证JK触发器74112的逻辑功能。

建议示波器A通道接时钟脉冲、B通道接输出端Q,Q 和Q端接指示灯。

表5-1 JK触发器逻辑功能验证表(1)由表5-1可以得出PRE’和CLR’的优先级哪个高?(2)由表5-1可以得出JK触发器的特性方程:。

2.设计电路验证D触发器7474的逻辑功能。

建议示波器A通道接时钟脉冲、B通道接输出端Q,Q 和Q端接指示灯。

表5-2 D触发器逻辑功能验证表(1)比较7474和74112的复位、置位端的异同。

(2)由表5-2可以得出D触发器的特性方程: 。

3.比较D触发器、JK触发器逻辑表达式,用适当的逻辑门实现D触发器与JK触发器的逻辑功能互相转换,并验证之。

实验五 D触发器 功能测试及其应用

实验五 D触发器 功能测试及其应用
实验五
D触发器 触发器
功能测试及其应用
D触发器的功能测试 触发器的功能测试
74LS74型双 触发器芯片引脚图 型双D触发器芯片引脚图 型双
Vcc 2RD
14 13
2D
12
2CP
11
2SD
10
2Q
9
2Q
8
D
RD
Q Q
CP SD D
Q
CP SD
1 2 3
RD Q
6 7
4
5
1RD
1D
1CP
1SD
1Q
1Q
CP
K
J
Q
输入端指示灯 输入端插孔 输入控制开关
J 0 0 0 0 1 1 1 1
用J-K触发器构成二进制计数器 触发器构成二进制计数器
2Q 1Q 输出端指示灯 输出端插孔 +5V 表6-3
74LS112
CP 1 2 3 4
Q2
Q1
CP单脉冲按键 单脉冲按键
J-K触发器演示 触发器演示 讲解结束
GND
D触发器功能测试的引脚连线图
输出端指示灯
强迫置位端功能测试
+5V Q 输出端插孔 表5-1
74LS74A
RD S D
0 0
RD SD 输入端指示灯 输入端插孔 输入控制开关
Q
不用
0 1 0 1
1 1
D触发器功能测试的引脚连线图
输出端指示灯 Q 输出端插孔 +5V 表5-2
D触发器逻辑功能测试 触发器逻辑功能测试
74LS74A
D 0 0 1
Qn 0 1 0 1
Qn+1
RD D
CP SD 输入端指示灯 输入端插孔

数字电子技术实验五触发器及其应用(学生实验报告)

数字电子技术实验五触发器及其应用(学生实验报告)

数字电⼦技术实验五触发器及其应⽤(学⽣实验报告)实验三触发器及其应⽤1.实验⽬的(1) 掌握基本RS、JK、D和T触发器的逻辑功能(2) 掌握集成触发器的逻辑功能及使⽤⽅法(3) 熟悉触发器之间相互转换的⽅法2.实验设备与器件(1) +5V直流电源(2) 双踪⽰波器(3) 连续脉冲源(4) 单次脉冲源(5) 逻辑电平开关(6) 逻辑电平显⽰器(7) 74LS112(或CC4027);74LS00(或CC4011);74LS74(或CC4013)3.实验原理触发器具有 2 个稳定状态,⽤以表⽰逻辑状态“1”和“0”,在⼀定的外界信号作⽤下,可以从⼀个稳定状态翻转到另⼀个稳定状态,它是⼀个具有记忆功能的⼆进制信息存贮器件,是构成各种时序电路的最基本逻辑单元。

(1) 基本RS触发器图4-5-1为由两个与⾮门交叉耦合构成的基本RS触发器,它是⽆时钟控制低电平直接触发的触发器。

基本RS触发器具有置0 、置1 和保持三种功能。

通常称S为置“1”端,因为S=0(R=1)时触发器被置“1”;R为置“0”端,因为R=0(S=1)时触发器被置“0”,当S=R=1时状态保持;S=R=0时,触发器状态不定,应避免此种情况发⽣,表4-5-1为基本RS触发器的功能表。

基本RS触发器。

也可以⽤两个“或⾮门”组成,此时为⾼电平电平触发有效。

图4-5-1 基本RS触发器(2) JK触发器在输⼊信号为双端的情况下,JK触发器是功能完善、使⽤灵活和通⽤性较强的⼀种触发器。

本实验采⽤74LS112双JK触发器,是下降边沿触发的边沿触发器。

引脚功能及逻辑符号如图4-5-2所⽰。

JK触发器的状态⽅程为Q n+1=J Q n+K Q nJ和K是数据输⼊端,是触发器状态更新的依据,若J、K有两个或两个以上输⼊端时,组成“与”的关系。

Q与Q为两个互补输出端。

通常把 Q=0、Q=1的状态定为触发器0 状态;⽽把Q=1,Q=0定为 1 状态。

图4-5-2 74LS112双JK触发器引脚排列及逻辑符号下降沿触发JK触发器的功能如表4-5-2注:×— 任意态↓— ⾼到低电平跳变↑— 低到⾼电平跳变Q n (Q n )— 现态 Q n+1(Q n+1)— 次态φ— 不定态JK 触发器常被⽤作缓冲存储器,移位寄存器和计数器。

实验五--------触发器及应用教学文案

实验五--------触发器及应用教学文案

实验五--------触发器及应用实验五触发器及应用院系:信息科学与技术学院 专业:电子信息工程姓名:刘晓旭学号:2011117147 一:实验目的1. 掌握RS ,D,JK 触发器的电路结构及其逻辑功能。

2. 学习各种触发器功能的测试及应用方法。

3.掌握触发器的应用。

二:实验器材74LS00四2输入与非门 74LS20二4输入与非门 74LS74双D 正沿触发器 74LS76双JK 触发器蜂鸣器,三极管,电阻若干,示波器,函数信号发生器,稳压电源三:实验内容1. 单次脉冲发生器按照图5.7(a )所示电路接线即构成单次脉冲发生器。

工作时,每按一次按键就从Q 端输出工作脉冲。

波形如图5.7(b )所示。

脉冲宽度T 0取决于开关按下的时间,用双踪示波器同时观察 Q,Q 波形。

图1波形如图(2)图22.测试D 触发器的逻辑功能将D 触发器74LS74的S D ,R D 和D 分别接逻辑开关,CP 接单次脉冲。

Q,Q 接发光二极管,按D 触发器的逻辑功能进行测试,记录测试结果。

按照图示连接电路图3当1D 接高电平时,给电路一个单次脉冲,Q 总是处于高电平; 当1D 接低电平时,给电路一个单次脉冲,Q 总是处于低电平。

满足D 触发器的特性表(1):表13.测试JK 触发器的逻辑功能。

JK 触发器74LS76按图所示的电路连线,用函数发生器输出0~5V 方波信号作图示图4波形如图5:图54,触发器的相互转换 (1) JK 触发器转换成T 触发器,按图(a ),(b)所示连接电路,组成T ,T ’触发器,记录测试结果:图6特性图如表2表2当T=1时,每来一个脉冲信号,,状态就反转一次,而T=0时,cp 信号到达后,它的波形不变波形如图7所示:图7T ’触发器的电路如图8所示:图8波形如图9所示:图9(2) 按照图5.5将D 触发器转换成T 触发器,验证其功能。

电路如图图10波形如图11所示:特性如表2所示。

触发器及其应用实验总结

触发器及其应用实验总结

触发器及其应用实验总结
触发器是数据库管理系统中的一种特殊类型的存储过程,它能够在数据库中自动执行特定的操作,例如在对表进行插入、更新或删除操作时触发某些事件。

触发器在数据库管理中起到了非常重要的作用,可以用于实现数据的完整性约束、数据的自动更新等功能。

在数据库应用中,触发器被广泛应用于各种场景,如审计日志记录、数据验证、数据同步等。

在实验中,我们首先创建了一个简单的数据库表,包含了员工的姓名、工号、部门和工资信息。

然后我们编写了一个触发器,当向这个表中插入新的记录时,触发器会自动计算出员工的年薪,并将其更新到表中。

这样就实现了在数据库中自动计算员工年薪的功能,提高了数据的准确性和完整性。

除了上面的例子,触发器还可以应用于很多其他场景。

例如,在一个银行系统中,可以通过触发器实现当用户转账时自动更新账户余额;在一个电商系统中,可以通过触发器实现当订单状态改变时自动发送邮件通知用户等。

触发器的应用不仅提高了数据库管理的效率,还可以减少人为操作带来的错误。

然而,在使用触发器时,也需要注意一些问题。

首先是触发器的性能问题,过多复杂的触发器可能会影响数据库的性能;其次是触发器的逻辑问题,需要确保触发器的逻辑正确,不会导致
数据错误或不一致。

总的来说,触发器是数据库管理中一个非常有用的工具,可以帮助我们实现很多自动化的功能。

在实际应用中,我们需要根据具体的业务需求来设计和使用触发器,合理地利用触发器可以提高数据库管理的效率和数据的准确性。

希望通过本次实验的总结,读者能够对触发器及其应用有更深入的理解,为实际工作中的数据库管理提供参考和帮助。

实验五 存储过程和触发器的使用

实验五 存储过程和触发器的使用

实验五存储过程和触发器的使用【目的要求】1、了解存储过程的基本概念和类型。

2、了解创建存储过程的T-SQL语句的基本语法。

3、了解查看、执行、修改和删除存储过程的T-SQL命令的用法。

4、了解触发器的基本概念和类型。

5、了解创建触发器的T-SQL语句的基本语法。

6、了解查看、修改和删除存储过程的T-SQL命令的用法。

【实验内容】内容一:存储过程的使用一、数据需求分析存储过程是一种数据库对象,为了实现某个特定任务,将一组预编译的SQL语句以一个存储单元的形式存储在服务器上,供用户调用,自动完成需要预先执行的任务。

存储过程在第一次执行时进行编译,然后将编译好的代码保存在高速缓存中便于以后调用,提高了代码的执行效率。

二、内容要点分析1、SQL SERVER支持五种类型的存储过程:系统存储过程、本地存储过程、临时存储过程、远程存储过程和扩展存储过程。

其中,系统存储过程是由系统提供的存储过程,可以作为命令执行各种操作。

系统存储过程定义在系统数据库master中,其前缀是sp_。

本地存储过程是指在用户数据库中创建的存储过程,这种存储过程完成特定数据库操作任务,不能以sp_为前缀。

2、只能在当前数据库中创建存储过程。

3、创建存储过程时,应指定所有输入参数和向调用过程或批处理返回的输出参数、执行数据库操作的编程语句和返回至调用过程或批处理以表明成功或失败的状态值。

4、创建存储过程的T-SQL语句CREATE PROC[EDURE] 存储过程名称[{ @参数名称数据类型 }] [,…n][WITH{ RECOMPILE|ENCRYPTION }]ASSQL语句序列说明:(1)RECOMPILE表明每次运行该过程时,将其重新编译。

(2)ENCRYPTION表示 SQL SERVER 加密SYSCOMMENTS表中包含CREATE PROCEDURE语句文本的条目。

注:必须将CREATE PROCEDURE语句放在单个批处理中。

电子技术实验报告5-触发器及其应用

电子技术实验报告5-触发器及其应用

电子技术实验报告5-触发器及其应用一、实验目的1.了解触发器的基础知识。

2.了解 RS 触发器、JK 触发器的应用原理。

3.学会使用电路模拟软件进行仿真分析。

二、实验器材1.计算机2.电路仿真软件(Multisim)三、实验原理1.触发器触发器是一种与时序有关的电路,其输出信号的状态与输入信号、在输入信号作用下出现的前一个时刻输出状态有关。

触发器的作用是存贮一个值,然后在时钟信号的控制下,使得这个存贮的值在合适的时刻得到保持或改变。

2.RS 触发器RS 触发器是一种基础的触发器,它由两个 NOR 门构成,主要由两个输入端、一个输出端和一个时钟端组成。

它的真值表如下:状态\t输入\tS \t R \t输出重置\tQ \tQ’复位\tL \tH \t1 \t0保持 \tH \tL \t1 \t0倒置 \tL \tH\t0 \t1禁止 \tL \tL \t不确定不确定3.JK 触发器JK 触发器是一种基于 RS 触发器的扩展。

它由两个输入端、一个输出端和一个时钟端组成。

JK 触发器的输入有两个控制信号 J 和 K。

它的真值表如下:状态\t输入\tJ \tK \tQ \tQ’禁止/复位\tX \tX \t不变 \t不变置位 \t1 \tX \t1 \t0清零 \tX \t1 \t0 \t1保持 \tX \t0 \t不变不变倒置 \t1 \t1 \t0 \t1不变 \t1 \t1 \t1 \t0不变 \t0 \t0 \tQ\tQ’4.应用原理RS 触发器可以用于计数、存贮、分频、时序控制等方面。

当 S=1,R=0 时,Q=1,Q’=0,实现置位操作;当 S=0,R=1 时,Q=0,Q’=1,实现清零操作;当S=R=0 时,输出保持不变;当 S=R=1 时,输出不确定。

JK 触发器可以通过设置 J、K 对输入信号进行控制,实现存贮、倒置、计数等功能。

当输入信号为 0 时,JK 触发器保持原状态不变;当输入信号为 1 时,JK 触发器转换状态,若输入信号在时钟脉冲作用下状态不变,则为存贮;若 J、K 不同,并且输入信号在时钟脉冲作用下状态反转,则为倒置;若 J、K 相同,输入信号在时钟脉冲作用下状态反转,则为计数。

数电实验5(触发器)

数电实验5(触发器)
4
①异步置位和复位功能测试:
在芯片上任选一D触发器, 将置0端 Rd和置1端 Sd 分别接数字电路实验箱的两 个“逻辑电平输出开关”; CP和D端处于任意电平,输 出端Q、Q分别接数字电路实 验箱的两个“逻辑电平显示 二极管”。
VCC 2Rd 2D 2CP 2Sd 2Q 2Q
14 13 12 11 10 9 8 74LS74
电平),然后使D为“1”,重复上述过程。
8
表4-5-3
什么意 思?
D
0
1
1 11 1
1 11 1
CP
0
0
0 000
0 00 0
Qn+1
Q初始状态
Qn = 1
Qn = 0
注意:单正脉冲源的使用!
9
③ 接成T′触发器:
a. 将_D触发器的D端从逻辑开关上取下,再把D
端和 Q端相连,即转换为T′触发器,如图所示。
⑵逻辑功能测试。填表4-5-3
⑶接成T′触发器。填表4-5-4
选做:填表4-5-4
画出CP和Q及Q端的波形。
③ JK触发器
⑴选做:异步置位和复位功能测试。填表4-5-5
⑵逻辑功能测试。填表4-5-6
⑶选做: 将JK触发器结成计数态,用示波器双通道观
察并对应画出CP和Q与Q端的波形。
14
实验报告要求: 1. 整理各项实验结果。 2. 列出D、JK 、 T'触发器的特性方程, 画出状
a.先将触发器置0或置1(预置完成后 Rd 和 Sd均为高电
平),从CP端输入单正脉冲, 在表4-5-6所列J、K情
况下,观察并纪录输出端Q的逻辑状态。
表4-5-6
11
11
11

触发器及其应用实验报告

触发器及其应用实验报告

触发器及其应用实验报告触发器及其应用实验报告引言在现代电子技术中,触发器是一种重要的数字电路元件,用于存储和控制信号的状态。

触发器广泛应用于计算机、通信、控制系统等领域,具有重要的实际应用价值。

本实验旨在通过实际操作,深入理解触发器的工作原理和应用。

实验目的1. 了解触发器的基本概念和工作原理。

2. 学习触发器的常见类型及其特点。

3. 掌握触发器在数字电路中的应用。

实验仪器和材料1. 示波器2. 电源3. 电阻、电容等元件4. 7400系列触发器芯片实验步骤1. 实验一:RS触发器的实验a. 将7400芯片连接到电源和示波器上。

b. 通过连接电路,将RS触发器的输入端和输出端连接到示波器上。

c. 分别给RS触发器的S和R输入端施加高电平和低电平信号,观察输出端的变化。

d. 记录实验结果并进行分析。

2. 实验二:D触发器的实验a. 将7400芯片连接到电源和示波器上。

b. 通过连接电路,将D触发器的输入端和输出端连接到示波器上。

c. 分别给D触发器的D输入端施加高电平和低电平信号,观察输出端的变化。

d. 记录实验结果并进行分析。

3. 实验三:JK触发器的实验a. 将7400芯片连接到电源和示波器上。

b. 通过连接电路,将JK触发器的输入端和输出端连接到示波器上。

c. 分别给JK触发器的J和K输入端施加高电平和低电平信号,观察输出端的变化。

d. 记录实验结果并进行分析。

实验结果与分析通过实验一、实验二和实验三,我们观察到了不同类型触发器的输入和输出变化情况。

在RS触发器中,当S和R输入均为低电平时,输出保持不变;当S和R输入均为高电平时,输出翻转;当S为高电平,R为低电平时,输出为高电平;当S为低电平,R为高电平时,输出为低电平。

在D触发器中,输出跟随输入信号变化,实现了数据的存储和传输。

在JK触发器中,当J和K输入均为低电平时,输出保持不变;当J和K输入均为高电平时,输出翻转;当J为高电平,K为低电平时,输出为高电平;当J为低电平,K为高电平时,输出为低电平。

触发器的应用实验报告

触发器的应用实验报告

一、实验目的1. 掌握基本RS、JK、D和T触发器的逻辑功能及测试方法。

2. 熟悉触发器之间的相互转换方法。

3. 学习触发器在时序电路中的应用。

二、实验原理触发器是一种具有记忆功能的逻辑电路,可以存储1位二进制信息。

触发器分为基本触发器和时钟触发器两大类。

基本触发器包括RS触发器、JK触发器、D触发器和T触发器。

触发器之间的相互转换是数字电路设计中的重要环节。

三、实验仪器与设备1. 数字电路实验箱2. 示波器3. 信号发生器4. 电源四、实验内容与步骤1. 观察基本RS触发器(1)连接电路:将RS触发器的S端连接到高电平,R端连接到低电平,观察Q和Q'端的状态。

(2)改变输入:将S端连接到低电平,R端连接到高电平,观察Q和Q'端的状态。

(3)总结:基本RS触发器具有置0、置1和保持功能。

2. 观察JK触发器(1)连接电路:将JK触发器的J端连接到高电平,K端连接到低电平,观察Q和Q'端的状态。

(2)改变输入:将J端连接到低电平,K端连接到高电平,观察Q和Q'端的状态。

(3)总结:JK触发器具有置0、置1、置Q和置Q'功能。

3. 观察D触发器(1)连接电路:将D触发器的D端连接到高电平,观察Q和Q'端的状态。

(2)改变输入:将D端连接到低电平,观察Q和Q'端的状态。

(3)总结:D触发器具有置0和置1功能。

4. 观察T触发器(1)连接电路:将T触发器的T端连接到高电平,观察Q和Q'端的状态。

(2)改变输入:将T端连接到低电平,观察Q和Q'端的状态。

(3)总结:T触发器具有置Q和置Q'功能。

5. 触发器之间的相互转换(1)RS触发器与JK触发器转换:将RS触发器的S端连接到J端,R端连接到K 端。

(2)D触发器与T触发器转换:将D触发器的D端连接到T端。

6. 触发器在时序电路中的应用(1)设计一个4位二进制计数器:使用D触发器连接成4位二进制计数器,观察计数过程。

触发器的认识和应用实验报告

触发器的认识和应用实验报告

触发器的认识和应用实验报告
触发器是一种特殊类型的存储过程,用于在指定表中对数据进行修改时生效。

它主要用于强制复杂的业务规则或要求,例如控制是否允许基于顾客的当前帐户状态插入定单。

触发器还有助于强制引用完整性,以便在添加、更新或删除表中的行时保留表之间已定义的关系。

在实验中,我们可以使用触发器来实现各种功能。

例如,我们可以创建一个更新触发器,当指定的表被更新时,触发器会执行特定的操作。

我们可以创建一个删除触发器,当指定的表被删除时,触发器会执行特定的操作。

我们还可以创建一个插入触发器,当指定的表被插入时,触发器会执行特定的操作。

通过实验,我们深入了解了触发器的基本概念和应用。

我们学习了如何在数据库中创建和查询触发器,并了解了触发器在不同业务场景下的应用。

我们还学习了如何使用触发器来实现复杂的业务规则和要求,例如对价格低于 10 美元的书应用折扣等。

通过本次实验,我们掌握了触发器的基本概念和应用,提高了我们对数据库编程的理解和掌握。

我们相信,本次实验对于我们未来的数据库编程和应用将有着重要的意义。

数据库实验5 存储过程和触发器

数据库实验5 存储过程和触发器

实验五存储过程和触发器一、实验目的(1) 通过实践理解存储过程和触发器的概念、作用及优点;(2) 掌握存储过程的定义与调用,实现存储过程中带有不同参数的应用;(3) 掌握创建触发器。

二、实验原理1.存储过程一个被命名的存储在服务器上的T-SQL语句的集合,是封装重复性工作的一种方法。

(1)创建存储过程CREATE PROC[DURE]PROCDURE_NAME [{@PARAMENT DATA_TYPE}[VARYING][=DEFAULT][OUTPUT]] [, (1)AS SQL_STATEMENTPROCEDURE_NAME:新存储过程的名称,必须符合标识符规则且唯一。

@PARAMETER:过程中的参数。

可以声明一个或多个参数。

用户必须在执行过程时提供每个所声明参数的值(除非定义了该参数的默认值)。

使用 @ 符号作为第一个字符来指定参数名称。

参数名称须符合标识符规则。

每个过程的参数仅用于该过程本身;相同的参数名称可用在其它过程中。

默认情况下参数只能代替常量,不能代替表名、列名或其它数据库对象名称。

DATA_TYPE:参数的数据类型。

DEFAULT:参数的默认值。

如果定义了默认值,不必指定该参数的值即可执行过程。

默认值必须是常量或 NULL。

OUTPUT:表明参数是返回参数。

该选项的值可以返回给 EXEC[UTE]。

使用 OUTPUT 参数可将信息返回给调用过程。

(2)执行存储过程SQL SERVER系统中,可以使用EXECUTE语句执行存储过程。

EXECUTE语句也可以简写为EXEC。

如果将要执行的存储过程需要参数,那么应该在存储过程名称后面带上参数值。

[EXEC[UTE]]{[@RETURN_STATUS=]{PROCEDURE_NAME[;NUMBER]|@PROCEDURE_NAME_VAR}[@PARAMETER={VALUE|@VARIABLE[OUTPUT]|[DEFAULT]}[,…N](3) 删除存储过程使用DROP PROCEDURE语句可永久地删除存储过程。

实验报告——触发器及其应用

实验报告——触发器及其应用

实验四项目名称:触发器及其应用一、实验目的1、了解基本RS、JK和D触发器的逻辑功能2、了解时钟对触发器的触发作用3、能用触发器设计基本的时序逻辑电路二、实验设备1、数字电路实验箱2、74LS112 74LS00 74LS74三、实验内容及步骤1、测试基本RS触发器的逻辑功能本实验是选取74LS00芯片(引脚如图4-7所示)中两个与非门交叉耦合而成,如图4-8所示。

根据图4-8连线,d S、d R端分别接在实验箱上的逻辑电平选择开关上,输出Q和Q分别接在实验箱上的LED电平指示上。

按表4-5选择输入状态,测试并记录结果。

图4-7 74LS00引脚图图4-8 基本RS触发器表4-5d S d R Q Q011110112、JK触发器(1) 测试置位端S D和复位端R D 的功能按表4-6,将74LS112芯片(引脚如图4-9所示)的R D、S D、J、K端分别接逻辑电平选择开关,CP 接实验箱中的单脉冲下降沿触发输出端,Q、Q端分别接至实验箱的LED电平指示上。

根据表4-6,确定R D,S D、J、K端状态,按下单脉冲触发按钮,测试并记录实验结果(表中“×”表示无关项,即可置于任意状态)。

图4-9 74LS112引脚图表4-6(2) 测试JK触发器的逻辑功能按表4-7,测试JK触发器的逻辑功能。

将CP接单脉冲下降沿触发输出端,J、K、R D、S D端分别接逻辑电平选择开关,Q端接在实验箱的LED电平指示上。

利用置位端S D和复位端R D的功能,根据表4-6预置现态Q n ,然后R D 、S D 端同时置“1”,J 、K 状态按表4-7设定。

按下单脉冲触发按钮,测试并记录结果。

表4-73、D 触发器(1) 测试置位端S D 、复位端R D 的功能。

将74LS74芯片(引脚如图4-10所示)的D 、S D 、R D 端分别接逻辑电平选择开关,CP 接实验箱中的单脉冲上升沿触发端输出端,Q 、Q 分别接在实验箱的LED 电平指示上。

数电实验五触发器实验报告

数电实验五触发器实验报告

数电实验五触发器实验报告一、实验目的二、实验原理三、实验器材四、实验步骤五、实验结果分析六、实验总结一、实验目的本次数电实验旨在通过触发器实验,加深学生对于触发器的理解和应用,掌握触发器的工作原理及其在电路中的应用。

二、实验原理1. 触发器概述触发器是一种存储器件,可以将输入信号转换成稳定的输出信号,并且能够记住先前输入过的状态。

触发器有两个稳态(高电平或低电平),并且只有在时钟信号到来时才会改变状态。

2. SR锁存器SR锁存器是最简单的触发器之一,由两个交叉耦合反相输出(NOR或NAND)门构成。

当S=1,R=0时,Q=1;当S=0,R=1时,Q=0;当S=R=0时,保持上一个状态不变。

但是SR锁存器存在一个致命缺陷——SET和RESET不能同时为1。

3. D锁存器D锁存器是由一个数据输入口和一个时钟输入口组成。

当D为1且时钟信号到来时,Q会被置为1;当D为0且时钟信号到来时,Q会被置为0。

D锁存器可以看做是SR锁存器的一种特殊情况,即S=D,R=not D。

4. JK锁存器JK锁存器是由J、K、时钟和输出端Q组成的。

当J=1,K=0时,Q=1;当J=0,K=1时,Q=0;当J=K=1时,Q状态取反;当J=K=0时,保持上一个状态不变。

JK锁存器可以看做是SR锁存器的一种改进型。

5. T锁存器T锁存器是由T、时钟和输出端Q组成的。

当T为1且时钟信号到来时,Q状态取反;当T为0且时钟信号到来时,保持上一个状态不变。

T锁存器可以看做是JK锁存器的一种特殊情况,即J=T,K=not T。

三、实验器材本次实验所需材料如下:- 数字电路实验箱- 74LS73触发器芯片- 电源线、万用表等四、实验步骤1. 按照电路图连接74LS73芯片。

2. 打开电源并接通电路。

3. 分别将CLK输入高低电平,并记录输出结果。

4. 将D输入高低电平,并记录输出结果。

5. 将J、K输入高低电平,并记录输出结果。

6. 将T输入高低电平,并记录输出结果。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

实验五触发器及应用
院系:信息科学与技术学院
专业:电子信息工程
姓名:刘晓旭
学号:2011117147
一:实验目的
1.掌握RS,D,JK触发器的电路结构及其逻辑功能。

2.学习各种触发器功能的测试及应用方法。

3.掌握触发器的应用。

二:实验器材
74LS00四2输入与非门
74LS20二4输入与非门
74LS74双D正沿触发器
74LS76双JK触发器
蜂鸣器,三极管,电阻若干,示波器,函数信号发生器,稳压电源
三:实验内容
1.单次脉冲发生器
按照图 5.7(a)所示电路接线即构成单次脉冲发生器。

工作时,每按
一次按键就从Q端输出工作脉冲。

波形如图5.7(b)所示。

脉冲宽度
T
取决于开关按下的时间,用双踪示波器同时观察 Q,Q波形。

图1
波形如图(2)

2
2.测试D 触发器的逻辑功能
将D 触发器74LS74的S D ,R D 和D 分别接逻辑开关,CP 接单次脉冲。

Q,Q 接发光二极管,按D 触发器的逻辑功能进行测试,记录测试结果。

按照图示连接电路
图3
当1D 接高电平时,给电路一个单次脉冲,Q 总是处于高电平; 当1D 接低电平时,给电路一个单次脉冲,Q 总是处于低电平。

满足D 触发器的特性表(1):
表1
3.测试JK 触发器的逻辑功能。

JK 触发器74LS76按图所示的电路连线,用函数发生器输出0~5V 方波信号作
图示
图4
波形如图5

图5
4,触发器的相互转换
(1) JK 触发器转换成T 触发器,按图(a ),(b)所示连接电路,组成T ,T ’触
发器,记录测试结果:
图6
特性图如表2
表2
当T=1时,每来一个脉冲信号,,状
而T=0时,cp信号到达后,它的波形不变
波形如图7所示:
图7
T ’触发器的电路如图8所示:
图8
波形如图9所示:
图9
(2) 按照图5.5将D 触发器转换成T 触发器,验证其功能。

电路如图
图10
波形如图11所示:
特性如表2所示。

图11
(3)按照5.6所示,将JK触发器转换成D触发器,验证功能电路如图12所示:
图12
波形如图13所示:
图13
由波形知,满足其触发器特性,如表一所示。

5.搭接图中的四人抢答器,分析器工作原理,并验证逻辑功能。

试设计编码电路,并用数码显示管显示抢答者的号码。

电路如图14所示:
图14 数码显示管如图15所示
图15。

相关文档
最新文档