数电试题及答案
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
通信 071~5 班 20 08 ~20 09 学年第二学
期《数字电子技术基础》课试卷试卷类型: A 卷
一、单项选择题(每小题2分,共24分)
1、8421码01101001.01110001转换为十进制数是:( c )
A:78.16 B:24.25 C:69.71 D:54.56
2、最简与或式的标准是:( c )
A:表达式中乘积项最多,且每个乘积项的变量个数最多
B:表达式中乘积项最少,且每个乘积项的变量个数最多
C:表达式中乘积项最少,且每个乘积项的变量个数最少
D:表达式中乘积项最多,且每个乘积项的变量个数最多
3、用逻辑函数卡诺图化简中,四个相邻项可合并为一项,它能:
(B )
A:消去1个表现形式不同的变量,保留相同变量
B:消去2个表现形式不同的变量,保留相同变量
C:消去3个表现形式不同的变量,保留相同变量
表1
D:消去4个表现形式不同的变量,保留相同变量
4、已知真值表如表1所示,则其逻辑表达式为:( A )
A
B : +
C : +
D :()
5、函数F(A ,B ,C)的最小项表达式为:
( B ) A :F()=∑m (0,2,4)B :F()=∑m (3,5,6,7)
C :F()=∑m (0,2,3,4)
D :F()=∑m (2,4,6,7) 6、欲将一个移位寄存器中的二进制数乘以(32)10需要( C )个移位脉冲。 A :32 B :C : 5 D : 6
7、已知74138译码器的输入三个使能端
(E 1=1,E 220)时,地址码A 2A 1A 0=011则输出Y 7 ~Y 0是:( C ) A :11111101 B :
10111111 C :11110111 D :
8、要实现n
1n Q Q =+,触发器的J 、K 取值应是:(D ) A :0,0 B :0,1 C :1,0 D :1,1
9、能够实现线与功能的是:( B )
A : 与非门
B :集电极开路门
C :三态逻辑门
D : 逻辑门
10、个四位串行数据,输入四位移位寄存器,时钟脉冲频率为1,经过( B )可转换为4位并行数据输出。
A :8
B :4
C :8µs
D :4µs
11、表2所列真值表的逻辑功能所表示的逻辑器件是:( C ) 表2
A :译码器
B :选择器
C :优先编码器
D :比较器
12、 图1所示为2个4位二进制数相加的串接全加器逻辑电路图,运算后的C 4S 4S 3S 2S 1结果是:( A )
A :11000
B :11001
C :10111
D :10101
图1
I 7I 6I 5I 4I 3I 2I 1I 0Y 2Y 1Y 0
1×××××××11101××××××110001×××××101
0001××××100
00001×××011000001××010
0000001×00100000001000输入输出
二、判断题(每题1分,共6分)
1、当选用共阳极数码管时,应配置输出高电平有效的七段显示译码器。( F )
2、若两逻辑式相等,则它们对应的对偶式也相等。( T )
3、单稳触发器和施密特触发器是常用的脉冲信号整形电路。( T )
4、与逐次逼近型比较,双积分型的转换速度快。( F )
5、钟控触发器是脉冲触发方式。(F )
6、转换过程通过取样、保持、量化和编码四个步骤。( T )
三、填空题(每小题1分,共20分)
1、逻辑代数的三种基本运算规则代入定理、反演定理、对偶定理。
2、逻辑函数的描述方法有逻辑真值表、逻辑函数式、逻辑图、波形图、卡诺图等。
3、将8k×4位的扩展为64k×8位的,需用 16 片8k×4位的,同时还需用一片 38 译码器。
4、三态门电路的输出有低电平、高电平和高阻
态 3种状态。
5、的对偶式为()()C 。
6、一个10位地址码、8位输出的,其存储容量为2^13 。
7、若用触发器组成某十一进制加法计数器,需要 4 个
触发器,有 5 个无效状态。
8、欲将一个正弦波电压信号转变为同频率的矩形波,应
当采用施密特触发器电路。
9、图2所示电路中,74161为同步4位二进制加计数器,
R为异步清零端,则该电路为 6 进制计数器。
D
10、图3所示电路中触发器的次态方程1为 A’Q’。
图2 图3
四、分析题(共20 分)
1、分析用图4(a)、(b)集成十进制同步可逆计数器74192组成的计数器分别是几进制计数器。74192的为异步清零端(高电平有效),LD为异步置数控制端(低电平有效),、为加、减计数脉冲输入端(不用端接高电平),CO和BO分别为进位和借位
输出端。(4分)
6和23
图
4 (a)
图4 (b)
2、 用设计一个组合逻辑电路,用来产生下列一组逻辑函数
D B BD Y D
C B B
D A Y D C AB D C B A BCD A D C B A Y ABCD D C B A D C B A D C B A Y 4321+=+=+++=+++=
列出应有的数据表,画出存储矩阵的点阵图。
3、试画出图5所示电路在、D R 信号作用下Q 1、Q 2、Q 3的输出电压波形,并说明Q 1、Q 2、Q 3输出信号的频率与信号频率之间的关系。(6分)