数字电路与逻辑设计试题与答案

合集下载

数字电路与逻辑设计试题及答案

数字电路与逻辑设计试题及答案

《数字电路与逻辑设计》试题1参考答案一.填空题(10)1.2048 ×8位的RAM有10根地址线,8根数据线。

2.二进制数A=(1011010)2,B=(101111)2,求:A+B=(10001001)2;A一B=( 101011 )23.时序逻辑电路的输出不仅取决于电路.输入信号的状态,而且还与电路原来的状态有关。

4.二硅极管具有单向导通的特性,它的正向导通电压为0.7V。

5.n变量的逻辑函数有2n个最小项,任意两个最小项的乘积为0。

二.选择题(10)1.当晶体三极管b时处于导通状态。

a.发射结和集电结均属于反向偏置;b.发射结正向偏置,集电结反向偏置;c.发射结和集电给均属于正向偏置2.与晶体三极管相比,MOS管具有的特点是a,c,d。

a.输入电阻高;b.受温度影响大;c.便于集成;d.电压控制元件;e.极间电容影响小3.欲将二进制代码翻译成输出信号选用b,欲将输入信号编成二进制代码选用a,欲将数字系统中多条传输线上的不同数字信号按需要选择一个送到公共数据线上选用c,欲实现两个相同位二进制数和低位进位数的相加运算选用e。

a.编码器;b.译码器;c.多路选择器;d.数值比较器;e.加法器;f.触发器;g.计数器;h.寄存器4.在逻辑函数的卡诺图化简中,若被合并(画圈所包含)的最小项个数越多,则说明化简后c。

a.乘积项个数越少;b.实现该功能的门电路少;c.该乘积项含因子少5.逻辑函数Y=A B C+A+B+C的最简与或形式为1。

a. 已是最简与或形式;b. 0 ;c. 1 ;d. B+C三.简答题答案;1.简述用TTL与非门、或非门、异或门实现反相器功能.多余输入端的连接方法。

TTL与非门的余输入端应接高电平,或非门的余输入端应接低电平,异或门实现反相器功能是应将余输入端和输入信号并在一起。

2.举例说明什么叫竞争冒险-现象。

门电路两个输入信号同时向相反的逻辑电平跳变,比如一个从1变为0,另一个从0变为1时,所出现的可能出现尖峰脉冲的现象称为竞争-冒险。

(完整版)数字电路与逻辑设计试题与答案,推荐文档

(完整版)数字电路与逻辑设计试题与答案,推荐文档

数字电路与逻辑设计(1)班级 学号 姓名 成绩一.单项选择题(每题1分,共10分)1.表示任意两位无符号十进制数需要( )二进制数。

A .6B .7C .8D .9 2.余3码10001000对应的2421码为( )。

A .01010101 B.10000101 C.10111011 D.111010113.补码1.1000的真值是( )。

A . +1.0111 B. -1.0111 C. -0.1001 D. -0. 10004.标准或-与式是由( )构成的逻辑表达式。

A .与项相或 B. 最小项相或 C. 最大项相与 D.或项相与5.根据反演规则,()()E DE C C A F ++⋅+=的反函数为( )。

A. E )]E D (C C [A F ⋅++=B. E)E D (C C A F ⋅++=C. E )E D C C A (F ⋅++= D. E)(D A F ⋅++=E C C 6.下列四种类型的逻辑门中,可以用( )实现三种基本运算。

A. 与门B. 或门C. 非门D. 与非门7. 将D 触发器改造成T 触发器,图1所示电路中的虚线框内应是( )。

图1A. 或非门B. 与非门C. 异或门D. 同或门8.实现两个四位二进制数相乘的组合电路,应有( )个输出函数。

A . 8 B. 9 C. 10 D. 11 9.要使JK 触发器在时钟作用下的次态与现态相反,JK 端取值应为( )。

A .JK=00 B. JK=01 C. JK=10 D. JK=11 10.设计一个四位二进制码的奇偶位发生器(假定采用偶检验码),需要( )个异或门。

A .2 B. 3 C. 4 D. 5二.判断题(判断各题正误,正确的在括号内记“∨”,错误的在括号内记“×”,并在划线处改正。

每题2分,共10分)1.原码和补码均可实现将减法运算转化为加法运算。

( )2.逻辑函数7),M(1,3,4,6,C)B,F(A,∏=则m(0,2,5)C)B,(A,F ∑=。

专科《数字电路与逻辑设计》_试卷_答案

专科《数字电路与逻辑设计》_试卷_答案

专科《数字电路与逻辑设计》一、(共75题,共150分)1. 多少个二进制数字可以组成一位十六进制数字?()(2分)A.2B.3C.4D.5.标准答案:C2. 二进制数(1111101.0101)2转换为八进制为:()(2分)A.037.25B.175.24C.125.3l25D.761.2.标准答案:B3. 十进制数9的8421码为()。

(2分)A.1000B.1011C.1001D.1010.标准答案:C4. 二进制数?0.1011的原码是()。

(2分)A.1.1011B.0.1011C.1.0100D.1.0101.标准答案:A5. 逻辑函数=()。

(2分)A.A+ B+ CB.C.1D.0.标准答案:C6. 逻辑函数的F(A,B,C)=的标准与或式为()。

(2分)A.B.C.D..标准答案:D7. 与逻辑函数F =相等的函数为()。

(2分)A.ABB.C.D.AB+C.标准答案:D 8. 逻辑函数的反函数为()(2分)A.B.C.D..标准答案:B9. 在下列三个逻辑函数表达式中,哪一个是最小项表达式?()(2分)A.B.C.D..标准答案:A10. 逻辑函数式F =等于()。

(2分)A.0B.1C.AD..标准答案:B11. 下列几种TTL电路中,输出端可实现线与功能的电路是()。

(2分)A.或非门B.与非门C.异或门D.OC门.标准答案:D12. 典型的TTL与非门电路使用的电源电压为()。

(2分)A.5 VB.3.6 VC.0.35 VD.3—18 V.标准答案:A13. 基本RS触发器在正常工作时,它的约束条件是,则它不允许输入S和R 的取值分别为()。

(2分)A.0,0B.0,1C.1,0D.1,1.标准答案:D14. 若JK触发器的J=0,K=0,在CLK触发后,输出Q的状态为( )。

(2分)A.0B.1C.不变D.与前一状态Q反相.标准答案:C15. 主从型JK 触发器的特性方程( )。

湖大数字电路与逻辑设计试卷答案

湖大数字电路与逻辑设计试卷答案

数字电路与逻辑设计1_3试卷和答案一、填空(每空1分,共45分)1.Gray码也称循环码,其最基本的特性是任何相邻的两组代码中,仅有一位数码不同,因而又叫单位距离码。

2.二进制数转换成十进制数的方法为:按权展开法。

3.十进制整数转换成二进制数的方法为:除2取余法,直到商为0 止。

4.十进制小数转换成二进制数的方法为:乘2取整法,乘积为0或精度已达到预定的要求时,运算便可结束。

5.反演规则:对于任意一个逻辑函数式F,如果将其表达式中所有的算符“·”换成“+ ”,“+ ”换成“·”,常量“0”换成“ 1 ”,“ 1 ”换成“0”,原变量换成反变量,反变量换成原变量,则所得到的结果就是。

称为原函数F的反函数,或称为补函数6.n个变量的最小项是n个变量的“与项”,其中每个变量都以原变量或反变量的形式出现一次。

对于任何一个最小项,只有一组变量取值使它为 1 ,而变量的其余取值均使它为0 。

7.n个变量的最大项是n个变量的“或项”,其中每一个变量都以原变量或反变量的形式出现一次。

对于任何一个最大项,只有一组变量取值使它为0 ,而变量的其余取值均使它为 1 。

8.卡诺图中由于变量取值的顺序按格雷码排列,任何几何位置相邻的两个最小项,在逻辑上都是相邻的。

,保证了各相邻行(列)之间只有一个变量取值不同。

9.卡诺图化简逻辑函数方法:寻找必不可少的最大卡诺圈,留下圈内没有变化的那些变量。

求最简与或式时圈 1 、变量取值为0对应反变量、变量取值为1对应原变量;求最简或与式时圈 0 、变量取值为0对应原变量、变量取值为1对应反变量。

10.逻辑问题分为完全描述和非完全描述两种。

如果对于输入变量的每一组取值,逻辑函数都有确定的值,则称这类函数为完全描述逻辑函数。

如果对于输入变量的某些取值组合逻辑函数值不确定,即函数值可以为0,也可以为1(通常将函数值记为Ø或×),那么这类函数称为非完全描述的逻辑函数。

(完整版)专升本《数字电路与逻辑设计》考试答案

(完整版)专升本《数字电路与逻辑设计》考试答案

[试题分类]:专升本《数字电路与逻辑设计》_08007750[题型]:单选[分数]:21.二进制数-0110的反码是(最高位是符号位)( )A.11010B.00110C.11001D.10110答案:C2.如果状态A 与B ,C 与D 分别构成等效对,那么能构成状态等效类的是()A. ABCB.BCDC.ABD.ABCD答案:C3.移位寄存器74194工作在左移串行输入方式时, S1 S0的取值为( )A.00B.11C.01D.10答案:D4.三变量构成的逻辑函数的最小项m1和最小项m7一定满足 ( )A.B.C.D.答案:C5.十进制数12.75用二进制表示应为:( ) 17m 1m +=71m m =0m 71=•m 71m m =A.1100.01B. 1100.11C.1010.10D.1010.011答案:B6.8421 BCD 码01010001.0101对应的二进制数为 ( )A.100100.01B.101110.01C.110011.10D.110110.10答案:C7.下图为OC 门组成的线与电路其输出F 为( ) A.B.0C.1D.答案:C8.要求RS 触发器(R 、S 均为高电平有效)状态由0 →1,其输入信号为()。

A.RS=01B.RS=10C.RS=d1D.RS=d0答案:A9.逻辑函数等于( )A.1B.B B A •B )(B A A F ⊕⊕=C.0D.答案:B10.函数,则其反函数( )A.B.C.D.答案:D11.JK 触发器的J =K =1, 当触发信号到来时,输出次态Qn+1为:() A.与现态相反B.0C.1D.不变答案:A12.逻辑函数F(A,B,C) = AB +BC+AC 的标准表达式是( )A.∑m(0,1,2,4)B.∏m(1,3,5,7)C.∑M(0,2,4,6)D.∑m(3,5,6,7)答案:D13.四个变量可以构成多少个最小项?( )A.15个B.16个C.8个D.4个答案:BB F(X Y Z)m(467)=∑,,,,F(X Y Z)=,,m(0,2,6)∑m(467)∑,,m(0,4,5,6)∑m(0,1,2,3,5)∑14.电源电压为+12V 的555集成定时器中放电三极管工作在截止状态,输出端OUT 为1时,其TH 和TR 的输入电压值分别为 ( )A.TH 和TR 均小于B.TH 和TR 均大于C.,D.,答案:C15.设计—个1位十进制计数器至少需要多少个触发器?() A.6个B.3个C.10个D.4个答案:D16.T 型触发器当时钟脉冲输入时,其输出状态( )A.保持不变B.在T=1时会发生改变C.随时间改变D.等于输入端T 的值答案:B17.无符号位的十六进制数减法(A9)l6-(8A)16= ( )A.(19)16B.(1F)l6C.(29)16D.(25)16答案:B18.十进制数15用2421 BCD 码可以表示为( )。

《数字电路与逻辑设计》试题及答案

《数字电路与逻辑设计》试题及答案

《数字电路与逻辑设计》试题院校_ _ 年级_____ _____ 专业 层次 专升本 姓名______________ 分数______________一. 填空题(每小题2分,共10分)1.任何有限的逻辑关系,不管多么复杂,其逻辑函数都可通过逻辑变量的与、或、非三种运算符加以实现,但逻辑函数的一般表达式 唯一的,而其标准表达式 唯一的。

2.任意两个最小项之积为 ,任意两个最大项之和为 。

3.对于逻辑函数BC C A AB F ++=,为了化简,利用逻辑代数的基本定理,可表示为C A AB F +=,但这可能引起 型险象,因为在B=1、C=1时,化简前逻辑函数的值恒为1,但化简后逻辑函数的值为A A +。

4.当我们在计算机键盘上按一个标为“9”的按键时,键盘向主机送出一个ASCII 码,这个ASCII 码的值为 。

5.在3.3V 供电的数字系统里,所谓的高电平并不是一定是3.3V ,而是有一个电压范围,我们把这个电压范围称为 容限;同样所谓的低电平并不是一定是0V ,而也是有一个电压范围,我们把这个电压范围称为 容限。

二. 选择题(每小题2分,共10分)1.在下列程序存储器的种类中,可在线改写的有 。

a. PROM ;b. E 2PROM ; c. EPROM ; d. FLASH_M2.为了实现某种逻辑运算关系,其实现方法有多种多样,其中历史上曾经用到的有以下几种方式,但实现的空间密度最小、能耗最低、能得到普及应用的实现方式是 。

a. 机械式; b.电磁式; c. 分立元件式; d. 集成电路3.在数字电路中,根据电路是否具有反馈记忆功能,将其分为组合逻辑电路和时序逻辑电路两种。

下列各项中,为组合逻辑电路的是 ,为时序逻辑电路的是 。

a. 触发器; b. 译码器; c. 移位寄存器;d. 计数器;e. 加法器; f. 编码器; g. 数值比较器; h. 寄存器; i. 多路选择器4. 卡诺图上变量的取值顺序是采用 的形式,以便能够用几何上的相邻关系表示逻辑上的相邻。

《数字电路与逻辑设计》综合练习题及解答

《数字电路与逻辑设计》综合练习题及解答

《数字电路与逻辑设计》综合练习题及解答第一部分习题一、填空1.将十进制数转换成等值的二进制数、十六进制数。

10 = 2= 162.10= 余3BCD= 8421BCD 3.16= 24.一位二进制数只有2个数,四位二进制数有个数;为计64个数,需要位二进制数。

5.二进制数2的等值八进制数是8。

6.二进制数2的等值十进制数是10。

7.欲对100个对象进行二进制编码,则至少需要位二进制数。

8.二进制数为000000~111111能代表个十进制整数。

9.为将信息码10110010配成奇校验码,其配奇位的逻辑值为;为将信息码01101101配成偶校验码,其配偶位的逻辑值为。

10.格雷码的特点是。

11.n变量函数的每一个最小项有个相领项。

12.当ij时,同一逻辑函数的两个最小项mimj=。

2n113.n变量的逻辑函数,mi为最小项,则有mi=。

i014.逻辑函数FABCD的反函数F=。

15.逻辑函数FA(BC)的对偶函数F是。

16.多变量同或运算时,=0,则xi=0的个数必须为。

17.逻辑函数F(A,B,C)1C18. 逻辑函数F(A,B,C,D)( )。

19.逻辑函数F(A,B,C)(ABC)(ABC)的最简与或式为。

20.巳知函数的对偶式F(A,B,C,D)ABCDBC,则它的原函数F =。

* * * * * 21.正逻辑约定是、。

22.双极型三极管截止状态过渡到饱和状态所需的过渡时间称为时间,它时间和时间两部分组成,可用等式描述。

23.双极型三极管饱和状态过渡到截止状态所需的过渡时间称为时间,它时间和时间两部分组成,可用等式描述。

1。

AB的最小项表达式为F(A,B,C)=m(1,2,3,4,8,10)(0,12,14)的最简与或式为F=24.三极管反相器带灌电流负载时,负载电流的方向是从,此时反相器输出电平。

25.三极管反相器带拉电流负载时,负载电流的方向是从,此时反相器输出电平。

26.输入端的噪声容限说明。

数字电路与逻辑设计习题及参考答案全套

数字电路与逻辑设计习题及参考答案全套

数字电路与逻辑设计习题及参考答案一、选择题1. 以下表达式中符合逻辑运算法则的是 D 。

A.C ·C=C 2B.1+1=10C.0<1D.A+1=12. 一位十六进制数可以用 C 位二进制数来表示。

A . 1B . 2C . 4D . 163. 当逻辑函数有n 个变量时,共有 D 个变量取值组合?A. nB. 2nC. n 2D. 2n4. 逻辑函数的表示方法中具有唯一性的是 A 。

A .真值表 B.表达式 C.逻辑图 D.状态图5. 在一个8位的存储单元中,能够存储的最大无符号整数是 D 。

A .(256)10B .(127)10C .(128)10D .(255)106.逻辑函数F=B A A ⊕⊕)( = A 。

A.BB.AC.B A ⊕D. B A ⊕7.求一个逻辑函数F 的对偶式,不可将F 中的 B 。

A .“·”换成“+”,“+”换成“·”B.原变量换成反变量,反变量换成原变量C.变量不变D.常数中“0”换成“1”,“1”换成“0”8.A+BC= C 。

A .A+B B.A+C C.(A+B )(A+C ) D.B+C9.在何种输入情况下,“与非”运算的结果是逻辑0。

DA .全部输入是0 B.任一输入是0 C.仅一输入是0 D.全部输入是110.在何种输入情况下,“或非”运算的结果是逻辑1。

AA .全部输入是0 B.全部输入是1 C.任一输入为0,其他输入为1 D.任一输入为111.十进制数25用8421BCD 码表示为 B 。

A .10 101B .0010 0101C .100101D .1010112.不与十进制数(53.5)10等值的数或代码为 C 。

A .(0101 0011.0101)8421BCDB .(35.8)16C .(110101.11)2D .(65.4)813.以下参数不是矩形脉冲信号的参数 D 。

A.周期B.占空比C.脉宽D.扫描期14.与八进制数(47.3)8等值的数为: BA. (100111.0101)2B.(27.6)16C.(27.3 )16D. (100111.101)215. 常用的BCD码有 D 。

数字电路与逻辑设计试题及答案2套

数字电路与逻辑设计试题及答案2套

1. 三极管有NPN 和PNP 两种类型,当它工作在放大状态时,发射结____,集电结______;NPN 型三极管的基区是______型半导体,集电区和发射区是______型半导体。

2. 把高电压作为逻辑1,低电平作为逻辑0的赋值方法称作_______逻辑赋值。

一种电路假设在正逻辑赋值时为与非门,则在负逻辑赋值时为________。

3. 四位二进制编码器有____个输入端;____个输出端。

4. 将十进制数287转换成二进制数是________;十六进制数是_______。

5. 根据触发器功能的不同,可将触发器分成四种,分别是____触发器、____触发器、____触发器和____触发器。

6. 以下图所示电路中,Y 1 =______;Y 2 =______;Y 3 =______。

1.A. B. C. 2. 在以下三个逻辑函数表达式中,____是最小项表达式。

A .B A B A )B ,A (Y += B.C B C B A BC A )C ,B ,A (Y ++= C.C AB ABC B C A C B A )D ,C ,B ,A (Y +++⋅⋅=3.用8421码表示的十进制数45,可以写成__________A .45 B. [101101]BCD C. [01000101]BCD D. [101101]2 4.采用OC 门主要解决了_____A .TTL 与非门不能相与的问题 B. TTL 与非门不能线与的问题 C. TTL 与非门不能相或的问题5.*触发的特性表如下〔A 、B 为触发器的输入〕其输出信号的逻辑表达式为___A . Q n+1=A B. n n 1n Q A Q A Q +=+ C. n n 1n Q B Q A Q +=+三、化简以下逻辑函数,写出最简与或表达式:〔共20分〕 1. Y 2=Σm 〔0,1,8,9,10,11〕 2. Y 3见如下卡诺图四、分析设计题 (共 30分)1.四选一数据选择器的功能见下表,要实现Y 〔A ,B ,C 〕=Σm 〔1,4,6,7〕功能,芯片应如何连接,画出电路连接图〔需写出必要的解题步骤〕〔20分〕1 2 发器的初始状态均为"0〞〔10分〕。

数字电路与逻辑设计考核试卷

数字电路与逻辑设计考核试卷
C.编码器
D.触发器
12.以下哪些是数字电路设计中常用的设计原则?( )
A.最小化原则
B.最优化原则
C.模块化原则
D.可测试性原则
13.以下哪些部件可以实现数字信号的放大和驱动?( )
A.逻辑门
B.触发器
C.译码器
D.驱动器
14.以下哪些是常见的数字电路测试方法?( )
A.静态测试
B.动态测试
C.功能测试
A. RS触发器
B.加法器
C. D触发器
D. JK触发器
2.以下哪些逻辑门可以实现“逻辑非”功能?( )
A.非门
B.或非门
C.与非门
D.异或门
3.以下哪些编码方式属于二进制编码?( )
A. BCD码
B.格雷码
C.汉明码
D. 8421码
4.以下哪些是组合逻辑电路的例子?( )
A.译码器
B.计数器
C.多路选择器
4.二进制编码中,8421码是一种______编码方式。
5.在时序逻辑电路中,触发器在______的作用下改变状态。
6.数字电路设计中,为了减少“竞争-冒险”现象,可以采取增加______或使用______等方法。
7.在数字电路中,______用于实现数据的串行到并行转换,而______用于实现数据的并行到串行转换。
A.时钟信号
B.同步复位
C.异步复位
D.双沿触发
(结束)
三、填空题(本题共10小题,每小题2分,共20分,请将正确答案填到题目空白处)
1.在数字电路中,基本逻辑门包括与门、或门、非门和______门。
2.一个触发器能够存储一个二进制位,通常称为一个______。
3.在组合逻辑电路中,输出仅仅取决于输入信号的______和______。

专升本《数字电路与逻辑设计》_试卷_答案

专升本《数字电路与逻辑设计》_试卷_答案

专升本《数字电路与逻辑设计》_试卷_答案专升本《数字电路与逻辑设计》⼀、(共75题,共150分)1. 将⼗进制数(6.625)转换成⼆进制表⽰,其值为:()(2分)A.(110.110)2B.(110.101)2C.(10.101)2D.(10.110)2标准答案:B2. 使⽤⼆进制的补码,求的结果? ()(2分)A.110100102B.111010002C.110100002D.l10100012标准答案:D3. 对应的2421码为()。

(2分)A.10111110B.10001011C.01011000D.00110100 标准答案:A4.下列有关的叙述,哪个正确? ( ) (2分)A.B.C.D.标准答案:B5. 逻辑函数Y=( ) (2分)A.B.C.1D.0标准答案:A6. 将逻辑函数Y=化简为最简式( ) (2分)A.B.C.D.标准答案:D7. 根据最⼩项的性质,任意两个不同的最⼩项之积为( ) (2分)A.1B.C.0D.不确定标准答案:C8. 两输⼊与⾮门输出为1时,输⼊必须()。

(2分)A.两个同时为1B.两个中⾄少有⼀个为1C.两个同时为0D.两个中⾄少有⼀个为0标准答案:D9. 下列逻辑门中哪⼀种门的输出在任何条件下可以并联使⽤?()(2分)A.具有推拉式输出的TTL与⾮门B.TTL集电级开路门(OC门)C.普通CMOS与⾮门D.CMOS三态输出门标准答案:B10. 组合逻辑电路中的险象是由于( )引起的。

(2分)A.电路未达到最简B.逻辑门类型不同C.电路中的时延D.电路有多个输出标准答案:C11. 当T触发器的次态等于现态时,T触发器的输⼊端T=()。

(2分)A.0B.1C.QD.标准答案:A12. 与⾮门基本RS触发器的约束⽅程是( ) (2分)A.B.R+S=1C.D.R?S=0标准答案:B13. JK触发器的J=1,K=0,当触发信号到达后,输出Q的状态为( ) (2分)A.不变B.0C.1D.与前⼀状态Q反相标准答案:C14. 完全确定原始状态表中的五个状态A、B、C、D、E,若有等效对A和B,B和D,C和E、则最简状态表中只含多少个状态? ( )(2分)A.1B.2C.3D.4标准答案:B15. 某4位加法计数器,输出端,⽬前为1101,经过5个脉冲输⼊后,计数器的输出端应为( )(2分)A.1101B.0010C.0000D.1111标准答案:B16. 4路数据选择器应有( )个选择控制端(2分)A.8B.4C.2D.1标准答案:C17. 如果要设计⼀个偶校验产⽣器,则使⽤下列哪种组件电路最简单?(2分)A.7486B.7432C.7400D.74138标准答案:D18. 共阴极的七段显⽰器,若要显⽰数字“5”,则a、b、c、d、e、f、g中哪些为“1”? ( ) (2分)A.a、c、d、f、gB.b、c、e、f、gC.a、dD.b、e标准答案:A19. 555IC本⾝电路⼤致可分成五部份,即电阻分压器、电压⽐较器、基本R-S触发器、输出驱动器及下列哪⼀部份? ( ) (2分)A.触发电容B.充电⼆极管C.逆向⼆极管D.放电三极管标准答案:D20. ⼀般各种PLD组件的输出部分为:( ) (2分)A.与门阵列B.或门阵列C.⾮门阵列D.与⾮门阵列标准答案:B21. 逻辑函数可以表⽰成( ) (2分)A.B.C.D.标准答案:A,C,D22. 与晶体三极管相⽐,MOS管具有的特点是( ) (2分)A.受温度影响⼤B.功耗低C.便于集成D.带负载能⼒强标准答案:B,C23. 下列有关组合电路中险象的叙述正确的有哪些? (2分)A.是⼀种暂时的错误B.可以⽤增加冗余项的⽅法消除险象C.是⼀种预期的错误D.是⼀种临界竞争现象标准答案:A,B,D24. 下列触发器中,( )可作为同步时序逻辑电路的存储元件。

(完整版)数字电路与逻辑设计试卷

(完整版)数字电路与逻辑设计试卷

一.选择题(在每题的备选答案中选出一个正确的答案,并将正确答案的号码填在题干的括号内。

1.在逻辑关系中,决定事物结果的诸条件中,只需有任何一个知足,结果就会发生的逻辑关系是()A .与关系B .或关系C.非关系D.与或非关系2.以下图电路,输出Y 为()A. 0B.1C.AB D .高阻态3.已知 Y1AB,Y2 A B ,则Y1和Y2知足逻辑关系()。

A.Y1Y2B.Y1Y2C.Y1Y21D.Y1Y204.某二位时序电路的状态变换图以下所示,从该图中能够判断这是一个()计数器。

A .二进制加法B .二进制减法C.二位环型 D .三进制5.图中所示电路的逻辑功能是()A . CMOS反相器B.传输门C.多谐振荡器D.单稳态触发器6.以下四个储存器中,储存容量最大的是()A . 1024× 2B .1024× 4C. 2048× 2 D .4096× 27.在逻辑关系中,决定事物结果的诸条件均知足,结果才会发生的逻辑关系是()A .与关系B .或关系C.非关系D.与或非关系8.已知Y1AB,Y2 A B ,则 Y1和Y2知足逻辑关系()A.Y1Y2B.Y1Y2C.Y1Y20D. Y1Y2 A B 9.以下图电路实现的逻辑关系是()A.Y=0B. Y=A C.Y A B D.Y A B10.在数字系统中,将两个n位二进制数 A 、B 进行比较,以鉴别其大小的逻辑电路称为()A .加法器B .译码器C.数据比较器D.数据选择器11.将 D触发器接成以下图电路,则Q n+1 =()A .Q nB .C. 0 D .112.1024×4位的RAM有()位数据线。

A .1024B. 10C. 8D. 4二.填空题1.八进制数52,其对应的二进制数为。

2.在数字电路中,能够起信号传输开关作用的电路是。

3.三态门有三种输出状态,分别是:0、 1 和。

4.在数字系统中 , 有多个信号同时出现, 对此中高优先级的信号进行编码, 达成这一功能的电路称为。

数字电路逻辑设计课后答案

数字电路逻辑设计课后答案

《数字电路与逻辑设计》习题答案一、填空1.(51.625)10 = (110011.101 )2= (33.A )162.(110101.1011)2 =(35.B )163.(1997)10= (0100 1100 1100 1010)余3BCD= (0001 1001 1001 0111)8421BCD 4.(0110 1001 1000)8421BCD= (689)10(0110 1001 1000)余3BCD = (365)105.(BF.5)16= (1011 1111. 0101)26.16;67.4位8.除2取余法,乘2取余法9.1×2 3 +0×2 2 +1×2 1 +1×2 0 +0×2-1 +1×2-210.2 i ,N i11.奇校验码12.1,113.与、或、非14.逻辑式、真值表、逻辑图15.输出值“1”的对应最小项相加16.三进制及三进制以上进制的算术加,二进制算术加,逻辑加,模2加17.2 n18.相邻码组之间只有一位不同19.n个相领项20.开通,延迟,上升,t ON =t d +t r21.关闭,存储,下降,t OFF =t s +t f22.从负载流(灌)入反相器(或与非门),低23.从反相器(或与非门)流(拉)到负载,高24.与非门允许多大的噪声电压叠加到输入信号的高、低电平上,而不致破坏其正常逻辑状态,抗干扰能力越强25.最多可以带动10个同类型门电路。

26.t PHL ,t PLH ,(t PHL +t PLH)/227.短接,短接F 1 •F 2 ,线与28.“0”,“1”,“高阻”29.PMOS,NMOS,CMOS反相器,PMOS,NMOS,CMOS传输门30.V D+0.7V,-0.7V,极小,激增31.数字,模拟32.电路功耗低、抗干扰能力强、集成度高等33.V NL= V iL(max) -V oL(max)34.电路任一时刻的输出仅取决于该时刻的输入状态,而与电路前一时刻的状态无关35.只包含门电路(无存储元件)36.37.确定它的逻辑功能,并加以改进38.两数的本位加,不带低位的进位加,带进位加39.16个,低电平“0”,高电平“1”40.它们都有两个稳态,可以触发翻转,故具有记忆能力41.特性表、特性方程、波形图42.D、T'、T、RS、JK43.可以用CP控制其翻转时刻,同步触发器、主从触发器、边沿触发器,电平触发、主从触发、边沿触发44.主从、边沿触发器可以克服空翻,而同步触发器不能克服空翻45.两门之间因交叉耦合而产生的自锁作用46.RS=0,R、S不能同时为“1”47.0,148.可控制的计数,计数翻转,保持原状态49.下降,上升,150.边沿触发方式51.同步时序电路,异步时序电路52.触发器53.统计计数脉冲个数54.Q i-1 Q i-2‥‥‥Q 1 Q 0 ,Q n-1 Q n-2 ‥‥‥Q 1Q 055.暂存,平移56.串/并转换57.16μS58.波形变换、整形、脉冲鉴幅二、选择题:1. A D2. B C D3. A B4. D5. C6. A B D7. D.8. C9. B10. D11. B12. A.13. B14. A B三、化简下列各题1.用代数法化简下列函数为最简与或表达式(1)F=A B+B C+AC=B(A+C)+AC=B AC+AC=B+AC(2)F=C D+CD+C D+C D=(C D+C D)+(CD+C D)=C+C=1(3)F=AB C+AB+B C+AC=AB+B C+AC=AB+B C(4)F=A+CDAD=A+BCD+AD+B+B+B=A+B2.将下列函数式化为最小项表达式(1)F=AB+BC+AC=AB(C+C)+(A+A)BC+A(B+B)C =ABC+AB C+A BC+A B C(2)F=BCAB =AB+BC=AB(C+C)+(A+A)BC=ABC+AB C+A BC3.用代数法证明下列等式(1)左式=(A B+B)+(A CD+C)+D=A+B+A D+C+D=A +B +D +C +D=1(2)A ⊕0=A ·0+A ·1=A(3)A ⊕1=A ·1+A ·1 =A(4)A ⊕A =A ·A +A ·A=A +A =14.直接写出下列各函数的对偶式F',并用反演规则写出其反演式F(1)F'=(A +B )(B +C )(C +A D )F =(A +B )(B +C )(C +A D )(2)F'=A ·)+(E D C BF =A ·)+(E D C B5.用对偶规划求下列各式的对偶等式(1)左式的对偶式为(A +B )(A +C )(B +C +D )右式的对偶式为(A +B )(A +C )∴其对偶等式为:(A +B )(A +C )(B +C +D )=(A +B )(A +C )(根据对偶规则两式相等,则其对偶式也相等)(2)左式的F'1 =C B A ⋅⋅右式的F'2 =A +B +C其对偶等式为:C B A ⋅⋅=A +B +C6.试写出下列卡诺图的最小项表达式,并用卡诺图法求其最简与或式(1)最小项表达式F (A 、B 、C )=∑),,,,(54310 或F =A B C +A B C +A BC +A B C +A B C 最简与或式F =A C +B(2)最小项表达式F (A 、B 、C 、D )=),,,,,(1086420∑或F =A B C D +A B C D +A B C D +A BC D +A B C D +A B C D ;最简与或式F =B D +A D7.用卡诺图法化简下列函数为最简与或式(1)F =A B C +AD +D (B +C )+A C +A D =A +B C +D(2)10157φ32869)+(,(11,,,,,,,=A B+A C+B D+CD9.(1)错(2) 错(3) 对10.⋅⋅=+F⋅BCBAC1⋅B=C+⊕F⋅BCA2+⋅=3⋅⋅BCF⋅ACBA11.当控制信号BC=00时,输出是输入变量的反码。

数字电路与逻辑设计习题及参考答案全套

数字电路与逻辑设计习题及参考答案全套

数字电路与逻辑设计习题及参考答案一、选择题1. 以下表达式中符合逻辑运算法则的是 D 。

A.C ·C=C 2B.1+1=10C.0<1D.A+1=12. 一位十六进制数可以用 C 位二进制数来表示。

A . 1B . 2C . 4D . 163. 当逻辑函数有n 个变量时,共有 D 个变量取值组合?A. nB. 2nC. n 2D. 2n4. 逻辑函数的表示方法中具有唯一性的是 A 。

A .真值表 B.表达式 C.逻辑图 D.状态图5. 在一个8位的存储单元中,能够存储的最大无符号整数是 D 。

A .(256)10B .(127)10C .(128)10D .(255)106.逻辑函数F=B A A ⊕⊕)( = A 。

A.BB.AC.B A ⊕D. B A ⊕7.求一个逻辑函数F 的对偶式,不可将F 中的 B 。

A .“·”换成“+”,“+”换成“·”B.原变量换成反变量,反变量换成原变量C.变量不变D.常数中“0”换成“1”,“1”换成“0”8.A+BC= C 。

A .A+B B.A+C C.(A+B )(A+C ) D.B+C9.在何种输入情况下,“与非”运算的结果是逻辑0。

DA .全部输入是0 B.任一输入是0 C.仅一输入是0 D.全部输入是110.在何种输入情况下,“或非”运算的结果是逻辑1。

AA .全部输入是0 B.全部输入是1 C.任一输入为0,其他输入为1 D.任一输入为111.十进制数25用8421BCD 码表示为 B 。

A .10 101B .0010 0101C .100101D .1010112.不与十进制数(53.5)10等值的数或代码为 C 。

A .(0101 0011.0101)8421BCDB .(35.8)16C .(110101.11)2D .(65.4)813.以下参数不是矩形脉冲信号的参数 D 。

A.周期B.占空比C.脉宽D.扫描期14.与八进制数(47.3)8等值的数为: BA. (100111.0101)2B.(27.6)16C.(27.3 )16D. (100111.101)215. 常用的BCD码有 D 。

数字电路与逻辑设计课后题答案

数字电路与逻辑设计课后题答案

驱动方程 J 1 K 1 Q3
J 2 K 2 Q1 Q Q , Q 1 2 K3 3 J 3
输出方程
Y Q3
5-1
Qn 1 Q Q Q Q Q Q J 1 K 1 Q3 3 1 3 1 3 1 状态方程: 1 n 1 K 2 Q1 Q2 Q1 Q2 Q1 Q2 Q1 Q2 J 2 Q Q , Q n 1 J3 K3 1 2 3 Q3 Q1 Q2 Q3 Q3 Q3 Q1 Q2 Q3
Z1 Y1 Y 0 Y1 Y 0 Z 2 Y1 Y 0 Y1 Y 0 Z 3 Y1 Y 0 Y1 Y 0 Z 4 Y1 Y 0 Y1 Y 0
注意:与输入无效情况 相,如何改进?
3-5 试画出用3线-8线译码器74LS138和门电路产生如下多输出 逻辑函数的逻辑图。
A0
n Q1 1 Q 2 n 1 Q 2 Q1 Q 2 Y Q 2 Q1
n 1 n 1 Q1 Q2 Y 0
状态转换图:
1 1 1 1
0
0
0
1
Q2Q1
A
Y
0
0
00
01
0 0
11
0 0
10
0 0
5-3 在图电路中,若两个移位寄存器中的原始数据分别为 A3A2A1A0=1001,B3B2B1B0=0011,试问经过4个CP信号 作用以后两个寄存器中的数据如何? 这个电路完成什么功能?
4-3 已知维持阻塞结构D触发器各输入端的电压波形如图所示, 试画出Q、 Q端对应的电压波形。
D:
Q: Q:
4-4 设图4.4中各触发器的初始状态皆为Q=0,试画出在CP 信号连续作用下各触发器输出端的电压波形。

数字电路与逻辑设计_华中科技大学中国大学mooc课后章节答案期末考试题库2023年

数字电路与逻辑设计_华中科技大学中国大学mooc课后章节答案期末考试题库2023年

数字电路与逻辑设计_华中科技大学中国大学mooc课后章节答案期末考试题库2023年1.二进制并行加法器使用先行进位的主要目的是( )参考答案:提高运算速度2.关于四位二进制并行加法器74283,下面说法正确的是()参考答案:它可以实现加法运算_它可以实现减法运算_它有9个输入端,5个输出端_它可以实现代码转换3.关于计数器74290,下面说法正确的是参考答案:其内部包含四个触发器_它可以实现模小于10的任意计数器_它可以实现8421码模10计数器4.将十进制数75.25转换成十六进制数为()参考答案:4B.45.余3码10010101.10101000对应的二进制数为 ( )参考答案:111110.116.同步时序电路设计中,状态编码采用相邻编码法的目的是( )。

参考答案:减少电路中的逻辑门7.在正常工作时,3-8线译码器74138的使能端【图片】【图片】【图片】的值为( )参考答案:1008.相同功能的Moore型时序电路比Mealy型时序电路多一个状态,因此Moore型比Mealy型的时序电路多一个触发器。

参考答案:错误9.在设计同步时序逻辑电路时,实现相同功能,使用D触发器的电路一定比使用JK触发器的电路简单。

参考答案:错误10.组合逻辑电路在任何时刻产生的稳定输出值仅仅取决于该时刻各输入值的组合,而与过去的输入值无关。

参考答案:正确11.为了实现计数功能,集成寄存器74194的控制端S0S1可以是()。

参考答案:01_1012.用逻辑代数公理、定理和规则可以证明【图片】。

参考答案:正确13.使用8路选择器实现4变量逻辑函数F(A,B,C,D),使用ABC作为控制变量,数据输入端D0-D7可能的值有( )。

参考答案:1_D14.带符号二进制数–00101的补码为()参考答案:11101115.根据反演规则和对偶规则可写出逻辑函数【图片】的反函数【图片】=(),对偶函数【图片】=()。

参考答案:;16.用卡诺图化简法求逻辑函数【图片】的最简与或表达式和最简或与表达式分别为()。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

数字电路与逻辑设计(1)班级 学号 姓名 成绩一.单项选择题(每题1分,共10分)1.表示任意两位无符号十进制数需要( )二进制数。

A .6B .7C .8D .9 2.余3码对应的2421码为( )。

A .01010101 B.10000101 C. D. 3.补码1.1000的真值是( )。

A . + B. -1.0111 C. D. -0. 1000 4.标准或-与式是由( )构成的逻辑表达式。

A .与项相或 B. 最小项相或 C. 最大项相与 D.或项相与 5.根据反演规则,()()E DE C C A F ++⋅+=的反函数为( )。

A. E )]E D (C C [A F ⋅++=B. E )E D (C C A F ⋅++=C. E )E D C C A (F ⋅++=D. E )(D A F ⋅++=E C C 6.下列四种类型的逻辑门中,可以用( )实现三种基本运算。

A. 与门B. 或门C. 非门D. 与非门7. 将D 触发器改造成T 触发器,图1所示电路中的虚线框内应是( )。

图1A. 或非门B. 与非门C. 异或门D. 同或门8.实现两个四位二进制数相乘的组合电路,应有( )个输出函数。

A . 8 B. 9 C. 10 D. 11 9.要使JK 触发器在时钟作用下的次态与现态相反,JK 端取值应为( )。

A .JK=00 B. JK=01 C. JK=10 D. JK=1110.设计一个四位二进制码的奇偶位发生器(假定采用偶检验码),需要( )个异或门。

A .2 B. 3 C. 4 D. 5二.判断题(判断各题正误,正确的在括号内记“∨”,错误的在括号内记“×”,并在划线处改正。

每题2分,共10分)1.原码和补码均可实现将减法运算转化为加法运算。

( )2.逻辑函数7),M(1,3,4,6,C)B,F(A,∏=则m(0,2,5)C)B,(A,F ∑=。

( ) 3.化简完全确定状态表时,最大等效类的数目即最简状态表中的状态数目。

( )4.并行加法器采用先行进位(并行进位)的目的是简化电路结构。

( ) 5. 图2所示是一个具有两条反馈回路的电平异步时序逻辑电路。

( )图2三.多项选择题(从各题的四个备选答案中选出两个或两个以上正确答案,并将其代号填写在题后的括号内,每题2分,共10分) 1.小数“0”的反码形式有( )。

A .0.0......0 ; B .1.0......0 ; C .0.1......1 ; D .1.1 (1)2.逻辑函数F=A ⊕B 和G=A ⊙B 满足关系( )。

A. G F =B. G F ='C. G F ='D. 1G F ⊕=3. 若逻辑函数∑∑==5,7),m(0,2,3,4,C)B ,G(A,,m(1,2,3,6)C)B ,F(A,则F 和G 相“与”的结果是( )。

A .32m m +B . 1C . B AD . AB 4.设两输入或非门的输入为x 和y ,输出为z ,当z 为低电平时,有( )。

A .x 和y 同为高电平 ;B . x 为高电平,y 为低电平 ;C .x 为低电平,y 为高电平 ;D . x 和y 同为低电平.5.组合逻辑电路的输出与输入的关系可用( )描述。

A .真值表 B. 流程表 C .逻辑表达式 D. 状态图四. 函数化简题(10分)1.用代数法求函数B A C B AC AB ⋅+⋅++=C)B,F(A, 的最简“与-或”表达式。

(4分)2.用卡诺图化简逻辑函数F(A ,B ,C ,D)=∑m(2,3,9,11,12)+∑d(5,6,7,8, 10,13) 求出最简“与-或”表达式和最简“或-与”表达式。

(6分)五.设计一个将一位十进制数的余3码转换成二进制数的组合电路,电路框图如图3所示。

(15分)图3要求:1.填写表1所示真值表;表1ABCD WXYZ ABCD WXYZ00000001001000110100010101100111100010011010101111001101111011112.利用图4所示卡诺图,求出输出函数最简与-或表达式;图43.画出用PLA实现给定功能的阵列逻辑图。

4.若采用PROM实现给定功能,要求PROM的容量为多大六、分析与设计(15分)某同步时序逻辑电路如图5所示。

图5 (1) 写出该电路激励函数和输出函数;(2) 填写表2所示次态真值表;表2输入X现态Q2 Q1激励函数J2 K2 J1 K1次态Q2(n+1)Q1(n+1)输出Z(3) 填写表3所示电路状态表;表3现态次态Q 2 (n+1)Q 1(n+1)输出Q 2Q 1X=0X=1Z00011011(4)设各触发器的初态均为0,试画出图6中Q1、Q2和Z的输出波形。

图6(5)改用T 触发器作为存储元件,填写图7中激励函数T 2、T 1卡诺图,求出最简表达式。

图7七.分析与设计(15分)某电平异步时序逻辑电路的结构框图 如图8所示。

图中:11222212y y x x Y x x y ++= 212121211x x y y x Y y x x ++=212y x x Z =要求:1.根据给出的激励函数和输出函数表达式,填写表4所示流程表;表4二次状态激励状态Y 2Y 1/输出Z图82. 判断以下结论是否正确,并说明理由。

①该电路中存在非临界竞争;②该电路中存在临界竞争;3.将所得流程表4中的00和01互换,填写出新的流程表5,试问新流程表对应的电路是否存在非临界竞争或临界竞争表5八.分析与设计(15分)某组合逻辑电路的芯片引脚图如图9 所示。

图91.分析图9 所示电路,写出输出函数F1、F2的逻辑表达式,并说明该电路功能。

2.假定用四路数据选择器实现图9 所示电路的逻辑功能,请确定图10所示逻辑电路中各数据输入端的值,完善逻辑电路。

图103.假定用EPROM实现图9 所示电路的逻辑功能,请画出阵列逻辑图。

《数字电路与逻辑设计》试卷A 参考答案一.单项选择题(每题1分,共10分)1.B ; 2.C ; 3.D ; 4.B ; 5. A ; 6.D ; 7.D ; 8.A ; 9.D ; 10.B 。

二.判断题(判断各题正误,正确的在括号内记“∨”,错误的在括号内记“×”,并在划线处改正。

每题2分,共10分)1.反码和补码均可实现将减法运算转化为加法运算。

(×)2.逻辑函数7),M(1,3,4,6,C)B,F(A,∏= (×) 3.化简完全确定状态表时,最大等效类的数目即最简状态表中的状态数目。

(∨) 4.并行加法器采用先行进位(并行进位)的目的是提高运算速度。

(×) 5. 图2所示是一个具有一条反馈回路的电平异步时序逻辑电路。

(×)三.多项选择题(从各题的四个备选答案中选出两个或两个以上正确答案,并将其代号填写在题后的括号内,每题2分,共10分)1.AD ; 2.ABD ; 3.AC ; 4.ABC ; 5.AC 。

四. 函数化简题(10分)1.代数化简(4分)BA B AC A B AC AB AC B AC AB )A C (B AC AB BA CB AC AB C)B,F(A,+=++=++=++=+++=⋅+⋅++=2.卡诺图化简(共6分)最简“与-或”表达式为: C B C A F += (3分) 最简“或-与”表达式为: )C B (C)(A F +⋅+= (3分) 五.设计(共15分)1.填写表1所示真值表;(4分)表1 真值表ABCD WXYZ ABCD WXYZ 0000 0001 0010 0011 0100 0101 0110 0111dddd dddd dddd 0000 0001 0010 0011 01001000 1001 1010 1011 1100 1101 1110 11110101 0110 0111 1000 1001 dddd dddd dddd2.利用卡诺图,求出输出函数最简与-或表达式如下:(4分)DZDCDCYBCDDBCBXBCDABW=+=++=+=3.画出用PLA5分)4.若采用PROM实现给定功能,要求PROM的容量为:(2分)4(bit)24⨯六、分析与设计(15分)(1)写出该电路激励函数和输出函数;(3分)(2)(3)填写如下所示电路状态表;(3分)(4)设各触发器的初态均为0,根据给定波形画出Q1、Q2和Z的输出波形。

(3分)(5)改用T 触发器作为存储元件,填写激励函数T 2、T 1卡诺图,求出最简表达式。

(3分)最简表达式为:11111212122Q X Q X Q X T Q Q Q Q Q Q T ⊕=+=⊕=+=七.分析与设计(15分)1.根据给出的激励函数和输出函数表达式,填流程表; (5分)2. 判断以下结论是否正确,并说明理由。

(6分)① 该电路中存在非临界竞争;正确。

因为处在稳定总态(00,11),输入由00变为01或者处在稳定总态二次状态 y 2 y 1激励状态Y 2Y 1/输出Zx 2x 1=00 x 2x 1=01 x 2x 1=11 x 2x 1=10 0 0 00/0 00/0 01/0 00/0 0 1 00/0 00/0 01/0 10/0 1 1 11/0 00/0 11/1 10/0 1 011/001/011/110/0(11,11),输入由11变为01时,均引起两个状态变量同时改变,会发生反馈回路间的竞争,但由于所到达的列只有一个稳定总态,所以属于非临界竞争。

② 该电路中存在临界竞争;正确。

因为处在稳定总态(11,01),输入由11变为10时,引起两个状态变量同时改变,会发生反馈回路间的竞争,且由于所到达的列有两个稳定总态,所以属于非临界竞争。

3.将所得流程表3中的00和01互换,填写出新的流程表,试问新流程表对应的电路是否存在非临界竞争或临界竞争(4分)新的流程表如下:新流程表对应的电路不存在非临界竞争或临界竞争。

八.分析与设计(15分)1(4分)该电路实现全减器的功能功能。

(1分)2.假定用四路数据选择器实现该电路的逻辑功能,请确定给定逻辑电路中各数据输入端的值,完善逻辑电路。

(5分)3.假定用EPROM实现原电路的逻辑功能,可画出阵列逻辑图如下:(5分)数字电路与逻辑设计(2)一、【单项选择题】(本大题共20小题,每小题2分,共40分)在每小题列出的四个选项中只有一个选项是符合题目要求的,请将正确选项前的字母填在答题卷相应题号处。

1、和二进制数等值的十六进制数是( A )。

[A] [B] [C] [D]2、是8421BCD码的是( B )。

[A] 1010[B] 0101[C] 1100[D] 11113、和二进制码1100对应的格雷码是( C )。

相关文档
最新文档