计算机组成原理练习(1)(1)
《计算机组成原理》各章练习参考答案
![《计算机组成原理》各章练习参考答案](https://img.taocdn.com/s3/m/36d05e4079563c1ec5da71b3.png)
《计算机组成原理》各章练习题参考答案第一章思考练习题一.填空1.电子数字计算机可以分为专用计算机和通用计算机两类。
2.硬件采用LSI或VLSI的电子计算机属于计算机发展过程中的第四代。
3.存储器中存放数据和程序。
4.一台计算机包括运算、存储、控制、输入及输出五个单元。
5.完成算术运算和逻辑运算的部件是运算器(或ALU);运算器的核心是加法器;控制、指挥程序和数据的输入、运行以及处理运算结果的部件是控制器。
6.CPU内部连接各寄存器及运算部件之间的总线是内部总线;CPU同存储器、通道等互相连接的总线是系统总线;中、低速I/O设备之间互相连接的总线是I/O总线。
7.在多总路线结构中,CPU总线、系统总线和高速总线相连通过桥实现。
8.计算机软件一般分为系统软件和应用软件。
9.完整的计算机系统由硬件系统和软件系统构成。
10.机器字长是指一台计算机一次所能够处理的二进制位数量。
11.数据分类、统计、分析属于计算机在数据处理方面的应用。
12.计算机是一种信息处理机,它最能准确地反映计算机的主要功能。
13.个人台式商用机属于微型机。
14.对计算机软硬件进行管理,是操作系统的功能。
15.用于科学技术的计算机中,标志系统性能的主要参数是MFLOPS。
16.通用计算机又可以分为超级机、大型机、服务器、工作站、微型机和单片机六类。
17.“存储程序控制”原理是冯.诺依曼提出的。
18.运算器和控制器构成CPU,CPU和主存构成主机。
19.取指令所用的时间叫取指周期,执行指令所用的时间叫执行周期。
20.每个存储单元都有一个编号,该编号称为地址。
21.现代计算机存储系统一般由高速缓存、主存和辅存构成。
22.计算机能够自动完成运算或处理过程的基础是存储程序和程序控制原理。
二.单选1.存储器用来存放( C )。
A.数据B.程序C.数据和程序D.正在被执行的数据和程序2.下面的描述中,正确的是( B )A.控制器能够理解、解释并执行所有的指令及存储结果。
计算机组成原理(第二版)唐朔飞各章节习题与答案
![计算机组成原理(第二版)唐朔飞各章节习题与答案](https://img.taocdn.com/s3/m/72e077010912a216147929c6.png)
第一章练习习题(一)2017-04-24马辉安阳师院mh1、通常划分计算机发展时代是以()为标准的。
A、所用的电子元器件B、运算速度C、计算机结构D、所用语言2、微型计算机的发展以()技术为标志。
A、操作系统B、微处理器C、磁盘D、软件3、电子计算机技术发展至今,其运行仍遵循一位科学家提出的基本原理,他是()。
A、牛顿B、爱因斯坦C、爱迪生D、冯诺依曼4、以下说法中,正确的是()。
A、控制器能理解并执行所有指令及存储结果B、一台计算机包括输入、输出、控制、存储及算术逻辑运算五个单元C、所有的数据运算都在CPU的控制器中完成D、都不对5、电子计算机发展的四代中所用的主要元器件分别是()A、电子管、晶体管、中小规模集成电路、激光器件B、晶体管、中小规模集成电路、激光器件、光介质C、电子管、晶体管、中小规模集成电路、大规模集成电路D、电子管、数码管、中小规模集成电路、激光器件6、下列选项中不是冯诺依曼机器的最根本特征的是()。
A、以运算器为中心B、指令并行执行C、存储器按地址访问. word完美格式.D、数据以二进制编码,用二进制运算7、在CPU的组成中不包括()A、运算器B、存储器C、控制器D、寄存器8、存储字是指()A、存放在一个存储单元中的二进制代码组合B、存放在一个存储单元中的二进制代码位数C、存储单元的个数D、机器指令的位数9、存储字长是指()选项同上题10、计算机中数据处理中心是()A、主机B、运算器C、控制器D、I/O系统11、以下说法错误的是()A、硬盘是外部设备B、软件的功能与硬件的功能在逻辑上是等效的C、硬件实现的功能一般比软件实现具有较高的执行速度D、软件的功能不能由硬件替换12、32位微机是指该计算机所用的CPU()A、具有32个寄存器B、能同时处理32位的二进制数C、能处理32个字符D、运算的结果最大为2的32次方13、下列选项中,描述浮点数操作速度的指标是()A、MIPSB、CPI. word完美格式.C、IPCD、MFLOPS14、当前设计高性能计算机的重要技术途径是()A、提高CPU主频B、采用非冯诺依曼结构C、扩大主存容量D、采用并行处理技术答案:1、A2、B3、D4、B5、C6、B7、B8、A9、B 10、B 11、D 12、B 13、D 14、D第三章练习习题(一)2017-05-04马辉安阳师院mh 1、连接计算机与计算机之间的总线属于()总线A、片内B、系统C、通信D、都不对2、挂接在总线上的多个部件()A、只能分时向总线发送数据,并只能分时从总线上接收数据B、只能分时向总线发送数据,但可同时从总线接收数据C、可同时向总线发送数据,并同时从总线接收数据D、可同时向总线发送数据,但只能分时从总线接收数据3、在总线上,同一时刻()A、只能有一个主设备控制总线传输操作B、只能有一个从设备控制总线传输操作C、只能有一个主设备和一个从设备控制总线传输操作D、可以有多个主设备控制总线传输操作. word完美格式.4、总线是计算机各部件交换信息的公共通路,当使用总线传送数据时在每一时刻在总线上传送()A、多个部件发送给多个部件的信息B、多个部件发送给一个部件的信息C、一个部件发送给一个部件的多组信息D、一个部件发送给多个部件的一组信息5、系统总线是指()A、运算器、控制器、寄存器之间的连接部件B、运算器、寄存器、主存之间的连接部件C、运算器、寄存器、外围设备之间的连接部件D、CPU、主存、外围设备之间的连接部件6、系统级的总线是用来连接()A、CPU内部的运算器和寄存器B、主机系统板上的所有部件C、主机系统板上的各个芯片D、系统中的各个功能模块或设备7、计算机使用总线结构的主要优点是便于实现积木化,缺点是()A、地址信息、数据信息和控制信息不能同时出现B、地址信息和数据信息不能同时出现C、两种信息源的代码在总线中不能同时出现D、都不对8、下面所列的()不属于系统总线接口的功能A、数据缓存B、数据转换C、状态设置D、完成算术逻辑运算9、地址总线、数据总线、控制总线三类是根据()来划分的A、总线所处的位置. word完美格式.B、总线传送的内容C、总线的传送方式D、总线的传送方向10、系统总线中地址线的功能是()A、用于选择主存单元地址B、用于选择进行信息传输的设备C、用于选择外存地址D、用于指定主存或IO设备接口的地址11、CPU的控制总线提供()A、数据信号流B、所有存储器和IO设备的时序信号及控制信号C、来自IO设备和存储器的响应信号D、包含B和C 12、在系统总线的数据线上,不可能传输的是()A、指令B、操作数C、握手(应答)信号D、中断类型号答案:1、C2、B3、A4、D5、D6、D7、C8、D 9、B 10、D 11、D 12、C第三章练习习题(二)2017-05-08马辉安阳师院mh1、串行总线主要用于()A、连接主机与外围设备. word完美格式.B、连接主存与CPUC、连接运算器与控制器D、连接CPU内部各部件2、不同信号在同一条信号线上分时传输的方式称为()A、并行传输方式B、串行传输方式C、总线复用方式D、分离式通信3、在一个16位的总线系统中,若时钟频率为100MHz,总线周期为5个时钟周期传输一个字,则总线带宽是()A、4MBpsB、40MBpsC、16MBpsD、64MBps 4、某总线有104根信号线,其中数据总线32根,若总线工作频率为33MHz,则其理论最大传输率为()A、33MBpsB、64MBpsC、132MBpsD、164MBps5、在链式查询方式下,越靠近控制器的设备()A、优先级越高,得到总线使用权的机会越多B、优先级越低,得到总线使用权的机会越少C、优先级越低,得到总线使用权的机会越多D、优先级越高,得到总线使用权的机会越少6、若总线位宽为16位,总线时钟频率为8MHz,完成一次数据传输需2个总线时钟周期,则总线数据传输率为()A、16MbpsB、8MbpsC、16MBpsD、8MBps. word完美格式.7、假设某系统总线在一个总线周期中能并行传输4字节的信息,一个总线周期占用2个时钟周期,总线时钟频率为10MHz,则总线带宽是()A、10MBps B、20MBpsC、40MBpsD、80MBps8、设一个32位微处理器配有16位的外部数据总线,若时钟频率为50MHz,若总线传输最短周期为4个时钟周期,则总线的最大数据传输率为()A、12.5MBpsB、25MBpsC、50MBpsD、16MBps9、在三种集中式总线仲裁中,()方式对电路故障最敏感A、链式查询B、计数器定时查询C、独立请求D、都一样10、在独立请求方式下,若有N个设备,则()A、需N个总线请求信号和N个总线响应信号B、有一个总线请求信号和N个总线响应信号C、总线请求信号多于总线响应信号D、总线请求信号少于总线响应信号11、在链式查询方式下,若有N个设备,则()A、有N条总线请求信号B、共用一条总线请求信号C、有N-1条总线请求信号D、无法确定答案:. word完美格式.1、A2、C3、B4、C5、A6、D7、B8、B9、A 10、A 11、B第三章练习习题(三)2017-05-09马辉安阳师院mh1、总线主设备是指()A、掌握总线控制权的设备B、申请作为主设备的设备C、被从设备访问的设备D、总线裁决部件2、总线的从设备是指()A、申请作为从设备的设备B、被主设备访问的设备C、掌握总线控制权的设备D、总线源设备3、总线上信息的传输总是由()A、CPU启动B、总线控制器启动C、总线主设备启动D、总线从设备启动4、以下叙述中错误的是()A、总线结构的传送方式可以提高数据的传输速度B、与独立请求发送相比,链式查询方式对电路的故障更敏感C、PCI总线采用同步传输协议和集中式仲裁方式D、总线的带宽是总线本身所能达到的最高传输速率5、同步控制方式是()A、只适用于CPU控制的方式. word完美格式.B、只适用于外围设备控制的方式C、由统一时序信号控制的方式D、所有指令执行时间都相同的方式6、同步通信之所以比异步通信具有较高的传输速度,是因为()A、同步通信不需要应答信号且总线长度较短B、同步通信用一个公共的时钟信号进行同步C、同步通信中,各部件存取时间比较接近D、以上各项因素的综合结果7、以下各项中,()是同步传输的特点A、需要应答信号B、各部件的存取时间比较接近C、总线长度较长D、总线周期长度可变8、在同步通信中,一个总线周期的传输过程通常是()A、先传送数据,再传送地址B、先传送地址,再传送数据C、只传送数据D、都不对9、总线的异步通信方式()A、不采用统一时钟信号,只采用握手信号B、既采用统一时钟信号,又采用握手信号C、既不采用统一时钟信号,又不采用握手信号D、采用统一时钟信号,不采用握手信号10、下列选项中英文缩写均为总线标准的是()A、PCI、CRT、USB、EISAB、ISA、CPI、VESA、EISA. word完美格式.C、ISA、SCSI、RAM、MIPSD、ISA、EISA、PCI、PCI-Express11、在目前计算机上广泛使用的U盘,其接口使用的总线标准是()A、VESAB、USBC、AGPD、PCI答案:1、A2、B3、C4、A5、C6、D7、B8、B9、A 10、D 11、B第四章练习习题(一)2017-05-27马辉安阳师院mh 1、和外存储器相比,内存储器的特点是()A、容量大、速度快、成本低B、容量大、速度慢、成本高C、容量小、速度快、成本高D、容量小、速度快、成本低2、存储体按照一定的顺序划分成许多存储单元,存储单元有一个编号,称为存储单元的地址,访问存储器必须按照地址进行,存储单元中存放的是()A、存储器单元的地址编号B、指定单元存放的数据C、将要写入存储单元的内容D、访问存储器的控制命令3、磁盘属于()类型的存储器. word完美格式.A、随机存取存储器B、只读存储器C、顺序存取存储器D、直接存取存储器4、某计算机系统,其操作系统保存在硬盘上,其内存储器应该采用()A、RAMB、ROMC、RAM和ROMD、都不对5、计算机的存储系统是指()A、RAMB、ROMC、主存储器D、Cache、主存储器和外存储器6、、一般存储系统由三级组成,下列关于各级存储器的作用及速度、容量的叙述中正确的是()A、主存存放正在CPU中运行的程序,速度较快,容量很大B、Cache存放当前所有频繁访问的数据,特点是速度最快、容量较小C、外存存放需联机保存但暂时不执行的程序和数据,容量很大且速度很慢D、外存存放需联机保存但暂时不执行的程序和数据,容量很大且速度很快7、以下器件中存取速度最快的是()A、CacheB、主存C、寄存器D、磁盘8、在下列几种存储器中,CPU可直接访问的是()A、主存储器B、磁盘. word完美格式.C、磁带D、光盘9、下列叙述中,()是正确的A、主存可由RAM和ROM组成B、主存只能由RAM组成C、主存只能由ROM组成D、都不对10、在存储器层次结构中,存储器从速度最快到最慢的排列顺序是()A、寄存器-主存-Cache-辅存B、寄存器-主存-辅存-CacheC、寄存器-Cache-辅存-主存D、寄存器-Cache-主存-辅存11、在存储器层次结构中,存储器从容量最大到最小的排列顺序是()A、寄存器-主存-Cache-辅存B、寄存器-主存-辅存-CacheC、辅存-主存-Cache-寄存器D、寄存器-Cache-主存-辅存12、用户程序所存放的主存空间属于()A、随机存取存储器B、只读存储器C、顺序存取存储器D、直接存取存储器答案:1、C2、B3、D4、C5、D6、C7、C8、A9、A 10、D 11、C 12、A. word完美格式.第四章练习习题(二)2017-05-31马辉安阳师院mh1、以下()表示从主存M中读出数据A、M(MAR) →MDRB、(MDR)→M(MAR)C、M(MDR)→MARD、(MAR)→M(MDR)2、以下()表示向主存M中写入数据A、M(MAR) →MDRB、(MDR)→M(MAR)C、M(MDR)→MARD、(MAR)→M(MDR)3、下列说法中正确的是()A、半导体RAM信息可读可写,且断电后仍能保持记忆B、DRAM是易失性RAM,而SRAM中的存储信息是不易失的C、半导体RAM是易失性RAM,但只要电源不断电,所存信息是不丢失的D、半导体RAM是非易失性的RAM4、下面有关系统主存的叙述中,错误的是()A、RAM是可读可写存储器,ROM是只读存储器B、ROM和RAM的访问方式相同,都采用随机访问方式进行C、系统的主存由RAM和ROM组成D、系统的主存都是用DRAM芯片实现的5、静态半导体存储器SRAM指()A、在工作过程中,存储内容保持不变B、在断电后信息仍保持不变. word完美格式.C、不需动态刷新D、芯片内部有自动刷新逻辑6、半导体静态存储器SRAM的存储原理是()A、依靠双稳态电路B、依靠定时刷新C、依靠读后再生D、信息不再变化7、动态RAM的特点是()A、工作中存储内容动态地变化B、工作中需要动态地改变访存地址C、每隔一定时间刷新一遍D、每次读出后需根据原存内容全部刷新一遍8、和静态RAM相比,动态RAM具有()优点A、容量能随应用任务需要动态变化B、成本低、功耗低C、掉电后内容不会丢失D、内容不需要再生9、DRAM的刷新是以()为单位进行的A、存储单元B、行C、列D、存储元10、某SRAM芯片,其存储容量为64K×16位,该芯片的地址线和数据线数目为()A、64、16B、16、64C、64、8D、16、1611、某存储器容量为32K×16位,则()A、地址线为16根,数据线为32根. word完美格式.B、地址线为32根,数据线为32根C、地址线为15根,数据线为16根D、地址线为15根,数据线为32根12、在存储器芯片中,地址译码采用双译码方式是为了()A、扩大寻址范围B、减少存储单元数目C、增加存储单元数目D、减少存储单元选通线数目13、在1K×1位的存储芯片中,采用双译码方式,译码器的输出信号有()条A、1024B、64C、32D、10 答案:1、A2、B3、C4、D5、C6、A7、C8、B9、B 10、D 11、C 12、D 13、B第四章练习习题(三)2017-06-01马辉安阳师院mh1、以下四种类型的半导体存储器中,以传输同样多的字为比较条件,则读出数据传输率最高的是()A、DRAMB、SRAMC、FLASHD、EEPROM2、既具有SRAM读写的灵活性和较快的访问速度,又在断电后可不丢失信息的ROM是()A、EEPROMB、FLASH. word完美格式.C、EPROMD、PROM3、下列存储器中可电改写的只读存储器是()A、EEPROMB、EPROMC、ROMD、RAM4、下列几种存储器中,()是易失性存储器A、CacheB、EPROMC、Flash MemoryD、CDROM5、下列各类存储器中,不采用随机方式的是()A、EPROMB、CDROMC、DRAMD、SRAM6、某内存若为16MB,则表示其容量为()KBA、16B、16384C、1024D、16000 7、若数据在存储器中采用以低字节地址为字地址的存放方式,则十六进制数12345678H的存储字节顺序按地址从小到大依次是()A、12345678B、78563412C、87654321D、341278568、某计算机字长为32位,存储器容量为16MB,CPU按半字寻址时可寻址的单元数为()A、224B、223C、222D、2219、某计算机字长为16位,存储器容量为64KB,CPU按字寻址,其可寻址的单元数是()A、64KB、32KBC、32KD、64KB10、4片16K×8位的存储芯片,可设计为()容量的存储器. word完美格式.A、32K×16位B、16K×16位C、32K×8位D、8K×16位11、16片2K×4位的存储器可以设计为()存储容量的16位存储器A、16KB、32KC、8KD、2K12、设CPU地址总线有24根,数据总线有32根,用512K×8位的RAM 芯片构成该机的主存储器,则该机主存最多需要()片这样的存储芯片。
计算机组成原理练习题2010级1
![计算机组成原理练习题2010级1](https://img.taocdn.com/s3/m/ef9fd8ede009581b6bd9ebe5.png)
1.在DMA 方式中,CPU 和DMA 控制器通常采用三种方法来分时使用主存,它们是A 、B 和C 。
A.停止CPU 访问主存B.周期挪用C.DMA 和CPU 交替访问主存2.设n = 8(不包括符号位),则原码一位乘需做 A 次移位和最多 B 次加法,补码Booth 算法需做 C 次移位和最多 D 次加法。
A.8 B.8 C.8 D.93.设浮点数阶码为8位(含1位阶符),尾数为24位(含1位数符),则32位二进制补码浮点规格化数对应的十进制真值范围是:最大正数为 A ,最小正数为 B ,最大负数为 C ,最小负数为 D 。
A.2127(1-2-23) B.2-129C.2-128(-2-1-2-23) D.-21274.一个总线传输周期包括 A 、 B 、 C 和 D四个阶段。
A.申请分配阶段B.寻址阶段C.传输阶段D.结束阶段5.CPU 采用同步控制方式时,控制器使用 A 和 B 组成的多极时序系统。
A.机器周期B.节拍6.在组合逻辑控制器中,微操作控制信号由 A 、 B 和 C 决定。
A.指令操作码 B 时序C.状态条件1.完成一条指令一般分为 A 周期和 B 周期,前者完成 C 操作,后者完成 D 操作。
A.取指B.执行C.取指令和分析指令D.执行指令2.设指令字长等于存储字长,均为24 位,若某指令系统可完成108 种操作,操作码长度固定,且具有直接、间接(一次间址)、变址、基址、相对、立即等寻址方式,则在保证最大范围内直接寻址的前提下,指令字中操作码占 A 位,寻址特征位占 B 位,可直接寻址的范围是 C ,一次间址的范围是 D 。
A.7 B.3 C.214D.2243.微指令格式可分为 A 型和 B 型两类,其中 C 型微指令用较长的微程序结构换取较短的微指令结构。
A.垂直B.水平C.垂直4.在写操作时,对Cache 与主存单元同时修改的方法称作 A ,若每次只暂时写入Cache,直到替换时才写入主存的方法称作 B 。
计算机组成原理练习试题带答案
![计算机组成原理练习试题带答案](https://img.taocdn.com/s3/m/2003759cf111f18582d05a60.png)
计算机组成原理试题及答案一、填空(12分)1.某浮点数基值为2,阶符1位,阶码3位,数符1位,尾数7位,阶码和尾数均用补码表示,尾数采用规格化形式,用十进制数写出它所能表示的最大正数,非0最小正数,最大负数,最小负数。
2.变址寻址和基址寻址的区别是:在基址寻址中,基址寄存器提供,指令提供;而在变址寻址中,变址寄存器提供,指令提供。
3.影响流水线性能的因素主要反映在和两个方面。
4.设机器数字长为16位(含1位符号位)。
若1次移位需10ns,一次加法需10ns,则补码除法需时间,补码BOOTH算法最多需要时间。
5.CPU从主存取出一条指令并执行该指令的时间叫,它通常包含若干个,而后者又包含若干个。
组成多级时序系统。
二、名词解释(8分)1.微程序控制2.存储器带宽3.RISC4.中断隐指令及功能三、简答(18分)1. 完整的总线传输周期包括哪几个阶段?简要叙述每个阶段的工作。
2. 设主存容量为1MB,Cache容量为16KB,每字块有16个字,每字32位。
(1)若Cache采用直接相联映像,求出主存地址字段中各段的位数。
(2)若Cache采用四路组相联映像,求出主存地址字段中各段的位数。
3. 某机有五个中断源,按中断响应的优先顺序由高到低为L0,L1,L2,L3,L4,现要求优先顺序改为L3,L2,L4,L0,L1,写出各中断源的屏蔽字。
4. 统具备120种操作。
操作码位数固定,且具有直接、间接、立即、相对四种寻址方式。
(1)画出一地址指令格式并指出各字段的作用; (2)该指令直接寻址的最大范围; (3)一次间址的寻址范围; (4)相对寻址的寻址范围。
四、(6分)设阶码取3位,尾数取6位(均不包括符号位),按浮点补码运算规则计算 [25169⨯] + [24)1611(-⨯]五、画出DMA 方式接口电路的基本组成框图,并说明其工作过程(以输入设备为例)。
(8分)六、(10分)设CPU 共有16根地址线,8根数据线,并用MREQ 作访存控制信号,用W R /作读写控制信号,现有下列存储芯片:RAM :1K ×8位、2K ×4位、4K ×8位ROM :2K ×8位、4K ×8位以及74138译码器和各种门电路(自定),画出CPU 与存储器连接图。
计算机组成原理练习
![计算机组成原理练习](https://img.taocdn.com/s3/m/13178de10b4e767f5bcfce57.png)
第二章计算机组成原理1. 一台计算机只能有一个处理器。
2. 计算机有很多分类方法,按其内部逻辑结构目前可分为______________ 。
A.服务器/工作站B. 16位132位/64位计算机C.小型机/大型机/巨型机D.专用机/通用机3. 下列不属于个人计算机范围的是___________ 。
A. 台式计算机B.便携计算机C.工作站D.刀片式服务器4. 由于计算机网络的普及,许多计算机系统都设计成基于计算机网络的客户/服务器工作模式。
巨型机、大型机和小型机一般都作为系统的服务器使用,个人计算机则用作客户机。
5. 下列关于个人计算机的叙述中,错误的是____________ 。
A. 个人计算机中的微处理器就是CPUB.个人计算机的性能在很大程度上取决于CPU的性能C. 一台个人计算机中通常包含多个微处理器D.个人计算机通常不会由多人同时使用6. 下列关于计算机组成及工作原理的叙述中,正确的是________________ 。
A. 一台计算机内只有一个微处理器B. 多数输出设备能将计算机中用“ 0”和“ 1”表示的信息转换成人可识别和感知的形式,如文字、图形、声音等C. 外存储器中的数据是直接传送给CPU处理的D. I/O控制器都做成扩充卡的形式插在PCI扩充槽内7. 下列关于计算机硬件组成的描述中,错误的是____________ 。
A. 计算机硬件包括主机与外设B. 上面选项中的主机指的就是CPUC. 外设通常指的是外部存储设备和输入/输出设备D. 一台计算机中可能有多个处理器,它们都能执行指令8. CPU中的运算器也称为执行单元,它是CPU的控制中心。
9. 个人计算机是由于单片微处理器的出现而开发成功的,价格便宜、使用方便、软件丰富,它们都运行Windows操作系统。
10. 在带电脑控制的家用电器中,有一块用于控制家用电器工作流程的大规模集成电路芯片,它把处理器、存储器、输入/输出接口电路等都集成在一起,这块芯片称为___________ 。
《计算机组成原理》第四版练习题
![《计算机组成原理》第四版练习题](https://img.taocdn.com/s3/m/5b57050a79563c1ec5da71e8.png)
2、设某计算机为32位的16M字主存,若按字编 设某计算机为32位的16M字主存, 32位的16M字主存 其地址码多少位?若按字节编址, 址,其地址码多少位?若按字节编址,其地 址码又为多少位? 址码又为多少位? 解:按字编址,1字一个地址,224=16M, 字一个地址, 编址, 字一个地址 , 因此,地址码应为 位 因此,地址码应为24位; 字节编址, 编址 × 按字节编址,16MW = (16M×4)B = 226B 因此,地址码应为 位 因此,地址码应为23位;
采用相对寻址, 解:(6) 采用相对寻址,操作数的有效地址 中的内容与指令中的位移量D之和 为PC中的内容与指令中的位移量 之和, 中的内容与指令中的位移量 之和, 即 EA=(PC)+D=4000H-2000H=2000H, , 操作数S=(2000H)=3000H 操作数
习题二: 习题二: 1. 某机主存容量为 ×16,且存储字长等 某机主存容量为4M× , 于指令字长,若该机指令系统可完成 于指令字长,若该机指令系统可完成108 种操作,操作码位数固定,且具有直接、 种操作,操作码位数固定,且具有直接、 间接、变址、基址、相对、立即等六种寻 间接、变址、基址、相对、 址方式,试回答: 址方式,试回答: (1)画出一地址指令格式,并指出各字段 )画出一地址指令格式, 的作用; 的作用;
3、某计算机字长为16位,主存容量为64K字, 某计算机字长为16位 主存容量为64K字 16 64K 采用单字长单地址指令,共有50条指令。若 50条指令 采用单字长单地址指令,共有50条指令。以 有的指令设置了专门的寻址方式字段, 有的指令设置了专门的寻址方式字段, 有直接寻址、间接寻址、变址寻址、 有直接寻址、间接寻址、变址寻址、相对寻 说明采用何种寻址方式, 说明采用何种寻址方式,有的指令则通过 操作码的含义, 试设计其指令格式。 种寻址方式, 址操作码的含义,隐含约定采用何种寻址方式 4种寻址方式 试设计其指令格式。 解:单字长指令:指令长度为16位 单字长指令:指令长度为 位 50条指令,25 < 50 < 26,操作码 位 条指令, 操作码6位 条指令 4种寻址方式,22 = 4,寻址方式 位 种寻址方式, 种寻址方式 ,寻址方式2位 16-6-2=8,单地址,地址码8位 ,单地址,地址码 位
计算机组成原理习题集 (1)
![计算机组成原理习题集 (1)](https://img.taocdn.com/s3/m/799bf331941ea76e59fa042e.png)
《计算机组成原理》练习题适用于计算机专业本科生第一章概论一、选择题01. 电子计算机主存内的ROM是指 D 。
A.不能改变其内的数据B.只能读出数据,不能写入数据C.通常用来存储系统程序D.以上都是02. 有些计算机将一部分软件永恒地存于只读存储器中,称之为 C 。
A.硬件B.软件C. 固件D.辅助存储03. 如果要处理速度、温度、电压等连续性数据可以使用 B 。
A.数字计算机B.模拟计算机C.混合计算机D.特殊用途计算机04. 邮局把信件进行自动分拣,使用的计算机技术是 C 。
A.机器翻译B.自然语言理解C.模式识别D.过程控制05. 冯.诺伊曼机工作方式的基本特点是 B 。
A.多指令流单数据流B.按地址访问并顺序执行指令C.堆栈操作D.存储器按内容选择地址。
06. 某寄存器中的值可能是操作数,也可能是地址,只有计算机的 C 才能识别它。
A.译码器B.判断程序C.指令D.时序信号。
07. 80年代以来,许多国家开始研究第五代计算机,这种计算机系统是 B 。
A.超高速巨型计算机系统B.知识信息处理系统C.大型分布式计算机系统D.超级微型计算机群组成的计算机网。
08. 计算机的算逻单元的控制单元合称为 C 。
A.ALUB.UPC.CPUD.CAD09. 磁盘驱动器读写数据的基本存取单位为 D 。
A.比特B.字节C.磁道D.扇区二、填空题01. 计算机硬件是指计算机系统中实际物理装置的总称,软件是指控制整个计算机硬件系统工作的程序集合,固件是指具有某软件功能的硬件,一般用ROM实现。
02. 数控机床是计算机在过程控制方面的应用。
03. 人工智能研究用计算机模拟人类智力活动的有关理论与技术,模式识别研究用计算机对物体、图像、语言、文字等信息进行自动识别。
04. 数字计算机用来处理离散的数据,而模拟计算机用来处理连续性的数据。
05.存储器可分为主存和辅存,程序必须存于主存内,CPU才能执行其中的指令。
第二章计算机中的信息编码一、选择题01. 对真值0表示形式唯一的机器数是 B 。
计算机组成原理(第二版)唐朔飞----各章节习题及标准答案
![计算机组成原理(第二版)唐朔飞----各章节习题及标准答案](https://img.taocdn.com/s3/m/b7c47d8f4b35eefdc8d333c5.png)
第一章练习习题(一)2017-04-24马辉安阳师院mh1、通常划分计算机发展时代是以()为标准的。
A、所用的电子元器件B、运算速度C、计算机结构 D、所用语言2、微型计算机的发展以()技术为标志。
A、操作系统B、微处理器C、磁盘D、软件3、电子计算机技术发展至今,其运行仍遵循一位科学家提出的基本原理,他是()。
A、牛顿B、爱因斯坦C、爱迪生D、冯诺依曼4、以下说法中,正确的是()。
A、控制器能理解并执行所有指令及存储结果B、一台计算机包括输入、输出、控制、存储及算术逻辑运算五个单元C、所有的数据运算都在CPU的控制器中完成D、都不对5、电子计算机发展的四代中所用的主要元器件分别是()A、电子管、晶体管、中小规模集成电路、激光器件B、晶体管、中小规模集成电路、激光器件、光介质C、电子管、晶体管、中小规模集成电路、大规模集成电路D、电子管、数码管、中小规模集成电路、激光器件6、下列选项中不是冯诺依曼机器的最根本特征的是()。
A、以运算器为中心B、指令并行执行C、存储器按地址访问D、数据以二进制编码,用二进制运算7、在CPU的组成中不包括()A、运算器B、存储器C、控制器D、寄存器8、存储字是指()A、存放在一个存储单元中的二进制代码组合B、存放在一个存储单元中的二进制代码位数C、存储单元的个数D、机器指令的位数9、存储字长是指()选项同上题10、计算机中数据处理中心是()A、主机B、运算器C、控制器D、I/O系统11、以下说法错误的是()A、硬盘是外部设备B、软件的功能与硬件的功能在逻辑上是等效的C、硬件实现的功能一般比软件实现具有较高的执行速度D、软件的功能不能由硬件替换12、32位微机是指该计算机所用的CPU()A、具有32个寄存器B、能同时处理32位的二进制数C、能处理32个字符D、运算的结果最大为2的32次方13、下列选项中,描述浮点数操作速度的指标是()A、MIPS B、CPIC、IPC D、MFLOPS14、当前设计高性能计算机的重要技术途径是()A、提高CPU主频B、采用非冯诺依曼结构C、扩大主存容量D、采用并行处理技术答案:1、A 2、B 3、D4、B 5、C6、B 7、B 8、A 9、B 10、B 11、D 12、B 13、D 14、D第三章练习习题(一)2017-05-04马辉安阳师院mh1、连接计算机与计算机之间的总线属于()总线A、片内B、系统C、通信D、都不对2、挂接在总线上的多个部件()A、只能分时向总线发送数据,并只能分时从总线上接收数据B、只能分时向总线发送数据,但可同时从总线接收数据C、可同时向总线发送数据,并同时从总线接收数据D、可同时向总线发送数据,但只能分时从总线接收数据3、在总线上,同一时刻()A、只能有一个主设备控制总线传输操作B、只能有一个从设备控制总线传输操作C、只能有一个主设备和一个从设备控制总线传输操作D、可以有多个主设备控制总线传输操作4、总线是计算机各部件交换信息的公共通路,当使用总线传送数据时在每一时刻在总线上传送()A、多个部件发送给多个部件的信息B、多个部件发送给一个部件的信息C、一个部件发送给一个部件的多组信息。
计算机组成原理练习题答案
![计算机组成原理练习题答案](https://img.taocdn.com/s3/m/397f779068dc5022aaea998fcc22bcd126ff42f4.png)
一、填空题1.对存储器的要求是速度快,_容量大_____,_价位低_____;为了解决这方面的矛盾,计算机采用多级存储体系结构;2.指令系统是表征一台计算机__性能__的重要因素,它的____格式__和___功能___不仅直接影响到机器的硬件结构而且也影响到系统软件;3.CPU中至少有如下六类寄存器__指令____寄存器,__程序_计数器,_地址__寄存器,通用寄存器,状态条件寄存器,缓冲寄存器;4.完成一条指令一般分为取指周期和执行周期,前者完成取指令和分析指令操作,后者完成执行指令操作;5.常见的数据传送类指令的功能可实现寄存器和寄存器之间,或寄存器和存储器之间的数据传送;6.微指令格式可分为垂直型和水平型两类,其中垂直型微指令用较长的微程序结构换取较短的微指令结构;7.对于一条隐含寻址的算术运算指令,其指令字中不明确给出操作数的地址,其中一个操作数通常隐含在累加器中8.设浮点数阶码为8位含1位阶符,尾数为24位含1位数符,则32位二进制补码浮点规格化数对应的十进制真值范围是:最大正数为2^1271-2^-23 ,最小正数为2^-129 ,最大负数为2^-128-2^-1-2^-23 ,最小负数为-2^127 ;9.某小数定点机,字长8位含1位符号位,当机器数分别采用原码、补码和反码时,其对应的真值范围分别是 -127/128 ~+127/128 -1 ~+127/128 -127/128 ~+127/128 均用十进制表示;10.在DMA方式中,CPU和DMA控制器通常采用三种方法来分时使用主存,它们是停止CPU访问主存、周期挪用和DMA和CPU交替访问主存 ;11.设 n = 8 不包括符号位,则原码一位乘需做 8 次移位和最多 8 次加法,补码Booth算法需做 8 次移位和最多 9 次加法;12.设浮点数阶码为8位含1位阶符,尾数为24位含1位数符,则32位二进制补码浮点规格化数对应的十进制真值范围是:最大正数为 ,最小正数为 ,最大负数为 ,最小负数为 ;13.一个总线传输周期包括申请分配阶段、寻址阶段、传输阶段和结束阶段四个阶段;14.CPU采用同步控制方式时,控制器使用机器周期和节拍组成的多极时序系统;15.在组合逻辑控制器中,微操作控制信号由指令操作码、时序和状态条件决定;位字长的浮点数,其中阶码8位含1位阶符,基值为2,尾数24位含1位数符,则其对应的最大正数是 ,最小的绝对值是;若机器数采用补码表示,且尾数为规格化形式,则对应的最小正数是,最小负数是 ;均用十进制表示16.CPU从主存取出一条指令并执行该指令的时间叫指令周期,它通常包含若干个机器周期 ,而后者又包含若干个节拍 ; 机器周期和节拍组成多级时序系统;17.假设微指令的操作控制字段共 18 位,若采用直接控制,则一条微指令最多可同时启动 18 个微操作命令;若采用字段直接编码控制,并要求一条微指令能同时启动3个微操作,则微指令的操作控制字段应分 3 段,若每个字段的微操作数相同,这样的微指令格式最多可包含 192 个微操作命令;18.在组合逻辑控制器中,微操作控制信号由指令操作码、时序和状态条件决定;19.I/O与主机交换信息的控制方式中, 程序查询方式CPU和设备是串行工作的; 程序中断和DMA方式CPU和设备是并行工作的,前者传送与主程序是并行的,后者传送和主机是串行的;20.设n =16位不包括符号位在内,原码两位乘需做 8 次移位,最多做 9 次加法;补码Booth算法需做 16 次移位,最多做 17 次加法;一、简答题:1.主存储器的性能指标有哪些含义是什么存储器的性能指标主要是存储容量、存储速度和存储器带宽;存储容量是指在主存能存放二进制代码的总位数;存储速度是由存取时间和存取周期来表示的;存取时间又称存储访问时间,是指从启动一次存储器操作到完成该操作所需的全部时间;存储周期是指存储器进行连续两次独立的存储器操作如连续两次读操作所需的最小间隔时间;存储器带宽是指单位时间内存储器存取的信息量;2.请说明指令周期、机器周期、时钟周期之间的关系;指令周期是完成一条指令所需的时间;包括取指令、分析指令和执行指令所需的全部时间;机器周期也称为CPU周期,是指被确定为指令执行过程中的归一化基准时间,通常等于取指时间或访存时间;时钟周期是时钟频率的倒数,也可称为节拍脉冲或T周期,是处理操作的最基本单位;一个指令周期由若干个机器周期组成,每个机器周期又由若干个时钟周期组成;3.CPU响应中断应具备哪些条件1在CPU内部设置的中断允许触发器必须是开放的;2外设有中断请求时,中断请求触发器必须处于“1”状态,保持中断请求信号;3外设接口中断允许触发器必须为“1”,这样才能把外设中断请求送至CPU;4当上述三个条件具备时,CPU在现行指令结束的最后一个状态周期响应中断; 4.从计算机的各个子系统的角度分析,指出提高整机速度的措施;针对存储器,可以采用Cache-主存层次的设计和管理提高整机的速度;针对存储器,可以采用主存-辅存层次的设计和管理提高整机的速度;针对控制器,可以通过指令流水或超标量设计技术提高整机的速度;针对控制器,可以通过超标量设计技术提高整机的速度;针对运算器,可以对运算方法加以改进,如进位链、两位乘除法;针对I/O系统,可以运用DMA技术来减少CPU对外设访问的干预;5.控制器中常采用哪些控制方式,各有何特点答:控制器常采用同步控制、异步控制和联合控制;同步控制即微操作序列由基准时标系统控制,每一个操作出现的时间与基准时标保持一致;异步控制不存在基准时标信号,微操作的时序是由专用的应答线路控制的,即控制器发出某一个微操作控制信号后,等待执行部件完成该操作时所发回的“回答”或“终了”信号,再开始下一个微操作;联合控制是同步控制和异步控制相结合的方式,即大多数微操作在同步时序信号控制下进行,而对那些时间难以确定的微操作,如涉及到I/O操作,则采用异步控制;6.指令和数据都以二进制代码存放在内存中,CPU如何区分它们是指令还是数据指令和数据的区分:1从主存中取出的机器周期不同,取指周期取的是指令,分析取数或执行周期取的是数据;2取指令和取数据时地址的来源不同,指令地址来自程序计数器PC,数据地址来自地址形成部件7. 请说明SRAM的组成结构,与SRAM相比DRAM在电路组成上有什么不同之处SRAM存储器由存储体、读写电路、地址译码电路、控制电路组成,DRAM还需要有动态刷新电路;8.说明微程序控制器中微指令的地址有几种形成方式;1直接由微指令的下地址字段指出;2根据机器指令的操作码形成;3增量计数器法;4根据各种标志决定微指令分支转移的地址;5通过测试网络形成;6由硬件产生微程序入口地址;9.外围设备要通过接口与CPU相连,接口有哪些功能外围设备要通过接口与CPU相连的原因主要有:1一台机器通常配有多台外设,它们各自有其设备号地址,通过接口可实现对设备的选择;2I/O设备种类繁多,速度不一,与CPU速度相差可能很大,通过接口可实现数据缓冲,达到速度匹配;3I/O设备可能串行传送数据,而CPU一般并行传送,通过接口可实现数据串并格式转换;4I/O设备的入/出电平可能与CPU的入/出电平不同,通过接口可实现电平转换;5CPU启动I/O设备工作,要向外设发各种控制信号,通过接口可传送控制命令;6I/O设备需将其工作状况“忙”、“就绪”、“错误”、“中断请求”等及时报告CPU,通过接口可监视设备的工作状态,并保存状态信息,供CPU查询;可见归纳起来,接口应具有选址的功能、传送命令的功能、反映设备状态的功能以及传送数据的功能包括缓冲、数据格式及电平的转换;10.以I/O设备的中断处理过程为例,说明一次程序中断的全过程;一次程序中断大致可分为五个阶段;中断请求,中断判优,中断响应,中断服务,中断返回11、基址寻址方式和变址寻址方式的应用场合有什么不同1基址寻址方式面向系统,主要用于逻辑地址到物理地址的交换,解决程序在存储器中的定位,扩大寻址空间等问题;2变址寄存器方式面向用户,主要用于解决程序循环控制问题,用于访问成批数据,支持向量线性表操作等;12、一个典型CPU应由哪几部分组成一个典型的CPU组成应该包括:1六个主要寄存器,保存CPU运行时所需的各类数据信息或运行状态信息; 2算术逻辑电路ALU,对寄存器中的数据进行加工处理;3操作控制器和指令译码器,产生各种操作控制信号,以便在各寄存器之间建立数据通路;4时序产生器,用来对各种操作控制信号进行定时,以便进行时间上的约束;二、设计题:1.设CPU共有16根地址线,8根数据线,并用MREQ作访存控制信号低电平有效,用WR作读写控制信号高电平为读,低电平为写;现有下列芯片及各种门电路门电路自定,如图所示;其中有2K×8位、8K×8位、32K×8位的ROM芯片;1K×4位、2K×8位、8K×8位、16K×1位、4K×4位的RAM芯片,画出CPU 与存储器的连接图,要求:1存储芯片地址空间分配为:0~8191为系统程序区;8192~32767为用户程序区;2指出选用的存储芯片类型及数量;3详细画出片选逻辑;1二进制地址码20~8191 为系统程序区,选用1 片8K×8 位ROM 芯片8192~32767 为用户程序区,选用3 片8K ×8 位RAM 芯片;3存储器片选逻辑图2、1.设CPU共有16根地址线,8根数据线,并用MREQ作访存控制信号低电平有效,用WR作读写控制信号高电平为读,低电平为写;现有下列芯片及各种门电路门电路自定,如下图所示;其中有2K×8位、4K×8位、8K×8位、32K×8位的ROM芯片;1K×4位、2K×8位、8K×8位、16K×1位、4K×4位的RAM芯片,画出CPU与存储器的连接图,要求:(1)存储芯片地址空间分配为:最小4K地址空间为系统程序区,相邻的4K地址空间为系统程序工作区,与系统程序工作区相邻的是24K用户程序区;2指出选用的存储芯片类型及数量;3详细画出片选逻辑;2选出所用芯片类型及数量最小4K 地址空间为系统程序区,选用1 片4K ×8 位ROM 芯片;相邻的4K 地址空间为系统程序工作区,选用2 片4K ×4 位RAM 芯片与系统程序工作区相邻的24K 为用户程序区,选用3 片8K×8 位RAM 芯片;3CPU 与存储芯片的连接图如图所示3、某机器中,已知配有一个地址空间为0000H-3FFFH的ROM区域;现在再用一个RAM芯片8K×8形成40K×16位的RAM区域,起始地址为6000H,假定RAM芯片有和信号控制端;CPU的地址总线为A15-A0,数据总线为D15-D0,控制信号为R/读/写, 访存,要求:1 画出地址译码方案;2 将ROM与RAM同CPU连接;4、设某计算机主存容量为64K×32位;要求完成以下设计内容:1画出主机框图要求画到寄存器级并指出图中各寄存器的位数;2写出组合逻辑控制器完成STA XX为主存地址指令发出的全部微操作命令及节拍安排;3若采用微程序控制,还需要哪些微操作5、已知待返回指令的含义如下图所示;写出机器在完成待反转指令时,取指阶段和执行阶段所需的全部微操作命令及节拍安排,如果采用微程序控制需增加哪些微操作命令6、假设CPU在中断周期用堆栈保存程序断点,而且进栈时指针减1,出栈时指针加1,分别写出组合逻辑控制和微程序控制在完成中断返回指令时,取指阶段和执行阶段所需的全部微操作命令及节拍安排;三、应用题1、设机器A的主频为8MHz,机器周期含4个时钟周期,且该机的平均指令执行速度是,试求该机的平均指令周期和机器周期;每个指令周期包含几个机器周期如果机器B的主频为12MHz,且机器周期也含4个时钟周期,试问B机的平均指令执行速度为多少MIPS2、设某机有四个中断源A、B、C、D,其硬件排队器的优先次序为A>B>C >D,现要求将中断处理次序改为D>A>C>B. 按下图的时间轴给出的四个中断源请求时刻.1写出每个中断源对应的屏蔽字;2画出CPU执行程序的轨迹;设每个中断源的中断服务程序的执行时间是20us3、某机主存容量为4M×16位,且存储字长等于指令字长,若该机的指令系统具备97种操作;操作码位数固定且具有直接、间接、立即、相对、基址五种寻址方式;本小题6分1画出一地址指令格式并指出各字段的作用;2该指令直接寻址的最大范围十进制表示;3一次间址的寻址范围十进制表示;4相对寻址的位移量十进制表示;4、某计算机字长32位,有16个通用寄存器,主存容量为1M字,采用单字长二地址指令,共有64条指令,试采用四种寻址方式寄存器、直接、变址、相对设计指令格式;5、有一个16K×16位的存储器,由1K×4位的DRAM芯片构成芯片是64×64结构;问:1共需要多少RAM芯片2存储体的组成框图3采用异步刷新方式,如单元刷新间隔不超过2ms,则刷新信号周期是多少4如采用集中刷新方式,存储器刷新一遍最少用多少读/写周期死时间率是多少6、已知:两浮点数x = ×210,y = ×201求:x + y7、已知:x= ,y = - ,求 : 21x 补, 41 x 补, - x 补,21y 补,41y 补, - y 补 ,x + y = , x – y =8、某机字长32位,定位表示,尾数31位,数符1位,问: 1定点原码整数表示时,最大正数是多少最小负数是多少 2定点原码小数表示时,最大正数是多少最小负数是多少。
计算机组成原理练习题
![计算机组成原理练习题](https://img.taocdn.com/s3/m/5ff31400a32d7375a517800c.png)
计算机组成原理练习题(课后练习)一.判断题1.集成电路是20世纪的重大发明之一,在此基础上出现了世界上第一台计算机ENIAC。
2.微型计算机属于第4代计算机。
(____)3.从逻辑上讲,计算机硬件包括CPU、内存储器、外存储器、输入设备和输出设备等,它们通过系统总线互相连接。
(____)4.计算机硬件指的是计算机系统中所有实际物理装置和文档资料。
(____)5.为了提高计算机的处理速度,计算机中可以包含多个CPU,以实现多个操作的并行处理。
6.计算机中有多个处理器,其中承担系统软件和应用软件运行任务的处理器,称为“中央处理器”。
7.手机、数码相机、MP3等产品中一般都含有嵌入式计算机。
8.CPU所执行的指令和处理的数据都是直接从磁盘或光盘中取出,处理结果也直接存入磁盘。
(____)提示:计算机中的存储器分为内存和外存两大类。
内存存取速度快而容量相对小,与CPU 直接相连,用来存放CPU运行的程序和处理的数据。
外存的存取速度较慢而容量相对很大,它与CPU并不直接相连,用于永久性地存放计算机中几乎所有的信息。
9.大部分PC机使用Pentium作为CPU,而美国苹果公司生产的Macintosh个人计算机,其CPU是IBM公司的微处理器Power PC,与Pentium的指令系统存在有很大差异。
因此,两款机器互相不兼容。
(____)提示:兼容不兼容看指令系统是否一致。
微处理器Power PC,与Pentium的指令系统不一致,则它们的PC不兼容,但有些PC机使用AMD或Cyrix公司的微处理器,它们与Pentium的指令系统一致,则这些PC机是相互兼容。
10.指令是控制计算机工作的二进位码,计算机的功能通过一连串指令的执行来实现。
11.如果两台计算机采用相同型号的Pentium 4微处理器作为CPU,那么这两台计算机完成同一任务的时间一定相同。
12.CPU是影响计算机性能的重要因素,CPU的运算速度取决于CPU的主频。
计算机组成原理练习题
![计算机组成原理练习题](https://img.taocdn.com/s3/m/024970d69f3143323968011ca300a6c30c22f108.png)
计算机组成原理练习题第一章1、有些计算机将一部分软件永远地存于ROM中,称为()A、硬件B、固件C、软件D、辅助存储器2、以下说法错误的是()A、硬盘是外部设备B、软件的功能与硬件的功能在逻辑上是等效的C、硬件实现的功能一般比软件实现具有更高的执行速度D、软件的功能不能用硬件取代3、冯●诺依曼计算机工作方式的基本特点是()A、采用存储程序原理B、控制流驱动方式C、按地址访问并顺序执行指令D、存储器按内容选择地址4、下列描述中,正确的是()A、控制器能理解、解释并执行所有的指令以及存储结果B、所有的数据运算都在CPU的控制器中完成C、ALU可存放运算结果D、输入、输出装置以及外界的辅助存储器称为外部设备5、完整的计算机系统应该包括()A、运算器、存储器、控制器B、外部设备和主机C、主机和应用程序D、主机、外部设备、配套的软件系统6、CPU中不包括()A、操作译码器B、指令寄存器C、地址译码器D、通用寄存器7、在计算机系统中,表明系统运行状态的部件是()A、程序计数器B、指令寄存器C、程序状态字D、累加寄存器8、指令寄存器的位数取决于()A、存储器的容量B、指令字长C、机器字长D、存储字长9、在下列部件中,CPU存取速度由慢到快的排列顺序正确的是()A、外存、主存、Cache、寄存器B、外存、主存、寄存器、CacheC、外存、Cache、寄存器、主存D、主存、Cache、寄存器、外存10、存放当前执行指令的寄存器是(),存放欲执行指令地址的寄存器是()A、程序计数器B、数据寄存器C、指令寄存器D、地址寄存器11、计算机硬件能够直接识别的语言是()A、高级语言B、自然语言C、汇编语言D、机器语言12、计算机执行最快的语言是()。
A、汇编语言B、C语言C、机器语言D、Java语言13、只有当程序需要执行时,它才会去将源程序翻译成机器语言,而且一次只能读取、翻译并执行源程序中的一行语句,此程序称为()。
A、目标程序B、编译程序C、解释程序D、汇编程序14、32位个人计算机中,一个字节由()位组成。
计算机组成原理练习题答案
![计算机组成原理练习题答案](https://img.taocdn.com/s3/m/8fb3dae4866fb84ae55c8dbf.png)
一、选择题1、完整的计算机系统应包括运算器、存储器、控制器.一个完整的计算系统应该是:硬件系统和软件系统,硬件系统应该包括运算器,控制器,存储器,输入设备和输出设备,软件系统包括系统软件和应用软件。
而你给的答案中B和D是可以排除的,也就是不能选,A和C两个中A的可能性最大,答案只能选A.3、冯. 诺依曼计算机工作方式的基本特点是按地址访问并顺序执行指令.4、移码表示法主要用于表示浮点数中的阶码。
5、动态RAM的刷新是以行为单位的。
8、在定点运算器中产生溢出的原因是运算的结果的超出了机器的表示范围.10、在指令的地址字段中,直接指出操作数本身的寻址方式,称为立即寻址。
11、目前的计算机,从原理上讲指令和数据都以二进制形式存放.13、计算机问世至今,新型机器不断推陈出新,不管怎样更新,依然保有“存储程序"的概念,最早提出这种概念的是冯. 诺依曼.16、在CPU中,跟踪后继指令地址的寄存器是程序计数器.20、系统总线中地址总线的作用是用于选择指定的存储单元或外设.21、计算机中的主机包含运算器、控制器、存储器.23、原码一位乘运算,乘积的符号位由两个操作数的符号进行异或运算.24、对于真值“0”表示形式唯一的机器数是移码和补码。
25、若[X]补=0。
0100110,则[X]反= 0.0100110.—-x为正数26、在CPU中,存放当前执行指令的寄存器是指令寄存器。
保存当前正在执行的指令的寄存器称为(指令寄存器)。
指示当前正在执行的指令地址的寄存器称为(程序计数器或指令计数器).27、下列编码中通常用作字符编码的是ASCII码。
ASCIIASCII(American Standard Code for Information Interchange,美国信息互换标准代码)是基于拉丁字母的一套电脑编码系统。
它主要用于显示现代英语和其他西欧语言。
它是现今最通用的单字节编码系统,并等同于国际标准ISO/IEC 646。
计算机组成原理综合练习题含参考答案
![计算机组成原理综合练习题含参考答案](https://img.taocdn.com/s3/m/cc9421a4482fb4daa48d4b50.png)
计算机组成原理综合练习题一.单选题(每题1 分,共15分)1. 对于第一台电子数字计算机ENIAC,下列描述正确的是()A. 存储器采用了磁芯存储器B. 中央处理器把运算器和控制器做在同一个芯片中C. 基本元器件为体积很大的真空管D. 采用了冯若依曼体系结构2. 下列各叙述中符合“存储程序”思想的是()A. 把计算机的程序指令存放到存储器,而所需数据从输入设备获取。
B. 程序和数据必须分开存放,否则无法区分。
C. 计算机运行时执行预先存放的程序和数据代码。
D. 为了区分数据和程序需要在代码中使用标志信息。
3. 下列内容中不属于...指令集体系结构ISA的是()A. 指令中操作码的长度和编码方法B. 可编程寄存器的名称、变化和用途等C. 主存储器的编址方式D. 编译程序的实现4. 在浮点运算中,“右规”操作是指()。
A.尾数左移,阶码增大B.尾数左移,阶码减小C.尾数右移,阶码增大D.尾数右移,阶码减小5. IEEE754单精度浮点数表示中,指数移码的偏置常数是()A. 127B. 128C. 255D.2566. IEEE754标准的浮点数表示中()A.阶码和尾数都用补码表示B.阶码和尾数都用原码表示C.阶码用移码表示,尾数用补码表示D.阶码用移码表示,尾数用原码表示7. 下列说法不正确...的是()A. 奇偶校验码能够发现奇数个错B. 奇偶校验码能够发现偶数个错C. 海明码能够发现两位同时出错D. 海明码能够定位1位错的位置8. 在IEEE754浮点数格式中,∞的表示是()A. 指数各位为0,尾数各位为0B. 指数各位为0,尾数各位为1C. 指数各位为1,尾数各位为0D. 指数各位为1,尾数各位为19.微程序存放在()。
A. 堆栈中B. 主存中C. CPU中D. 磁盘中10. 单周期MIPS在一个时钟周期中不能完成()A. 从数据存储器读数据和向数据存储器写数据;B. ALU运算和向寄存器堆写数据。
计算机组成原理
![计算机组成原理](https://img.taocdn.com/s3/m/b45785fde009581b6bd9eb2d.png)
计算机组成原理一、选择题(共20分,每题1分)1.直接、间接、立即三种寻址方式指令的执行速度,由快至慢的排序是___C___。
A.直接、立即、间接;B.直接、间接、立即;C.立即、直接、间接;D.立即、间接、直接。
2.存放欲执行指令的寄存器是___D___。
A.MAR;B.PC;C.MDR;D.IR。
3.在独立请求方式下,若有N个设备,则____B__。
A.有一个总线请求信号和一个总线响应信号;B.有N个总线请求信号和N个总线响应信号;C.有一个总线请求信号和N个总线响应信号;D.有N个总线请求信号和一个总线响应信号。
4.下述说法中__C____是正确的。
A.半导体RAM信息可读可写,且断电后仍能保持记忆;B.半导体RAM是易失性RAM,而静态RAM中的存储信息是不易失的;C.半导体RAM是易失性RAM,而静态RAM只有在电源不掉时,所存信息是不易失的。
5.DMA访问主存时,向CPU发出请求,获得总线使用权时再进行访存,这种情况称作_B___。
A.停止CPU访问主存;B.周期挪用;C.DMA与CPU交替访问;D.DMA。
6.计算机中表示地址时,采用__D___ 。
A.原码;B.补码;C.反码;D.无符号数。
7.采用变址寻址可扩大寻址范围,且__C____。
A.变址寄存器内容由用户确定,在程序执行过程中不可变;B.变址寄存器内容由操作系统确定,在程序执行过程中可变;C.变址寄存器内容由用户确定,在程序执行过程中可变;D.变址寄存器内容由操作系统确定,在程序执行过程不中可变;8.由编译程序将多条指令组合成一条指令,这种技术称做__C____。
A.超标量技术;B.超流水线技术;C.超长指令字技术;D.超字长。
9.计算机执行乘法指令时,由于其操作较复杂,需要更多的时间,通常采用__C____控制方式。
A.延长机器周期内节拍数的;B.异步;C.中央与局部控制相结合的;D.同步;10.微程序放在_B___中。
计算机组成原理练习题
![计算机组成原理练习题](https://img.taocdn.com/s3/m/dcf83cc084254b35effd3402.png)
《计算机组成原理》课后练习题第一章计算机系统概论1、从器件角度看,计算机经历了五代变化。
但从系统结构看,至今绝大多数计算机仍属于()计算机。
A 并行B 冯·诺依曼C 智能D 串行2、冯·诺依曼机工作的基本方式的特点是()。
A 多指令流单数据流B 按地址访问并顺序执行指令C 堆栈操作D 存贮器按内容选择地址3、在下面描述的汇编语言基本概念中,正确的表述是()。
A 对程序员的训练要求来说,需要硬件知识B 汇编语言对机器的依赖性高C 用汇编语言编写程序的难度比高级语言小D 汇编语言编写的程序执行速度比高级语言慢4、计算机硬件能直接执行的语言有()。
A 符号语言B 机器语言C 机器语言与汇编语言D 汇编语言5、下面说法不正确的是()。
A 任何可以由软件实现的操作也可以用硬件来实现B 直接面向高级语言的机器目前已经实现C 固件就功能而言类似于软件,而从形态上来说又类似于硬件D 在计算机系统的层次结构中,微程序属于硬件级,其他四级都是软件级6、计算机系统的层次结构从下至上可分为五级,即微程序设计级或逻辑电路级、一般机器级、操作系统级、()级、()级。
7、取指周期中从内存读出的信息流称为()流、执行周期中从内存读出的信息流称为()流。
《计算机组成原理》课后练习题第二章运算器1、某机字长32位,其中1位表示符号位。
若用定点整数表示,则最小负整数为()。
A -(231-1)B -(230-1)C -(231+1)D -(230+1)2、以下有关运算器的描述,()是正确的。
A 只做加法运算B 只做算术运算C 算术运算与逻辑运算D 只做逻辑运算3 、在定点二进制运算器中,减法运算一般通过()来实现。
A 原码运算的二进制减法器B 补码运算的二进制减法器C 原码运算的十进制加法器D 补码运算的二进制加法器4、下列数中最小的数是()。
A (101001)2B (52)8C (101001)BCD D (233)165、计算机系统中采用补码运算是为了()。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
计算机组成原理练习1一、单项选择题1. 若十六进数微AC.B,则其十进制数为____c__。
十六制十进制A = 10 C=12 B=11AC.B=10+12+11/16=22+0.6875=22.6875整数:十位,百位,千位。
分别代表是16,16*16,16^3,16^4...小数:十分位,百分位,千分位。
分别代表是1/16,1/16^2,1/16^3,1/16^4,...A. 254.54B. 2763C. 172.6875D. 172.6252. 存放欲执行指令的寄存器是____B__。
A. MARB. PCC. MDRD. IR3. 在独立请求方式下,若有N个设备,则_B_____。
A. 有一个总线请求信号和一个总线响应信号;B. 有N个总线请求信号和N个总线响应信号;C. 有一个总线请求信号和N个总线响应信号;D. 有N个总线请求信号和一个总线响应信号。
4. 动态存储器的特点是____D__。
A. 工作中存储内容会产生变化B. 工作中需要动态改变访存地址C. 工作中需要动态地改变供电电压D. 需要定期刷新每个存储单元中存储的信息5. DMA访问主存时,向CPU发出请求,获得总线使用权时再进行访存,这种情况称作____B__。
A. 停止CPU访问主存;B. 周期挪用;C. DMA与CPU交替访问;D. DMA。
6. 计算机中表示地址时,采用______ B。
A. 原码B. 补码C. 反码D. 无符号数7. 采用变址寻址可扩大寻址范围,且___C___。
A. 变址寄存器内容由用户确定,在程序执行过程中不可变;B. 变址寄存器内容由操作系统确定,在程序执行过程中可变;C. 变址寄存器内容由用户确定,在程序执行过程中可变;D. 变址寄存器内容由操作系统确定,在程序执行过程不中可变;8. 由编译程序将多条指令组合成一条指令,这种技术称做___C____。
A. 超标量技术B. 超流水线技术C. 超长指令字技术D. 超字长C:VLIW:(Very Long Instruction Word,超长指令字)一种非常长的指令组合,它把许多条指令连在一起,增加了运算的速度。
9. 计算机执行乘法指令时,由于其操作较复杂,需要更多的时间,通常采用____C__控制方式。
A. 延长机器周期内节拍数的B. 异步C. 中央与局部控制相结合的D. 同步10. 微程序放在__B____中。
A. 存储器控制器B. 控制存储器C. 主存储器D. Cache11. 在CPU的寄存器中,____B__对用户是完全透明的。
A. 程序计数器B. 指令寄存器(IR)指令寄存器放的是指令,没法直接操作它C. 状态寄存器D. 通用寄存器12. 运算器由许多部件组成,其核心部分是___B___。
A. 数据总线B. 算术逻辑运算单元C. 累加寄存器D. 多路开关13. 通常,微指令的周期对应一个___C___。
A. 指令周期B. 时钟周期C. 机器周期一条机器指令对应一个微程序,一个微程序包含若干个微指令,一个微指令又是微命令的集合,一个微命令对应一个微操作。
w好,而一条机器指令对应指令周期,一个指令周期包含若干机器周期,而主频周期即是时钟周期,是最小的时间单位 D. 中断周期14. CPU响应中断的时间是____C__。
A. 中断源提出请求B. 取指周期结束C. 执行周期结束D. 间址周期结束15. 直接寻址的无条件转移指令功能是将指令中的地址码送入____A__。
A. PCB. 地址寄存器C. 累加器D. ALU16. 指令周期是指___B___。
A. 从主存储器读取一条指令的时间;B. 执行一条指令的时间;C. 从主存中读取一条指令到指令执行结束的时间;D. 主频脉冲时间。
17. 一个16K×32位的存储器,其地址线和数据线的总和是_____B_。
A. 48B. 4616K是2的14次方,也就是14根地址线了,后面的32就是数据线的根数了。
所以总线数就是46。
C. 36D. 3218. 以下叙述中错误的是_B_____。
A. 指令周期的第一个操作是取指令;B. 为了进行取指令操作,控制器需要得到相应的指令;C. 取指令操作是控制器自动进行的;D. 指令第一字节含操作码。
19. 主存和CPU之间增加高速缓冲存储器的目的是____A__。
A. 解决CPU和主存之间的速度匹配问题;B. 扩大主存容量;C. 既扩大主存容量,又提高了存取速度;D. 扩大辅存容量。
20. 以下叙述__A____是错误的。
A. 一个更高级的中断请求一定可以中断另一个中断处理程序的执行;B. DMA和CPU必须分时使用总线;C. DMA的数据传送不需CPU控制;D. DMA中有中断机制。
21. CPU响应中断的时间是(C )。
A. 中断源提出请求;B. 取指周期结束;C. 执行周期结束;D. 间址周期结束。
22. 基址寻址方式中,操作数的有效地址是( C )。
A. 基址寄存器内容加上形式地址(位移量);B. 程序计数器内容加上形式地址;C. 变址寄存器内容加上形式地址;D. 寄存器内容加上形式地址。
23. 常用的虚拟存储器寻址系统由( A )两级存储器组成。
A. 主存-辅存B. Cache-主存C. Cache-辅存D. 主存—硬盘24. 所有指令执行时的第一个CPU周期一定是(B )。
A. 程序计数器增1周期B. 取指令周期C. 形成有效地址周期D. 取操作数周期25. 程序控制类指令的功能是______C。
A. 进行主存和CPU之间的数据传送;B. 进行CPU和设备之间的数据传送;C. 改变程序执行的顺序;D. 一定是自动加+1。
26. 水平型微指令的特点是____A__。
A. 一次可以完成多个操作;B. 微指令的操作控制字段不进行编码;C. 微指令的格式简短;D. 微指令的格式较长。
27. 存储字长是指___c___。
A. 存放在一个存储单元中的二进制代码组合;B. 存储单元的个数;C. 存放在一个存储单元中的二进制代码位数;D. 机器指令的位数。
28. CPU通过__B____启动通道。
A. 执行通道命令B. 执行I/O指令C. 发出中断请求D. 程序查询29.计算机系统中的存贮器系统是指_____D_。
A RAM存贮器B ROM存贮器C 主存贮器D 主存贮器和外存贮器30、某机字长32位,其中1位符号位,31位表示尾数。
若用定点小数表示,则最大正小数为____B__。
A +(1 – 2-32)B +(1 – 2-31)C 2-32D 2-3131.算术/ 逻辑运算单元74181ALU可完成_____C_。
A 16种算术运算功能B 16种逻辑运算功能C 16种算术运算功能和16种逻辑运算功能D 4位乘法运算和除法运算功能32.存储单元是指_____B_。
A 存放一个二进制信息位的存贮元B 存放一个机器字的所有存贮元集合C 存放一个字节的所有存贮元集合D 存放两个字节的所有存贮元集合;33.相联存贮器是按______C进行寻址的存贮器。
A 地址方式B 堆栈方式C 内容指定方式D 地址方式与堆栈方式34.变址寻址方式中,操作数的有效地址等于___C___。
A 基值寄存器内容加上形式地址(位移量)B 堆栈指示器内容加上形式地址(位移量)C 变址寄存器内容加上形式地址(位移量)D 程序记数器内容加上形式地址(位移量)35.计算机使用总线结构的主要优点是便于实现积木化,同时_____C_。
A 减少了信息传输量B 提高了信息传输的速度C 减少了信息传输线的条数D 加重了CPU的工作量二、填空题1.若十进制数据为152.25则其十六进制数为98.4。
十进制数转化为十六进制数时,采用除16取余法;对于小数的转化,采用乘16取整法:将小数乘以16,所得积的整数部分转换为十六进制。
2.若[X]补=1.1011,则真值X= -0.0101。
」:[X]补=1.1011,其符号位为1,真值为负;真值绝对值可由其补码经求补运算得到,即按位取后得0.0100再末位加1得0.0101,故其真值为-0.0101.3.在浮点加法运算中,当尾数需要右移时,应进行舍入处理,常用的舍入方法有“0舍1入”法和“恒置1”法两种。
4.8位数a 的bit 3清0 可使用的操作是【5】 , a的bit 5置1, 可使用的操作是【6】。
5.CRT显示器的分辨率为800×600点阵,16位色,此时最少需要2字节的显存。
6.设24位长的浮点数,其中阶符1位,阶码5位,数符1位,尾数17位,阶码和尾数均用补码表示,且尾数采用规格化形式,则它能表示最大正数真值是【8】,非零最小正数真值是【9】,绝对值最大的负数真值是【10】,绝对值最小的负数真值是【11】(均用十进制表示)。
7.缓存是设在CPU和主存之间的一种存储器,其速度与【14】匹配,容量与【15】有关。
8.国标一级汉字有3755个,假设每个汉字字模采用16×16点阵,放在内存中,则大约占32字节。
总线判优控制分集中控制和分布式控制两种,常见的集中控制方式包括链式查询方式、计数器定时查询方式.,,独立请求方式三种。
三、计算题1.已知:两浮点数x=0.1101×210,y=0.1011×201求:x+y2.设机器字长为8位(含1位符号位),已知X=-11/64,Y=13/128,用补码运算规则计算X+Y、X-Y的值(写出计算过程)。
3.已知接收到的海明码(按配偶原则配置)为1100100,检查该代码是否出错?第几位出错?出错,第六位出错四、问答题1.某机主存容量为4M×16位,且存储字长等于指令字长,若该机的指令系统具备97种操作。
操作码位数固定,且具有直接、间接、立即、相对、基址五种寻址方式。
(1)画出一地址指令格式并指出各字段的作用;(2)该指令直接寻址的最大范围(十进制表示);(3)一次间址的寻址范围(十进制表示);(4)相对寻址的位移量(十进制表示)。
2. 以单总线的CPU数据通路结构为背景,写出完成加法指令ADD @R3,R1,R2的操作过程(包括取指过程)。
本指令功能是将寄存器R1和R2中的数相加,结果送入地址为R33.某机有五个中断源,按中断响应的优先顺序由高到低为L0,L1,L2,L3,L4,现要求优先顺序改为L3,L2,L4,L0,L1,写出各中断源的屏蔽字。
4.“在计算机中,原码和反码不能表示 -1。
”这种说法是否正确,为什么?7.某计算机系统的内存由Cache和主存构成,Cache的存取周期为45ns,主存的存取周期为200ns。
已知在一段给定的时间内,CPU共访问内存4500次,其中340次访问主存,求:(1)Cache的命中率是多少?(2)CPU访问内存的平均访问时间是多少?五、设计题设CPU有16根地址线,8根数据线,并用MREQ作访存控制信号(低电平有效),用WR作读/写控制信号(高电平为读,低电平为写)。