北京理工大学数电期末试卷(含答案)
北京理工大学“计算机科学与技术”《数字艺术设计基础》23秋期末试题库含答案
北京理工大学“计算机科学与技术”《数字艺术设计基础》23秋期末试题库含答案第1卷一.综合考核(共20题)1.名画《蒙娜丽莎》是意大利大师列奥纳多·达·芬奇的作品。
()A.错误B.正确2.3.数字媒体艺术的表现特征有:以计算机作为创作工具或展示手段、交互性和结果不确定性、作品更丰富的媒体表现形式。
()A.错误B.正确4.把各种元素排列的整齐,进行布局和排列的一种方式称为()。
A.网络B.网格C.分形D.留白5.计算机图形艺术设计(Computer Graphics Design)又被称为()。
A.fine artB.Digital ArtC.cyber artD.pop art6.数字技术与电影业的联姻始于20世纪70年代,兴盛于90年代,成书于世纪之交。
()A.错误B.正确7.形态存在于空间中,对立体构成的研究不单纯局限在一个物体本身,而是在描述一个环境与物体的关系。
()A.错误B.正确8.重复是在重复骨格内的基本形的重复排列。
()A.错误B.正确9.友好的人机界面应该至少具备以下特征:()。
A.易理解B.使用方便C.简单易学D.易改进10.从视觉规律上来看,人们对图像的兴趣往往()对文字的兴趣。
A.小于B.等于C.大于D.减少11.创造性思维是摆脱了习惯定式解决问题的思维方式。
()A.错误B.正确12.用数学方法对放大区域进行着色处理,这些区域就变成一幅幅精美的艺术图案,这种图案称之为()。
A.分形艺术B.波普艺术C.现代艺术D.传统艺术13.统一的色彩倾向使人感觉()。
A.舒适B.烦躁C.疲惫D.难受14.15.《星空》是后印象派大师达·芬奇的作品。
()A.错误B.正确16.拟人就是给无生命的东西带上人的行为和特点的方法,其本质上是一种隐喻。
()A.错误B.正确17.白色是反射了所有的光线,而黑色则把光线全部()。
A.吞噬B.反射C.释放D.吸收18.左脑和右脑是抽象思维和形象思维的对立统一。
数电期末试卷及答案(共4套)
##大学信息院《数字电子技术根底》期终考试试题〔110分钟〕(第一套)一、填空题:〔每空1分,共15分〕1.逻辑函数Y AB C=+的两种标准形式分别为〔〕、〔〕。
2.将2004个“1〞异或起来得到的结果是〔〕。
3.半导体存储器的结构主要包含三个局部,分别是〔〕、〔〕、〔〕。
4.8位D/A转换器当输入数字量10000000为5v。
假设只有最低位为高电平,那么输出电压为〔〕v;当输入为10001000,那么输出电压为〔〕v。
5.就逐次逼近型和双积分型两种A/D转换器而言,〔〕的抗干扰能力强,〔〕的转换速度快。
6.由555定时器构成的三种电路中,〔〕和〔〕是脉冲的整形电路。
7.与PAL相比,GAL器件有可编程的输出结构,它是通过对〔〕进展编程设定其〔〕的工作模式来实现的,而且由于采用了〔〕的工艺结构,可以重复编程,使它的通用性很好,使用更为方便灵活。
二、根据要求作题:〔共15分〕1.将逻辑函数P=AB+AC写成“与或非〞表达式,并用“集电极开路与非门〞来实现。
2.图1、2中电路均由CMOS门电路构成,写出P、Q 的表达式,并画出对应A、B、C的P、Q波形。
三、分析图3所示电路:〔10分〕1)试写出8选1数据选择器的输出函数式;2)画出A2、A1、A0从000~111连续变化时,Y的波形图;3)说明电路的逻辑功能。
四、设计“一位十进制数〞的四舍五入电路〔采用8421BCD码〕。
要求只设定一个输出,并画出用最少“与非门〞实现的逻辑电路图。
〔15分〕五、电路与CP、A的波形如图4(a) (b)所示,设触发器的初态均为“0〞,试画出输出端B和C的波形。
〔8分〕BC六、用T触发器和异或门构成的某种电路如图5(a)所示,在示波器上观察到波形如图5(b)所示。
试问该电路是如何连接的?请在原图上画出正确的连接图,并标明T的取值。
〔6分〕七、图6所示是16*4位ROM和同步十六进制加法计数器74LS161组成的脉冲分频电路。
北京理工大学数字电路第七章答案
北京理工大学数字电路第七章答案二进制数10101转换为十进制数后为() [单选题] *A.15B.21(正确答案)C.18D.10逻辑函数式D+D,简化后结果是() [单选题] *A.2DB.D(正确答案)C.D²D.0一位十六进制数可以用二进制数来表示,需要二进制的位数是() [单选题] *A.1B.2C.4(正确答案)D.16当决定某个事件的全部条件都具备时,这件事才会发生。
这种关系称为() [单选题] *A.或逻辑B.与逻辑(正确答案)C.非D.异或010*********的8421码为() [单选题] *A.496(正确答案)B.495C.598D.4694位二进制数可用十六进制数来表示,需要十六进制的位数是() [单选题] *A.1(正确答案)B.2C.3D.48421BCD码用4位二进制数表示十进制数的位数是() [单选题] *A.1(正确答案)B.2C.3D.4在数字电路中,不属于基本逻辑门是() [单选题] *A.与门B.或门C.非门D.与非门(正确答案)如图所示门电路,电路实现的逻辑式Y= [单选题] *A.Y=(AB)\B.Y=ABC.Y=A+B(正确答案)D.Y=(A+B)\如图所示的波形图表示的逻辑关系是()[单选题] *A.F=A·B(正确答案)B.F=A+BC.F=(A·B)\D.F=(A+B)\异或门F=A⊕B两输入端A、B中,A=1,则输出端F为() [单选题] *A.A⊕BB.B\(正确答案)C.BD.0下列表所示的真值表完成的逻辑函数式为()[单选题] *A.F=ABB.F=ABC.F=A⊕BD.F=A+B(正确答案)当A=B=0时,能实现F=1的逻辑运算是() [单选题] *A.F=A·BB.F=A+BC.F=A⊕BD.F=(A+B)\(正确答案)八位二进制数能表示十进制数的最大值是() [单选题] *A.255(正确答案)B.248C.192D.168将(01101)2转换为十进制数为() [单选题] *A.13(正确答案)B.61C.51D.25逻辑函数式Y=A+A,化简后的结果是() [单选题] *A.2AB.A(正确答案)C.1D.A2逻辑函数式Y=EF+E\+F\的逻辑值为() [单选题] *A.EFB.(EF)\C.0D.1(正确答案)以下表达式中符合逻辑运算法则的是() [单选题] *=C2B.1+1=10C.A·1=1D.A+1=1(正确答案)当逻辑函数有n个变量时,取值组合有() [单选题] *A.nB.2nC.n²D.2"(正确答案)二进制数码为(11101),则对应的十进制数为() [单选题] *A.29(正确答案)B.28C.13D.14下列说法中与BCD码的性质不符的是() [单选题] *A.一组四位二进制组成的码只能表示一位十进制B.BCD码是一种人为选定的0~9十个数字的代码C.BCD码是一组四位二进制数,能表示十六以内的任何一个十进制数(正确答案)D.BCD码有多种数字信号和模拟信号的不同之处是() [单选题] *A.数字信号在大小上不连续,时间上连续,而模拟信号则相反B.数字信号在大小上连续,时间上不连续,而模拟信号则相反C.数字信号在大小、时间上均不连续,而模拟信号则相反(正确答案)D.数字信号在大小、时间上均连续,而模拟信号则相反“与非”运算的结果是逻辑“0”的输入是() [单选题] *A.全部输入是“0”B.任一输入是“0”C.仅一输人是“0”D.全部输入是“1”(正确答案)相同为“0”不同为“1”,它的逻辑关系是() [单选题] *A.或逻辑B.与逻辑C.异或逻辑(正确答案)D.同或逻辑一只四输入端或非门,使其输出为“1”的输入变量取值组合有种。
期末考试数字电子技术试题及答案(DOC)
数字电子技术基础试题(一)一、填空题 : (每空1分,共10分)1. (30.25) 10 = ( ) 2 = ( ) 16 。
2 . 逻辑函数L = + A+ B+ C +D = 。
3 . 三态门输出的三种状态分别为:、和。
4 . 主从型JK触发器的特性方程= 。
5 . 用4个触发器可以存储位二进制数。
6 . 存储容量为4K×8位的RAM存储器,其地址线为条、数据线为条。
二、选择题: (选择一个正确的答案填入括号内,每题3分,共30分 )1.设图1中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:()图。
图 12.下列几种TTL电路中,输出端可实现线与功能的电路是()。
A、或非门B、与非门C、异或门D、OC门3.对CMOS与非门电路,其多余输入端正确的处理方法是()。
A、通过大电阻接地(>1.5KΩ)B、悬空C、通过小电阻接地(<1KΩ)D、通过电阻接V CC4.图2所示电路为由555定时器构成的()。
A、施密特触发器B、多谐振荡器C、单稳态触发器D、T触发器5.请判断以下哪个电路不是时序逻辑电路()。
图2A、计数器B、寄存器C、译码器D、触发器6.下列几种A/D转换器中,转换速度最快的是()。
图2A、并行A/D转换器B、计数型A/D转换器C、逐次渐进型A/D转换器D、双积分A/D转换器7.某电路的输入波形 u I 和输出波形 u O 如图 3所示,则该电路为()。
图3A、施密特触发器B、反相器C、单稳态触发器D、JK触发器8.要将方波脉冲的周期扩展10倍,可采用()。
A、10级施密特触发器B、10位二进制计数器C、十进制计数器D、10位D/A转换器9、已知逻辑函数与其相等的函数为()。
A、B、C、D、10、一个数据选择器的地址输入端有3个时,最多可以有()个数据信号输出。
A、4B、6C、8D、16三、逻辑函数化简(每题5分,共10分)1、用代数法化简为最简与或式Y= A +2、用卡诺图法化简为最简或与式Y= + C +A D,约束条件:A C + A CD+AB=0四、分析下列电路。
北京理工大学《高等数学》历年期末考试试题及答案解析(精编版)
x = (t − 1)et 八. 设曲线 C 的方程为 y = 1 − t4
求
dy dx
,
d2y dx2
及曲线
C
在参数
t
=
0
对应点处
–2/48–
第 1 部分 北京理工大学试题集
的曲率半径.
九. 设 f ′(x).
f (x)
=
1 x
−
ex
1 −
1,
x
<
0
1
−
1 c2os x
x
,
, x
x= >0
等于
mg k
.
∫1
十一. 设 f (x) 在 [0, 1] 上连续, 在 (0, 1) 内可导, 且满足 f (1) = 2 2 xe1−x f (x)dx, 证明:
0
至少存在一点 ξ, 使得 f ′(ξ) = (1 − ξ−1) f (ξ).
1.2 2011 级秋季学期期末试卷
一. 填空题
1. 极限 lim
x→0
x
− ln(1 x2
+
x)
=
2. 设 y
=
x2 + ln x, 则
dx dy
=
dy =
∫∞
3. 广义积分
e
dx x ln2
x
=
4.
微分方程
y′′
=
1
1 + x2
的通解为
; lim
1
∫
x
(1
+
sin
2t)
1 t
dt
=
.
x→0 x 0
√ ; 设 f 可导,y = f (tan x) + 1 − x2, 则
2022年北京理工大学数据科学与大数据技术专业《操作系统》科目期末试卷A(有答案)
2022年北京理工大学数据科学与大数据技术专业《操作系统》科目期末试卷A(有答案)一、选择题1、执行系统调用的过程包括如下主要操作:①返回用户态②执行陷入(trap)指令③传递系统调用参数④执行相应的服务程序正确的执行顺序是()A.②->③->①->④B.②->④->③->①C.③->②->④->①D.③->④->②->①2、某时刻进程的资源使用情况见表。
此时的安全序列是()A.P1、P2、P3、P4B. P1、P3、P2、P4C. P1、P4、P3、P2D.不存在3、下列描述中,()并不是多线程系统的特长。
A.利用线程并行地执行矩阵乘法运算B.Web服务器利用线程响应HTTP请求C.键盘驱动程序为每个正在运行的应用配备一个线程,用以响应该应用的键盘输入,D.基于GUI的调试程序用不同的线程分别处理用户输入、计算和跟踪等操作4、若系统中有n个进程,则在阻塞队列中进程的个数最多为()?Α. n B.n-1 C.n-2 D.15、采用时间片轮转调度算法分配CPU时,当处于执行状态的进程用完一个时间片后,它的状态是()A.阻塞B.运行C.就绪D.消亡6、下列有关设备独立性的说法中,正确的是()。
A.设备独立性是指I/O设备具有独立执行I/O功能的种特性B.设备独立性是指用户程序独立于具体物理设备的·种特性,C.设备独立性是指能够实现设备共享的一种特性D.设备独立性是指设备驱动程序独立于具体物理设备的·种特性,7、某进程的段表内容见表,当访问段号为2、段内地址为400的逻辑地址时,进行地址转换的结果是()。
A.段缺失异常B.得到内存地址4400C.越权异常D.越界异常8、已知某磁盘的平均转速为r秒/转,平均寻找时间为T秒,每个磁道可以存储的字节数为N,现向该磁盘读写b字节的数据,采用随机寻道的方法,每道的所有扇区组成一个簇,其平均访问时间是()。
数字电子技术基础_北京理工大学中国大学mooc课后章节答案期末考试题库2023年
数字电子技术基础_北京理工大学中国大学mooc课后章节答案期末考试题库2023年1.逐次渐近型8位A/D转换器中的8位D/A转换器的Vomax=10.2V,若输入为3V,则转换后的数字输出D为:答案:010010112.用ROM设计逻辑电路实现两个两位二进数的全加运算,则需要ROM的地址线和数据线至少为:答案:5,33.存储容量为8k×16位的RAM,地址线有()根。
答案:134.静态RAM一般采用MOS管的栅极电容来存储信息,必须由刷新电路定期刷新。
答案:错误5.以下触发器电路中能够实现二进制计数器(对输入的时钟进行计数,辨识两个时钟周期)功能的电路有:答案:___6.ROM为只读存储器,因此不能对其进行写操作。
答案:错误7.施密特触发器具有两个稳定状态。
答案:正确8.由555定时器构成的电路如图所示,则此电路能够实现()功能。
【图片】答案:单稳态触发器9.555定时器构成电路如图所示,则此电路的功能为:【图片】答案:施密特触发器10.【图片】上图可以实现的逻辑功能为:答案:半减器11.下图所示74LS151为8选1数据选择器,当用此器件设计逻辑函数【图片】时,D0D1D2D3D4D5D6D7应分别连接到:【图片】答案:0100101012.如图所示74LS283为四位二进制加法计数器,如果要将输入的8421BCD码D3D2D1D1转换为余3码F3F2F1F0,并且把D3D2D1D1分别接到输入端A3A2A1A0上,则输入端B3B2B1B0和低位进位输入CI分别接到:【图片】答案:0010113.已知TTL反相器电路的参数如下:VOH/ VOL=3.6V/0.3V,IOH/IOL=0.2mA/8mA, IIH/ IIL=20uA/0.4mA ,则其驱动同类门的数量即其扇出系数为多少。
答案:1014.三位环形计数器的模为()?答案:315.如图所示电路输出信号为00110010。
【图片】答案:正确16.单稳态触发器输出信号的脉宽由输入的触发信号决定。
2022年北京理工大学公共课《大学计算机基础》期末试卷B(有答案)
2022年北京理工大学公共课《大学计算机基础》期末试卷B(有答案)一、单项选择题1、下面关于二进制的运算中,错误的是()A.10+01=11 B.11+01=111 C.11-01=10 D.10-01=012、二进制数10111101等于十进制数()A.187B.189C.191D.1933、二进制数110110111转换为十六进制数是()A. (1B7)16B. (8B1)16C. (DB8)16D. (DB1)164、十六进制数3FC3转换为相应的二进制数是()A.11111111000011B.01111111000011C.01111111000001D.111111110000015、计算机病毒的危害性表现在()A.能造成计算机器件永久性失效B.影响程序的执行,破坏用户数据与程序C.不影响计算机的运行速度D.不影响计算机的运算结果,不必采取措施6、设一个汉字的点阵为24x24,则600个汉字的点阵所占用的字节数是()B.72 x600C.192 x600D.576 x6007、世界上第一台具有程序存储功能的计算机是()A.ENIACB.EDSACC.EDVAC8、在Windows 7“资源管理器”中,若要用鼠标拖动的方法进行不同文件夹的文件移动操作,选择文件后,应()A.直接用鼠标左键拖拽文件.B.按住Alt键同时用鼠标左键拖拽文件C.按住Shift键同时鼠标左键拖拽文件D.按住Ctrl键同时用鼠标左键拖拽文件9、在Windows 7系统中,利用标题栏左边的控制菜单,不能完成的操作是()A.打开窗口B.改变密口的大小C.关闭窗口D.移动窗口10、剪贴板是个临时存储区,它属于什么的一部分()A.内存B.硬盘C.光盘D.BIOS11、在Windows 7的“剪贴板”操作中,“粘贴”命令的组合键是()A.Ctrl+CB.Ctrl+XC.Ctrl+A12、在Windows 7中,想选定多个文件名,如这多个文件名连续成一个区域的,则先选定第一个文件名,然后按住()键,再在最后一个文件名上单击一下即可。
2022年北京理工大学数据科学与大数据技术专业《操作系统》科目期末试卷B(有答案)
2022年北京理工大学数据科学与大数据技术专业《操作系统》科目期末试卷B(有答案)一、选择题1、下列关于批处理系统的叙述中,正确的是()I.批处理系统允许多个用户与计算机直接交互II.批处理系统分为单道批处理系统和多道批处理系统III.中断技术使得多道批处理系统的1/O设备可与CPU并行工作A.仅II、IIIB.仅IIC.仅I、IID. 仅I、III2、()不是操作系统的功能。
A.CPU管理B.存储管理C.网络管理D.数据管理3、有若干并发进程均将一个共享变量count的值加1一次,那么有关count中的值的说法正确的是()。
I.肯定有不正确的结果II.肯定有正确的结果,III.若控制这些并发进程互斥执行count加1操作,count中的值正确A. I和IIIB.II和IIIC.IIID. I、II和III的说法均不正确4、一个进程的读磁盘操作完成后,操作系统针对该进程必做的是(),A.修改进程状态为就绪态B.降低进程优先级C.给进程分配用户内存空间D.增加进程时间片大小5、进程从运行态到阻塞态可能是()A.运行进程执行P操作B.进程调度程序的调度C.运行进程的时间片用完D.运行进程执行了V操作6、缓冲技术的缓冲池通常设立在()中。
A.主存B.外存C.ROMD.寄存器7、若I/O所花费的时间比CPU的处理时间短很多,则缓冲区()A.最有效B.几乎无效C.均衡D.以上都不是8、若某文件系统索引节点(inode)中有直接地址项和间接地址项,则下列选项中,与单个文件长度无关的因素是().A.索引节点的总数B.间接地址索引的级数C.地址项的个数D.文件块大小9、在文件系统中,若文件的物理结构采用连续结构,则文件控制块FCB中有关文件的物理位置的信息包括(),I.首块地址 II.文件长度 III.索引表地址A.只有IIIB. I和IIC. II和IIID. I和III10、在可变分区分配管理中,某一作业完成后,系统收回其内存空间,并与相邻区合并,为此修改空闲区说明表,造成空闲分区数减1的情况是()。
北京理工 级 数字电路 A卷
清除 预置
NO
Cr
LD
P QA QB QC QD
T
OC
1 Y
“1”
161
LD
2
CP
C K
A B C D Cr “1” 3
“1”
4
图题五
5
0×
10
11
1
1
1
1
计数允 许
PT
××
时钟 CK
×
×× ↑
11 ↑
01 ×
×0 ×
功能
异步清 0 同步置数 同步计数
保持 保持 OC=0
(1)写出该电路各输出 F1(D2, D1, D0)和 F0(D2, D1, D0)的最小项之和式(写成∑m(…)的形式); (4 分) (2)将输出函数 F1(D2, D1, D0)和 F0(D2, D1, D0)化简为最简“与或”式; (4 分) (3)填写表题三所示的真值表(写在试卷上);(4 分) (4)判断这个组合电路的逻辑功能。(2 分)
) 。 余 3 BCD )2。
。 。
(一定/可能)
----------------以下部分可用作第一题的草稿纸----------------------------------
2/7
二. (20 分)简答题
1. 用隐含表法化简“表题二-1”所示状态转换表。 (5 分)
要求:(1)画出隐含表;(2 分) (2)指出等价状态及理由;(2 分) (3)画出最简状态转换表。(1 分)
D
表题四电路真值表
F1
D
C
B
A
F1
C
MOD3
B
A
F0
(完整word版)数字电子技术_4套期末试卷_含答案分解
《数字电子技术基础》(第一套)一、填空题:(每空1分,共15分)1.逻辑函数Y AB C=+的两种标准形式分别为()、()。
2.将2004个“1”异或起来得到的结果是()。
3.半导体存储器的结构主要包含三个部分,分别是()、()、()。
4.8位D/A转换器当输入数字量10000000为5v。
若只有最低位为高电平,则输出电压为()v;当输入为10001000,则输出电压为()v。
5.就逐次逼近型和双积分型两种A/D转换器而言,()的抗干扰能力强,()的转换速度快。
6.由555定时器构成的三种电路中,()和()是脉冲的整形电路。
7.与PAL相比,GAL器件有可编程的输出结构,它是通过对()进行编程设定其()的工作模式来实现的,而且由于采用了()的工艺结构,可以重复编程,使它的通用性很好,使用更为方便灵活。
二、根据要求作题:(共15分)1.将逻辑函数P=AB+AC写成“与或非”表达式,并用“集电极开路与非门”来实现。
2.图1、2中电路均由CMOS门电路构成,写出P、Q 的表达式,并画出对应A、B、C的P、Q波形。
三、分析图3所示电路:(10分)1)试写出8选1数据选择器的输出函数式;2)画出A2、A1、A0从000~111连续变化时,Y的波形图;3)说明电路的逻辑功能。
四、设计“一位十进制数”的四舍五入电路(采用8421BCD码)。
要求只设定一个输出,并画出用最少“与非门”实现的逻辑电路图。
(15分)五、已知电路及CP、A的波形如图4(a) (b)所示,设触发器的初态均为“0”,试画出输出端B和C的波形。
(8分)BC六、用T触发器和异或门构成的某种电路如图5(a)所示,在示波器上观察到波形如图5(b)所示。
试问该电路是如何连接的?请在原图上画出正确的连接图,并标明T的取值。
(6分)七、图6所示是16*4位ROM和同步十六进制加法计数器74LS161组成的脉冲分频电路。
ROM中的数据见表1所示。
试画出在CP信号连续作用下的D3、D2、D1、D0输出的电压波形,并说明它们和CP 信号频率之比。
2022年北京理工大学计算机科学与技术专业《计算机组成原理》科目期末试卷A(有答案)
2022年北京理工大学计算机科学与技术专业《计算机组成原理》科目期末试卷A(有答案)一、选择题1、关于LRU算法,以下论述正确的是()。
A.LRU算法替换掉那些在Cache中驻留时间最长且未被引用的块B.LRU算法替换掉那些在Cache中驻留时间最短且未被引用的块C.LRU算法替换掉那些在Cache中驻留时间最长且仍在引用的块D.LRU算法替换掉那些在Cache中驻留时间最短且仍在引用的块2、容量为64块的Cache采用组相联映射方式,字块大小为128个字,每4块为一组。
如果主存为4K块,且按字编址,那么主存地址和主存标记的位数分别为()。
A.16,6B.17,6C.18,8 D .19,83、在定点机中执行算术运算时会产生溢出,其根本原因是()。
A.主存容量不够B.运算结果无法表示C.操作数地址过大D.栈溢出4、ALU属于()。
A.时序电路B.控制器C.组合逻辑电路D.寄存器5、并行加法器中,每位全和的形成除与本位相加两数数值位有关外,还与()有A.低位数值大小B.低位数的全和C.高位数值大小D.低位数送来的进位6、在链式查询方式下,若有N个设备,则()。
A.只需一条总线请求线B.需要N条总线请求线C.视情况而定,可能一条,也可能N条D.以上说法都不对7、在下面描述的PCI总线的基本概念中,不正确的表述是()。
A.PCI总线支持即插即用B.PCI总线可对传输信息进行奇偶校验C.系统中允许有多条PCI总线D.PCI设备一定是主设备8、假定机器M的时钟频率为200MHz,程序P在机器M上的执行时间为12s。
对P优化时,将其所有乘4指令都换成了一条左移两位的指令,得到优化后的程序P。
若在M上乘法指令的CPl为102,左移指令的CPl为z,P的执行时间是P”执行时间的1.2倍,则P中的乘法指令条数为()。
A.200万B.400万C.800万D.1600万9、在计算机系统中,表明系统运行状态的部件是()。
2021年北京理工大学数据科学与大数据技术专业《计算机组成原理》科目期末试卷A(有答案)
2021年北京理工大学数据科学与大数据技术专业《计算机组成原理》科目期末试卷A(有答案)一、选择题1、下列关于ROM和RAM的说法中,错误的是()。
I.CD-ROM是ROM的一种,因此只能写入一次ⅡFlash快闪存储器属于随机存取存储器,具有随机存取的功能Ⅲ.RAM的读出方式是破坏性读出,因此读后需要再生IV.SRAM读后不需要刷新,而DRAM读后需要刷新A.I、ⅡB.I、Ⅲ、ⅣC.Ⅱ、ⅢD.I、Ⅱ、lⅢ2、若单译码方式的地址输入线为6,则译码输出线有()根,那么双译码方式有输出线()根。
A.64,16B.64,32C.32,16D.16,643、关于浮点数在IEEE754标准中的规定,下列说法中错误的是()。
I.浮点数可以表示正无穷大和负无穷大两个值Ⅱ.如果需要,也允许使用非格式化的浮点数Ⅲ.对任何形式的浮点数都要求使用隐藏位技术IⅣ.对32位浮点数的阶码采用了偏移值为l27的移码表示,尾数用原码表示4、对于相同位数(设为N位,且各包含1位符号位)的二进制补码小数和十进制小数,(二进制小数所表示的数的个数)/(十进制小数所能表示的数的个数)为()。
A.(0.2)NB. (0.2)N-1C. (0.02)ND. (0.02)N-15、有如下C语言程序段:()short si=-32767;unsigned short usi=si;执行上述两条语句后,usi的值为A.-32767B.32767C.32768D.327696、总线的数据传输速率可按公式Q=Wf/N计算,其中Q为总线数据传输速率,W为总线数据宽度(总线位宽/8),f为总线时钟频率,N为完成一次数据传送所需的总线时钟周期个数。
若总线位宽为16位,总线时钟频率为8MHz,完成一次数据传送需2个总线时钟周期,则总线数据传输速率Q为()。
A.16Mbit/sB.8Mbit/sC.16MB/sD.8MB/s7、在下面描述的PCI总线的基本概念中,不正确的表述是()。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
0 0 1 1 D3
0 1 0 0 D4
0 1 0 1 D5
图 T5
0 1 1 0 D6 0 1 1 1 D7
表 T5-2 74LS148 功能表
输入
输出
S
I0
I1
I2
I3 I4
I5 I6
I7 Y2 Y1 Y0 YS YEX
1 ×××××××× 1 1 1 1 1 01111111111101 0 ××××××× 0 0 0 0 1 0 0 ×××××× 0 1 0 0 1 1 0 0 ××××× 0 1 1 0 1 0 1 0 0 ×××× 0 1 1 1 0 1 1 1 0 0 ××× 0 1 1 1 1 1 0 0 1 0 0 ×× 0 1 1 1 1 1 1 0 1 1 0 0×0 1 1 1 1 1 1 1 1 0 1 0 00111111111110
。
6.施密特触发器有 2 个稳定状态,单稳态触发器有 1 个稳定状态,
多谐振荡器 0 个稳定状态。
7.ROM 设计的组合逻辑电路如图 T1 所示,写出逻辑函数 Y0 和 Y1的表达式。
Y0 =
∑(m1,m2,m6) , Y1=
∑(m0,m1,m5)
。
W0W1W2W3 W4W5W6W7 A B C
Y0 Y1 图 T1
课程编号:ELC06011 北京理工大学 2010-2011 学年第二学期
2009 级数字电子技术基础 B 期末试题 A 卷
注:试题答案必须书写在答题纸上,在试题和草稿纸上答题无效。
班级
学号
姓名
成绩
一、(20 分)填空 1.在如下门电路中,哪些输出端能够直接互连 bcde
。若输出端不能
互连,为什么? 输出都呈现低阻抗,如果相连,如果一个门工作在高电平,
个人建议将常用器件逻辑关系式记下来
可以知道 74LS148 编码器,74LS151 数据选择器
对于数据选择器
简单可知,例如输出 D0 就是 A2A1A0,对于 D1 就是 A2A1A0
那么我们简单写出其逻辑表达式
F=EN(D0A1A2A0+D1A2A1A0.....略) 接下来是编码器 观察其输出为 0 的点 Y2=I7+I6I7+I5 I6I7+I4 I5 I6I7 其余同理,不做赘述 分别代入 D0-D7,得到输出
一个门工作在低电平,会使两个门内部形成过电流而损坏器件 67
a)普通 TTL 门电路;b)普通 CMOS 门电路;c)OC 门;d)三态输出门;e) OD 门。
2.一个 4 位 D/A 转换器的分辨率为 1/15 1/(2^n-1) ,若参考电压 VREF = 6V,当输入码为 0110 时,输出电压为 6/16*(8*0+4*1+2*1+1*0)=2
VCC
VIL
Y3
VIL
Y1
A
R
Y2
0
B
100
C
VIH
D
(a) 高电平 VL 代表低电平(b)cmos,ABCD (c)高阻
1
A B
TG
Y4
VIH
Y5
10 k
0
(d) CMOS 高阻 图 T3
(e)高电平
四、(10 分)
试用一片 4 位并行加法器 74LS283(图 T4)和异或门设计一个加/减法运算 电 路 。 当 控 制 信 号 M=0 时 , 实 现 输 入 的 两 个 四 位 二 进 制 数 相 加 (Y3Y2Y1Y0=A3A2A1A0+B3B2B1B0);当 M=1 时,实现输入的两个四位二进制数相减 (Y3Y2Y1Y0=A3A2A1A0-B3B2B1B0)。
VCC
R1
10k
R
2
10k
VD2
C
0.1 F
78 4
uo
VD1 555 3 6 21 5
Q0
1D
Q
C1 Q
FF0
Q1
1D
Q
C1
Q FF1
Y
Q2
1D
Q
C1
Q
FF2
图 T6
首先是 D 触发器, =D 先写出 Q0,Q1,Q2,以及 D0,D1,D2 D0=Q1Q2 D1=Q1⊕Q2 D2=Q0Q2
入 D7D6D5D4D3D2D1D0 00001010 ,D7 D6D5D4D3D2D1D0 11111111 ,试分别写出 所示电路输出 F 的表达式(要求有分析过程)。74LS148 和 74LS151 功能表分别 如表 T5-1 和 T5-2 所示。
0
D0
I0
Y0
D1
I1
Y1
D2
I2
Y2
D3
I3 74LS148
D4
I4
D5
I5
D6
I6
D7
I7
0 S YS YEX
A
D0
EN
B
D1
C
D2
D D3
Y
74LS151
E
D4
F
D5
G D6
H
D7 A0 A1 A2
表 T5-1 74LS151 功能表
输入
输出
F EN A2 A1 A0
Y
1 ××× 0
0 0 0 0 D0
0 0 0 1 D1
0 0 1 0 D2
六、(15 分)
电路如图 T6 所示,其中 R1 R 2 10k , C 0.1F 。
1.说明 555 定时器构成电路的名称,计算输出 uo 的频率 f o ,并计算输出 uo 的占 空比 q。多谐振荡器,占空比 q=R1/(R1+R2) f=1/[(R1+2*R2)*C *ln2] 2.分析由触发器 FF0、FF1、FF2 构成的时序电路的功能,要求写出驱动方程、 状态方程,输出方程,画出状态转换图,检查电路能否自启动,并说明电路功能。
V。
3.存储容量为 2K×8 位的随机存储器,地址线为 11(2 的几次方就是十几根)
根,数据线为 8 根;若用 1K×4 位的 RAM 来实现上述存储容量,需要 4
片。
4.A/D 转换器一般需要经过采样、保持、 量化 、 编码 4 个过程。
5.单稳态触发器输出脉冲的频率取决于
,输出脉冲的宽度取决于
二、(10 分)
将下列各式化简为最简与或式,方法不限。 1. F1 AC ABC ACD CD 2. F2 ABCD ABC ABCD BCD ,约束条件:
答案略
三、(10 分) 已知图 T3 中(a)(b)(c)为 TTL 门电路,(d)(e)为 CMOS 门电路,分别
写出各电路的输出状态(0 或 1 或高阻)或输出表达式。
CO S3
S2
S1
S0
74LS283
A3 A2 A1 A0 B3 B2 B1 B0 CI
关键:减法为补码+1
图 T4
CO S3
S2
S1
S0
74LS283
A3 A2 A1 A0 B3 B2 B1 B0 CI
异异异异 或或或或
AB C D
M
五、(10 分) 编码器 74LS148 和数据选择器 74LS151 构成的逻辑电路如图 T5 所示, 当输