桂电二院八院数电复习资料分解

合集下载

桂林电子科技大学数字逻辑电路全套课件2013.9.11

桂林电子科技大学数字逻辑电路全套课件2013.9.11

6.5 同步练习
2013-11-24
8
第7章 脉冲单元电路
7.1 概述 7.2 施密特触发器 7.3 单稳态触发器 7.4 多谐振荡器
2013-11-24
9
第8章 数模和模数转换
8.1 概述
8.2 数模(D/A)转换
8.3 模数(A/D)转换
2013-Leabharlann 1-24101.1
概述
1.1.1 模拟电子技术和数字电子技术 模拟电子技术是分析和处理模拟信号的技术,模拟信号 (如正弦波)具有在数值上和时间上都是连续的特点。使用的 主要器件:晶体管——工作在线性区(即放大区)——用于构 成信号的放大和正弦振荡电路。 数字电子技术是分析和处理数字信号的技术,数字信号 (如矩形波)具有在数值上和时间上都是不连续的特点,使用 的主要器件:晶体管,但工作在非线性区(即截止区和饱和 区),构成信号的开关电路。
2013-11-24 18
(2)二进制
用0和1两个符号表示数,基数是2,权值为2i。 进位规则:“逢二进一”或“借一当二”
( D) 2 k i 2
i m
任意一个二进制数D均可展开为:
n 1
i
(1101.101)2=
1×23+1×22+0×21+1×20+1×2-1+0×2-2+1×2-3 =(13.625)10
(25)10=25D=25 (1101.101)2=1101.101B (76.56)8=76.56Q (1FD.6C)16=1FD.6CH
(十进制数的后缀可略)
2013-11-24
22
2. 数制之间的转换
十进制数到N进制数的转换 整数部分:除以N看余数

(完整word版)数电复习资料(含答案)期末考试

(完整word版)数电复习资料(含答案)期末考试

(完整word版)数电复习资料(含答案)期末考试数电第一章一、选择题1.以下代码中为无权码的为。

A. 8421BCD码B. 5421BCD码C. 余三码D。

格雷码2.以下代码中为恒权码的为。

A.8421BCD码B。

5421BCD码 C. 余三码D。

格雷码3.一位十六进制数可以用位二进制数来表示。

A. 1 B. 2C。

4D。

164.十进制数25用8421BCD码表示为 .A。

10 101 B。

0010 0101 C.100101 D.101015.在一个8位的存储单元中,能够存储的最大无符号整数是。

A。

(256)10 B.(127)10 C.(FF)16 D.(255)10 6.与十进制数(53.5)10等值的数或代码为。

A。

(0101 0011.0101)8421BCD B.(35.8)16 C.(110101。

1)2 D.(65.4)87.矩形脉冲信号的参数有.A。

周期B。

占空比C。

脉宽D。

扫描期8.与八进制数(47.3)8等值的数为:A. (100111.011)2B.(27.6)16C.(27.3 )16D。

(100111。

11)29。

常用的BCD码有。

A.奇偶校验码 B.格雷码C.8421码D.余三码10.与模拟电路相比,数字电路主要的优点有。

A.容易设计 B.通用性强 C.保密性好 D.抗干扰能力强二、判断题(正确打√,错误的打×)1。

方波的占空比为0。

5。

()2。

8421码1001比0001大。

()3。

数字电路中用“1"和“0”分别表示两种状态,二者无大小之分。

( )4.格雷码具有任何相邻码只有一位码元不同的特性。

()(完整word版)数电复习资料(含答案)期末考试5.八进制数(18)8比十进制数(18)10小。

( )6.当传送十进制数5时,在8421奇校验码的校验位上值应为1。

()7.在时间和幅度上都断续变化的信号是数字信号,语音信号不是数字信号。

()8.占空比的公式为:q = t w / T,则周期T越大占空比q越小。

数字电子技术总复习经典.pptx

数字电子技术总复习经典.pptx

(1) AB AB A(B B) A
推广
(2) A AB A(1 B) A
A A(
) A
(3) A AB ( A A)( A B) A B
(4) AB AC BC AB AC
(5) AB AB A B AB
(6) AB AC ( A B)( A C ) A B A C
四、 输出三态门 –TSL门(Three - State Logic)
正常工作状态:0 或 1 高阻态
.精品课件.
29
应用举例:
(1) 用做多路开关 (2) 用于信号双向传输 (3) 构成数据总线
.精品课件.
30
第三章 组合逻辑电路
一、 概述
1. 逻辑功能特点 电路在任何时刻的输出状态只取决于该时刻的输入 状态,而与原来的状态无关。 2. 电路结构特点 (1) 输出、输入之间没有反馈延迟电路
22
(三、) 具有约束的逻辑函数的化简
1.约束项:不会出现的变量取值所对应的最小项。 2. 约束条件的表示方法
(1) 在真值表和卡诺图上用叉号(╳)表示。 (2) 在逻辑表达式中,用等于 0 的条件等式表示。
3.化简步骤:
(1) 画函数的卡诺图,顺序 为:
(2) 合并最小项,画圈时 ╳ 当0 (3) 写出最简与或表达式
而任何组合逻辑函数都可以表示成为最小项之和 的形式,故可用数据选择器实现。
.精品课件.
37
2步骤 (1) 根据 n = k - 1 确定数据选择器的规模和型号
(n —选择器地址码,k —函数的变量个数)
(2) 写出函数的标准与或式和选择器输出信号表达式
(3) 对照比较确定选择器各个输入变量的表达式
.精品课件.

数电复习PPTppt课件

数电复习PPTppt课件
解:
F AC BC AD BD AB AC • BC • AD • BD • AB
第 22 页
例:将下列各函数用或非门实现
F m(0,2,8,10,14,15)
解:用圈0的方法
F BC BD AB
F (B C)(B D)( A B)
BCBD AB
第 23 页
例:用卡诺图将下列含有无关项的逻辑函数化简为最简 “与或”式和最简“或与”表达式。
1×20+1×2-1+1×2-2+1×2-3=(109.875)10 例:将十进制数225.246转换为二、八和十六进制数 解:(1)(225.246)10=(11100001.011)2
(2)(225.246)10=(341.175)8 (3)(225.246)10=(E1.3E)16
第 17 页
CMOS 4
输入
输出
位 双 向 移 位 寄
清 零
CR
L H H H
控制信 号
S1 S0
×× LL LH LH
串行输 右入左 移移 DS DS
×R ×L ×× L× H×
时 钟
CP
× × ↑ ↑
并行输入
DI0
DI1
DI2
DI3
Q0n1
Q1n1Q
2n1Q
n1 3

× × × × L L L L1
×
×
×
ABC BC AC D
A BC AC D
A BC
例:用公式法证明下列等式 A⊕B⊕C=A⊙B⊙C
解: A B C ( A B)C ( A B)C
( AB)C ( AB)C ABC
第 19 页
例:用公式法化简

《数字电子技术》经典复习资料

《数字电子技术》经典复习资料

《数字电子技术》复习一、主要知识点总结和要求1.数制、编码其及转换:要求:能熟练在10进制、2进制、8进制、16进制、8421BCD 、格雷码之间进行相互转换。

举例1:(37.25)10= ( )2= ( )16= ( )8421BCD解:(37.25)10= ( 100101.01 )2= ( 25.4 )16= ( 00110111.00100101 )8421BCD2.逻辑门电路:(1)基本概念1)数字电路中晶体管作为开关使用时,是指它的工作状态处于饱和状态和截止状态。

2)TTL 门电路典型高电平为3.6 V ,典型低电平为0.3 V 。

3)OC 门和OD 门具有线与功能。

4)三态门电路的特点、逻辑功能和应用。

高阻态、高电平、低电平。

5)门电路参数:噪声容限V NH 或V NL 、扇出系数N o 、平均传输时间t pd 。

要求:掌握八种逻辑门电路的逻辑功能;掌握OC 门和OD 门,三态门电路的逻辑功能;能根据输入信号画出各种逻辑门电路的输出波形。

举例2:画出下列电路的输出波形。

解:由逻辑图写出表达式为:C B A C B A Y ++=+=,则输出Y 见上。

3.基本逻辑运算的特点:与 运 算:见零为零,全1为1;或 运 算:见1为1,全零为零;与非运算:见零为1,全1为零;或非运算:见1为零,全零为1;异或运算:相异为1,相同为零;同或运算:相同为1,相异为零;非 运 算:零 变 1, 1 变 零;要求:熟练应用上述逻辑运算。

4. 数字电路逻辑功能的几种表示方法及相互转换。

①真值表(组合逻辑电路)或状态转换真值表(时序逻辑电路):是由变量的所有可能取值组合及其对应的函数值所构成的表格。

②逻辑表达式:是由逻辑变量和与、或、非3种运算符连接起来所构成的式子。

③卡诺图:是由表示变量的所有可能取值组合的小方格所构成的图形。

④逻辑图:是由表示逻辑运算的逻辑符号所构成的图形。

⑤波形图或时序图:是由输入变量的所有可能取值组合的高、低电平及其对应的输出函数值的高、低电平所构成的图形。

《数字电子技术》复习题.docx

《数字电子技术》复习题.docx

《数字电子技术》复习题(一)一、填空题1 •数制转换:(143 )10= ( )2 = ( )8。

2 •按逻辑功能的不同特点,数字电路可分为________ 和—一两大类。

3. 8线—3线编码器是由_ _位二进制数表示_ _个信号的编码电路。

4 •同步D触发器的特性方程为_ _。

5. 时序逻辑电路的逻辑功能可以用_ _、和_ 一等方程式表示。

二、单项选择题1. (33)10转化为二进制是(—_)2。

(A) 100001 ; (B) 10001 ; (C) 100010 ; (D) 10000012. 下列各式中,为四变量A、B、C、D最小项的是:_ -。

(A) ABCD ; (B) AB(C+D) ; (C) A +B+C+ D ; (D) A+B+C+D3. _____________________________________________________ 8421 BCD码译码器的数据输入线与译码输出线的组合是______________________________ 。

(A) 4 : 6 ; (B) 1 : 10 ; (C) 4 : 10 ; (D) 2 : 44. _______________________________ 四个逻辑变量的取值组合共有。

(A) 8 ; (B) 16 _ ; _ (C) 4 ; (D) 155. __________________________________________________________ 已知逻辑函数γ = A B∙A B ,函数值为1的A, B取值组合是:_______________________ 。

(A) 00, 11 ; (B) 01, 00 ; (C) 01, 10 ; (D) 01, 116. _______________________ 组合逻辑电路通常由组合而成。

(A)门电路;(B)触发器;(C)计数器;(D) 存储电路7. 若在编码器中有50个编码对象,则其输出二进制代码位数应为位。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

桂林电子科技大学数字电路详细复习资料八院第一部分:基本要求和基本概念第一章半导体器件的基本知识一,基本要求1,了解半导体PN结的形成及特性,了解半导体二极管的开关特性及钳位作用。

2,了解半导体三极管的输入特性和输出特性,熟悉半导体三极管共发射极电路的三个工作区的条件及特点,掌握三极管开关电路分析的基本方法。

3,了解绝缘栅场效应管(MOS)的结构、符号、工作原理及特性。

二,基本概念1,按导电率可以把材料分为导体、绝缘体和半导体。

2,半导体中有空穴和自由电子两种载流子。

3,纯净半导体称为本征半导体。

4,P型半导体中的多数载流子是空穴;少数载流子是自由电子。

5,N型半导体中的多数载流子是自由电子;少数载流子是空穴。

6,PN结是一个二极管,它具有单项导电性。

7,二极管电容由结电容和扩散电容构成。

8,二极管的截止条件是V D<0.5V,导通条件是V D≥0.7V。

9,三极管的截止条件是V BE<0.5V,截止的特点是I b=I c≈0;饱和条件是I b≥(E C-Vces)/(β·R C),饱和的特点是V BE≈0.7V,V CE=V CES≤0.3V。

第二章 门电路一,基本要求1,熟悉分立元件“与”“或”“非”“与非”“或非”门电路的工作原理、逻辑符号和功能。

2,熟悉TTL 集成与非门的结构、工作原理及外部特性,熟悉OC 门三态门和异或门的功能及主要用途,掌握各种门电路输出波形的画法。

2,熟悉PMOS 门NMOS 门和CMOS 门的结构和工作原理,熟悉CMOS 门的外部特性及主要特点,掌握MOS 门电路的逻辑功能的分析方法。

二,基本概念1,门是实现一些基本逻辑关系的电路。

2,三种基本逻辑是与、或、非。

3,与门是实现与逻辑关系的电路;或门是实现或逻辑关系的电路;非门是实现非逻辑关系的电路。

4,按集成度可以把集成电路分为小规模(SSI )中规模(MSI )大规模(LSI )和超大规模(VLSI )集成电路。

5,仅有一种载流子参与导电的器件叫单极型器件;有两种载流子参与导电的器件叫双极型器件。

单极型集成电路主要有PMOS 、NMOS 和CMOS 器件;双极型集成电路主要有TTL 、HTL 、ECL 和IIL 器件。

6,TTL 门电路的低电平噪声容限为V NL =V OFF -V IL ;高电平噪声容限为 V NH =V IH -V ON 。

7,直接把两个门的输出连在一起实现“与”逻辑关系的接法叫线与;集电极开路门可以实现线与;普通TTL 门不能实现线与。

8,三态输出门的输出端可以出现高电平、底电平和高阻三种状态。

9,三态门 的主要用途是可以实现用一条导线(总线)轮流传送几个不同的数据或控制信号。

10,用工作速度来评价集成电路,速度快的集成电路依次为ECL →TTL →CMOS 。

11,用抗干扰能力来评价集成电路,抗干扰强的集成电路依次为CMOS →TTL →ECL 。

12,CMOS 门电路的输入阻抗很高,所以静态功耗很小,但由于存在输入电容,所以随着输入信号频率的增加,功耗也会增加。

第三章 逻辑代数基础一,基本要求1,熟悉逻辑代数的基本运算、基本公式和常用公式,掌握逻辑函数的表示方法—真值表、逻辑函数表达式、卡诺图和逻辑图。

公式简化时常用的的基本公式和常用公式有(要记住):1)()()C A B A BC A ++=+2)B A AB += B A B A +=+ (德.摩根定律)3)B A B A A +=+4)B A AB BC B A AB +=++5)AB B A B A B A +=+ B A B A AB B A +=+2,掌握逻辑函数的公式简化法和卡诺图简化法,掌握具有约束的逻辑函数的化简方法。

二,基本概念1,逻辑代数的四种表示方法是真值表、函数表达式、卡诺图和逻辑图。

2,逻辑变量和函数只有0和1两种取值,而且它们只是表示两种不同的逻辑状态。

3,逻辑代数只有“与”“或”“非”三种基本逻辑运算。

4,描述逻辑函数各个变量取值组合和函数值对应关系的表格叫真值表。

5,用与、或、非等运算表示函数中各个变量之间描述逻辑关系的代数式叫函数表达式。

6,逻辑函数表达式的标准形式有标准与或式即最小项表达式和标准或与式即最大项表达式。

7,逻辑函数的简化方法有代数法即公式法和图形法即卡诺图法。

8,最简与或式是指乘积项数最少,乘积项中的变量个数最少的与或式。

9,约束项是不会出现的变量取值组合,其值总是等于0。

10,约束条件是由约束项加起来构成的逻辑表达式,是一个值恒为0的条件等式。

第四章 组合逻辑电路一,基本要求1,了解组合逻辑电路的特点,掌握组合逻辑电路的分析方法和设计方法。

2,熟悉编码器、译码器、比较器、全加器、多路选择器等数字集成电路的功能和用途,重点掌握全加器电路的分析和设计。

3,掌握译码器和多路选择器的扩展方法及用它们实现组合逻辑电路的方法。

4,了解只读存储器(ROM )和可编程逻辑阵列(PLA )的结构,工作原理及用途。

二,基本概念1,按逻辑功能的特点,数字电路可以分为组合逻辑电路和时序逻辑电路两大类。

2,组合逻辑电路的特点是任何时刻输出信号的稳态值仅决定于该时刻各个输入信号取值组合。

3,用文字、符号或者数码表示特定对象的过程,叫做编码。

4,用二进制代码表示有关对象的过程叫二进制编码; n 位二进制编码器有2n 个输入,有n 个输出。

5,将十进制数的十个数字编成二进制代码的过程叫二—十进制编码,简称为BCD 编码。

6,在几个信号同时输入时,只对优先级别最高的进行编码叫优先编码。

7,把代码的特定含义“翻译”出来的过程叫译码;n 位二进制译码器有n 个输入,有2n 个输出,工作时译码器只有一个输出有效。

8,两个一位二进制数相加叫做半加。

两个同位的加和来自底位的进位三者相加叫做全加。

9,从若干输入数据中选择一路作为输出叫多路选择器。

10,当输入信号改变状态时,输出端可能出现虚假过渡干扰脉冲的现象叫竞争冒险。

第五章触发器一,基本要求1,熟悉触发器的结构特点及主要用途,熟悉基本RS触发器、钟控RS触发器、D触发器、JK触发器、T触发器、T’触发器的基本结构和基本功能,掌握触发器时序图的画法。

2,熟悉主从JK触发器、维持阻塞和边沿JK触发器等集成触发器时钟特性,了解触发器的转换方法,了解触发器的主要技术指标。

二,基本概念1,具有两个稳定状态并能接收、保持和输出送来的信号的电路叫触发器。

2,一级触发器可以记忆一位二进制信息,一位二进制信息有0和1两种状态。

3,主从结构的触发器主要用来解决直接控制问题。

4,集成触发器有主从结构、边沿结构和维持阻塞三种结构。

5,触发器功能的表示方法有特性表、特性方程、状态图和时序图。

6,主从结构的JK触发器存在一次变化问题。

第六章时序逻辑电路一,基本要求1,了解时序逻辑电路的结构和特点,掌握时序逻辑电路的分析方法。

2,熟悉计数器的分类,掌握计数器的分析方法,熟悉常用集成计数器的功能和使用方法。

3,熟悉寄存器和移存器的结构、工作原理和主要用途。

4,了解顺序脉冲发生器电路的结构和工作原理。

5,了解随机存储器(RAM)的结构、工作原理及主要用途。

6,了解一般同步时序电路的设计方法,掌握同步计数器电路的设计方法。

二,基本概念1,任一时刻的稳定输出不仅决定于该时刻的输入,而且还与电路原来状态有关的电路叫时序逻辑电路。

2,时序逻辑电路由组合逻辑电路和存储电路两部分组成。

3,时序逻辑电路的功能表示方法有逻辑方程式、状态表、状态图和时序图。

4,时序逻辑电路按触发器时钟端的连接方式不同可以分为同步时序逻辑电路和异步时序逻辑电路两类。

5,用来暂时存放数据和指令的器件叫寄存器。

6,N级环形计数器的计数长度是N;N级扭环形计数器的计数长度是2×N;N级最大长度移存型计数器的计数长度是2n-1。

7,随机存储器(RAM)的典型结构包括地址译码器、存储矩阵和读写控制器。

第八章脉冲波形的产生和整形一,基本要求1,了解TTL与非门震荡器、RC环行振荡器和石英晶体振荡器的电路结构、工作原理和主要技术参数。

2,解TTL和CMOS施密特触发器的电路结构、工作原理和主要技术参数。

3,了解TTL和CMOS单稳态触发器的电路结构、工作原理和主要技术参数。

4,熟悉555集成定时器的电路结构和工作原理,掌握用555定时器构成多谐振荡器、施密特触发器和单稳态触发器电路的方法及其主要技术参数的估算方法。

二,基本概念1,脉冲电路主要有多谐振荡器、施密特触发器和单稳态触发器。

2,多谐振荡器是脉冲产生电路;施密特触发器和单稳态触发器是脉冲整形电路。

3,石英晶体多谐振荡器可以产生频率稳定度很高的时钟脉冲。

4,施密特触发器的回差的功能是抗干扰。

5,单稳态触发器具有一个稳态和一个暂稳态。

第八章数模和模数转换一,基本要求1,了解D/A转换器的结构、工作原理和主要技术指标。

2,了解A/D转换器的结构、工作原理和主要技术指标。

3,了解D/A和A/D的主要应用。

二,基本概念1,数模转换电路是由数码寄存器、电子开关、电阻网路和求和电路构成。

2,常用的数模转换电路是T型转换电路。

3,D/A和A/D转换器的主要技术指标是转换精度和转换速度。

4,D/A转换器的分辨率是1/(2n-1),n是输入信号的有效位数。

5,A/D转换器电路是由取样保持电路、量化和编码电路构成。

6,取样保持定理是f S≥f imax,式中f S是取样频率,f imax是输入信号的最大频率。

7,A/D转换器电路的分解度是1/(2n),n是输出信号的有效位数。

8,常用的A/D转换电路是逐次逼近型A/D转换器。

第二部分复习题一、填空题:1、二极管的正向接法是电源的正极接负极接。

2、数字电路中的晶体三极管常工作在状态。

3、三极管的截止条件是,截止时特点是。

4、三极管的饱和条件是,饱和时特点是。

5、逻辑电路中最基本的门电路有、、。

6、写出左图逻辑电路的输出表达式。

ArrayF= 。

F7、分别画出下列各门电路的逻辑符号:与门或门非门与非门或非门OC门三态门异或门8、TTL与非门的两个状态通常称为“关态”和“开态”,当输入有一为低电平时,对应的是态;当输入全为高电平时对应的是态。

9、TTL与非门的额定高电平V OH 伏,额定低电平V OL伏。

(设电源电压E C=+5V)10、正逻辑的与门是负逻辑的;正逻辑或门是负逻辑的。

11、正逻辑的或非门是负逻辑的;正逻辑的与非门是负逻辑的。

12、在TTL三态门、OC门、与非门|异或门和或非门电路中,能实现“线与”逻辑功能的门为,能实现总线系统的门为。

13、TTL与非门的关门电平为0.7V,开门电平为1.9V,当其输入低电平为0.4V,高电平为3.2V时,其低电平输入噪声容限V NL为,输入高电平噪声容限为。

相关文档
最新文档