实验三译码器及其应用、数据选择器及其应用

合集下载

实验三组合逻辑电路应用——译码器、数据选择器

实验三组合逻辑电路应用——译码器、数据选择器

实验三组合逻辑电路应用——译码器、数据选择器
译码器和数据选择器是现代数字电子学中常用的两种组合逻辑电路。

它们可以将输入
的二进制信号转换为对应的输出信号,并且在数字电路中具有广泛的应用。

一、译码器
译码器是一种将输入的二进制信号转换成对应输出信号的数字电路。

译码器的作用是
将输入的地址码转换成溢出电路所能识别的控制信号,通常用来将不同的地址码映射到不
同的设备或功能上。

比如在存储器系统中,根据不同地址码,从RAM或者ROM中取出相应
的数据或指令。

除此之外,译码器还可以用于数据压缩、解码、解密等领域。

在一些数字电路中,译
码器还可以充当多路复用器、选择器等电路的功能。

译码器的分类按照其输入和输出的码制不同,可以分为译码器、BCD译码器、灰码译
码器等。

其中,最常见的是2-4译码器、3-8译码器、4-16译码器等。

二、数据选择器
数据选择器是一种多路选择器,根据控制信号选择输入端中的一个数据输出到输出端。

选择器的控制信号通常由一个二进制码输入到它的控制端,二进制码的大小由选择器的通
道数决定。

数据选择器广泛用于控制、多媒体处理、信号处理等方面。

数据选择器与译码器相比,最主要的区别在于其输出可以不仅限于数字信号。

数据选
择器可以处理模拟信号、复合信号等多种形式的信号,因为它可以作用于信号的幅度、相位、频率等方面。

数据选择器按照输入和输出的端口取数的不同,可以分为单路选择器和多路选择器。

常见的有2-1选择器、4-1选择器、8-1选择器、16-1选择器等。

实验三-数据选择器译码器全加器

实验三-数据选择器译码器全加器

实验三:数据选择器和译码器应用1. 能力培养目标● 理解数据选择器和译码器的逻辑功能● 运用数据选择器和译码器的逻辑关系设计实际应用2. 项目任务要求(1)测试4选1数据选择器的逻辑功能,通过示波器观测每种组合下数据选择器的输出波形(2)测试2-4线译码器的逻辑功能(3)将2-4线译码器扩展组成3-8线译码器,利用两个2-4线译码器扩展组成3-8线译码器(4)利用2-4线译码器设计并实现组合逻辑电路B A F ⊕=【选做】3. 项目分析(1) 数据选择器及主流芯片数据选择器是一种多输入、单输出的组合逻辑电路,其应用主要包括通过级联进行通道扩展数据输入端的个数;或者配合门电路实现逻辑函数,组成函数发生器。

数据选择器中常见的芯片有双4选1数据选择器74LS153芯片。

74LS153中的引脚G 用于控制输出。

当G 为高电平时,禁止输出,引脚Y 输出为低电平;当G 为低电平时,允许输出,由数据选择端B 、A 决定C 0、C 1、C 2、C 3中的哪个数据送往数据输出端Y 。

14131211109161234567双4选1数据选择器 74LS153Vcc2GA2C 32C 22C 12C 01Y1GB1C 31C 21C 11C 01582YGND图2-3-1 74LS153引脚结构图 表2-3-1 4选1数据选择器真值表选择输入 数据输入 选通 输出 B A C 0 C 1 C 2 C 3 G Y X X X X X X H L L L L X X X L L L L H X X X L H L H X L X X L L L H X H X X L H H L X X L X L L H L X X H X L H H H X X X L L L H HX X X HLH(2) 译码器及主流芯片译码器中常见的芯片有双2-4线译码器74LS139,其引脚结构图和真值表分别如下:14131211109161234567双2-4线译码器 74LS139Vcc2G2A2B2Y 02Y 12Y 21Y 31G1A1B1Y 01Y 11Y 21582Y 3GND图2-3-2 74LS139引脚结构图 表2-3-2 2-4线译码器真值表输入端输出端允许G选择B AY 0(____________________0BA G Y =) Y 1(_________________1B A G Y =) Y 2(_________________2B A G Y =)Y 3(______________3B A G Y =)H X X H H H H L L L L H H H L L H H L H H L H L H H L H LH HH H H L在74LS139中,引脚G 用于控制输出。

实验3-译码器和数据选择器

实验3-译码器和数据选择器

3、数据选择器的测试及应用
实验操作
输出端 C2 X X 0 1 X X C3 X X X 0 1 X Y
(1)将双四选一数据选择器74153中的一路输人和输出分别接电平开关 和电平显示发光二极管,按表输人电平分别置位,填输出状态表:
使能端 G B 0 0 1 1 1 0 0 1 0 X X 0 1 选择端 A 0 1 C0 0 1 X C1 X 0 1 X X X 0 1 X 输入端
电子技术实验
译码器与数据选择器
实验目的


掌握译码器的功能和应用; 掌握数据选择器的功能和应用
实验原理
什么是译码器
译码器是将具有特等意义的二进制码进行辨别,并转换成控制 信号。 常用的译码器分为: ①变量译码器:变量译码器是表示输入状态的组合逻辑网络。例 如:2线-4线变量译码器是对输入的2位二进制数进行译码,具 有 22 = 4 个输出。 ②码制变换译码器:将一种代码转换成另一种代码。 ③数字显示译码器。在数字系统中,需要将被测量及运算结果 用十进制数码形式显示出来。这就需要用数字显示译码器来驱 动LED、LCD、CRT、VFD、PDP、OLED等显示器件。
E 0时:
W D0 (A1 A0 ) D1 (A1A0 ) D2 (A0 A1 ) D3 (A1A0 )
类似三变量函数的表达式!
实验原理
实验芯片介绍
1、译码器功能测试接线图
实验操作
1、译码器功能测试
将74139中的一路2—4译码器的输入和输出分别接电平开关 和电平显示发光二极管,按下表输入电平分别置位,填输 出状态表。 输入 使能 G 1 1 1 1 0 0 0 0 B 0 0 1 1 0 0 1 1 选择 A 0 1 0 1 0 1 0 1 Y0 Y1 输出 Y2 Y3

数电实验三-数据选择器和译码器应用

数电实验三-数据选择器和译码器应用

电力学院数字电路与数字逻辑院(系):计算机科学与技术学院实验题目:数据选择器和译码器应用专业年级:学生:学号:一、实验目的和要求:1、了解并掌握集成组合电路的使用方法。

2、了解并掌握仿真(功能仿真及时序仿真)方法及验证设计正确性。

3、使用数据选择器和译码器实现特定电路。

二、实验容:1.要求用数据选择器74153和基本门设计用3个开关控制1一个电灯的电路,改变任何一个开关的状态都能控制电灯由亮变暗或由暗变亮。

(提示:用变量A、B、C表示三个开关,0、1表示通、断状态;用变量L表示灯,0、1表示灯灭、亮状态。

)画出电路的原理图,将电路下载到开发板进行验证。

根据题意画出真值表如下根据上表,可画出原理图试验现象:当开关断开的数量是奇数时,灯是亮的,除此之外是灭的.2. 人的血型有A,B,AB和O这4种,试用数据选择器74153和基本门设计一个逻辑电路,要求判断供血者和受血者关系是否符合下图的关系(提示:可用两个变量的4种组合表示供血者的血型,用另外两个变量的4种组合表示受血者的血型,用Y表示判断的结果)。

画出电路的原理图,通过仿真进行验证。

血型献血受血a b c dA 0 0 0 0B 0 1 0 1AB 1 0 1 0O 1 1 1 1真值表:a b c d Y0 0 0 0 10 0 0 1 00 0 1 0 10 0 1 1 00 1 0 0 00 1 0 1 10 1 1 0 10 1 1 1 01 0 0 0 01 0 0 1 01 0 1 0 11 0 1 1 01 1 0 0 11 1 0 1 11 1 1 0 11 1 1 1 1 根据上表,可画出原理图验证逻辑功能表,仿真结果如下3.试用集成译码器74LS138和基本门实现1位全加器,画出电路连线图,并通过仿真验证其功能。

根据题意画出真值表如下输入输出Ci A B S Co0 0 0 0 00 0 1 1 00 1 0 1 00 1 1 0 11 0 0 1 01 0 1 0 11 1 0 0 11 1 1 1 1根据上表,可画出原理图.验证逻辑功能表,仿真结果如下4.试用数据选择器74151实现1位全加器电路,画出电路连线图,并通过仿真验证其功能。

数电实验三 译码器和数据选择器

数电实验三 译码器和数据选择器

实验三译码器和数据选择器
一、实验目的
1.掌握译码器的功能和应用
2.掌握数据选择器的功能和应用
二、实验仪器及器件
1.仪器:数字电路学习机、双踪示波器
2.器件:74LS00 二输入四与非门1片
74LS139 双2-4线译码器1片
74LS153 双四选一数据选择器1片
三、实验内容
1.译码器功能测试
将74LS139中的一路2-4线译码器的输入接电平开关,输出接电平显示发光二极管按表3.1输入电平,填输出状态。

2.译码器转换
将双2-4线译码器转换为3-8线译码器Array(1)画出转换电路图
(2)在学习机上接线,并验证设计是否正
确。

(3)设计并填写3-8线译码器的功能表。

3.数据选择器的测试及应用
(1)将双四选一数据选择器74LS153中的2个选择端、4个输入端分别接电平开关,输出接电平显示发光二极管,按表3.2输入电平,填输出状态。

(2)将学习机脉冲信号源中的4个不同频率的信号接到数据选择器的4个输入端,将选择端置位,观察输出端的波形。

可以分别得到4种不同频率的脉冲信号。

在表3.3中记录频率值。

(3)分析上述实验结果,并总结数据选择器的作用。

四、实验报告
1.画出实验要求的波形图。

2.画出译码器转换的接线图。

3.总结译码器和数据选择器的使用体会。

实验三译码器及其应用实验报告

实验三译码器及其应用实验报告

数字电子电路实验报告实验名称:译码器及其应用一、实验目的:1、掌握译码器的测试方法,熟悉数码管的使用;2、了解中规模集成译码器的原理,管脚分布,掌握其逻辑功能,以及译码显示器电路的构成原理;3、掌握用译码器构成组合电路的方法和BCD-七段译码/驱动器的使用方法。

4、学习译码器的扩展。

二、实验设备及其器件1、SAC-DM32数字电路实验箱1个2、74LS138 3-8线译码器2片3、74LS20双4输入与非门1片4、74LS47(译码显示器)1片5、共阳极七段数码管1个三、实验原理1、中规模集成译码器74LS13874LS138是集成3线-8线译码器,在数字系统中应用比较广泛。

图3-1是其引脚排列。

其中A2、A1、A0为地址输入端,Y0`~Y7为译码输出端,S1、S2、S3为使能端。

表3-1为74LS138 truth table。

74LS138工作原理为:当S1=1,S2+S3=0时,电路完成译码功能,输出低电平有效。

其中:表3-1 74LS138真值表输入输出S A2A1AYY1Y2Y3Y4Y5Y6Y70 ××× 1 1 1 1 1 1 1 11 0000 1 1 1 1 1 1 11 001 1 0 1 1 1 1 1 11 010 1 1 0 1 1 1 1 11 011 1 1 1 0 1 1 1 11 100 1 1 1 1 0 1 1 11 101 1 1 1 1 1 0 1 11 110 1 1 1 1 1 1 0 11 111 1 1 1 1 1 1 1 0图3-1 74LS138 引脚图3-2 74LS138内部电路图2、译码器的应用(见实验指导书P11-P12)3、显示译码管(1)七段发光二极管(LED)数码管LED数码管是目前最常用的数字显示器。

以下是数字显示器的介绍(详细见实验指导书P12-P13):四、 实验步骤:1、 译码器74LS138逻辑功能测试(1) 控制端功能测试测试电路如图3-6所示。

实验三-数据选择器译码器全加器

实验三-数据选择器译码器全加器

实验三:数据选择器和译码器应用1. 能力培养目标● 理解数据选择器和译码器的逻辑功能● 运用数据选择器和译码器的逻辑关系设计实际应用2. 项目任务要求(1)测试4选1数据选择器的逻辑功能,通过示波器观测每种组合下数据选择器的输出波形(2)测试2-4线译码器的逻辑功能(3)将2-4线译码器扩展组成3-8线译码器,利用两个2-4线译码器扩展组成3-8线译码器(4)利用2-4线译码器设计并实现组合逻辑电路B A F ⊕=【选做】3. 项目分析(1) 数据选择器及主流芯片数据选择器是一种多输入、单输出的组合逻辑电路,其应用主要包括通过级联进行通道扩展数据输入端的个数;或者配合门电路实现逻辑函数,组成函数发生器。

数据选择器中常见的芯片有双4选1数据选择器74LS153芯片。

74LS153中的引脚G 用于控制输出。

当G 为高电平时,禁止输出,引脚Y 输出为低电平;当G 为低电平时,允许输出,由数据选择端B 、A 决定C 0、C 1、C 2、C 3中的哪个数据送往数据输出端Y 。

14131211109161234567双4选1数据选择器 74LS153Vcc2GA2C 32C 22C 12C 01Y1GB1C 31C 21C 11C 01582YGND图2-3-1 74LS153引脚结构图 表2-3-1 4选1数据选择器真值表选择输入 数据输入 选通 输出 B A C 0 C 1 C 2 C 3 G Y X X X X X X H L L L L X X X L L L L H X X X L H L H X L X X L L L H X H X X L H H L X X L X L L H L X X H X L H H H X X X L L L H HX X X HLH(2) 译码器及主流芯片译码器中常见的芯片有双2-4线译码器74LS139,其引脚结构图和真值表分别如下:14131211109161234567双2-4线译码器 74LS139Vcc2G2A2B2Y 02Y 12Y 21Y 31G1A1B1Y 01Y 11Y 21582Y 3GND图2-3-2 74LS139引脚结构图 表2-3-2 2-4线译码器真值表输入端输出端允许G选择B AY 0(____________________0BA G Y =) Y 1(_________________1B A G Y =) Y 2(_________________2B A G Y =)Y 3(______________3B A G Y =)H X X H H H H L L L L H H H L L H H L H H L H L H H L H LH HH H H L在74LS139中,引脚G 用于控制输出。

实验3 编码器、译码器和数据选择器应用

实验3  编码器、译码器和数据选择器应用

× × × L H H H H H L H H H H H H
3.2
74LS138逻辑功能测试 逻辑功能测试
输 G1 G2 A G2 B 入 C B A Y0 Y1 Y2 输 Y3 Y4 出 Y5 Y6 Y7
× × L H H H H H H H H
H × × L L L L L L L L
× H × L L L L L L L L
g
f a
a
b
f e
g
b c
d e d c
300O
p p

入 D × × 0 0 0 0 0 1 × 1 1 C × × 0 0 0 1 1 0 × 0 1 B × × 0 0 1 0 1 0 × 1 1 A × × 0 1 1 1 1 1 × 0 1
输 出
CA
EL ×
BI × 0 1 1 1 1 1 1 1 1 1
输 出
CA
× 8 消隐 0 1 3 5 7 9 9 消隐 消隐
5 4 3 7 1 2 6
~EL ~BI ~LT BCD/7SEG DA OA 13 DB OB 12 DC OC 11 DD OD OE OF OG 10 9 15 14
×
A B C D E FG
0 0 0 0 0 0 1 0 0
4511BD_5V
× H × × × × L H H H
× H × × × L H H H L
× × × H H H L H H L H H H H
H H L L L L H H H H
H H L L H H L L H H
H H L H L H L H L H
H H L L L L L L L L
H L H H H H H H H H

实验三 译码器、数据选择器及应用

实验三 译码器、数据选择器及应用

使能
选择
B A X 0 0 1 1 X 0 1 0 1
Y0
Y1
2-4 译码
E
1 0 0 0 0
E
Y2
A B
Y3
实验三 译码器、数据选择器及应用
实验内容
2. 译码器的扩展:将双2-4线译码器74LS139加上门电路,扩展成 3-8线译码器。 实验过程:通过分析真值表分析、设计原理图
根据3-8译码器74138真值表,可以看作由两个2-4译码器组成,并且交替工作,由C的状

我们可以利用它实现逻辑函数: 如Y=B ⊙ A= A = A B A B B A B= Y0 Y3 = Y0 Y3 则A、B和Y之间构成了同或门逻辑。
E 0 A B
2-4 译码
Y0
Y3
Y
实验三 译码器、数据选择器及应用
实验原理
下图是74LS153集成块引脚图,内部有2个4选1数据选择器,其真值表为下表。A、B 的状态起着从4路输入数据中选择哪1路输出的作用。E为使能端,低电平有效,E =0时, 数据选择器工作;E =1时,电路被禁止,输出0。A、B地址在集成块中由2个4选1共用, 高位为B,低位为A。 注意:A、B的低、高位。C0~C3可以用脉冲或电平开关模拟。数据输入和选择输入的作 用不同。
实验三 译码器、数据选择器及应用
实验内容
3. 译码器应用:作为逻辑函数产生器。
a) 利用74139译码器实现异或门电路。 b) 利用74139译码器实现3输入多数表决器。
异或门: 多数表决器:
Y A B A B A B A B Y ? Y ?
Y A B C A B C A B C A B C

实验三 译码器、数据选择器及其应用

实验三 译码器、数据选择器及其应用

实验三 译码器、数据选择器及其应用一、实验目的1.熟练掌握集成译码器、数据选择器的工作原理、逻辑功能。

2.熟练掌握集成译码器、数据选择器实现某些逻辑函数。

二、实验器件1、3线-8线译码器 74LS138×12、8选1数据选择器 74LS151×13、4输入二与非门 74LS20×14、六反相器 74LS04×1三、实验内容1、74LS138的功能测试 (1)、74LS138引脚图: (2)、74LS138功能表: 注:2G =G 2A +G 2B2、74LS138用作逻辑函数发生器(1)、用74LS138和门电路实现逻辑函数 F=AB+AC+BC 实验步骤:将逻辑函数转化为最小项逻辑表达式 画卡诺图:由卡诺图得到:F=A BC+A B C+AB C +ABC=Σm (3,5,6,7)=7.6.5.3m m m m=7.6.5.3Y Y Y Y用一片74LS138和一片74LS20搭建电路:(2)、用74LS138和门电路实现逻辑函数F=A BC+A B C+AB C (判偶电路) (3)、用74LS138和门电路设计一个全加器 3、74LS151功能测试 (1)、74LS151引脚图: (2)、74LS151功能表:4、74LS151和门电路实现逻辑函数(1)、用74LS151和门电路实现逻辑函数 F=AB+AC+BC 实验步骤:将逻辑函数转化为最小项逻辑表达式画卡诺图:由卡诺图得到:F=A BC+A B C+AB C+ABC=Σm(3,5,6,7)=m0.0+m1.0+m2.0+m3.1+m4.0+m 5.1+m6.1+m7.174LS151输出Y=m0.D+m1.D1+m2.D2+m3.D3+m4.D4+m5.D5+m6.D6+m7.D7若令F=Y,A=C,B=B,C=A则D0= D1= D2= D4=0D3= D5= D6= D7=1根据以上分析,画出电路图:(2)、用数据选择器74LS151实现函数F=Σm (0,2,7,8,13)。

实验三 译码器及其应用、数据选择器及其应用

实验三  译码器及其应用、数据选择器及其应用

实验三 译码器及其应用、数据选择器及其应用一、实验目的1.掌握采用中规模集成器件进行组合逻辑电路设计、电路连接及测试的方法. 2.用实验验证所设计电路的逻辑功能. 二、实验设备与器件1.电子学实验装置2.集成块74LS20、74LS00、74LS138、74LS151、74LS153。

三、实验原理中规模集成器件多数是专用的功能器件,具有某种特定的逻辑功能,采用这些功能器件实现组合逻辑函数,基本方法是采用逻辑函数对比法.中规模集成器件多数都带有控制端(片选端),例如译码器74LS138有三个附加控制端B S 、C S 和A S ,当A S =1、B S =C S =0时,译码器才被选通工作,否则,译码器被禁止,所有的输出端被封锁在高电平.利用片选可将多片连接起来以扩展译码器的功能.在一般情况下,使用译码器和附加的门电路实现多输出逻辑函数较方便,使用数据选择器实现单输出逻辑函数较方便,当逻辑函数输出为输入变量相加时,则采用全加器实现较为方便.1.译码器一个n 变量的译码器的输出包含了n 变量的所有最小项.例如3线/8线译码器(74LS138)的8个输出包含了3个变量的全部最小项的译码.参见模拟电子技术基础教材中3线/8线译码器功能表.用n 变量译码器加上输出与非门电路,就能获得任何形式的输入变量不大于n 的组合逻辑电路. 2.数据选择器一个n 个地址端的数据选择器,具有2n 个数据选择的功能.例如,数据选择器74LS151,n=3,可完成八选一的功能.参见附录中八选一数据选择器(74LS151)的真值表.由真值表可写出:21002101210221032104210521062107Y A A A D A A A D A A A D A A A D A A A D A A A D A A A D A A A D =+++++++数据选择器又称多路开关,其功能是把多路并行传输数据选通一路送到输出线上. 四、实验内容1.三输入变量译码器功能测试地址输入端A 2A 1A 0是一组三位二进制代码,其中A 2权最高,A 0权最低,按实验电路图3-1接线,将实验结果填入功能表3-1中.表3-1 74LS138 功能表图3-1 74LS138电路图A 2 A 0 A 1 S A Y 0 SB S C74LS138Y 1 Y 2Y 3 Y 4 Y 5Y 6Y 7(L 1) (L 2) (L 3 ) (L 4) (L 6) (L 5) (L 7) (L 8)(K 2) 1(K 3) (K 1)2. 某工厂有三个车间A、B、C,有一自备电站,站内有两台发电机M和N,N的发电能力是M的两倍,若一个车间开工,启动M就可以满足要求;若两个车间开工,启动N就可以满足要求;若三个车间同时开工,同时启动M 和N才能满足要求.试用译码器(74LS138)和与非门(74LS20)设计控制电路,根据车间的开工情况来控制M和N的启动.3. 用用译码器(74LS138)实现全加器电路(可以不做)。

译码器和数据选择器 实验报告(有数据)

译码器和数据选择器 实验报告(有数据)

实验三译码器和数据选择器一、实验目的1、熟悉集成译码器。

2、学习集成译码器和数据选择器的应用。

二、实验仪器及器件1、双踪示波器2、实验用元器件①74LS139 2 —4 线译码器1片②74LS153 双4选1 数据选择器1片③74LS00 二输入端四与非门1片三、实验内容及结果分析1、译码器功能测试将74LS139 译码器电路按图2.1 接线,参照表2.1 输入电平,测试输出状态并填入表中。

表2.1A使能选择输出G B A Y0Y1Y2Y31 X X 1 1 1 10 0 0 0 1 1 10 0 1 1 0 1 10 1 0 1 1 0 10 1 1 1 1 1 0表2.1BV CC=5v V G/V V B/V V A/V V Y0/V V Y1/V V Y2/V V Y3/V高电平 5.001 5.000 5.003 4.084 4.086 4.390 4.083低电平0.000 0.001 0.001 0.142 0.139 0.147 0.138表2.1使能选择输出G B A Y0Y1Y2Y31 X X 1 1 1 10 0 0 0 1 1 10 0 1 1 0 1 10 1 0 1 1 0 10 1 1 1 1 1 02、译码器转换将双2-4线译码器转换为3-8线译码器。

⑴ 画出转换电路图;⑵ 在实验箱上接线并验证设计是否正确; ⑶ 填写该3-8 线译码器功能表 2.2。

表2.2A表2.2BV CC =5v输入输出 V 1G /v V 1B /v V 1A /v V 2G /v V 2B /v V 2A /vV 1Y0/v V 1Y1/v V 1Y2/v V 1Y3/v V 2Y0/v V 2Y1/v V 2Y2/v V 2Y3/v 高电平 4.994 4.997 4.996 4.997 4.997 4.997 4.137 4.140 4.134 4.137 4.137 4.134 4.130 4.134 低电平 0.0000.0010.0020.2200.0010.0110.140 0.1370.1460.1370.1440.1390.1450.137表2.2输入输出 1G 1B 1A 2G 2B 2A 1Y 0 1Y 1 1Y 2 1Y 3 2Y 0 2Y 1 2Y 2 2Y 3 0 0 0 1 X X 0 1 1 1 1 1 1 1 0 0 1 1 X X 1 0 1 1 1 1 1 1 0 1 0 1 X X 1 1 0 1 1 1 1 1 0 1 1 1 X X 1 1 1 0 1 1 1 1 1 X X 0 0 0 1 1 1 1 0 1 1 1 1 X X 0 0 1 1 1 1 1 1 0 1 1 1 X X 0 1 0 1 1 1 1 1 1 0 1 1XX1111111113、数据选择器的测试及应用⑴ 将双 4选 1数据选择器 74LS153 参照图2.3.2 接线,输入输出 1G 1B 1A 2G 2B 2A 1Y 0 1Y 1 1Y 2 1Y 3 2Y 0 2Y 1 2Y 2 2Y 3 0 0 0 1 X X 0 1 1 1 1 1 1 1 0 0 1 1 X X 1 0 1 1 1 1 1 1 0 1 0 1 X X 1 1 0 1 1 1 1 1 0 1 1 1 X X 1 1 1 0 1 1 1 1 1 X X 0 0 0 1 1 1 1 0 1 1 1 1 X X 0 0 1 1 1 1 1 1 0 1 1 1 X X 0 1 0 1 1 1 1 1 1 0 1 1XX111111111测试其功能并填写表2.3。

译码器和数据选择器实验报告

译码器和数据选择器实验报告

译码器和数据选择器实验报告实验目的:1.了解译码器和数据选择器的原理和功能2.掌握译码器和数据选择器的使用方法3.探究译码器和数据选择器在数字电路中的应用实验仪器和材料:1.实验板2.译码器芯片(74LS138)3.数据选择器芯片(74LS151)4.电源线5.逻辑开关6.连接线实验原理:译码器是数字电路中的一种组合逻辑电路,用于将输入的代码转换为对应的输出信号。

它根据输入代码的不同,从多个输出端口中选择一个端口输出高电平信号。

数据选择器是一种多路选择器,根据输入的数据选择信号选择其中一个输入端口的数据进行输出。

数据选择器的功能是根据数据选择信号选择其中一个输入端口的数据,输出到输出端口。

实验步骤:1.将译码器芯片(74LS138)插入到实验板的芯片插座上。

2.连接三个逻辑开关到译码器芯片的输入端(A0、A1和A2)上,分别作为输入代码。

3.设计一个逻辑电路,将译码器芯片的八个输出端口(Y0至Y7)连接到八个发光二极管上,并通过跳线帽连接到正电源。

4.打开实验板的电源开关。

5.依次操作逻辑开关,观察发光二极管的亮灭情况,并记录每个二极管对应的输入代码。

6.将数据选择器芯片(74LS151)插入到实验板的芯片插座上。

7.连接三个逻辑开关到数据选择器芯片的输入端(S0、S1和S2)上,作为数据选择信号。

8.连接四个逻辑开关到数据选择器芯片的输入端(A0、A1、A2和A3)上,作为输入数据。

9.设计一个逻辑电路,将数据选择器芯片的四个输出端口(Y0至Y3)连接到四个发光二极管上,并通过跳线帽连接到正电源。

10.重复步骤5,观察发光二极管的亮灭情况,并记录每个二极管对应的数据选择信号和输入数据。

实验结果:译码器的输出结果与输入代码一一对应,示例如下:-输入代码000,输出Y0高电平,其余输出端口为低电平。

-输入代码001,输出Y1高电平,其余输出端口为低电平。

-...-输入代码111,输出Y7高电平,其余输出端口为低电平。

实验三 译码器和数据选择器

实验三 译码器和数据选择器

《数字电子技术B》实验报告
班级:姓名学号:
实验三译码器和数据选择器
一、实验目的
1.熟悉集成译码器与集成数据选择器。

2.了解集成译码器与集成数据选择器的应用。

二、实验仪器及材料
DSG-5G3型数字电路实验箱
74LSl39 2-4线译码器 1片
74LS153 双4选1数据选择器 1片
74LS00 二输入端四与非门 1片
三、实验内容(如果有可能,附上仿真图)
1.译码器功能测试
将74LSl39译码器按图接线,按表3.1输入电平分别置位,填输出状态表。

对应引脚:1 2 3 4 5 6 7
2.译码器转换
将双2—4线译码器转换为3—8线译码器,怎么转换?)
(1)画出转换器电路图。

(自己设计,可参照两片3-8线译码组成4-16线译码的方法)
(2)在实验器上接线并验证设计是否正确。

(3)设计并填写表3.2。

按表3.2进行实验,将结果以1、0填入表中。

表3.2 3线-8线译码器实验结果
3、数据选择器的测试及应用
(1)将双4选1数据选择器74LS153按图接线,测试其功能并填写功能表。

(2)将实验仪脉冲信号源中固定连续脉冲4个不同频率的信号接到数据选择器4个输入端,将选择端置位,使输出端可分别观察到4个不同频率脉冲信号。

(3)将实验结果填入表3.3中。

表3.3 74LS153功能测试结果
四、总结或实验遇到的问题
测试过程中要认真对待,仔细观察频率脉冲信号的变化。

数电实验三数据选择器和译码器应用

数电实验三数据选择器和译码器应用

上海电力学院数字电路与数字逻辑院(系):计算机科学与技术学院实验题目:数据选择器和译码器应用专业年级:学生姓名:学号:一、实验目的和要求:1、了解并掌握集成组合电路的使用方法。

2、了解并掌握仿真(功能仿真及时序仿真)方法及验证设计正确性。

3、使用数据选择器和译码器实现特定电路。

二、实验内容:1.要求用数据选择器74153和基本门设计用3个开关控制1一个电灯的电路,改变任何一个开关的状态都能控制电灯由亮变暗或由暗变亮。

(提示:用变量A、B、C表示三个开关,0、1表示通、断状态;用变量L表示灯,0、1表示灯灭、亮状态。

)画出电路的原理图,将电路下载到开发板进行验证。

根据题意画出真值表如下根据上表,可画出原理图试验现象:当开关断开的数量是奇数时,灯是亮的,除此之外是灭的.2. 人的血型有A,B,AB和O这4种,试用数据选择器74153和基本门设计一个逻辑电路,要求判断供血者和受血者关系是否符合下图的关系(提示:可用两个变量的4种组合表示供血者的血型,用另外两个变量的4种组合表示受血者的血型,用Y表示判真值表:根据上表,可画出原理图验证逻辑功能表,仿真结果如下3.试用集成译码器74LS138和基本门实现1位全加器,画出电路连线图,并通过仿真验证其功能。

根据题意画出真值表如下根据上表,可画出原理图.验证逻辑功能表,仿真结果如下4.试用数据选择器74151实现1位全加器电路,画出电路连线图,并通过仿真验证其功能。

原理图.验证逻辑功能表,仿真结果如下图三、实验小结:通过本次试验,我更加了解集成组合电路的使用方法,了解并掌握了仿真包括功能仿真及时序仿真的方法及验证设计正确性。

我还学会使用数据选择器和译码器实现特定电路。

实验三 译码器及应用

实验三 译码器及应用

实验三译码器及应用译码器是一种电子设备,其主要作用是将数字信号转换成具有特定意义的输出信号。

译码器通常用于将计算机处理的数字信号转换成可用于控制其他设备或显示输出的信号。

译码器的设计和应用非常广泛,常用于电子产品、自动化系统、遥控器等领域。

译码器的分类根据不同的译码方式和应用领域,译码器可以分为多种类型。

常见的译码器类型有以下几种:1. 数字译码器数字译码器是最基本的译码器类型,其主要作用是将数字信号转换为具有特定含义的输出信号。

数字译码器的输出信号可以控制其他设备、显示器等,实现数字数据的输出和显示。

2. 译码器/驱动器译码器/驱动器是一种将数字信号转换为可驱动其他设备的信号的译码器。

在数字系统中,驱动器通常用于控制驱动LED、数码管等显示设备,以便实现数字数据的可视化显示。

3. 键控译码器键控译码器主要用于接收来自按键的信号,并将其转换成数字信号。

键控译码器的输出可以用于控制呼叫系统、安全系统等。

4. 时钟译码器时钟译码器用于解码来自时钟发生器的信号,将其转为可以驱动其他器件的信号。

时钟译码器主要应用于计数器、计时器、数字钟等领域。

5. 地址译码器地址译码器主要用于将地址数据转换为输出信号,控制各种外围设备的访问。

地址译码器通常被用于处理大规模集成电路和存储器芯片。

其应用领域包括计算机存储器、闪存芯片、EPROM、EEPROM等。

译码器的应用译码器在电子产品、自动化系统、控制技术等领域中有广泛的应用。

1. 电子产品在电子产品中,译码器通常用于控制显示器、呼叫系统、安全系统等设备。

例如,在手持游戏机的控制器中,使用数字译码器将手柄方向键的信号转换成控制游戏的输出信号。

2. 自动化系统在自动化系统中,译码器主要用于控制各种机器、设备等。

例如,在流水线生产中,用译码器控制传送带、钳子等机械臂移动。

3. 控制技术在控制技术中,译码器通常用于转换输入信号,并控制输出信号的根据不同情况进行判断。

例如,在电动车控制系统中,使用键控译码器接收电动车中各部件的信号,并根据输入信号控制发动机或电池等。

实验三译码器、数据选择器及其应用

实验三译码器、数据选择器及其应用

实验三译码器、数据选择器及其应⽤实验三译码器、数据选择器及其应⽤⼀、实验⽬的1.熟练掌握集成译码器、数据选择器的⼯作原理、逻辑功能及扩展应⽤。

2.⼀般了解利⽤译码器、数据选择器可以实现某些逻辑函数和其它⽤途。

⼆、实验⽤元器件1.双2-4译码器74LS139×12.3线-8线译码器74LS138×13.双4选1数据选择器74LS153×14.8选1数据选择器74LS151×15.2输⼊四与⾮门74LS00×16.4输⼊⼆与⾮门74LS20×1三、实验内容1、测试74LS139的逻辑功能图1 74LS139集成电路引脚图如图1所⽰,74LS139内有两个2- 4译码器,表1是译码器的真值表。

E为使能端,低电平有效,它既可控制电路的⼯作状态,也可⽤于实现扩展功能。

E=0时,2-4译码器⼯作;E=1时,输出信号全部为⾼电平,输出状态与输⼊编码⽆关。

B、A是选择信号,可视为译码器的地址码,B为⾼位,A为低位,两位地址码有四种组合状态,每种组合状态对应⼀路输出Y0~Y3。

表1 2-4译码器真值表(注:×为任意态)实验步骤: 1)接线按图1的引脚接线,测试单个2- 4译码器的功能(只接74LS139芯⽚中的⼀个译码器),1B 、1A 、1E 输⼊端接逻辑电平信号,1Y 0、1Y 1 、1Y 2 、1Y 3输出端接指⽰灯。

2)测试当E=1时,看四个输出信号的逻辑电平是否全“1”。

当E=0时,2- 4译码器进⼊正常⼯作状态,给1B 、1A 选择信号端加不同组合逻辑电平,观察输出端1Y 0、1Y 1 、1Y 2 、1Y 3所接指⽰灯的变化,红灯亮表⽰“1”电平,绿灯亮表⽰“0”电平,看是否符合真值表2所⽰其功能。

表2 2- 4译码器逻辑功能表3)利⽤74LS139译码器实现“同或”门电路图2 ⽤74LS139译码器实现“同或”逻辑门电路接线图表3 ⽤74LS139译码器实现“同或”逻辑门电路真值表将实验结果填⼊表中,验证其逻辑关系。

实验三 中规模集成译码器及其应用

实验三 中规模集成译码器及其应用

实验三中规模集成译码器及数据选择器的应用一、实验目的:1、熟悉数码管的使用;2、熟悉中规模集成译码、数据选择器的原理;3、掌握3线—8线译码器的逻辑功能及其使用方法;4、掌握四选一、八选一数据选择器的逻辑功能及使用方法。

二、实验设备及元器件:数字电路实验箱;相关器件:CD4511 (七段显示译码驱动器,固定在实验箱上)、74LS138 (3线-8线译码器)74LS153 (双四选一数据选择器)74LS151 (八选一数据选择器)三、实验内容:(一)、显示译码驱动器的使用:1、输入标准BCD码:从实验箱中的四组拨码开关中任意选用一组输出码(D、C、B、A),将四位码分别输入到显示译码器的对应就输入口,在“+5V”接口上接上+5V 电源。

然后拨动拨码盘的增减按钮,观察码盘上的数与数码管显示的数字是否一致。

2、输出四位二进制数(包括六种伪码):从开关控制高低电平输出端引四个信号,输入到到显示译码器的对应就输入口,在“+5V”接口上接上+5V电源。

扳动开关,改变输入代码,分别输入0000~1111十六组码,观察数码管显示的数字与输入代码的关系,特别注意输入六组伪码时数码管的状态,体会CD4511具有自动拒绝伪码功能。

(二)、3线—8线译码器的功能测试与使用1、74LS138译码器逻辑功能测试:(原理参见理论课本)将译码器使能端S1、S2’、S3’及地址端A2、A1、A0分别接到开关控制逻辑电平输出口,八个输出端Y7’……Y0’分别接到发光二极管高低电平指示器上,拨动各输入电平开关,测试74LS138的功能。

2、用74LS138构成数据分配器:(课本第176页“带控制输入端的译码器又是一个完整的数据分配器) 如果将高电平控制输入端接“1”,将低电平控制输入端作为外输入数据信号输入端,将代码输入端作为地址码,则给定一地址码,外输入数据信号便从指定的端口分配出去,即“数据分配器”。

3、用74LS138实现逻辑函数(1)用74LS138实现全加器的设计。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

实验三 译码器及其应用、数据选择器及其应用
一、实验目的
1.掌握采用中规模集成器件进行组合逻辑电路设计、电路连接及测试的方法. 2.用实验验证所设计电路的逻辑功能. 二、实验设备与器件
1.电子学实验装置
2.集成块74LS20、74LS00、74LS138、74LS151、74LS153。

三、实验原理
中规模集成器件多数是专用的功能器件,具有某种特定的逻辑功能,采用这些功能器件实现组合逻辑函数,基本方法是采用逻辑函数对比法.
中规模集成器件多数都带有控制端(片选端),例如译码器74LS138有三个附加控制端B S 、C S 和A S ,当A S =1、
B S =
C S =0时,译码器才被选通工作,否则,译码器被禁止,所有的输出端被封锁在高电平.利用片选可将多片连接
起来以扩展译码器的功能.
在一般情况下,使用译码器和附加的门电路实现多输出逻辑函数较方便,使用数据选择器实现单输出逻辑函数较方便,当逻辑函数输出为输入变量相加时,则采用全加器实现较为方便.
1.译码器
一个n 变量的译码器的输出包含了n 变量的所有最小项.例如3线/8线译码器(74LS138)的8个输出包含了3个变量的全部最小项的译码.参见模拟电子技术基础教材中3线/8线译码器功能表.
用n 变量译码器加上输出与非门电路,就能获得任何形式的输入变量不大于n 的组合逻辑电路. 2.数据选择器
一个n 个地址端的数据选择器,具有2n 个数据选择的功能.例如,数据选择器74LS151,n=3,可完成八选一的功能.参见附录中八选一数据选择器(74LS151)的真值表.由真值表可写出:
21002101210221032104210521062107Y A A A D A A A D A A A D A A A D A A A D A A A D A A A D A A A D =+++++++
数据选择器又称多路开关,其功能是把多路并行传输数据选通一路送到输出线上. 四、实验内容
1.三输入变量译码器功能测试
地址输入端A 2A 1A 0是一组三位二进制代码,其中A 2权最高,A 0权最低,按实验电路图3-1接线,将实验结果填入功能表3-1中.
表3-1 74LS138 功能表
图3-1 74LS138电路图
2. 某工厂有三个车间A 、B 、C ,有一自备电站,站内有
两台发电机M 和N ,N 的发电能力是M 的两倍,若一个车间
开工,启动M 就可以满足要求;若两个车间开工,启动N 就可以满足要求;若三个车间同时开工,同时启动M 和N 才能满足要求.试用译码器(74LS138)和与非门(74LS20)设计控制电路,根据车间的开工情况来控制M 和N 的启动.
3. 用用译码器(74LS138)实现全加器电路(可以不做)。

4.用八选一数据选择器(74LS151)设计一个多数表决电路,该电路有三个输入端A 、B 、C ,分别代表三个人的表决情况.“同意”为1态,“不同意”为0态,当多数同意时输出为1态,否则输出为0态.
5. 用双路四选一数据选择器(74LS153)设计一个裁判电路.如举重比赛有三个裁判,一个主裁判,两个副裁判,试举是否成功的裁决,由每一个裁判按一下自己面前的按钮来决定.只有两个以上裁判(其中必须有主裁判)裁定成功时,表示成功的灯才亮.
6.用双路四选一数据选择器(74LS153)设计一个监视交通信号灯工作状态的逻辑电路.每一组信号有红、黄、绿三盏灯组成,正常情况下,任何时刻必有一盏灯亮,而且只允许有一盏灯亮.若某一时刻无一盏灯亮或两盏以上的灯同时点亮时,表示电路发生了故障,这时要求发出故障信号,以提醒维护人员前去修理.
五、实验报告要求
1.将每一个实验的具体设计过程写在实验报告纸上,并画出电路图,通过实验验证设计的正确性. 2.将实验中出现的问题写出来,分析为什么出现,如何解决的.
A 2 A 0 A 1
S AA Y 0 S BA S CA
74LS138
Y 1 Y 2 Y 3 Y 4 Y 5
Y 6
Y 7
(L 1) (L 2) (L 3 ) (L 4) (L 6) (L 5) (L 7) (L 8)
(K 2) 1
(K 3) (K 1)。

相关文档
最新文档