广工计算机组成原理期末考试B卷答案(杨卫平)

合集下载

广工计算机组成原理期末考试B卷答案(杨卫平)

广工计算机组成原理期末考试B卷答案(杨卫平)

---------------------------------------------------------精品 文档---------------------------------------------------------------------广东工业大学成人高等教育考试试卷 (开 闭 卷 )( A B卷 )答案课程名称: 计算机组成原理与汇编语言 课程代码: 成绩: 专业班级:考试时间: 第 周星期 ( 年 月 日)题号 一 二 三 四 五 总分得分 评分人一、选择题(下列每题有且仅有一个正确答案,每小题2分,共20分)1 2 3 4 5 6 7 8 9 10 ABDDAACACB二、 填空题(下列每小题2分,共20分)1. _微程序设计级__,__操作系统级__ 2. _____)(1*21210--__ 3. _______350ns_______ 4.______PC____5.___精简指令系统计算机___ 6._____2________,_____9________ 7. __指令周期______,___CPU 周期_____三、计算题(每小题8分,共24分)1、解:x=0.1001 y=-0.1111=00.1111[X]补=00。

1001, [Y]补=11.0001, [-Y]补[X+Y]补=00.1001+11.0001=11.1010 无溢出X+Y=—0.0110[X-Y]补=00.1001+00.1111=01。

1000 溢出X-Y=+1.1000 〉12、(1)95%,(2)60ns3、流水线的时钟周期T=max{120,80,90,100,60}=120ns加速比C=(40×5)/(5+40—1)=50/11四、问答题(每小题6分,共12分)1、解:冯. 诺依曼型计算机的主要设计思想是:存储程序和程序控制。

存储程序:将解题的程序(指令序列)存放到存储器中;程序控制:控制器顺序执行存储的程序,按指令功能控制全机协调地完成运算任务. 主要组成部分有:控制器、运算器、存储器、输入设备、输出设备。

2022年广州大学计算机科学与技术专业《计算机组成原理》科目期末试卷A(有答案)

2022年广州大学计算机科学与技术专业《计算机组成原理》科目期末试卷A(有答案)

2022年广州大学计算机科学与技术专业《计算机组成原理》科目期末试卷A(有答案)一、选择题1、地址线A15~A0(低),若选取用16K×1位存储芯片构成64KB存储器,则应由地址码()译码产生片选信号。

A.A15,A14B.A0,AlC.A14,A13D.A1,A22、采用八体并行低位交叉存储器,设每个体的存储容量为32K×16位,存储周期为400ns,下述说法中正确的是()。

A.在400ns内,存储器可向CPU提供2位二进制信息B.在l00ns内,每个体可向CPU提供27位二进制信息C.在400ns内,存储器可向CPU提供2位二进制信息D.在100ns内,每个体可向CPU提供2位二进制信息3、float型数据通常用IEEE754标准中的单精度浮点数格式表示。

如果编译器将float型变量x分配在一个32位浮点寄存器FR1中,且x=-8.25,则FR1的内容是()。

A.C1040000HB.C2420000HC. C1840000HD.CIC20000H4、若x=103,y=-25,则下列表达式采用8位定点补码运算时,会发生溢出的是()。

A.x+yB.-x+yC.x-yD.x-y5、假设有7位信息码010101,则低位增设偶校验位后的代码和低位增设奇校验位后的代码分别为()。

A.01101010 01101010B.0101010 01101011C.01101011 01101010D.01101011 011010116、关于总线的叙述,下列说法正确的是()。

I.总线忙信号由总线控制器建立II.计数器定时查询方式不需要总线同意信号III.链式查询、计数器查询、独立请求方式所需控制线路由少到多排序是:链式查询、独立请求方式、计数器查询A.仅I、IIIB.仅II,IIIC.仅IIID.仅II7、下列关于总线仲裁方式的说法中,正确的有()。

I.独立请求方式响应时间最快,是以增加处理器开销和增加控制线数为代价的II.计数器定时查询方式下,有,根总线请求(BR)线和一根设备地址线,若每次计数都从0开始,则设备号小的优先级高III.链式查询方式对电路故障最敏感IV.分布式仲裁控制逻辑分散在总线各部件中,不需要中央仲裁器A.III,IVB. I,III,IVC. I,II,IVD.II,III,IV8、将高级语言源程序转换为机器目标代码文件的程序是()。

广东工业大学计算机组成原理 期末A卷

广东工业大学计算机组成原理 期末A卷

广东工业大学试卷用纸,共5页,第1页广东工业大学考试试卷(A )课程名称:计算机组成原理试卷满分100分考试时间:2015年6月29日(第18周星期1)题号一二三四五六七八九十总分评卷得分评卷签名复核得分复核签名一选择题(20分,共10题,每题2分,每个小题有且仅有1个正确答案)1、冯·诺伊曼计算机工作方式的基本特点是:________。

[A]采用存储程序原理[B]多指令流单数据流[C]使用同余寻址方式操作循环缓冲器[D]使用深层流水线技术2、在定点机中,下列说法错误的是_______。

[A]+0的反码不等于-0的反码[B]+0的原码不等于-0的原码[C]+0的补码不等于-0的补码[D]对于相同的机器字长,补码比原码和反码能多表示一个负数3、运算器虽由许多部件组成,但核心部件是________。

[A]累加寄存器[B]ALU [C]数据总线[D]PLD4、浮点加(减)法运算过程需要如下4个操作步骤,正确的加(减)法操作流程组合应该是_________。

①零操作数检查;②结果规格化及舍入处理;③尾数加(减)运算;④对阶操作;[A]④③①②[B]①④③②[C]②①④③[D]①③④②5、指令操作所需的数据不会来自_________。

[A]寄存器[B]指令本身[C]主存[D]控制存储器6、如果一个存储单元被访问,则可能这个存储单元会很快地再次被访问,这称为________。

[A]空间局部性[B]时间局部性[C]思想局限性[D]数据局部性7、容量为64块的cache 采用组相联映射方式,字块大小为128个字,每4块为一组。

若主存4096块,且以字编址,那么主存地址和主存标记的位数分别为________。

[A]16,6[B]17,6[C]18,8[D]19,88、下列四个关于SRAM 和DRAM 的叙述中,错误的是_______。

①DRAM主要的工作原理是利用电容内存储电荷的多少来代表一个二进制比特(bit)是1还是0;②由于SRAM具有复杂的内部结构,SRAM比DRAM的占用面积更大,因而不适合用于高储存密度、低成本的应用;③DRAM不需要刷新,SRAM需要刷新;④SRAM是随机访问存储器,DRAM不是随机访问存储器;[A]②③[B]①④[C]①②[D]③④9、关于组合逻辑控制器与微程序控制器的比较,正确的是________。

广东工业大学计算机计组期末考试模拟题

广东工业大学计算机计组期末考试模拟题

《计算机组成原理》期末考试模拟试题一、选择题(每题1分)1、计算机主机是指 D 。

A、运算器B、控制器C、运算器和控制器D、运算器、控制器和存储器2、下列编码为字符的奇偶校验码,且没有错误,其中采用奇校验编码的是 D 。

A、1101 0100B、0100 1011C、0110 1111D、1010 11013、在机器数 B 中,零的表示形式是唯一的。

A、原码B、补码C、反码D、原码和反码4、无条件转移指令执行时要修改 B 内容。

A、主存地址寄存器B、程序计数器C、指令寄存器D、状态条件寄存器5、和外部存储器相比,内部存储器的特点是 C 。

A、容量大、速度快、成本低B、容量大、速度慢、成本低C、容量小、速度快、成本高D、容量小、速度快、成本低6、CPU与主存之间增加高速缓冲存储器的目的 A 。

A、解决CPU与主存之间速度匹配问题B、扩大主存的容量C、扩大CPU中通用寄存器数量D、既扩大主存的容量又扩大CPU中通用寄存器数量7、指令周期是指 C 。

A、CPU从主存中取出一条指令的时间B、CPU执行一条指令的时间C、CPU从主存中取出一条指令加上执行这条指令的时间D、时钟周期的时间8、系统总线中,地址总线的功用是 C 。

A、用于选择存储单元B、用于选择进行信息传输的设备C、用于指定主存单元和I/O设备接口电路的地址D、用于传送主存物理地址和逻辑地址9、在微型机系统中,外围设备通过 A 。

与主板的系统总线相连接。

A、适配器B、设备控制器C、计数器D、寄存器10、采用DMA方式传送数据时,每传送一个数据就要占用 D 的时间。

A、一个指令周期B、一个机器周期C、一个存储周期D、一个总线周期二、填空题(每空1分)1、BCD码中,每一位十进制数字由 4 位二进制组成,ASCII码中表示一位字符需要 4 位二进制。

2、(109.34375)10=( )2=( )16=(0001,0000,1001.0011,0100,0011,0111,0101)BCD3、完成浮点加法或减法时,需要对阶、求和、规格化和舍入等步骤。

2022年广东工业大学计算机科学与技术专业《计算机系统结构》科目期末试卷B(有答案)

2022年广东工业大学计算机科学与技术专业《计算机系统结构》科目期末试卷B(有答案)

2022年广东工业大学计算机科学与技术专业《计算机系统结构》科目期末试卷B(有答案)一、选择题1、流水机器对全局性相关的处理不包括( )A.猜测法B.提前形成条件码C.加快短循环程序的执行D.设置相关专用通路2、Cache存贮器常用的地址映象方式是( )。

A.全相联映象B.页表法映象C.组相联映象D.段页表映象3、从计算机系统结构上讲,机器语言程序员所看到的机器属性是( )。

A.计算机软件所要完成的功能B.计算机硬件的全部组成C.编程要用到的硬件组织D.计算机各部件的硬件实现4、CRAY-I的流水线是( )A.多条单功能流水线B.一条单功能流水线C.多条多功能流水线D.一条多功能流水线5、多处理机的各自独立型操作系统()。

A.要求管理程序不必是可再入的B.适合于紧耦合多处理机C.工作负荷较平衡D.有较高的可靠性6、下列说法正确的是()A."一次重叠"是一次解释一条指令B."一次重叠"是同时解释相邻两条指令C.流水方式是同时只能解释两条指令D."一次重叠"是同时可解释很多条指令7、最能确保提高虚拟存贮器访主存的命中率的改进途径是( )A.增大辅存容量B.采用FIFO替换算法并增大页面C.改用LRU替换算法并增大页面D.改用LRU替换算法并增大页面数8、对系统程序员不透明的应当是()A.CACHE 存储器B.系列机各档不同的数据通路宽度C.指令缓冲寄存器D.虚拟存储器9、IBM360/91对指令中断的处理方法是()A.不精确断点法B.精确断点法C.指令复执法D.对流水线重新调度10、对机器语言程序员透明的是()A.中断字B.主存地址寄存器C.通用寄存器D.条件码11、在计算机系统的层次结构中,机器被定义为()的集合体A.能存储和执行相应语言程序的算法和数据结构B.硬件和微程序(固件)C.软件和固件D.软件和硬件12、不同系列的机器之间,实现软件移植的途径不包括()。

广建计算机基础期末试卷B卷答案(杨卫平)

广建计算机基础期末试卷B卷答案(杨卫平)

2015学年 第 1 学期 期末考核题卷计算机基础 课程 (开卷)(B 卷)答案班级: 姓名: 学号:提醒考生注意:考试作弊会导致严重后果!一、单项选择题(本题共20个小题,每题2分,共40分) 要求:请将正确答案所对应选项涂黑;每小题只有一个正确答案,多选或错选均不得分。

示例:[A][B][C][D][A][B][C][D] 12.[A][B][C][D] 13.[A][B][C][D] 14.[A][B][C][D] 15.[A][B][C][D]二、判断题(本题共10个小题,每题2分,共20分,判断各命题正确与否,正确的填√,错误的填×,将结果填写在相应位置上)1. √ 2. √ 3. × 4. × 5. × 6.√ 7. √ 8. √ 9.× 10. ×三、填空题(本题共10个空,每空2分,共20分)1. 1946 2. 地址(总线)3. Shift+空格 4. Ctrl+。

5. 网络地址 6.主机地址 7. 数据链路 8. POP 9.状态栏10. 悬挂缩进四、简述题(本题共计20分)要求:请按题目要求答题,步骤清晰明确,字迹清楚。

1.1280×1024×3×30×60≈6.6 GB (4分)注:式子错,扣3分;式子对,答案错,扣1分;2.切换应用程序的方法如下:(1)在任务栏中切换。

(1分)当启动多个应用程序之后,中任务栏上就会显示这些任务的名称。

如果要在不同的应用程序之间切换运行,只需中相应的名称上单击即可。

(2)用任务管理器切换。

(1分)在“任务管理器”窗口,从中选择需要切换的应用程序,再单击“切换至”按钮即可。

(3)用键盘操作。

(1分)当按下“Alt+Tab”组合键后,就会出现任务切换列表框;在有多个任务时,按住Alt键不放,反复按Tab键可将蓝色线框中各程序图标之间移动,待到达要使用的应用程序后,放开组合键即切换到该程序窗口。

2021年广州大学计算机应用技术专业《计算机组成原理》科目期末试卷B(有答案)

2021年广州大学计算机应用技术专业《计算机组成原理》科目期末试卷B(有答案)

2021年广州大学计算机应用技术专业《计算机组成原理》科目期末试卷B(有答案)一、选择题1、下列关于页式虚拟存储器的论述,正确的是()。

A.根据程序的模块性,确定页面大小B.可以将程序放置在页面内的任意位置C.可以从逻辑上极大地扩充内存容量,并且使内存分配方便、利用率高D.将正在运行的程序全部装入内存2、某计算机使用4体交叉编址存储器,假定在存储器总线上出现的主存地址(十进制)序列为8005,8006,8007,8008,8001,8002,8003,8004,8000,则可能发生访存冲突的地址对是()。

A.8004和8008B.8002和8007C.8001和8008D.8000和80043、对于相同位数(设为N位,且各包含1位符号位)的二进制补码小数和十进制小数,(二进制小数所表示的数的个数)/(十进制小数所能表示的数的个数)为()。

A.(0.2)NB. (0.2)N-1C. (0.02)ND. (0.02)N-14、float 型数据常用IEEE754单精度浮点格式表示。

假设两个float型变量x和y分别存放在32位寄存器fl和f2中,若(fl)=CC900000H,(f2)=BOC00000H,则x和y 之间的关系为()。

A.x<y且符号相同B.x<y符号不同C.x>y且符号相同D.x>y且符号不同5、在C语言程序中,以下程序段最终的f值为()。

Float f=2.5+1e10;f=f-1e10;A.2.5B.250C.0D.3.56、为了对n个设备使用总线的请求进行仲裁,如果使用独立请求方式,则需要()根控制线。

A.nB.log2n+2C.2nD.37、在异步通信方式中,一个总线传输周期的过程是()。

A.先传送数据,再传送地址B.先传送地址,再传送数据C.只传输数据D.无法确定8、CPU中不包括()。

A.操作码译码器B.指令寄存器C.地址译码器D通用寄存器9、假定机器M的时钟频率为200MHz,程序P在机器M上的执行时间为12s。

2021年广东工业大学软件工程专业《计算机组成原理》科目期末试卷B(有答案)

2021年广东工业大学软件工程专业《计算机组成原理》科目期末试卷B(有答案)

2021年广东工业大学软件工程专业《计算机组成原理》科目期末试卷B(有答案)一、选择题1、某计算机的存储系统由Cache一主存系统构成,Cache的存取周期为10ms,主存的存取周期为50ms。

在CPU执行一段程序时,Cache完成存取的次数为4800次,主存完成的存取次数为200次,该Cache一主存系统的效率是()。

【注:计算机存取时,同时访问Cache和主存,Cache访问命中,则主存访问失效;Cache访问未命中,则等待主存访问】A.0.833B.0.856C.0.95 8D.0.8622、访问相联存储器时,()A.根据内容,不需要地址B.不根据内容,只需要地址C.既要内容,又要地址D.不要内容也不要地址3、4位机器内的数值代码,则它所表示的十进制真值可能为()。

I.16 Ⅱ.-1 Ⅲ.-8 V.8A. I、V、ⅢB.IⅡ、IⅣC.Ⅱ、Ⅲ、IVD.只有V4、若浮点数用补码表示,则判断运算结果为规格化数的方法是()。

A.阶符与数符相同,则为规格化数B.小数点后第一位为1,则为规格化数C.数符与小数点后第1位数字相异,则为规格化数D.数符与小数点后第1位数字相同,则为规格化数5、某字长为8位的计算机中,已知整型变量x、y的机器数分别为[x]补=11110100,[y] 补=l0110000。

若整型变量z=2x+y/2,则z的机器数为()。

A.11000000B.00100100C.10101010D.溢出6、某同步总线的时钟频率为100MHz,宽度为32位,地址/数据线复用,每传输一个地址或数据占用一个时钟周期。

若该总线支持突发(猝发)传输方式,则一次“主存写”总线事务传输128位数据所需要的时间至少是()。

A.20nsB.40nsC.50nsD.80ns7、为了对n个设备使用总线的请求进行仲裁,如果使用独立请求方式,则需要()根控制线。

A.nB.log2n+2C.2nD.38、指令寄存器的位数取决()。

2022年广东工业大学软件工程专业《计算机组成原理》科目期末试卷A(有答案)

2022年广东工业大学软件工程专业《计算机组成原理》科目期末试卷A(有答案)

2022年广东工业大学软件工程专业《计算机组成原理》科目期末试卷A(有答案)一、选择题1、有效容量为128KB的Cache,每块16B,8路组相联。

字节地址为1234567H的单元调入该Cache,其tag应为()。

A.1234HB.2468HC.048DHD.12345H2、局部性原理是一个持久的概念,对硬件和软件系统的设计和性能都有着极大的影响。

局部性通常有两种不同的形式:时间局部性和空间局部性。

程序员是否编写出高速缓存友好的代码,就取决于这两方面的问题。

对于下面这个函数,说法正确的是()。

int sumvec(int v[N]){int i, sum=0;for(i=0;i<N;i++)sum+= v[i]eturn sum;}A.对于变量i和sum,循环体具有良好的空间局部性B.对于变量i、sum和v[N],循环体具有良好的空间局部性C.对于变量i和sum,循环体具有良好的时间局部性D.对于变量i、sum和v[N],循环体具有良好的时间局部性23、假设基准程序A在某计算机上的运行时间为100s,其中90s为CPU时间,其余为/O 时间。

若CPU速度提高50%,V/O速度不变,则运行基准程序A所耗费的时间是()。

A.55sB.60sC.65 sD.70s4、计算机()负责指令译码。

A.算术逻辑单元B.控制单元(或者操作码译码器)C.存储器电路D.输入/输出译码电路5、假定机器M的时钟频率为200MHz,程序P在机器M上的执行时间为12s。

对P优化时,将其所有乘4指令都换成了一条左移两位的指令,得到优化后的程序P。

若在M上乘法指令的CPl为102,左移指令的CPl为z,P的执行时间是P”执行时间的1.2倍,则P中的乘法指令条数为()。

A.200万B.400万C.800万D.1600万6、下列关于同步总线的说法中,正确的有()。

I.同步总线一般按最慢的部件来设置公共时钟II.同步总线一般不能很长III.同步总线一般采用应答方式进行通信IV.通常,CPU内部总线、处理器总线等采用同步总线A. I,IIB. I,II,IVC.III,IVD.II,III,IV7、下列关于总线说法中,正确的是()I.使用总线结构减少了信息传输量II.使用总线的优点是数据信息和地址信息可以同时传送III.使用总结结构可以提高信息的传输速度IV.使用总线结构可以减少信息传输线的条数A.I,II,IIIB.II,III,IVC.III,IVD.只有I8、采用同步控制的目的是()。

2022年广东工业大学软件工程专业《计算机组成原理》科目期末试卷B(有答案)

2022年广东工业大学软件工程专业《计算机组成原理》科目期末试卷B(有答案)

2022年广东工业大学软件工程专业《计算机组成原理》科目期末试卷B(有答案)一、选择题1、主存储器主要性能指标有()。

1.存储周期Ⅱ.存储容量Ⅲ.存取时间Ⅳ.存储器带宽A.I、IⅡB.I、IⅡ、IVC. I、Ⅲ、lVD.全部都是2、某一计算机采用主存Cache存储层次结构,主存容量有8个块,Cache容量有4个块,采取直接映射方式。

若主存块地址流为0,1,2,5,4,6,4,7,1,2,4,1,3,7,2,一开始Cache为空,此期间Cache的命中率为()。

A.13.3%B.20%C.26.7%D.33.3%3、下列关于配备32位微处理器的计算机的说法中,正确的是()。

该机器的通用寄存器一般为32位Ⅱ.该机器的地址总线宽度为32位Ⅲ.该机器能支持64位操作系统IV.一般来说,64位微处理器的性能比32位微处理器的高A.I、ⅡB.I、ⅢC.I、ⅣD.I、IⅡ、Ⅳ4、假定编译器对高级语言的某条语句可以编译生成两种不同的指令序列,A、B和C三类指令的CPl和执行两种不同序列所含的三类指令条数见下表。

则以下结论错误的是()。

I.序列一比序列二少l条指令Ⅱ.序列一比序列二的执行速度快Ⅲ.序列一的总时钟周期数比序列二多1个Ⅳ.序列一的CPI比序列二的CPI大A.I、llB.1、ⅢC. ll、1VD.Ⅱ5、()可区分存储单元中在放的是指令还是数据。

A.存储器B.运算C.用户D.控制器6、总线的半同步通信方式是()。

A.既不采用时钟信号,也不采用握手信号B.只采用时钟信号,不采用握手信号C.不采用时钟信号,只采用握手信号D.既采用时钟信号,又采用握手信号7、总线的数据传输速率可按公式Q=Wf/N计算,其中Q为总线数据传输速率,W为总线数据宽度(总线位宽/8),f为总线时钟频率,N为完成一次数据传送所需的总线时钟周期个数。

若总线位宽为16位,总线时钟频率为8MHz,完成一次数据传送需2个总线时钟周期,则总线数据传输速率Q为()。

2022年广东工业大学计算机科学与技术专业《计算机组成原理》科目期末试卷A(有答案)

2022年广东工业大学计算机科学与技术专业《计算机组成原理》科目期末试卷A(有答案)

2022年广东工业大学计算机科学与技术专业《计算机组成原理》科目期末试卷A(有答案)一、选择题1、某机器字长32位,存储容量64MB,若按字编址,它的寻址范围是()。

A.8MB.16MBC.16MD.8MB2、某容量为256MB的存储器由若干4M×8位的DRAM芯片构成,该DRAM芯片的地址引脚和数据引脚总数是()。

A.19B.22C.30D.363、计算机中表示地址时,采用()。

A.原码B.补码C.移码D.无符号数4、串行运算器结构简单,其运算规律是()。

A.由低位到高位先行进行进位运算B.由低位到高位先行进行借位运算C.由低位到高位逐位运算D.由高位到低位逐位运算5、并行加法器中,每位全和的形成除与本位相加两数数值位有关外,还与()有A.低位数值大小B.低位数的全和C.高位数值大小D.低位数送来的进位6、总线宽度与下列()有关。

A.控制线根数B.数据线根数C.地址线根数D.以上都不对7、某同步总线采用数据线和地址线复用方式,其中地址/数据线有32根,总线时钟频率为66MHz,每个时钟周期传送两次数据(上升沿和下降沿各传送一次数据),该总线的最大数据传输率(总线带宽)是()。

A.132MB/sB.264MB/sC.528MB/sD.1056MB/s8、在计算机系统中,表明系统运行状态的部件是()。

A.程序计数器B.指令寄存器C.程序状态字D.累加寄存器9、CPU中的译码器要用()。

A.地址译码人B.指令译码C.数据译码1D.控制信号译码10、下列选项中,用于设备和设备控制器(I/O接口)之间互连的接口标准是()。

A.PCIBC.AGPD.PCI-Express11、在统一编址的方式下,存储单元和I/O设备是靠()米区分的。

A.不同的地址码B.不同的地址线C.不同的指令D.不同的数据线12、下列不属于微指令结构设计所追求的目标是()。

A.提高微程序的执行速度B.提高微程序设计的灵活性C.缩短微指令的长度D.增大控制存储器的容量13、关于微指令操作控制字段的编码方法,下面叙述正确的是()。

计算机组成原理试卷B卷答案

计算机组成原理试卷B卷答案

《计算机组成原理》课程期末考试卷答案一.选择题(每小题1分,共10分)1.若x=1011,则[x]补=( A )。A、01011 B、1011 C、0101 D、101012.设某浮点数共12位。其中阶码含1位阶符共4位,以2为底,补码表示;尾数含1位数符共8位,补码表示,规格化。则该浮点数所能表示的最大正数是( D)。A、27B、28* (1-2-7) C、28D、27* (1-2-7)3.微程序存放在( C)。A、主存中B、堆栈中C、只读存储器中D、磁盘中4.在微程序控制方式中,机器指令和微指令的关系是( B)。A、每一条机器指令由一条微指令来解释执行B、每一条机器指令由一段(或一个)微程序来解释执行C、一段机器指令组成的工作程序可由一条微指令来解释执行D、一条微指令由若干条机器指令组成5.在指令格式中,采用扩展操作码设计方案的目的是( C)。A、减少指令字长度;B、增加指令字长度;C、保持指令字长度不变而增加指令操作的数量;D、保持指令字长度不变而增加寻址空间.6.指示当前指令的地址的部件是( A)。A、程序计数器B、累加计数器C、中断计数器D、程序状态字7.中断向量地址是( C)。A、子程序入口地址 B、中断服务程序入口地址C、中断服务程序入口地址的地址D、中断类型号8.设相对寻址的转移指令占两个字节,第一字节是操作码,第二字节是相对位移量(用补码表示)。每当CPU从存储器取出第一个字节时,即自动完成(PC)+1→PC。设当前PC的内容为2008H,要求转移到2001H地址,则该转移指令第二字节的内容应为( B )。A、07H B、F7H C、F8H D、F9H9.设某机有五个中断源L0,L1,L2,L3,L4,按中断响应优先次序由高到低排序为L0->L1->L2->L3->L4,现要求中断处理次序改为L1->L3->L4->L0->L2,则L4的屏蔽字为( B)。A、00001 B、10101 C、01010 D、1010010.以下关于DMA的描述中正确的是( C)。A、DMA过程中没有中断B、DMA过程中有中断,其作用与程序中断方式中相同。C、DMA过程中有中断,其作用与程序中断方式中不同。D、DMA过程中没有中断,但其与CPU的联络方式与中断相同。二、判断题(每小题1分,共10分)F1.按时序控制方式分,总线可分为串行总线和并行总线。F2.对外设统一编址是指给每个外设设置一个地址码。T3.先行进位就是并行进位。F4.微程序控制器中的信息是程序运行时随机产生并存储的。F5.指令的流水作业方式缩短了每条指令的指令周期。T6.中断过程的保护断点由隐指令完成,这是由硬件实现的。F7.多重中断既允许嵌套处理中断,也允许嵌套响应中断。T8.组合逻辑方式相对于微程序设计方式来说更复杂,易出错,可扩展性差。T9.浮点运算中,是否溢出由阶码来判断。F10.控制存储器存放指令的微程序,由内存中的ROM实现。三、名词解释题(共10分)1.总线(3分)计算机中各部件之间或计算机与计算机之间进行信息传输的一组信道。

《计算机组成原理》期末考试试卷附答案

《计算机组成原理》期末考试试卷附答案

《计算机组成原理》期末考试试卷附答案一、单选题(共20小题,每小题3分,共60分)1、完整的计算机系统应包括______。

A.运算器、存储器和控制器B.外部设备和主机C.主机和实用程序D.配套的硬件设备和软件系统2、计算机系统中的存储器系统是指______。

A.RAM存储器B.ROM存储器C.主存储器D.主存储器和外存储器3、冯·诺依曼机工作方式的基本特点是______。

A.多指令流单数据流B.按地址访问并顺序执行指令C.堆栈操作D.存储器按内部选择地址4、下列说法中不正确的是______。

A.任何可以由软件实现的操作也可以由硬件来实现B.固件就功能而言类似于软件,而从形态来说又类似于硬件C.在计算机系统的层次结构中,微程序级属于硬件级,其他四级都是软件级D.面向高级语言的机器是完全可以实现的5、在下列数中最小的数为______。

A.(101001)2B.(52)8C.(101001)BCDD.(233)166、在下列数中最大的数为______。

A.(10010101)2B.(227)8C.(143)5D.(96)167、在机器中,______的零的表示形式是唯一的。

A.原码B.补码C.反码D.原码和反码9、针对8位二进制数,下列说法中正确的是______。

A.–127的补码为10000000B.–127的反码等于0的移码BC.+1的移码等于–127的反码D.0的补码等于–1的反码9、一个8位二进制整数采用补码表示,且由3个“1”和5个“0”组成,则最小值为______。

A.–127B.–32C.–125D.–310、计算机系统中采用补码运算的目的是为了______。

A.与手工运算方式保持一致B.提高运算速度C.简化计算机的设计D.提高运算的精度11、若某数x的真值为–0.1010,在计算机中该数表示为1.0110,则该数所用的编码方法是______码。

A.原B.补C.反D.移12、长度相同但格式不同的2种浮点数,假定前者阶段长、尾数短,后者阶段短、尾数长,其他规定均相同,则它们可表示的数的范围和精度为______。

2022年广东工业大学网络工程专业《计算机组成原理》科目期末试卷B(有答案)

2022年广东工业大学网络工程专业《计算机组成原理》科目期末试卷B(有答案)

2022年广东工业大学网络工程专业《计算机组成原理》科目期末试卷B(有答案)一、选择题1、某一计算机采用主存Cache存储层次结构,主存容量有8个块,Cache容量有4个块,采取直接映射方式。

若主存块地址流为0,1,2,5,4,6,4,7,1,2,4,1,3,7,2,一开始Cache为空,此期间Cache的命中率为()。

A.13.3%B.20%C.26.7%D.33.3%2、假定主存地址为32位,按字节编址,主存和Cache之间采用直接映射方式,主存块大小为4个字,每字32位,采用写回(Write Back)方式,则能存放4K字数据的Cache的总容量的位数至少是()。

A.146KB.147KC.148KD.158K3、程序P在机器M上的执行时间是20s,编译优化后,P执行的指令数减少到原来的70%,而CPl增加到原来的1.2倍,则P在M上的执行时间是()。

A.8.4sB.11.7sC.14sD.16.8s4、某计算机主频为1.2GHz,其指令分为4类,它们在基准程序中所占比例及CPI如下表所示。

该机的MIPS数是()。

A.100B.200C.400D.6005、只有当程序要执行时,它才会去将源程序翻译成机器语言,而且一次只能读取、翻译并执行源程序中的一行语句,此程序称为()。

A.目标程序B.编译程序C.解释程序D.汇编程序6、在()结构中,外部设备可以和主存储器单元统一编址。

A.单总线B.双总线C.三总线D.以上都可以7、总线宽度与下列()有关。

A.控制线根数B.数据线根数C.地址线根数D.以上都不对8、微指令操作控制字段的每一位代表一个控制信号,这种微程序的控制方式叫作()A.字段直接编码B.字段间接编码C.混合编码D.直接编码9、关于微指令操作控制字段的编码方法,下面叙述正确的是()。

A.直接编码、字段间接编码法和字段直接编码法都不影响微指令的长度B.一般情况下,直接编码的微指令位数最多C.一般情况下,字段间接编码法的微指令位数最多D.一般情况下,字段直接编码法的微指令位数最多10、CRT的分辨率为1024×512像素,像素的颜色数为256,则刷新存储器的容量为()A.256MBB.IMBC.512KBD.2MB11、I/O指令实现的数据传送通常发生在()。

广工计算机组成原理期末考试A卷(杨卫平)

广工计算机组成原理期末考试A卷(杨卫平)

广东工业大学成人高等教育考试试卷 (开闭D. 在cache中,任意主存块均可映射到cache中任意一行,该方法称为直接映射方式5.单地址指令中,为了完成两个数的算术运算,除地址码指明的一个操作数外,另一个操作数一般采用____寻址方式。

A. 堆栈B. 立即 C。

隐含 D. 间接6.指令系统中采用不同寻址方式的目的主要是______ 。

A.实现存储程序和程序控制 B.提供扩展操作码的可能并降低指令译码难度C.可以直接访问外存 D.缩短指令长度,扩大寻址空间,提高编程灵活性7.下列说法中,不符合RISC指令系统特点的是____。

A. 指令长度固定,指令种类少B。

寻址方式种类尽量少,指令功能尽可能强C。

增加寄存器的数目,以尽量减少访存的次数D。

选取使用频率最高的一些简单指令,以及很有用但不复杂的指令8.指令周期是指______。

A.CPU从主存取出一条指令的时间 B.CPU执行一条指令的时间C.CPU从主存取出一条指令加上执行这条指令的时间 D.时钟周期时间9.假设微操作控制信号用表示,指令操作码译码输出用表示,节拍电位信号用表示,节拍脉冲信号用表示,状态反馈信息用表示,则硬布线控制器的控制信号可描述为____。

A。

B.C。

D。

10.下列关于PCI总线的描述中,正确的是____。

A。

PCI总线的基本传输机制是猝发式传送B. 以桥连接实现的PCI总线结构不允许多条总线并行工作C. PCI设备一定是主设备D. 系统中允许只有一条PCI总线二.填空题(下列每空2分,共20分)1.IEEE754标准的32位规格化浮点数,所能表达的最大正数为___________。

2.对存储器的要求是容量大,_______________、成本低.为了解决这方面的矛盾,计算机采用多级存储体系结构。

3.DRAM存储器之所以需要刷新是因为____________、____________.4.有静态RAM与动态RAM可供选择,在构成大容量主存时,一般就选择________。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

页脚内容3
广东工业大学成人高等教育考试试卷
(开 闭 卷 )
( A B
卷 )答案
课程名称: 计算机组成原理与汇编语言 课程代码: 成绩:
专业班级:
考试时间: 第 周星期 ( 年 月 日)
题号 一




总分
得分 评分人
一、选择题(下列每题有且仅有一个正确答案,每小题2分,共20分)
1 2 3 4 5 6 7 8 9 10 A
B
D
D
A
A
C
A
C
B
二、
填空题(下列每小题2分,共20分)
1. _微程序设计级__,__操作系统级__ 2. _____)(1*2
1
210--__
3. _______350ns_______ 4.______PC____
5.___精简指令系统计算机___ 6._____2________,_____9________
7. __指令周期______,___CPU 周期_____
三、 计算题(每小题8分,共24分)
1、解:x=0.1001 y=-0.1111
[X]补=00.1001, [Y]补=11.0001, [-Y]
=00.1111

[X+Y]补=00.1001+11.0001=11.1010 无溢出
X+Y=-0.0110
[X-Y]补=00.1001+00.1111=01.1000 溢出
X-Y=+1.1000 > 1
2、(1)95%,(2)60ns
3、流水线的时钟周期T=max{120,80,90,100,60}=120ns
加速比C=(40×5)/(5+40-1)=50/11
四、问答题(每小题6分,共12分)
1、解:冯. 诺依曼型计算机的主要设计思想是:存储程序和程序控制。

存储程序:将解题的程序(指令序列)存放到存储器中;
程序控制:控制器顺序执行存储的程序,按指令功能控制全机协调地完成运算任务。

主要组成部分有:控制器、运算器、存储器、输入设备、输出设备。

2、解:计算机浮点加减运算的基本步骤分为:
1. 0 操作数的检查;
2. 比较阶码大小并完成对阶;
3. 尾数进行加或减运算;
4. 结果规格化并进行舍入处理。

五、综合题(每小题12分,共24分)
1、解:(1)∵ 220= 1M,∴ 该存储器能存储的信息为:1M×32/8=4MB。

(2)(1024K/256K)×(32/8)= 16(片);
1024K/256K=4,故需要2位地址作为芯片选择。

(3)该存储器的组成逻辑框图为:
页脚内容3
2、解:第(1)组指令中,I1指令运算结果应先写入R1,然后在I2指令中读出R1内容。

由于I2指令进入流
水线,变成I2指令在I1指令写入R1前就读出R1内容,发生写后读(RAW)相关。

第(2)组指令中,如果I4指令的加法运算完成时间早于I3指令的乘法运算时间,变成指令I4在指令I3写入前就写入R3,导致R3的内容错误,发生写后写(WAW)相关。

第(3)组指令中,I7指令和I8指令没有涉及到相同的寄存器,所以没有发生数据相关。

第(4)组指令中,I7指令和I8指令都要写入R1,发生了写后写(WAW)相关。

只要I8的完成在I7之后,就不会出错。

页脚内容3。

相关文档
最新文档