最新福州大学数字电子技术基础试题-(6)
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
福州大学数字电子技术基础试题
试题必须附在答卷内交回,答题时可不抄原题,但必须写清楚所答题目顺序号。专业:科目:数字电路编号:
一、填空题(20分)
1、数字逻辑电路是一种电路,它的量和量之间关系是一
种逻辑因果关系。
2、一个逻辑函数如果有n个变量,则有个最小项,对于任一最小项,
只有
种变量取值使其值为1。
3、6位十进制数用二进制表示,至少需要17 位。
4、在一些复杂的数字系统中,应用三态门输出端,可以实现用一根
传输线
传送多路不同的数据或控制信号。
5、组合逻辑电路中的竞争是由引起的,消除险象的常用方法有
三种。
6、由与非门构成的基本RS触发器,其约束方程为,由或非门构成
的基本RS发器,其约束方程为。
7、时序逻辑电路按其状态改变是否受同一时种信号控制,可将其分为
和两种类型。
8、用户可编程ROM有、,和三种类型,
其中
的编程是一次性的。
9、GAL器件电路基本结构形式仍为,但由于输出电路作成了可编
程的,故能设置成不同的输出电路结构,有较强的通用性。10、A/D转换器中,为了保证能从取样信号将原来的被取样信号恢复,取样信号
频率通常取输入模拟信号最高频率分量的()倍。为减少量化误差通常将0~1V模拟电压信号,采用量化电平△= 2/15V 的量化方法。
二、选择题(20分):在给出的备选答案中选出一个或多个正确答案,将其标号
填入括号内。
1、逻辑函数F=A ○+B 和Y=A ○-B ,两函数F 和Y 可满足关系( )。 ①F=G ②F ’=G ③F ’=G ④F=G ○
+1 2、实现六位码a 1、a 2、a 3、a 4、a 5、a 6的奇校验电路,要求当奇数个1时,输出F 为1,
否则F 为0,其逻辑表达式F=( 2/4/ )。
①a 1+a 2+a 3+a 4+a 5+a 6 ②a 1○
+a 2○+a 3○+a 4○+a 5○+a 6 ③a 1·a 2·a 3·a 4·a 5·a 6 ④a 1○
-a 2○-a 3○-a 4○-a 5○-a 6 3、具有约束关系的逻辑函数F (A ,B ,C ,D )=CD (A ○
+B )+ABC+ACD ,其约束条件为AB+CD=0, ,则其最简与或表达式为( )。 ①ABC+ACD+ABD+ABCD ②BC+BC+AD+AC ③B+ACD+AC ④B+AC+AD
4、二—十进制译码器74LS42可以驱动七段数码显示器,可以显示出( 7 )
不同的数符。
①2个 ② 7个 ③10个 ④16个
5、四位加法器构成的代码变换电路如下所示,若E 3、E 2、E 1、E 0为余3BCD 码,
则输出端S 3、S 2、S 1、S 0为( )。
①二进制数码 ②格雷码 ③2421BCD 码 ④8421BCD 码 6、下列触发器中,( )可作为同步时序逻辑电路的存储元件。
①基本RS 触发器 ②D 触发器 ③JK 触发器 ④T 触发器 7、图示电路采用同步十进制计数器和与非门构成( )计数器。
①六进制 ②七进制 ③八进制 ④九进制
8、应用( )2114RAM (1024×4位)和3线—8线译码器74LS138,可
以构成一个8K ×8位的RAM 。
①4片 ②8片 ③12片 ④16片
9、在下图所示的ROM中,通过内部的编程可实现下列函数:
Y3=A2A1A0+A3A2A1
Y2=A3A2A1A0+A3A2A1A0
Y1=A3A2A1A0+A3A2A1A0
Y0=A3A2+A2A1
试问当地址输入A3A2A1A0=1001时,该ROM的输出Y3Y2Y1Y0为()。
①0011 ②1010 ③0101 ④1100
10、8位数量输入的权电流型D/A转换器DAC0808,典型应用电路如图所示,
其输出电压可写成()。
三、作图,计算题(20分)
1、设下图电路中触发器的初始状态 Q1=Q2=0,输入信号及CP端的波形如图中
所示
①试写出两触发器次态方程
②画出Q1、Q2的波形图
2、图示电路是用555定时器组成的开机延时电路。若给定C=25MF,R=91KΩ,
V CC=+12V,试计算常闭开关S断开
以后,经过多长的延时时间,V0才
跳变为高电平。
四、分析题(20分)
1、分析图示逻辑电路;
①写出输出逻辑函数表达式
②列写逻辑电路的真值表
③说明原功能电路设计是否合理,
画出用合适的逻辑门电路实现之。
2、图示电路中,若两个移位寄存器中的原始数据分别为A3A2A1A0=1001,B3B2B1B0=0011,未加移位CP脉冲时,D触发器Q端的状态为0,
①试列写出在CP1~CP4移位脉冲
信号作用时,两寄存器及全加器
状态表。
②求出经过4个CP信号后,两个
寄存器中的数据。
③该电路实现的功能是什么?
五、设计题(20分)
1、一个优先排队电路,其优先顺序为:A=1时不论B、C、D为何值,W灯亮,
其余灯不亮;A=0,B=1时,不论C、D为何值,X灯亮,其余灯不亮;A=B=0,C=1时,不论D为何值,Y灯亮,其余灯不亮;A=B=C=0、D=1时,z灯亮,其余灯不亮;A=B=C=D=0时,所有灯均不亮,试画出选用ROM实现其功能电路。2、某同步时序逻辑电路有一个输入X和一个输出Z,其状态转换表如下,
①求出激励函数和输出函数表达式
②采用可编程器中PLA和T触发器
实现该电路功能(画出可编程阵列
点阵图的功能电路)