数字电路与逻辑设计试题与答案(试卷D)
数字电路与逻辑设计试题及答案
《数字电路与逻辑设计》试题1参考答案一.填空题(10)1.2048 ×8位的RAM有10根地址线,8根数据线。
2.二进制数A=(1011010)2,B=(101111)2,求:A+B=(10001001)2;A一B=( 101011 )23.时序逻辑电路的输出不仅取决于电路.输入信号的状态,而且还与电路原来的状态有关。
4.二硅极管具有单向导通的特性,它的正向导通电压为0.7V。
5.n变量的逻辑函数有2n个最小项,任意两个最小项的乘积为0。
二.选择题(10)1.当晶体三极管b时处于导通状态。
a.发射结和集电结均属于反向偏置;b.发射结正向偏置,集电结反向偏置;c.发射结和集电给均属于正向偏置2.与晶体三极管相比,MOS管具有的特点是a,c,d。
a.输入电阻高;b.受温度影响大;c.便于集成;d.电压控制元件;e.极间电容影响小3.欲将二进制代码翻译成输出信号选用b,欲将输入信号编成二进制代码选用a,欲将数字系统中多条传输线上的不同数字信号按需要选择一个送到公共数据线上选用c,欲实现两个相同位二进制数和低位进位数的相加运算选用e。
a.编码器;b.译码器;c.多路选择器;d.数值比较器;e.加法器;f.触发器;g.计数器;h.寄存器4.在逻辑函数的卡诺图化简中,若被合并(画圈所包含)的最小项个数越多,则说明化简后c。
a.乘积项个数越少;b.实现该功能的门电路少;c.该乘积项含因子少5.逻辑函数Y=A B C+A+B+C的最简与或形式为1。
a. 已是最简与或形式;b. 0 ;c. 1 ;d. B+C三.简答题答案;1.简述用TTL与非门、或非门、异或门实现反相器功能.多余输入端的连接方法。
TTL与非门的余输入端应接高电平,或非门的余输入端应接低电平,异或门实现反相器功能是应将余输入端和输入信号并在一起。
2.举例说明什么叫竞争冒险-现象。
门电路两个输入信号同时向相反的逻辑电平跳变,比如一个从1变为0,另一个从0变为1时,所出现的可能出现尖峰脉冲的现象称为竞争-冒险。
专科《数字电路与逻辑设计》_试卷_答案
专科《数字电路与逻辑设计》一、(共75题,共150分)1. 多少个二进制数字可以组成一位十六进制数字?()(2分)A.2B.3C.4D.5.标准答案:C2. 二进制数(1111101.0101)2转换为八进制为:()(2分)A.037.25B.175.24C.125.3l25D.761.2.标准答案:B3. 十进制数9的8421码为()。
(2分)A.1000B.1011C.1001D.1010.标准答案:C4. 二进制数?0.1011的原码是()。
(2分)A.1.1011B.0.1011C.1.0100D.1.0101.标准答案:A5. 逻辑函数=()。
(2分)A.A+ B+ CB.C.1D.0.标准答案:C6. 逻辑函数的F(A,B,C)=的标准与或式为()。
(2分)A.B.C.D..标准答案:D7. 与逻辑函数F =相等的函数为()。
(2分)A.ABB.C.D.AB+C.标准答案:D 8. 逻辑函数的反函数为()(2分)A.B.C.D..标准答案:B9. 在下列三个逻辑函数表达式中,哪一个是最小项表达式?()(2分)A.B.C.D..标准答案:A10. 逻辑函数式F =等于()。
(2分)A.0B.1C.AD..标准答案:B11. 下列几种TTL电路中,输出端可实现线与功能的电路是()。
(2分)A.或非门B.与非门C.异或门D.OC门.标准答案:D12. 典型的TTL与非门电路使用的电源电压为()。
(2分)A.5 VB.3.6 VC.0.35 VD.3—18 V.标准答案:A13. 基本RS触发器在正常工作时,它的约束条件是,则它不允许输入S和R 的取值分别为()。
(2分)A.0,0B.0,1C.1,0D.1,1.标准答案:D14. 若JK触发器的J=0,K=0,在CLK触发后,输出Q的状态为( )。
(2分)A.0B.1C.不变D.与前一状态Q反相.标准答案:C15. 主从型JK 触发器的特性方程( )。
(完整版)专升本《数字电路与逻辑设计》考试答案
[试题分类]:专升本《数字电路与逻辑设计》_08007750[题型]:单选[分数]:21.二进制数-0110的反码是(最高位是符号位)( )A.11010B.00110C.11001D.10110答案:C2.如果状态A 与B ,C 与D 分别构成等效对,那么能构成状态等效类的是()A. ABCB.BCDC.ABD.ABCD答案:C3.移位寄存器74194工作在左移串行输入方式时, S1 S0的取值为( )A.00B.11C.01D.10答案:D4.三变量构成的逻辑函数的最小项m1和最小项m7一定满足 ( )A.B.C.D.答案:C5.十进制数12.75用二进制表示应为:( ) 17m 1m +=71m m =0m 71=•m 71m m =A.1100.01B. 1100.11C.1010.10D.1010.011答案:B6.8421 BCD 码01010001.0101对应的二进制数为 ( )A.100100.01B.101110.01C.110011.10D.110110.10答案:C7.下图为OC 门组成的线与电路其输出F 为( ) A.B.0C.1D.答案:C8.要求RS 触发器(R 、S 均为高电平有效)状态由0 →1,其输入信号为()。
A.RS=01B.RS=10C.RS=d1D.RS=d0答案:A9.逻辑函数等于( )A.1B.B B A •B )(B A A F ⊕⊕=C.0D.答案:B10.函数,则其反函数( )A.B.C.D.答案:D11.JK 触发器的J =K =1, 当触发信号到来时,输出次态Qn+1为:() A.与现态相反B.0C.1D.不变答案:A12.逻辑函数F(A,B,C) = AB +BC+AC 的标准表达式是( )A.∑m(0,1,2,4)B.∏m(1,3,5,7)C.∑M(0,2,4,6)D.∑m(3,5,6,7)答案:D13.四个变量可以构成多少个最小项?( )A.15个B.16个C.8个D.4个答案:BB F(X Y Z)m(467)=∑,,,,F(X Y Z)=,,m(0,2,6)∑m(467)∑,,m(0,4,5,6)∑m(0,1,2,3,5)∑14.电源电压为+12V 的555集成定时器中放电三极管工作在截止状态,输出端OUT 为1时,其TH 和TR 的输入电压值分别为 ( )A.TH 和TR 均小于B.TH 和TR 均大于C.,D.,答案:C15.设计—个1位十进制计数器至少需要多少个触发器?() A.6个B.3个C.10个D.4个答案:D16.T 型触发器当时钟脉冲输入时,其输出状态( )A.保持不变B.在T=1时会发生改变C.随时间改变D.等于输入端T 的值答案:B17.无符号位的十六进制数减法(A9)l6-(8A)16= ( )A.(19)16B.(1F)l6C.(29)16D.(25)16答案:B18.十进制数15用2421 BCD 码可以表示为( )。
《数字电路与逻辑设计》试题及答案
《数字电路与逻辑设计》试题院校_ _ 年级_____ _____ 专业 层次 专升本 姓名______________ 分数______________一. 填空题(每小题2分,共10分)1.任何有限的逻辑关系,不管多么复杂,其逻辑函数都可通过逻辑变量的与、或、非三种运算符加以实现,但逻辑函数的一般表达式 唯一的,而其标准表达式 唯一的。
2.任意两个最小项之积为 ,任意两个最大项之和为 。
3.对于逻辑函数BC C A AB F ++=,为了化简,利用逻辑代数的基本定理,可表示为C A AB F +=,但这可能引起 型险象,因为在B=1、C=1时,化简前逻辑函数的值恒为1,但化简后逻辑函数的值为A A +。
4.当我们在计算机键盘上按一个标为“9”的按键时,键盘向主机送出一个ASCII 码,这个ASCII 码的值为 。
5.在3.3V 供电的数字系统里,所谓的高电平并不是一定是3.3V ,而是有一个电压范围,我们把这个电压范围称为 容限;同样所谓的低电平并不是一定是0V ,而也是有一个电压范围,我们把这个电压范围称为 容限。
二. 选择题(每小题2分,共10分)1.在下列程序存储器的种类中,可在线改写的有 。
a. PROM ;b. E 2PROM ; c. EPROM ; d. FLASH_M2.为了实现某种逻辑运算关系,其实现方法有多种多样,其中历史上曾经用到的有以下几种方式,但实现的空间密度最小、能耗最低、能得到普及应用的实现方式是 。
a. 机械式; b.电磁式; c. 分立元件式; d. 集成电路3.在数字电路中,根据电路是否具有反馈记忆功能,将其分为组合逻辑电路和时序逻辑电路两种。
下列各项中,为组合逻辑电路的是 ,为时序逻辑电路的是 。
a. 触发器; b. 译码器; c. 移位寄存器;d. 计数器;e. 加法器; f. 编码器; g. 数值比较器; h. 寄存器; i. 多路选择器4. 卡诺图上变量的取值顺序是采用 的形式,以便能够用几何上的相邻关系表示逻辑上的相邻。
数字电路试题及答案
数字电路试题及答案一、选择题(每题2分,共20分)1. 数字电路中最基本的逻辑关系是:A. 与逻辑B. 或逻辑C. 非逻辑D. 异或逻辑2. 以下哪个不是数字电路的优点?A. 高速度B. 低功耗C. 可编程性D. 易于制造3. 一个3输入的与门,当所有输入都为1时,输出为:A. 0B. 1C. 2D. 34. 触发器的主要用途是:A. 存储一位二进制信息B. 进行算术运算C. 执行逻辑判断D. 放大信号5. 下列哪个不是组合逻辑电路的特点?A. 输出只依赖于当前的输入B. 输出可以延迟输入C. 没有记忆功能D. 可以进行复杂的逻辑运算二、填空题(每空2分,共20分)6. 一个典型的数字电路由________、________和输出三部分组成。
7. 一个4位二进制计数器可以计数的最大数值是________。
8. 一个D触发器的两个主要输入端是________和________。
9. 在数字电路中,________是一种常用的同步信号,用于协调电路的时序。
10. 一个3-8译码器可以将3位二进制信号转换为________种可能的输出状态。
三、简答题(每题15分,共30分)11. 简述数字电路与模拟电路的主要区别。
12. 解释什么是时钟信号,并说明它在数字电路中的作用。
四、计算题(每题15分,共30分)13. 给定一个逻辑表达式 Y = A'B + AB',使用卡诺图化简该表达式,并画出相应的逻辑电路图。
14. 设计一个2位二进制计数器,使用D触发器实现,并说明其工作原理。
答案一、选择题1. 答案:A(与逻辑)2. 答案:D(易于制造)3. 答案:B(1)4. 答案:A(存储一位二进制信息)5. 答案:B(输出可以延迟输入)二、填空题6. 答案:输入、处理7. 答案:15(2^4 - 1)8. 答案:数据输入(D)、时钟输入(CLK)9. 答案:时钟信号(Clock Signal)10. 答案:8三、简答题11. 数字电路与模拟电路的主要区别在于:数字电路处理的是离散的数字信号,而模拟电路处理的是连续的模拟信号。
数字电路与逻辑设计习题及参考答案全套
数字电路与逻辑设计习题及参考答案一、选择题1. 以下表达式中符合逻辑运算法则的是 D 。
A.C ·C=C 2B.1+1=10C.0<1D.A+1=12. 一位十六进制数可以用 C 位二进制数来表示。
A . 1B . 2C . 4D . 163. 当逻辑函数有n 个变量时,共有 D 个变量取值组合?A. nB. 2nC. n 2D. 2n4. 逻辑函数的表示方法中具有唯一性的是 A 。
A .真值表 B.表达式 C.逻辑图 D.状态图5. 在一个8位的存储单元中,能够存储的最大无符号整数是 D 。
A .(256)10B .(127)10C .(128)10D .(255)106.逻辑函数F=B A A ⊕⊕)( = A 。
A.BB.AC.B A ⊕D. B A ⊕7.求一个逻辑函数F 的对偶式,不可将F 中的 B 。
A .“·”换成“+”,“+”换成“·”B.原变量换成反变量,反变量换成原变量C.变量不变D.常数中“0”换成“1”,“1”换成“0”8.A+BC= C 。
A .A+B B.A+C C.(A+B )(A+C ) D.B+C9.在何种输入情况下,“与非”运算的结果是逻辑0。
DA .全部输入是0 B.任一输入是0 C.仅一输入是0 D.全部输入是110.在何种输入情况下,“或非”运算的结果是逻辑1。
AA .全部输入是0 B.全部输入是1 C.任一输入为0,其他输入为1 D.任一输入为111.十进制数25用8421BCD 码表示为 B 。
A .10 101B .0010 0101C .100101D .1010112.不与十进制数(53.5)10等值的数或代码为 C 。
A .(0101 0011.0101)8421BCDB .(35.8)16C .(110101.11)2D .(65.4)813.以下参数不是矩形脉冲信号的参数 D 。
A.周期B.占空比C.脉宽D.扫描期14.与八进制数(47.3)8等值的数为: BA. (100111.0101)2B.(27.6)16C.(27.3 )16D. (100111.101)215. 常用的BCD码有 D 。
数字电路逻辑设计试卷 (1)
《数字逻辑电路》习题及参考答案一、单项选择题1.下列四个数中最大的数是( B )A.(AF)16B.(001010000010)8421BCDC.(10100000)2D.(198)102.将代码(10000011)8421BCD 转换成二进制数为( B )A.(01000011)2B.(01010011)2C.(10000011)2D.(000100110001)23.N 个变量的逻辑函数应该有最小项( C )A.2n 个B.n2 个C.2n 个D. (2n-1)个4.下列关于异或运算的式子中,不正确的是( B )A.A A=0B. A A=0C.A 0=AD.A 1= A5.下图所示逻辑图输出为“1”时,输入变量( C )ABCD 取值组合为A.0000B.0101C.1110D.11116.下列各门电路中,( B )的输出端可直接相连,实现线与。
A.一般T TL 与非门B.集电极开路T TL 与非门C.一般C MOS 与非门D.一般T TL 或非门7.下列各触发器中,图( B )触发器的输入、输出信号波形图如下图所示。
A.2n-nB.2n-2nC.2nD.2n-1.n9.下列门电路属于双极型的是( A ) A.OC 门 B.PMOS C.NMOS D.CMOS 10.对于钟控 R S 触发器,若要求其输出“0”状态不变,则输入的 R S 信号应为( A ) A.RS=X0 B.RS=0X C.RS=X1 D.RS=1X 11.下列时序电路的状态图中,具有自启动功能的是( B )12.多谐振荡器与单稳态触发器的区别之一是( C ) A.前者有 2 个稳态,后者只有 1 个稳态 B.前者没有稳态,后者有 2 个稳态 C.前者没有稳态,后者只有 1 个稳态D.两者均只有 1 个稳态,但后者的稳态需要一定的外界信号维持 13.欲得到 D 触发器的功能,以下诸图中唯有图( A )是正确的。
14.时序逻辑电路的一般结构由组合电路与( B )组成。
数字电路与逻辑设计试题与答案
数字电路与逻辑设计(1)班级 学号 姓名 成绩一.单项选择题(每题1分,共10分)1.表示任意两位无符号十进制数需要( )二进制数。
A .6B .7C .8D .9 2.余3码10001000对应的2421码为( )。
A .01010101 B.10000101 C.10111011 D.11101011 3.补码1.1000的真值是( )。
A . +1.0111 B. -1.0111 C. -0.1001 D. -0. 1000 4.标准或-与式是由( )构成的逻辑表达式。
A .与项相或 B. 最小项相或 C. 最大项相与 D.或项相与 5.根据反演规则,()()E DE C C A F ++⋅+=的反函数为( )。
A. E )]E D (C C [A F ⋅++=B. E )E D (C C A F ⋅++=C. E )E D C C A (F ⋅++=D. E )(D A F ⋅++=E C C6.下列四种类型的逻辑门中,可以用( )实现三种基本运算。
A. 与门B. 或门C. 非门D. 与非门7. 将D 触发器改造成T 触发器,图1所示电路中的虚线框内应是( )。
图1A. 或非门B. 与非门C. 异或门D. 同或门8.实现两个四位二进制数相乘的组合电路,应有( )个输出函数。
A . 8 B. 9 C. 10 D. 11 9.要使JK 触发器在时钟作用下的次态与现态相反,JK 端取值应为( )。
A .JK=00 B. JK=01 C. JK=10 D. JK=11 10.设计一个四位二进制码的奇偶位发生器(假定采用偶检验码),需要( )个异或门。
A .2 B. 3 C. 4 D. 5二.判断题(判断各题正误,正确的在括号内记“∨”,错误的在括号内记“×”,并在划线处改正。
每题2分,共10分)1.原码和补码均可实现将减法运算转化为加法运算。
( )2.逻辑函数7),M(1,3,4,6,C)B,F(A,∏=则m(0,2,5)C)B,(A,F ∑=。
数字电路与逻辑设计试题及答案2套
1. 三极管有NPN 和PNP 两种类型,当它工作在放大状态时,发射结____,集电结______;NPN 型三极管的基区是______型半导体,集电区和发射区是______型半导体。
2. 把高电压作为逻辑1,低电平作为逻辑0的赋值方法称作_______逻辑赋值。
一种电路假设在正逻辑赋值时为与非门,则在负逻辑赋值时为________。
3. 四位二进制编码器有____个输入端;____个输出端。
4. 将十进制数287转换成二进制数是________;十六进制数是_______。
5. 根据触发器功能的不同,可将触发器分成四种,分别是____触发器、____触发器、____触发器和____触发器。
6. 以下图所示电路中,Y 1 =______;Y 2 =______;Y 3 =______。
1.A. B. C. 2. 在以下三个逻辑函数表达式中,____是最小项表达式。
A .B A B A )B ,A (Y += B.C B C B A BC A )C ,B ,A (Y ++= C.C AB ABC B C A C B A )D ,C ,B ,A (Y +++⋅⋅=3.用8421码表示的十进制数45,可以写成__________A .45 B. [101101]BCD C. [01000101]BCD D. [101101]2 4.采用OC 门主要解决了_____A .TTL 与非门不能相与的问题 B. TTL 与非门不能线与的问题 C. TTL 与非门不能相或的问题5.*触发的特性表如下〔A 、B 为触发器的输入〕其输出信号的逻辑表达式为___A . Q n+1=A B. n n 1n Q A Q A Q +=+ C. n n 1n Q B Q A Q +=+三、化简以下逻辑函数,写出最简与或表达式:〔共20分〕 1. Y 2=Σm 〔0,1,8,9,10,11〕 2. Y 3见如下卡诺图四、分析设计题 (共 30分)1.四选一数据选择器的功能见下表,要实现Y 〔A ,B ,C 〕=Σm 〔1,4,6,7〕功能,芯片应如何连接,画出电路连接图〔需写出必要的解题步骤〕〔20分〕1 2 发器的初始状态均为"0〞〔10分〕。
数字逻辑试题及答案
数字逻辑试题及答案一、选择题(每题2分,共20分)1. 以下哪个是数字逻辑电路中的基本逻辑运算?A. 加法B. 减法C. 乘法D. 与运算2. 一个3输入的与门,当所有输入都为高电平时,输出为:A. 低电平B. 高电平C. 浮空D. 不确定3. 一个D触发器的Q端在时钟信号上升沿触发时,其状态变化为:A. 保持不变B. 从0变到1C. 从1变到0D. 从D输入端状态变化4. 在数字电路中,以下哪个不是布尔代数的基本定理?A. 幂等律B. 交换律C. 反演律D. 分配律5. 一个4位二进制计数器在计数到31后,下一个状态是:A. 00000B. 00001C. 11111D. 不能确定6. 以下哪个不是数字逻辑电路设计中的优化方法?A. 布尔代数简化B. 逻辑门替换C. 增加冗余D. 逻辑划分7. 一个异或门的真值表中,当输入相同,输出为:A. 0B. 1C. 无法确定D. 无输出8. 在数字电路中,同步计数器与异步计数器的主要区别在于:A. 计数范围B. 计数速度C. 电路复杂度D. 计数精度9. 以下哪个不是数字逻辑电路中的存储元件?A. 触发器B. 寄存器C. 计数器D. 逻辑门10. 一个简单的数字逻辑电路设计中,如果需要实现一个2输入的或门,至少需要几个与门?A. 1B. 2C. 3D. 4答案:1. D2. B3. D4. C5. B6. C7. A8. B9. D10. A二、填空题(每空2分,共20分)1. 数字逻辑电路中最基本的逻辑运算包括______、或运算、非运算。
2. 一个2输入的与门,当输入都为高电平时,输出为______。
3. 布尔代数的基本定理包括______、结合律、分配律等。
4. 一个D触发器的Q端在时钟信号上升沿触发时,Q端状态与______相同。
5. 4位二进制计数器的计数范围是从______到1111。
6. 数字逻辑电路设计中的优化方法包括布尔代数简化、逻辑门替换、______等。
数字电路与逻辑设计考核试卷
D.触发器
12.以下哪些是数字电路设计中常用的设计原则?( )
A.最小化原则
B.最优化原则
C.模块化原则
D.可测试性原则
13.以下哪些部件可以实现数字信号的放大和驱动?( )
A.逻辑门
B.触发器
C.译码器
D.驱动器
14.以下哪些是常见的数字电路测试方法?( )
A.静态测试
B.动态测试
C.功能测试
A. RS触发器
B.加法器
C. D触发器
D. JK触发器
2.以下哪些逻辑门可以实现“逻辑非”功能?( )
A.非门
B.或非门
C.与非门
D.异或门
3.以下哪些编码方式属于二进制编码?( )
A. BCD码
B.格雷码
C.汉明码
D. 8421码
4.以下哪些是组合逻辑电路的例子?( )
A.译码器
B.计数器
C.多路选择器
4.二进制编码中,8421码是一种______编码方式。
5.在时序逻辑电路中,触发器在______的作用下改变状态。
6.数字电路设计中,为了减少“竞争-冒险”现象,可以采取增加______或使用______等方法。
7.在数字电路中,______用于实现数据的串行到并行转换,而______用于实现数据的并行到串行转换。
A.时钟信号
B.同步复位
C.异步复位
D.双沿触发
(结束)
三、填空题(本题共10小题,每小题2分,共20分,请将正确答案填到题目空白处)
1.在数字电路中,基本逻辑门包括与门、或门、非门和______门。
2.一个触发器能够存储一个二进制位,通常称为一个______。
3.在组合逻辑电路中,输出仅仅取决于输入信号的______和______。
专升本《数字电路与逻辑设计》_试卷_答案
专升本《数字电路与逻辑设计》_试卷_答案专升本《数字电路与逻辑设计》⼀、(共75题,共150分)1. 将⼗进制数(6.625)转换成⼆进制表⽰,其值为:()(2分)A.(110.110)2B.(110.101)2C.(10.101)2D.(10.110)2标准答案:B2. 使⽤⼆进制的补码,求的结果? ()(2分)A.110100102B.111010002C.110100002D.l10100012标准答案:D3. 对应的2421码为()。
(2分)A.10111110B.10001011C.01011000D.00110100 标准答案:A4.下列有关的叙述,哪个正确? ( ) (2分)A.B.C.D.标准答案:B5. 逻辑函数Y=( ) (2分)A.B.C.1D.0标准答案:A6. 将逻辑函数Y=化简为最简式( ) (2分)A.B.C.D.标准答案:D7. 根据最⼩项的性质,任意两个不同的最⼩项之积为( ) (2分)A.1B.C.0D.不确定标准答案:C8. 两输⼊与⾮门输出为1时,输⼊必须()。
(2分)A.两个同时为1B.两个中⾄少有⼀个为1C.两个同时为0D.两个中⾄少有⼀个为0标准答案:D9. 下列逻辑门中哪⼀种门的输出在任何条件下可以并联使⽤?()(2分)A.具有推拉式输出的TTL与⾮门B.TTL集电级开路门(OC门)C.普通CMOS与⾮门D.CMOS三态输出门标准答案:B10. 组合逻辑电路中的险象是由于( )引起的。
(2分)A.电路未达到最简B.逻辑门类型不同C.电路中的时延D.电路有多个输出标准答案:C11. 当T触发器的次态等于现态时,T触发器的输⼊端T=()。
(2分)A.0B.1C.QD.标准答案:A12. 与⾮门基本RS触发器的约束⽅程是( ) (2分)A.B.R+S=1C.D.R?S=0标准答案:B13. JK触发器的J=1,K=0,当触发信号到达后,输出Q的状态为( ) (2分)A.不变B.0C.1D.与前⼀状态Q反相标准答案:C14. 完全确定原始状态表中的五个状态A、B、C、D、E,若有等效对A和B,B和D,C和E、则最简状态表中只含多少个状态? ( )(2分)A.1B.2C.3D.4标准答案:B15. 某4位加法计数器,输出端,⽬前为1101,经过5个脉冲输⼊后,计数器的输出端应为( )(2分)A.1101B.0010C.0000D.1111标准答案:B16. 4路数据选择器应有( )个选择控制端(2分)A.8B.4C.2D.1标准答案:C17. 如果要设计⼀个偶校验产⽣器,则使⽤下列哪种组件电路最简单?(2分)A.7486B.7432C.7400D.74138标准答案:D18. 共阴极的七段显⽰器,若要显⽰数字“5”,则a、b、c、d、e、f、g中哪些为“1”? ( ) (2分)A.a、c、d、f、gB.b、c、e、f、gC.a、dD.b、e标准答案:A19. 555IC本⾝电路⼤致可分成五部份,即电阻分压器、电压⽐较器、基本R-S触发器、输出驱动器及下列哪⼀部份? ( ) (2分)A.触发电容B.充电⼆极管C.逆向⼆极管D.放电三极管标准答案:D20. ⼀般各种PLD组件的输出部分为:( ) (2分)A.与门阵列B.或门阵列C.⾮门阵列D.与⾮门阵列标准答案:B21. 逻辑函数可以表⽰成( ) (2分)A.B.C.D.标准答案:A,C,D22. 与晶体三极管相⽐,MOS管具有的特点是( ) (2分)A.受温度影响⼤B.功耗低C.便于集成D.带负载能⼒强标准答案:B,C23. 下列有关组合电路中险象的叙述正确的有哪些? (2分)A.是⼀种暂时的错误B.可以⽤增加冗余项的⽅法消除险象C.是⼀种预期的错误D.是⼀种临界竞争现象标准答案:A,B,D24. 下列触发器中,( )可作为同步时序逻辑电路的存储元件。
(完整版)数字电路与逻辑设计试卷
一.选择题(在每题的备选答案中选出一个正确的答案,并将正确答案的号码填在题干的括号内。
1.在逻辑关系中,决定事物结果的诸条件中,只需有任何一个知足,结果就会发生的逻辑关系是()A .与关系B .或关系C.非关系D.与或非关系2.以下图电路,输出Y 为()A. 0B.1C.AB D .高阻态3.已知 Y1AB,Y2 A B ,则Y1和Y2知足逻辑关系()。
A.Y1Y2B.Y1Y2C.Y1Y21D.Y1Y204.某二位时序电路的状态变换图以下所示,从该图中能够判断这是一个()计数器。
A .二进制加法B .二进制减法C.二位环型 D .三进制5.图中所示电路的逻辑功能是()A . CMOS反相器B.传输门C.多谐振荡器D.单稳态触发器6.以下四个储存器中,储存容量最大的是()A . 1024× 2B .1024× 4C. 2048× 2 D .4096× 27.在逻辑关系中,决定事物结果的诸条件均知足,结果才会发生的逻辑关系是()A .与关系B .或关系C.非关系D.与或非关系8.已知Y1AB,Y2 A B ,则 Y1和Y2知足逻辑关系()A.Y1Y2B.Y1Y2C.Y1Y20D. Y1Y2 A B 9.以下图电路实现的逻辑关系是()A.Y=0B. Y=A C.Y A B D.Y A B10.在数字系统中,将两个n位二进制数 A 、B 进行比较,以鉴别其大小的逻辑电路称为()A .加法器B .译码器C.数据比较器D.数据选择器11.将 D触发器接成以下图电路,则Q n+1 =()A .Q nB .C. 0 D .112.1024×4位的RAM有()位数据线。
A .1024B. 10C. 8D. 4二.填空题1.八进制数52,其对应的二进制数为。
2.在数字电路中,能够起信号传输开关作用的电路是。
3.三态门有三种输出状态,分别是:0、 1 和。
4.在数字系统中 , 有多个信号同时出现, 对此中高优先级的信号进行编码, 达成这一功能的电路称为。
数字电路与逻辑设计习题及参考答案全套
数字电路与逻辑设计习题及参考答案一、选择题1. 以下表达式中符合逻辑运算法则的是 D 。
A.C ·C=C 2B.1+1=10C.0<1D.A+1=12. 一位十六进制数可以用 C 位二进制数来表示。
A . 1B . 2C . 4D . 163. 当逻辑函数有n 个变量时,共有 D 个变量取值组合?A. nB. 2nC. n 2D. 2n4. 逻辑函数的表示方法中具有唯一性的是 A 。
A .真值表 B.表达式 C.逻辑图 D.状态图5. 在一个8位的存储单元中,能够存储的最大无符号整数是 D 。
A .(256)10B .(127)10C .(128)10D .(255)106.逻辑函数F=B A A ⊕⊕)( = A 。
A.BB.AC.B A ⊕D. B A ⊕7.求一个逻辑函数F 的对偶式,不可将F 中的 B 。
A .“·”换成“+”,“+”换成“·”B.原变量换成反变量,反变量换成原变量C.变量不变D.常数中“0”换成“1”,“1”换成“0”8.A+BC= C 。
A .A+B B.A+C C.(A+B )(A+C ) D.B+C9.在何种输入情况下,“与非”运算的结果是逻辑0。
DA .全部输入是0 B.任一输入是0 C.仅一输入是0 D.全部输入是110.在何种输入情况下,“或非”运算的结果是逻辑1。
AA .全部输入是0 B.全部输入是1 C.任一输入为0,其他输入为1 D.任一输入为111.十进制数25用8421BCD 码表示为 B 。
A .10 101B .0010 0101C .100101D .1010112.不与十进制数(53.5)10等值的数或代码为 C 。
A .(0101 0011.0101)8421BCDB .(35.8)16C .(110101.11)2D .(65.4)813.以下参数不是矩形脉冲信号的参数 D 。
A.周期B.占空比C.脉宽D.扫描期14.与八进制数(47.3)8等值的数为: BA. (100111.0101)2B.(27.6)16C.(27.3 )16D. (100111.101)215. 常用的BCD码有 D 。
14秋地大《数字电路与逻辑设计(新)》在线作业一答案
地大《数字电路与逻辑设计(新)》在线作业一
一,单选题
1. 同步计数器和异步计数器比较,同步计数器的显著优点是()。
A. 工作速度高
B. 触发器利用率高
C. 电路简单
D. 不受时钟CP控制
?
正确答案:A
2. 当逻辑函数有n个变量时,共有( )个变量取值组合?
A. n
B. 2n
C. n的平方
D. 2的n次方
?
正确答案:D
3. 下列逻辑电路中为时序逻辑电路的是()
A. 变量译码器
B. 加法器
C. 数码寄存器
D. 数据选择器
?
正确答案:C
4. CMOS数字集成电路与TTL数字集成电路相比不具备的优点是().
A. 微功耗
B. 高速度
C. 高抗干扰能力
D. 电源范围宽
?
正确答案:B
5. 下列A/D转换器的转换速度最高的是()
A. 积分型A/D转换器
B. 逐次渐进型A/D转换器
C. 双积分型A/D转换器
D. 并联比较型A/D转换器
?
正确答案:D。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
《数字集成电路基础》试题D
(考试时间:120分钟)
班级: 姓名: 学号: 成绩:
一、填空题(共30分)
1. 当PN 结外加正向电压时,PN 结中的多子______形成较大的正向电流。
2. NPN 型晶体三极管工作在饱和状态时,其发射结和集电结的外加电压分别处于
______偏置和_______偏置。
3. 逻辑变量的异或表达式为:_____________________B A =⊕。
4. 二进制数A=1011010;B=10111,则A-B=_______。
5. 组合电路没有______功能,因此,它是由______组成。
6. 同步RS 触发器的特性方程为:Q n+1=______,其约束方程为:_____
_。
7. 将BCD 码翻译成十个对应输出信号的电路称为________,它有___
个输入端,____输出端。
8. 下图所示电路中,Y 1 =______;Y
=______;Y 3 =_____
二、选择题(共 20分)
1. 四个触发器组成的环行计数器最多有____个有效状态。
A.4
B. 6
C. 8
D. 16 2. 逻辑函数D C B A F +=,其对偶函数F *为________。
A .()()D C
B A ++ B. ()()D
C B A ++ C. ()()
D C B A ++
1
A B
3
3. 用8421码表示的十进制数65,可以写成______。
A .65 B. [1000001]BCD C. [01100101]BCD D. [1000001]2 4. 用卡诺图化简逻辑函数时,若每个方格群尽可能选大,则在化简后的最简表达式
中 。
A .与项的个数少 B. 每个与项中含有的变量个数少 C. 化简结果具有唯一性 5. 已知某电路的真值表如下,该电路的逻辑表达式为 。
A .C Y = B. A
B
C Y = C .C AB Y +=
D .C C B Y +=
三、化简下列逻辑函数,写出最简与或表达式:(共20分) 1. 证明等式:AB B A B A B A +⋅=+
2. Y 2=Σm (0,1,2,3,4,5,8,10,11,12) 3. Y 3=ABC C AB C B A C B A +++⋅
四、分析设计题 (共 30分)
1.双四选一数据选择器如图所示,其功能表达式如下。
现要实现八选一数据选择器的功能(地址信号为 A 2A 1A 0,数据输入端信号为 D 7 ~ D 0 ) ,请画出电路连接图。
101130112011101101S A A D A A D A A D A A D Y ⋅++⋅+⋅=)(
201230122012101202S A A D A A D A A D A A D Y ⋅++⋅+⋅=)(
2.TTL触发器电路如图所示,试在CP信号的计数周期内,画出各输出端的波形。
《数字集成电路基础》试题D 评分标准
一、填空题(共30分,每空2分) 1. 扩散。
2. 正向; 正向;
3. B A B A + ;
4. (43)10 或 (101011)2 ;
5. 记忆; 门电路 ;
6. n Q R S + 0RS = ;
7. 二-十进制译码器; 4; 10 ;
8.()C B A Y 1⊕= B A Y 2+= =+=⋅+⋅=B A B A AB A AB B Y 3A ⊙B ; 二、选择题(共 20分,每题4分)
(1)A (2) C (3) C
(4)B (5) C 三、化简下列逻辑函数,写出最简与或表达式(共20分。
第1题6分;第2、3题,每题7分)
(1) 证明:左式=B B B A AB A A )B A )(B A (B A B A +⋅++=++=⋅=右式
(2)D C C B C A Y 2⋅++⋅=
(3) AB C
C AB C B A C B A Y 3+⋅⋅+⋅+⋅⋅=
四、分析设计题 (共 30分,每题15分) 1、
2、
Q0;Q1的波形各5分。