数电复习题
《数字电子技术》复习题(含答案)
《数字电子技术》复习题一.单项选择题1.以下逻辑函数等式不成立的是( C )。
A .B A B A A +=+ B. A AB A =+ C. B A B A +=+ D. C A AB C A BC AB +=++2.逻辑电路如下图所示,电路输出端的表达式为( A )。
A .AB Y = B. 0=Y C. 1=Y D. AB Y =3. 能够实现线与功能的门电路是( C )。
A .传输门 B. 三态门 C. OC 门 D. 与非门 4. 下列器件属于组合逻辑电路的是:( D )A :74LS160B :74LS191C :74LS290D :74LS475. 优先编码器74LS148工作时,如果输入是1011101101234567=I I I I I I I I ,则输出012Y Y Y 是( D )。
A :110B :000C :010D :001 6.实现逻辑函数C A C B B A Y ++=的电路:( B )A. 不存在竞争也不存在冒险B. 存在竞争,但不存在冒险C. 存在竞争也存在冒险D. 不存在竞争,存在冒险 7. 只具有“置0”、“置1”功能的触发器是( B ) A :JK B :D C :T D :RS 8.构成十三进制计数器至少需要( C )个触发器。
A :2 B :3 C :4 D :59.集成双向移位寄存器74LS194当( C )实现左移功能。
A :0001=S SB :0101=S SC :1001=S SD :1101=S S10.使逻辑函数Y A BC =+为1的变量取值是( B )。
A. 010 B.011 C.101 D.110 11.输出有高阻状态的是( B )A.与非门B.三态门C.计数器D.555定时器 12.在下列电路中,不属于组合逻辑电路的是( B )。
A .编码器B .JK 触发器C .译码器D .数据选择器 13.下面逻辑等式中,正确的是( C )。
(完整版)数字电路基础考试题(附参考答案)
数字电子技术-考试复习题一、单项选择题1.(195)H 表示( D )。
(a) 二进制数 (b) 十进制数 (c)八进制数 (d) 十六进制数2.在TTL 门电路中,能实现“线与”的门电路是( B ) (a) 与非门 (b) 集电极开路门 (c) 或非门 (d) 或非门3.用不同数制的数字来表示2007,位数最少的是 。
(a) 十六进制数 (b) 十进制数 (c) 八进制数 (d) 二进制数 4.十进制数36转换为十六进制数,结果为 。
(a )26 (b )24 (c )22 (d )20 5.8421BCD 码10000111表示的十进制数是 。
(a ) 131 (b ) 103 (c ) 87 (d ) 13 6.A/D 转换输出的二进制代码位数越多,其转换精度( ) (a) 越高 (b) 越低 (c) 不变 (d) 无法确定 7.下列逻辑表示式正确的是( ) (a) 1=++B A B A (b)B A B A A +=+(c)B A B A B A AB +=+ (d) B A AB +=8. 下列电路中,属于时序逻辑电路的是( ). (a) 数据选择器 (b) 编码器 (c) 计数器 (d) 译码器 9. 由8位寄存器组成的扭环移位寄存器可以构成 进制计数器。
(a) 4 (b) 8 (c) 16 (d) 无法确定10. 555集成定时器构成的单稳态触发器,其暂态时间t W ≈________。
(a) 0.7RC (b) RC (c) 1.1RC (d) 1.4RC11.十进制数24转换为二进制数,结果为 。
(a )10100 (b )10010 (c )01100 (d )1100012. (a) 13. (c) 14. (c) 15. (d) 12.=O )275(( )D , 。
(a )275 (b) 629 (c) 2750 (d) 220013.三态门的第三态是 。
(a )低电平 (b )高电平(c ) 高阻 (d ) 任意电平 14.具有8个触发器的二进制异步计数器最多可能有 种状态。
复习题(数电)
《数字电子技术》复习题一、填空题1.(127)10= ( )2=( )8=( )16= ( )8421BCD2. n 变量的逻辑函数有 个最小项,任意两个最小项的乘积为3. 计算机键盘上101个键用二进制代码进行编码,至少应为___位二进制代码。
4. 1个变量可构成 个最小项,每种变量的取值可使 个最小项的值为1。
5. 当A=1,B=1,C=0时,A ⊕B ⊕C= ,A+B ⊕C= 。
6. 函数 的反函数 = 。
7. OC 门的典型应用 , 和 。
8. 除去有高、低电平两种输出状态外,三态门的第三态输出是____状态。
9. 优先编码器74LS148输入为```,输出为、、。
当使能输入,,时,输出应为________________________。
10. n 位二进制代码的线译码器,必然有_____个输出端,且译码器工作时,只有_____个呈现有效电平。
11. 一个十六选一的数据选择器,其选择控制信号端有________个。
12. J-K 触发器在直接复位时应使D R =________ ,D S =________。
13. JK 触发器的特性方程为 。
14. 可控R-S 触发器、J-K 触发器在直接复位时应使D R =_____ ,D S =______。
15. 将D 触发器的D 端连在 端上,假设Q (t )=0,则经过100个脉冲作用后,它的次态Q(t+100)为_________________________。
16. 构造一个模6计数器需要 个状态, 个触发器。
17. 用四个触发器组成的计数器最多应有 个有效状态,若要构成十二进制计数器,最少用. 个触发器,它有 个无效状态。
18. 由于R-S 触发器有_________个稳态,因此它可记录_________________位二进制码。
若存储一字节二进制信息,需要_____________个触发器。
19. 若要制成一个60分频器,至少需要 片74LS161。
数电复习题和答案
数电复习题和答案一、选择题1. 数字电路中最基本的逻辑关系有哪几种?A. 与、或、非B. 与、异或、同或C. 与、或、异或D. 与、或、同或、非答案:D2. 以下哪个不是组合逻辑电路的特点?A. 输出只依赖于当前输入B. 输出与输入有延时C. 没有记忆功能D. 电路结构简单答案:B3. 触发器的主要功能是什么?A. 存储一位二进制信息B. 进行算术运算C. 进行逻辑运算D. 产生时钟信号答案:A二、填空题1. 一个3输入的与门,当输入都为高电平时,输出为________。
答案:高电平2. 一个D触发器的Q端在时钟信号上升沿触发时,其输出Q与输入D的关系是________。
答案:Q=D3. 一个4位二进制计数器在计数到15后,下一个状态是________。
答案:0三、简答题1. 简述什么是布尔代数,并给出一个布尔代数的基本运算规则。
答案:布尔代数是一种数学逻辑代数,用于处理二值逻辑变量的运算。
布尔代数的基本运算规则包括交换律、结合律、分配律、德摩根定律等。
2. 解释什么是时序逻辑电路,并给出一个常见的时序逻辑电路的例子。
答案:时序逻辑电路是一种包含存储元件的数字电路,其输出不仅取决于当前的输入,还取决于电路的历史状态。
常见的时序逻辑电路包括触发器、寄存器和计数器等。
四、计算题1. 给定一个逻辑表达式Y = A + B'C,使用卡诺图化简该表达式。
答案:首先绘制卡诺图,然后圈出最小项,最后写出化简后的表达式。
化简后的表达式为Y = A + B'。
五、分析题1. 描述一个简单的同步计数器的工作原理,并说明其特点。
答案:同步计数器是一种时序逻辑电路,其所有触发器的时钟输入都连接到同一个时钟信号。
工作原理是,每个时钟脉冲触发所有触发器同时更新状态。
其特点是计数速度快,计数精度高,但电路复杂度较高。
六、实验题1. 设计一个3位二进制计数器,并说明其工作原理。
答案:3位二进制计数器可以采用3个D触发器串联实现。
数电复习题(含答案)
数 电 复 习 题选择题:1.下列四个数中,与十进制数(163)10不相等的是( D )A 、(A3)16B 、()2C 、(0001)8421BCD D 、(203)82.N 个变量可以构成多少个最小项( C )A 、NB 、2NC 、2ND 、2N -13.下列功能不是二极管的常用功能的是( C )A 、检波B 、开关C 、放大D 、整流4..将十进制数10)18(转换成八进制数是 ( B )A 、20B 、22C 、21D 、235.译码器的输入地址线为4根,那么输出线为多少根( C )A 、8B 、12C 、16D 、206.能把正弦信号转换成矩形脉冲信号的电路是(D )A 、多谐振荡器B 、D/A 转换器C 、JK 触发器D 、施密特触发器7.三变量函数()BC A C B A F +=,,的最小项表示中不含下列哪项 ( A )A 、m2B 、 m5C 、m3D 、 m78.用PROM 来实现组合逻辑电路,他的可编程阵列是( B )A 、与阵列B 、或阵列C 、与阵列和或阵列都可以D 、以上说法都不对9.A/D 转换器中,转换速度最高的为(??A??? )转换A 、并联比较型B 、逐次逼近型C 、双积分型D 、计数型10.关于PAL 器件与或阵列说法正确的是 ( A )A 、 只有与阵列可编程B 、 都是可编程的C 、 只有或阵列可编程D 、 都是不可编程的11. 当三态门输出高阻状态时,输出电阻为 ( A )A 、无穷大B 、约100欧姆C 、无穷小D 、约10欧姆12为使采样输出信号不失真地代表输入模拟信号,采样频率f s 和输入模拟信号的最高频率f ax Im 的关系是(C ) A 、 f s ≥f ax Im B 、f s ≤f ax Im C 、f s ≥2f ax Im D 、 f s ≤2f ax Im13. 下列说法不正确的是( C )A .集电极开路的门称为OC 门B .三态门输出端有可能出现三种状态(高阻态、高电平、低电平)C .OC 门输出端直接连接可以实现正逻辑的线或运算D.利用三态门电路可实现双向传输14. 以下错误的是( B )A .数字比较器可以比较数字大小B .实现两个一位二进制数相加的电路叫全加器C .实现两个一位二进制数和来自低位的进位相加的电路叫全加器D .编码器可分为普通全加器和优先编码器15. 下列描述不正确的是(A )A .触发器具有两种状态,当Q=1时触发器处于1态B .时序电路必然存在状态循环C .异步时序电路的响应速度要比同步时序电路的响应速度慢D .边沿触发器具有前沿触发和后沿触发两种方式,能有效克服同步触发器的空翻现象16.离散的,不连续的信号,称为( B )。
数电考试题及答案
数电考试题及答案一、单项选择题(每题2分,共20分)1. 在数字电路中,逻辑“与”运算通常使用哪种逻辑门来实现?A. 非门B. 或门C. 与门D. 异或门答案:C2. 一个触发器可以存储多少位二进制信息?A. 1位B. 2位C. 3位D. 4位答案:A3. 下列哪种类型的门电路可以实现逻辑“或非”运算?A. 与门B. 或门C. 非门D. 异或门答案:B4. 在数字电路中,一个D触发器的输出Q在时钟脉冲的上升沿时如何变化?A. 保持不变B. 翻转状态C. 变为0D. 变为1答案:B5. 一个4位二进制计数器可以计数到的最大数值是多少?A. 15B. 16C. 255D. 256答案:B6. 在数字电路中,逻辑“异或”运算通常使用哪种逻辑门来实现?A. 与门B. 或门C. 异或门D. 与非门答案:C7. 一个JK触发器在J=0,K=1时的输出Q的状态是什么?A. 保持不变B. 翻转状态C. 变为0D. 变为1答案:B8. 一个3线到8线译码器可以产生多少个不同的输出?A. 3B. 8C. 27D. 64答案:B9. 在数字电路中,一个锁存器和一个触发器的主要区别是什么?A. 锁存器可以同步操作,触发器不能B. 触发器可以同步操作,锁存器不能C. 锁存器和触发器没有区别D. 锁存器和触发器都可以异步操作答案:B10. 一个8位寄存器可以存储的最大数值是多少?A. 255B. 256C. 511D. 512答案:A二、填空题(每空1分,共10分)1. 在数字电路中,逻辑“非”运算通常使用______门来实现。
答案:非2. 一个2位二进制计数器可以计数到的最大数值是______。
答案:33. 如果一个触发器的当前状态是1,并且接收到一个时钟脉冲,那么在没有其他输入的情况下,触发器的下一个状态将是______。
答案:14. 一个4线到16线译码器的输出线数量是______。
答案:165. 在数字电路中,一个D触发器的输出Q在时钟脉冲的下降沿时______。
数电技术复习题答案
数电技术复习题答案一、填空题1. 逻辑门电路中,基本的逻辑运算有与、或、非、与非、或非、异或和同或。
2. 触发器按功能可分为SR触发器、JK触发器、D触发器和T触发器。
3. 在数字电路中,常用的编码方式有二进制编码、BCD编码、格雷码等。
4. 计数器按照计数方式可分为同步计数器和异步计数器。
5. 一个4位二进制计数器可以表示的最大十进制数是15。
二、选择题1. 下列哪个不是基本的逻辑运算?A. 与B. 或C. 非D. 加答案:D2. D触发器的输出状态取决于哪个输入端的状态?A. D端B. Q端C. Q非端D. 时钟端答案:A3. 一个3位二进制计数器可以表示的最大十进制数是?A. 7B. 8C. 9D. 10答案:A4. 格雷码转换为二进制码时,相邻的两个码组之间只有一位二进制数不同,这种编码方式的优点是?A. 便于计算B. 便于存储C. 抗干扰能力强D. 便于转换答案:C三、简答题1. 请简述什么是同步计数器和异步计数器,并说明它们的主要区别。
同步计数器是指所有触发器的时钟输入端都连接在一起,由同一个时钟信号控制。
而异步计数器中,每个触发器的时钟输入端是独立的,可以由不同的时钟信号控制。
主要区别在于同步计数器的所有触发器同时更新状态,而异步计数器的触发器状态更新是逐个进行的。
2. 说明D触发器和JK触发器在功能上的主要区别。
D触发器的输出状态仅取决于D端的输入状态,而JK触发器的输出状态取决于J和K两个输入端的状态。
D触发器通常用于数据锁存,而JK触发器由于其复杂的功能,可以用于更复杂的时序控制。
四、计算题1. 给定一个4位二进制计数器,其初始状态为0000,试计算经过5个时钟脉冲后的计数器状态。
初始状态为0000,经过5个时钟脉冲后,计数器状态依次为0001、0010、0011、0100、0101。
2. 若有一个8位二进制计数器,其初始状态为10101010,经过3个时钟脉冲后,计数器的状态是什么?初始状态为10101010,经过3个时钟脉冲后,计数器状态依次为10101011、10101100、10101101。
(完整版)数电各章复习题及答案
第1章 逻辑代数基础一、选择题(多选题)1.以下代码中为无权码的为 。
A. 8421BCD 码B. 5421BCD 码C. 余三码D. 格雷码2.一位十六进制数可以用 位二进制数来表示。
A. 1B. 2C. 4D. 163.十进制数25用8421BCD 码表示为 。
A.10 101B.0010 0101C.100101D.101014.与十进制数(53.5)10等值的数或代码为 。
A.(0101 0011.0101)8421BCDB.(35.8)16C.(110101.1)2D.(65.4)85.与八进制数(47.3)8等值的数为:A. (100111.011)2B.(27.6)16C.(27.3 )16D. (100111.11)26.常用的B C D 码有 。
A.奇偶校验码B.格雷码C.8421码D.余三码7.与模拟电路相比,数字电路主要的优点有 。
A.容易设计B.通用性强C.保密性好D.抗干扰能力强8. 逻辑变量的取值1和0可以表示: 。
A.开关的闭合、断开B.电位的高、低C.真与假D.电流的有、无9.求一个逻辑函数F 的对偶式,可将F 中的 。
A .“·”换成“+”,“+”换成“·”B.原变量换成反变量,反变量换成原变量C.变量不变D.常数中“0”换成“1”,“1”换成“0”E.常数不变10. A+BC= 。
A .A +B B.A +C C.(A +B )(A +C ) D.B +C11.在何种输入情况下,“与非”运算的结果是逻辑0。
A .全部输入是0 B.任一输入是0 C.仅一输入是0 D.全部输入是112.在何种输入情况下,“或非”运算的结果是逻辑0。
A .全部输入是0 B.全部输入是1 C.任一输入为0,其他输入为1 D.任一输入为113.以下表达式中符合逻辑运算法则的是 。
A. C ·C =C 2B.1+1=10C.0<1D.A +1=114. 当逻辑函数有n 个变量时,共有 个变量取值组合?A. nB. 2nC. n 2D. 2n15. 逻辑函数的表示方法中具有唯一性的是 。
数电复习题及图片
试题库(占80分)一、填空1.在十进制数中,其中低位和相邻高位之间的关系是。
2.只要条件具备了,结果便不会发生;而条件不具备时,结果一定发生,这种因果关系叫做。
3.(1101101)2=()16=()104.(10.00)16=()2=()105.MOS管的四种类型;;;。
6.54H、54S与74H、74S系列的区别仅在于与。
7.CMOS反相器的閾值电压为V TH= 。
8.根据逻辑功能的不同特点,可以把数字电路分成两大类,一类是;另一类是。
9.编码器的逻辑功能就是把输入的每一个高、低电平信号编成一个对应的代码。
10.我们把门电路两个输入信号同时向的逻辑电平跳变的现象叫做。
11.竞争现象是冒险现象的,而冒险现象并非竞争现象的。
12.触发器必须具备的条件之二是:根据不同的输入信号可以置成或状态。
13.同步RS触发器的特性方程是:。
14.任一时刻的输出信号不仅取决于当时的输入信号,而且还取决于电路,具备这种逻辑功能的电路叫做。
15.所谓移位寄存器,是指寄存器里存储的代码能在的作用下依次或。
16.按计数过程中计数器中的数字增减情况,可把计数器分为、、。
17. n+1位二进制计数器的容量等于。
18.D IR是移位寄存器的数据串行输入端,D IL为数据串行输入端。
19.Vm是脉冲电压的,q是脉冲电压的。
20.施密特触发器的负相閾值电压V T-= ,回差电压ΔV T=。
21.一个四位二进制加法计数器,由0000状态开始,经过45个输入脉冲后,此计数器的状态为。
22.时序逻辑电路任意时刻的稳定输出取决于,同时还和。
23.(-00101)2的反码;补码。
24.带符号位(最高位为符号位)(011011)2的反码;补码。
25.德.摩根定理(A+B)’= 。
26.MOS管的i D和u GS的关系为:。
27.TTL反相器的输入端噪声容限在输入为高电平时V NH= 。
28.T触发器的特性方程为:。
29.只读存储器在正常工作状态下从中读取数据,快速地随时修改或重新写数据。
数电复习题及答案教学资料
数电复习题及答案数电复习题及答案一、多选择题1.以下代码中为无权码的为 。
CDA. 8421BCD 码B. 5421BCD 码C. 余三码D. 格雷码2.以下代码中为恒权码的为 。
ABA.8421BCD 码B. 5421BCD 码C. 余三码D. 格雷码3.十进制数25用8421BCD 码表示为 。
BA.10 101B.0010 0101C.100101D.101014. 以下表达式中符合逻辑运算法则的是 。
DA.C ·C=C2B.1+1=10C.0<1D.A+1=15. 逻辑函数的表示方法中具有唯一性的是 。
ADA .真值表 B.表达式 C.逻辑图 D.卡诺图6.F =A B +BD +CDE +A D = 。
AC A.D B A + B.D B A )(+ C.))((D B D A ++ D.))((D B D A ++7.逻辑函数F= ()A A B ⊕⊕ = 。
AA.BB.AC.B A ⊕D. B A ⊕8. 三态门输出高阻状态时, 是正确的说法。
ABA.用电压表测量指针不动B.相当于悬空C.电压不高不低D.测量电阻指针不动9. 以下电路中可以实现“线与”功能的有 。
CDA.与非门B.三态输出门C.集电极开路门D.漏极开路门10.以下电路中常用于总线应用的有 。
AA.TSL 门B.OC 门C. 漏极开路门D.CMOS 与非门11.对于T 触发器,若原态Q n =0,欲使新态Q n+1=1,应使输入T= 。
BD A.0 B.1 C.Q D. Q12.对于T 触发器,若原态Q n =1,欲使新态Q n+1=1,应使输入T= 。
AD A.0 B.1 C.Q D. Q13.对于D 触发器,欲使Q n+1=Q n ,应使输入D= 。
C A.0 B.1 C.Q D. Q14.对于JK 触发器,若J=K ,则可完成 触发器的逻辑功能。
CA.RSB.DC.TD.T ˊ15.下列各函数等式中无冒险现象的函数式有 。
10套数字电路复习题带完整答案
Made by 遇见 第一套一.选择题(18分)1.以下式子中不正确的是( ) a .1•A =A b .A +A=A c .B A B A +=+ d .1+A =12.已知B A B B A Y ++=下列结果中正确的是( )a .Y =Ab .Y =Bc .Y =A +Bd .B A Y +=3.TTL 反相器输入为低电平时其静态输入电流为( ) a .-3mA b .+5mA c .-1mA d .-7mA4.下列说法不正确的是( ) a .集电极开路的门称为OC 门b .三态门输出端有可能出现三种状态(高阻态、高电平、低电平)c .OC 门输出端直接连接可以实现正逻辑的线或运算d 利用三态门电路可实现双向传输 5.以下错误的是( )a .数字比较器可以比较数字大小b .实现两个一位二进制数相加的电路叫全加器c .实现两个一位二进制数和来自低位的进位相加的电路叫全加器d .编码器可分为普通全加器和优先编码器 6.下列描述不正确的是( )a .触发器具有两种状态,当Q=1时触发器处于1态b .时序电路必然存在状态循环c .异步时序电路的响应速度要比同步时序电路的响应速度慢d .边沿触发器具有前沿触发和后沿触发两种方式,能有效克服同步触发器的空翻现象 7.电路如下图(图中为下降沿Jk 触发器),触发器当前状态Q 3 Q 2 Q 1为“011”,请问时钟作用下,触发器下一状态为( )a .“110”b .“100”c .“010”d .“000”8、下列描述不正确的是( )a .时序逻辑电路某一时刻的电路状态取决于电路进入该时刻前所处的状态。
b .寄存器只能存储小量数据,存储器可存储大量数据。
c .主从JK 触发器主触发器具有一次翻转性d .上面描述至少有一个不正确 9.下列描述不正确的是( )a .EEPROM 具有数据长期保存的功能且比EPROM 使用方便b .集成二—十进制计数器和集成二进制计数器均可方便扩展。
数电复习题及答案
数电复习题及答案一、多选择题1.以下代码中为无权码的为 。
CDA. 8421BCD 码B. 5421BCD 码C. 余三码D. 格雷码2.以下代码中为恒权码的为 。
AB码 B. 5421BCD 码 C. 余三码 D. 格雷码3.十进制数25用8421BCD 码表示为 。
B101 0101 C.1001014. 以下表达式中符合逻辑运算法则的是 。
D·C=C2 +1=10 C.0<1 +1=15. 逻辑函数的表示方法中具有唯一性的是 。
ADA .真值表 B.表达式 C.逻辑图 D.卡诺图=A B +BD +CDE +A D = 。
AC A.D B A + B.D B A )(+ C.))((D B D A ++ D.))((D B D A ++7.逻辑函数F= ()A A B ⊕⊕ = 。
AC.B A ⊕D. B A ⊕8. 三态门输出高阻状态时, 是正确的说法。
ABA.用电压表测量指针不动B.相当于悬空C.电压不高不低D.测量电阻指针不动9. 以下电路中可以实现“线与”功能的有 。
CDA.与非门B.三态输出门C.集电极开路门D.漏极开路门10.以下电路中常用于总线应用的有 。
A门 门 C. 漏极开路门 与非门11.对于T 触发器,若原态Q n =0,欲使新态Q n+1=1,应使输入T= 。
BD .1 C D. Q12.对于T 触发器,若原态Q n =1,欲使新态Q n+1=1,应使输入T= 。
AD .1 C D. Q13.对于D 触发器,欲使Q n+1=Q n ,应使输入D= 。
C .1 C D. Q14.对于JK 触发器,若J=K ,则可完成 触发器的逻辑功能。
Cˊ15.下列各函数等式中无冒险现象的函数式有 。
D A.B A AC C B F ++= B.B A BC C A F ++= C.B A B A BC C A F +++= D.C A B A BC B A AC C B F +++++= E.B A B A AC C B F +++=16.函数C B AB C A F ++=,当变量的取值为 时,将出现冒险现象。
数电复习题有标准答案
第一章一、填空题1.二进制数是以2为基数的计数体制,十进制数是以10 为基数的计数体制,十六进制数是以 16 为基数的计数体制。
2.二进制数只有 0 和 1 两个数码,其计数的基数是 2 ,加法运算进位关系为逢2进一。
3.十进制数转换为二进制数的方法是:整数部分是除2取余法,小数部分用乘2取整法。
4.十进制数(23.76)转换为二进制数为(10111.110)2,8421BCD码(00100011.01110110)8421BCD,余三码为(01010110.)余3BCD。
5.二进制数转换为十进制数的方法为各位加权系数之和。
6.将二进制数(1011011)表示为加权系数之和的形式 2×1+2×1+2×1+2×1+2×1 。
7.格雷码的特点是相连不同,其余各位相邻两组代码只有一位代码不同,其余代码都相同。
8.数字电路主要是输出与输入之间的逻辑关系,故数字电路又称逻辑电路。
二、判断题。
1.二进制数是以2为基数的计数体制(√)2.二进制数的权值是10的幂。
(×)3.十进制数整数转换为二进制数的方法是采用“除2取余法”(√)4.BCD码是用4位二进制数表示1位十进制数。
(√)5.二进制数转换为十进制数的方法是各位加权系数之和。
(√)6.模拟电路又称逻辑电路。
(×)7.余3BCD码是用3位二进制数表示1位十进制数。
(×)8.二进制数整数最低位的权值为2。
(×)三、选择题。
1.1010的基数是(B)A10 B2 C16 D任意数2.下列数中,不是余3码的是(D)A 1011 B1010 C 0110 D 00003.二进制数最低位的权值是(B)A 0B 1C 2D 44.十进制数的权值是(A)A 10的幂B2的幂C16的幂 D 8的幂5.二进制数的权值为(B)A 10的幂B2的幂 C 16的幂 D 8的幂6.在二进制计数系统中每个变量的取值为(A)A 0和1B 0—7C 0—10D 0—167.十进制计数系统包含(B)A 六个数字B 十个数字C 十六个数字D 三十二个数字8.(1)8421BCD对应的十进制数为(B)A 8561B 8975 C7AD3 7971第二章一、填空题。
数电复习题
第一章一:填空题1:在数字电路和计算机中,只用 0 和1两种符号表示信息。
2:数字电路只有 与门 、 或门 和 非门 三种基本电路。
3:十进制数26.625对应的二进制数为 11010.101 ;十六进制数5FE 对应的二进制数为 10111111110B 。
4: (100101010011.00110111)8421BCD 表示的十进制数为 953.37 。
5:描述逻辑函数各个变量取值组合和函数值对应关系的表格叫 真值表 ,用与、或、非等运算表示函数中各个变量之间描述逻辑关系的代数式叫 逻辑函数式 。
6:任意两个最小项之积恒为 0 ;全体最小项之和恒为 1 。
7:逻辑函数 ,其反函数 其对偶式 。
8:函数 的最简与或式为 。
9:8421BCD (0010 0111)+5421BCD (10010000.1000)=(1010111.1)2. 10:有函数()F AC BC B A C =++⊕,其最简与或表达式为( ).11:F(A,B,C,D)=∑m(0,4,6,8,13)+∑d(1,2,3,,9,10,11), 其最简与或表达式 12:842110010111.0101BCD ()=(01100001.1)2。
13:有函数F AB AC BC ACD =+++,其最简与或表达式为F=( ). 14:F(A,B,C,D)=∑m(0,1,8,10)+∑d(2,3,4,5,11), 其最简与或表达式为F=( ). 15:将下列二进制数转换为十进制数(0.1001)2 = 0.6516、将下列十进制数转换为二进制数(49)10 = (00110001)217:将下列二进制数转换为十进制数(11011)2 = 2718:将下列十进制数转换为二进制数(52.625)10 = (00110100.101)219:若CD B A F +=,则='F ,=F20:若D C B AD C B A F )(+++=,则其最简与或表达式21:若BC A C B A F +++=,则='F,=F 22:若))((B D A C B D D D B F ++++=,则其最简与或表达式 二:单项选择题1:表示一个两位十进制数至少需要( C )位二进制数。
数字电子技术复习题三套含答案
复习题一1.下列四个数中,与十进制数(163)10不相等的是D 、(203)8 2.N 个变量可以构成多少个最大项C 、2N3.下列功能不是二极管的常用功能的是C 、放大5.译码器的输入地址线为4根,那么输出线为多少根( 16 )6.用或非门构成钟控R-S 触发器发生竞争现象时,输入端的变化是00→117.一个4K 赫兹的方波信号经4分频后,下列说法错误的是B 、周期为2π×10-3秒 8.用PROM 来实现组合逻辑电路,他的可编程阵列是(或阵列 ) 9.A/D 转换器中,转换速度最高的为( A 、并联比较型 )转换 10.MAXPLUS-II 是哪个PLD 厂家的PLD 开发软件( B 、Altera 1.存储器按存取方式可分为三类,即:1. SAM , RAM , ROM 2.设4位逐次逼近型A/D 转换器的电压转换范围为0-15V ,采用四舍五入法量化,模拟输入电压为8.59V ,转换的逼近过程是(其中括号中用✓表示保留,×表示不保留 1000(✓ )→1100(× )→1010(× )→1001(✓ )→10013.时序电路中的时序图的主要作用是:用于在实验中测试检查电路得逻辑功能和用于计算机仿真模拟 4.施密特触发器在波形整形应用中能有效消除叠加在脉冲信号上的噪声,是因为它具有滞后特性 5.既能传送模拟信号,又能传送数字信号的门电路是. CMOS 传输门三、简答题(每小题5分,共10分)1.请写出RS 、JK 、D 、T 触发器的状态转移方程,并解释为什么有的触发器有约束方程。
2.请回答两个状态等价的条件是什么?四、分析题(25分)1.分析如图由3线-8线译码器74LS138构成的电路,写出输出S i 和C i 的逻辑函数表达式,说明其逻辑功能。
(6分)2.问图示电路的计数长度N 是多少?能自启动吗?画出状态转换图。
(7分)3.分析如图电路,列出状态转换图,说明它的功能。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
数电复习题第一章1. (10010.11)2=( )10=( )16=( )82. (457.25)10=( )2=( )16=( )8=( )8421BCD3. 小数部分精确到小数点后第四位:(53.634)10 =( )24.5. 用卡诺图化简下列函数,①F (A.B.C.D )=Σm (0,2,4,7,8,10,12,13)②F (A.B.C.D )=Σm (0,1,4,7,9,10,13)+Σd (2,5,8,12,15)答案:1、18.75,12.C ,22.62、111001001.01,1C9.4,711.2,0100 0101 0111.0010 01013、110101.10114、╳√╳√5、①BCD A C AB D B D C F +++=②BD D B C F ++=第三章一、判断题1、 组合逻辑电路任意时刻的稳态输出,与输入信号作用前电路原来状态有关。
( )2、 编码器能将特定的输入信号变为二进制代码;而译码器能将二进制代码变为特定含义的输出信号,所以编码器与译码器使用是可逆的。
( )3、 数据选择器与数据分配器中地址控制的作用是相同的。
( )4、 用4选1数据选择器不能实现3变量的逻辑函数 ( )5、 数据选择器和数据分配器的功能正好相反,互为逆过程。
( )6、 用数据选择器可实现时序逻辑电路。
( )7、优先编码器的编码信号是相互排斥的,不允许多个编码信号同时有效。
( )8、编码与译码是互逆的过程。
( )9、二进制译码器相当于是一个最小项发生器,便于实现组合逻辑电路。
( )10、液晶显示器的优点是功耗极小、工作电压低。
( )11、液晶显示器可以在完全黑暗的工作环境中使用。
( )12、半导体数码显示器的工作电流大,约10mA 左右,因此,需要考虑电流驱动能力问题。
( )13、共阴接法发光二极管数码显示器需选用有效输出为高电平的七段显示译码器来驱动。
( )14、组合逻辑电路中产生竞争冒险的主要原因是输入信号受到尖峰干扰。
( )答案:1、× 2、× 3、√ 4、× 5、√ 6、× 7.× 8.√ 9.√ 10.√ 11.× 12.√ 13.√ 14.×二、选择题1、若在编码器中有50个编码对象,则要求输出二进制代码位数为 ( )位。
A.5B.6C.10D.502、一个16选一的数据选择器,其地址输入(选择控制输入)端有 ( )个。
A.1B.2C.4D.163、函数C B AB C A F ++=,当变量的取值为( )时,将出现冒险现象。
A.B=C=1B.B=C=0C.A=1,C=0D.A=0,B=04、一个8选一数据选择器的数据输入端有( )个。
A.1B.2C.3D.4E.8 5、在下列逻辑电路中,不是组合逻辑电路的有( )。
A.译码器B.编码器C.全加器D.寄存器6、八路数据分配器,其地址输入端有( )个。
A.1B.2C.3D.4E.87、组合逻辑电路消除竞争冒险的方法有( )。
A .修改逻辑设计 B.在输出端接入滤波电容C.后级加缓冲电路D.屏蔽输入信号的尖峰干扰8、用四选一数据选择器实现函数0101A A A A Y +=,应使 ( )。
A.D0=D2=0,D1=D3=1B.D0=D2=1,D1=D3=0C.D0=D1=0,D2=D3=1D.D0=D1=1,D2=D3=09、答案:1~5:BCAED 6~9:C(AB)AD三、填空题:1.半导体数码显示器的内部接法有两种形式:共 接法和共 接法。
2.对于共阳接法的发光二极管数码显示器,应采用 电平驱动的七段显示译码器。
3.消除竟争冒险的方法有 、 、 等。
答案:1、阴极,阳极2、高3、修改逻辑设计,接入滤波电容,加选通脉冲四、练习题1、 化简如图所示电路,并分析其功能。
2、设计一多数表决电路。
要求A 、B 、C 三人中只要有半数以上同意,则决议就能通过。
但A 还具有否决权,即只要A 不同意,即使多数人意见也不能通过(要求用最少的与非门实现)。
3、为了正确使用74LS138译码器,STB、STC和STA必须处于什么状态?4、分别用与非门设计能实现下列功能的组合逻辑电路1)三变量判奇电路2)四变量多数表决电路3)三变量一直电路(变量取值相同输出为1,否则输出为0)5、试用3线-8线译码器74LS138和门电路实现下列函数,画出连线图。
若用数据选择器如何实现?1) Y1=AB+ABC 2) Y2=B+C 3) Y3=AB+AB6、某产品有 A 、 B 、 C 、 D 四项质量指标。
规定: A 必须满足要求,其它三项中只要有任意两项满足要求,产品算合格。
试设计一个组合电路以实现上述功能。
7、分析如图所示的逻辑电路,做出真值表,说明其逻辑功能。
8、分析如图所示的逻辑电路,做出真值表,说明其逻辑功能9、八路数据选择器构成的电路如图所示,A 2 、A 1 、A 0 为数据输入端,根据图中对D 0 ~ D 7 的设置,写出该电路所实现函数Y 的表达式。
(题9图)(题10图)10、在如图所示的电路中, 74LS138 是 3 线 -8 线译码器。
试写出输出 Y 1 、 Y 2 的逻辑函数式。
第四章一、选择题1.N 个触发器可以构成能寄存( )位二进制数码的寄存器。
A.N-1B.NC.N+1D.2N2.在下列触发器中,有约束条件的是( )。
A.主从JK F/FB.主从D F/FC.同步RS F/FD.边沿D F/F3.一个触发器可记录一位二进制代码,它有( ) 个稳态。
A.0B.1C.2D.3E.44.存储8位二进制信息要 ( )个触发器。
A.2B.3C.4D.85.对于T 触发器,若原态Q n =0,欲使新态Q n+1=1,应使输入T=( ) 。
A.0 B.1 C.Q D.Q6.对于JK 触发器,若J=K ,则可完成( ) 触发器的逻辑功能。
A.RSB.DC.TD.T ˊ7. 欲使JK 触发器按Q n+1=Q n 工作,可使JK 触发器的输入端 ( )。
A.J=K=0 B.J=Q,K=Q C.J=Q ,K=Q D.J=Q,K=0 E.J=0,K=Q8、为实现将JK 触发器转换为D 触发器,应使( ) 。
A.J=D,K=Q B. K=D,J=Q C.J=K=D D.J=K=Q9.边沿式D 触发器是一种( ) 稳态电路。
A.无B.单C.双D.多二、判断题1.D 触发器的特性方程为Q n+1=D ,与Q n 无关,所以它没有记忆功能。
( )2.RS 触发器的约束条件RS=0表示不允许出现R=S=1的输入。
( )3.同步触发器存在空翻现象,而边沿触发器和主从触发器克服了空翻。
( )4.由两个TTL 或非门构成的基本RS 触发器,当R=S=0时,触发器的状态为不定。
( )5.对边沿JK 触发器,在CP 为高电平期间,当J=K=1时,状态会翻转一次。
( )三、综合题1.已知下降沿有效的JK 触发器CP 、J 、K 及异步置1端D S 、异步置0端D R 的波形如图题4-4所示,试画出Q 的波形(设Q 的初态为0)。
2. 设图题4-11中的触发器的初态均为0,试画出对应A 、B 的X 、Y 的波形。
四、填空题1. 按逻辑功能分,触发器有 、 、 、 、 五种。
2. 描述触发器逻辑功能的方法有 、 、 、 等几种。
3. 触发器有 个稳定状态,当Q =0,Q =1时,称为 状态。
4. TTL 集成JK 触发器正常工作时,其D R 和D S 端应接 电平。
5. JK 触发器的特征方程是 ,它具有 、 、 和 功能。
6.触发器有 个稳态,存储8位二进制信息要 个触发器。
7.一个基本RS 触发器在正常工作时,它的约束条件是S R =1,则它不允许输入S = 且R = 的信号。
8.触发器有两个互补的输出端Q 、Q ,定义触发器的1状态为 ,0状态为 ,可见触发器的状态指的是 端的状态。
9.一个基本RS 触发器在正常工作时,不允许输入R=S=1的信号,因此它的约束条件是 。
10.在一个CP 脉冲作用下,引起触发器两次或多次翻转的现象称为触发器的 。
第五章5.1选择题:1.同步计数器和异步计数器比较,同步计数器的显著优点是( )。
A.工作速度高B.触发器利用率高C.电路简单D.不受时钟CP 控制。
2.把一个五进制计数器与一个四进制计数器串联可得到( )进制计数器。
A.4B.5C.9D.203.下列逻辑电路中为时序逻辑电路的是( )。
A.变量译码器B.加法器C.数码寄存器D.数据选择器4. N个触发器可以构成最大计数长度(进制数)为()的计数器。
A.NB.2NC.N2D.2N5. N个触发器可以构成能寄存()位二进制数码的寄存器。
A.N-1B.NC.N+1D.2N6.五个D触发器构成环形计数器,其计数长度为()。
A.5B.10C.25D.327.同步时序电路和异步时序电路比较,其差异在于后者()。
A.没有触发器B.没有统一的时钟脉冲控制C.没有稳定状态D.输出只与内部状态有关8.一位8421BCD码计数器至少需要()个触发器。
A.3B.4C.5D.109.欲设计0,1,2,3,4,5,6,7这几个数的计数器,如果设计合理,采用同步二进制计数器,最少应使用()级触发器。
A.2B.3C.4D.810.8位移位寄存器,串行输入时经()个脉冲后,8位数码全部移入寄存器中。
A.1B.2C.4D.811.用二进制异步计数器从0做加法,计到十进制数178,则最少需要()个触发器。
A.2 B.6 C.7 D.8 E.1012.某电视机水平-垂直扫描发生器需要一个分频器将31500HZ的脉冲转换为60HZ的脉冲,欲构成此分频器至少需要()个触发器。
A.10B.60C.525D.3150013.某移位寄存器的时钟脉冲频率为100KHZ,欲将存放在该寄存器中的数左移8位,完成该操作需要()时间。
A.10μSB.80μSC.100μSD.800ms15.要产生10个顺序脉冲,若用四位双向移位寄存器CT74LS194来实现,需要()片。
A.3B.4C.5D.1016.若要设计一个脉冲序列为1101001110的序列脉冲发生器,应选用()个触发器。
A.2B.3C.4D.105.2、判断题:1.同步时序电路由组合电路和存储器两部分组成。
()2.组合电路不含有记忆功能的器件。
()3.时序电路不含有记忆功能的器件。
()4.同步时序电路具有统一的时钟CP控制。
()5.异步时序电路的各级触发器类型不同。
()6.环形计数器在每个时钟脉冲CP作用时,仅有一位触发器发生状态更新。
()7.环形计数器如果不作自启动修改,则总有孤立状态存在。
()8.计数器的模是指构成计数器的触发器的个数。