吉大11春学期《数字逻辑电路》复习题(专科,含答案)
数电各章复习题及答案(DOC)

数电各章复习题及答案(DOC)第1章逻辑代数基础一、选择题(多选题)1.以下代码中为无权码的为A.8421BCD码B.5421BCD码C.余三码D.格雷码2.一位十六进制数可以用位二进制数来表示。
A.1B.2C.4D.163.十进制数25用8421BCD码表示为A.10101B.00100101C.100101D.101014.与十进制数(53.5)10等值的数或代码为A.(01010011.0101)8421BCDB.(35.8)16C.(110101.1)2D.(65.4)85.与八进制数(47.3)8等值的数为:A.(100111.011)2B.(27.6)16C.(27.3)16D.(100111.11)26.常用的BCD码有A.奇偶校验码B.格雷码C.8421码D.余三码7.与模拟电路相比,数字电路主要的优点有A.容易设计B.通用性强C.保密性好D.抗干扰能力强8.逻辑变量的取值1和0可以表示:A.开关的闭合、断开B.电位的高、低C.真与假D.电流的有、无9.求一个逻辑函数F的对偶式,可将F中的A.“·”换成“+”,“+”换成“·”B.原变量换成反变量,反变量换成原变量C.变量不变D.常数中“0”换成“1”,“1”换成“0”E.常数不变10.A+BC=A.A+BB.A+CC.(A+B)(A+C)D.B+C11.在何种输入情况下,“与非”运算的结果是逻辑0。
A.全部输入是0B.任一输入是0C.仅一输入是0D.全部输入是112.在何种输入情况下,“或非”运算的结果是逻辑0。
A.全部输入是0B.全部输入是1C.任一输入为0,其他输入为1D.任一输入为113.以下表达式中符合逻辑运算法则的是2A.C·C=CB.1+1=10C.0<1D.A+1=114.当逻辑函数有n个变量时,共有个变量取值组合?2nA.nB.2nC.nD.215.逻辑函数的表示方法中具有唯一性的是A.真值表B.表达式C.逻辑图D.卡诺图16.F=AB+BD+CDE+AD=A.ABDB.(AB)DC.(AD)(BD)D.(AD)(BD)17.逻辑函数F=A(AB)=A.BB.AC.ABD.AB二、判断题(正确打√,错误的打某)1.8421码1001比0001大。
(完整版)数字电路期末复习试题和答案解析

数字电路期末复习题及答案一、填空题1数字信号的特点是在时间上和幅值上都是断续变化的,其高电平和低电平常用1 _ 和_0 ___ 来表示。
2、分析数字电路的主要工具是逻辑代数,数字电路又称作逻辑电路。
3、逻辑代数又称为布尔代数。
最基本的逻辑关系有与、或、非三种。
常用的几种导出的逻辑运算为与非或非与或非同或异或。
4、逻辑函数的常用表示方法有逻辑表达式真值表逻辑图。
5、逻辑函数F=A BCD +A+B+C+ __________ 。
6、逻辑函数F=A B A B A B AB = ________ 0 _______ 。
7、OC门称为集电极开路门,多个OC门输出端并联到一起可实现丄与功能。
8、TTL与非门电压传输特性曲线分为饱和区、转折区、线性区、截止区。
9、触发器有2 个稳态,存储8位二进制信息要__8 ________________________个触发器。
1 0、一个基本RS触发器在正常工作时,它的约束条件是R+S=1,则它不允许输入S = 0且R= 0的信号。
11、一个基本RS触发器在正常工作时,不允许输入R=S= 1的信号,因此它的约束条件是RS=0 。
1 2、在一个CP脉冲作用下,引起触发器两次或多次翻转的现象称为触发器的空翻,触发方式为主从式或边沿式的触发器不会出现这种现象。
13、施密特触发器具有回差现象,又称电压滞后特性;单稳触发器最重要的参数为脉宽。
14、半导体数码显示器的内部接法有两种形式:共阴接法和共阳接法。
15、对于共阳接法的发光二极管数码显示器,应采用低电平驱动的七段显示译码器。
16、寄存器按照功能不同可分为两类:移位寄存器和数码寄存器。
17、时序逻辑电路按照其触发器是否有统一的时钟控制分为同步时序电路和异步时序电路。
、选择题1 一位十六进制数可以用 C 位一进制数来表示。
A 1B . 2 C.4D162、十进制数25用8421BCD码表示为 B 。
A 10 101B . 0010 0101 C.100101 D .101013、以下表达式中符合逻辑运算法则的是D。
吉林大学2011级数字电路考试题

2012-2013学年第1学期2011级《数字逻辑电路》期末考试试题(A卷)考试时间:2013年1月11日班级学号姓名☆请将答案写在答题纸上,写明题号,不必抄题,字迹工整、清晰;☆请在答题纸和试题纸上都写上你的班级,学号和姓名,交卷时请将试题纸、答题纸和草纸一并交上来。
一、填空题(2分/题,20分)1. (1001 0001)8421BCD= ( )4。
2. ( 101011 )2 = ( )典型格雷码。
3. DF++=的对偶式是( )。
++CACBA4. 该信息1011011的奇校验位是()。
5. 三态门的三种输出状态分别为导通、截止、()。
6. TTL与非门可以实现“线与”吗( )?7. 当有效时钟到来时,Tˊ触发器的次态永远处于( )工作情况。
8. 在异步脉冲时序电路中,是否可以同时输入二个或二个以上的脉冲( )?9. 111011、100101、111010分别是某个机器数的原码、反码、补码(顺序已经打乱),那么这个机器数的真值是( ) 。
10. 已知(X)补码是11010,则(-X)补码为( ) 。
二、简答题(5分/题,25分)++=++1. 用代数法证明下列等式成立:AB BC AC AB BC AC2. 用74LS153及门电路设计1位二进制全减器。
3. 用T触发器及其必要的门电路实现J-K触发器的功能。
4. 假设X是8421BCD码,写出满足下列要求的判定条件:x≤≤。
485. 请给出序列为00011101 的反馈移位型序列发生器的反馈函数表和逻辑图。
三、组合逻辑电路设计(15分)设计一个监视交通信号灯工作状态是否正常的逻辑电路。
每一组信号灯由红(R)、绿(G)、黄(A)三盏灯组成。
正常工作状态下,任何时候必须有一盏灯亮,而且只能有一盏灯亮。
当出现其它情况时,都认为电路出现故障,这时要求发出故障信号,提醒维修人员前去维修。
写出故障信号(F)的最简或与逻辑表达式,并用与或非门实现该电路(要求写出必要的设计步骤)。
吉林师范大学数字电路期末复习题

1. (单选题)某计数器的输出波形如图所示,该计数器是()进制计数器。
(本题10.0分)A、 4B、 5C、 6D、7标准答案:B2. (单选题)触发器电路如图,其次态为()(本题10.0分)A、Q n+1=AB、Q n+1=C、Q n+1=0;D、Q n+1=1标准答案:Bn级移位寄存器组成的扭环形计数器,其进位模为()(本题10.0分)A、nB、n2C、2nD、2n标准答案:D4. (单选题)不属于模/数转换电路的转换过程的是()(本题10.0分)A、采样B、量化C、保持D、译码标准答案:D电路如右图所示,该电路的功能是()(本题10.0分)A、同或逻辑B、异或逻辑C、与非逻辑D、以上答案都不对标准答案:B6. (单选题) 二进制数(10101.101)转换成十进制数是()(本题10.0分)A、21.5B、216.25C、21.625D、以上答案都不对标准答案:C7. (单选题) 为使触发器克服空翻和振荡,应采用( )(本题10.0分)A、CP边沿触发B、CP高电平触发C、CP低电平触发D、CP高电位触发标准答案:A8. (单选题) 某计数器的输出波形如图所示,该计数器是( )进制计数器。
(本题10.0分)A、 4B、 5C、 6D、7标准答案:B9. (单选题) 触发器电路如图,其次态为( )(本题10.0分)A、Q n+1=AB、Q n+1=C、Q n+1=0;D、Q n+1=1标准答案:B10. (单选题) n级移位寄存器组成的扭环形计数器,其进位模为( )(本题10.0分)A、nB、n2C、2nD、2n标准答案:D1. (单选题) 在CP 脉冲作用下只具有保持和翻转功能的触发器是( )触发器。
(本题3.5分)A、JK触发器B、T触发器C、D触发器D、RS触发器标准答案:B2. (单选题) 仅具有“置0”“置1”功能的触发器叫(本题3.5分)A、JK触发器B、RS触发器C、D触发器D、T触发器标准答案:C3. (单选题) 基本RS触发器的输入R=0,S=1,为一状态,当S回到0时,电路为:( )(本题3.5分)A、0状态B、1状态C、无法确定D、以上说法都不对标准答案:B4. (单选题) 选出输入RS使主从JK触发器的状态是确定的:( )(本题3.5分)A、R=1,S=0B、R=0,S=1C、R=1,S=1D、R=0,S=0标准答案:D5. (单选题) 5进制计数器分频比为:( )(本题3.5分)A、 4B、 5C、 6D、10标准答案:B6. (单选题) 同步触发器CP=1时,若输入信号多次发生变化,触发器状态多次发生翻转,则可知:( )(本题3.5分)A、抗干扰能力差B、抗干扰能力好C、与抗干扰能力无关D、无法判断标准答案:A7. (单选题) D触发器也可以构成寄存器电路,当输入端D为0时,再加一个移位正脉冲,D触发器输出端Q=( )。
吉林师范成人教育《数字电路与逻辑设计》期末考试复习题及参考答案

A B CY1 Y2《数字电路与逻辑设计》A卷年级专业姓名分数一. 填空题(10)1.一个触发器有Q和Q两个互补的输出引脚,通常所说的触发器的输出端是指,所谓置位就是将输出端置成电平,复位就是将输出端置成电平。
2.我们可以用逻辑函数来表示逻辑关系,任何一个逻辑关系都可以表示为逻辑函数的表达式,也可表示为逻辑函数的表达式。
3.计数器和定时器的内部结构是一样的,当对不规则的事件脉冲计数时,称为器,当对周期性的规则脉冲计数时,称为器。
4.当我们在计算机键盘上按一个标为“3”的按键时,键盘向主机送出一个ASCII码,这个ASCII码的值为。
5.在5V供电的数字系统里,所谓的高电平并不是一定是5V,而是有一个电压范围,我们把这个电压范围称为容限;同样所谓的低电平并不是一定是0V,而也是有一个电压范围,我们把这个电压范围称为容限。
二. 选择题(10)1.在数字系统里,当某一线路作为总线使用,那么接到该总线的所有输出设备(或器件)必须具有结构,否则会产生数据冲突。
a. 集电极开路;b. 三态门;c. 灌电流;d. 拉电流2.TTL集成电路采用的是控制,其功率损耗比较大;而MOS集成电路采用的是控制,其功率损耗比较小。
a. 电压;b.电流;c. 灌电流;d. 拉电流3.欲将二进制代码翻译成输出信号选用,欲将输入信号编成二进制代码选用,欲将数字系统中多条传输线上的不同数字信号按需要选择一个送到公共数据线上选用,欲实现两个相同位二进制数和低位进位数的相加运算选用。
a. 编码器;b. 译码器;c. 多路选择器;d. 数值比较器;e. 加法器;f. 触发器;g. 计数器; h. 寄存器4.卡诺图上变量的取值顺序是采用的形式,以便能够用几何上的相邻关系表示逻辑上的相邻。
a. 二进制码;b. 循环码;c. ASCII码;d. 十进制码5.根据最小项与最大项的性质,任意两个不同的最小项之积为,任意两个不同的最大项之和为。
a. 不确定;b. 0 ;c. 1三. 简答题(50)1.请分别完成下面逻辑函数的化简。
奥鹏吉林大学2021年9月《数字逻辑电路》网考复习题答案

1. 一个8 选一数据选择器的数据输入端有()个A.1B.2C.3D.8答案: D2. 与模拟电路相比,数字电路主要的优点不包括( ) .A.容易设计B.通用性强C.保密性好D.抗干扰能力强答案: A3. 在下列触发器中,有约束条件的是()A.主从JK F/FB.主从D F/FC.同步RS F/FD.边沿D F/F答案: C4. MOS 集成电路采用的是()控制,其功率损耗比较小A.电压B.电流C.灌电流D.拉电流答案: A5. 以下电路中常用于总线应用的有().A.TSL 门B.OC 门最新资料C.漏极开路门D.CMOS 与非门答案: A6. 卡诺图上变量的取值顺序是采用( ) 的形式,以便能够用几何上的相邻关系表示逻辑上的相邻。
A.二进制码B.循环码C.ASCII 码D.十进制码答案: B7. 描述触发器的逻辑功能的方法不包括()A.状态转表B.特性方程C.状态转换图D.状态方程8. 以下表达式中符合逻辑运算法则的是( ) .A.C·C=C2B.1+1=10C.0<1D.A+1=1答案: D9. 在何种输入情况下,“与非”运算的结果是逻辑0( ) .A.全部输入是0B.任一输入是0C.仅一输入是0D.全部输入是1答案: D10. 欲设计0,1,2,3,4,5,6,7 这几个数的计数器,如果设计合理,采用同步二进制计数器,最少应使用()级触发器最新资料A.2B.3C.4D.8答案: B11. 在一个8 位的存储单元中,能够存储的最大无符号整数是( ) .A.(256)10B.(127)10C.(FE)16D.(255)10答案: D12. 与八进制数(47. 3) 8 等值的数为( ) .A.(100111.011)2B.(27.8)16C.(27.3)16D.(100111.11)2答案: A13. 组合逻辑电路消除竞争冒险的方法有()A.修改逻辑设计B.在输出端接入缓冲电路C.后级加缓冲电路D.屏蔽输入信号的尖峰干扰答案: A14. A+BC= ( ) .A.A+BB.A+CC.(A+B)(A+C)D.B+C15. 存储8 位二进制信息要()个触发器最新资料A.2B.3C.4D.8答案: D16. 一个触发器可记录一位二进制代码,它有()个稳态A.0B.1C.2D.3答案: C17. N 个触发器可以构成最大计数长度(进制数)为()的计数器A.NB.2NC.N 的平方D.2 的N 次方答案: D18. 在数字系统里,当某一线路作为总线使用,那么接到该总线的所有输出设备(或器件)必须具有()结构,否则会产生数据冲突。
数字逻辑电路 吉林大学考试题库答案

数字逻辑电路一、单选题1.一块数据选择器有三个地址输入端,则它的数据输入端应有()C. 82. 已知,左式和右式的两个逻辑图分别是X和Y,产生竞争—冒险的是 A. X3.同步计数器和异步计数器比较,同步计数器的显著优点是 A. 工作速度高4. 下列说法正确的是()C. (3)是下降沿触发的主从触发器5.组合逻辑电路通常由___ 组合而成 A. 门电路6.一个T触发器,在T=1时,来一个时钟脉冲后,则触发器()D. 翻转7.十进制数25用8421BCD码表示为 B. 0010 01018.十进制数555的余3码为 C. 1000100010009.五个D触发器构成环形计数器其计数长度为 A. 510.四位比较器(74LS85)的三个输出信号A〉B,A=B,A<B中,只有一个是有效信号时,它呈现 B. 低电平11.欲使D触发器按Qn + 1=Qn工作应使输入D= D. Q12.和二进制码1100对应的格雷码是()C. 101013.在下列逻辑电路中不是组合逻辑电路的有 D. 寄存器14.欲对全班53个同学以二进制代码编码表示,最少需要二进制的位数是()B.615.十六路数据选择器的地址输入(选择控制)端有()个 C. 416.全部的最小项之和恒为 B. 117.与CT4000系列相对应的国际通用标准型号为 B. CT74LS低功耗肖特基系列18.一个触发器可记录一位二进制代码它有()个稳态 C. 219.边沿式D触发器是一种()稳态电路 C. 双20.优先编码器的编码 B. 不是唯一的1.下列说法正确的是()C. 上述扩展需要一个二线-四线译码器2.正逻辑是指 C. 高电平用“1”表示,低电平用“0”表示3.下列说法不正确的是 A. 当高电平表示逻辑0、低电平表示逻辑1时称为正逻辑4.设计一个6进制的同步计数器,需要()个触发器 A. 36.下列说法不正确的是() D. A/D转换除了存在选项B中的两种误差,就不存在其他误差了8.相同为“0”不同为“1”它的逻辑关系是 C. 异或逻辑9.四位DAC和八位DAC的输出最小电压一样大,那么他们的最大输出电压 B. 前者大于后者10.下列逻辑电路中为时序逻辑电路的是 C. 数码寄存器11.对于四变量逻辑函数,最小项有()个 D. 1612.下列关于555定时器说法正确的是() B. 施密特触发器的回差电压∆VT 与5号管脚有关。
《数字逻辑电路》试题及参考答案

一、填空题(共15空,每空2分,共30分)1.二进制数(1110.0111)2对应的等值十六进制数为____E.7_______。
2. 十进制数 -13的8位二进制补码为____11110011________。
3.与普通二进制代码相比,格雷码最大优点是相邻两个代码之间有___1_____位发生变化。
4. 逻辑表达式''=++()Y AB C D 的反演式为(())Y A B C D '''''=+。
5. 若使JK 触发器的J=K ,构成的新触发器称为____T_____触发器。
6. 基本RS 触发器的约束条件是_____RS=0____。
7. 写出两个逻辑变量A 、B 的全部最小项,,,AB A B AB A B ''''。
8. 三态门逻辑符号如下图,写出输出Y 与输入A 和EN '之间的关系01A E N Y EN ''=⎧=⎨'=⎩高阻态。
9. 下图所示由T 触发器构成的电路中,初始状态为Q=0,写出在连续4个时钟信号作用下,Q 的4个输出结果依次为___1 0 1 0____。
8题图 9题图10.如下面真值表所示,写出Y 与A 、B 逻辑表达式的最简与或形式:Y(A,B)=+A B ''。
11.8线-3线优先编码器输入为I 0-I 7,当优先级别最高的I 7有效时,输出210Y Y Y '''=__000__。
12.一个四输入端或非门,使其输出为1的输入变量取值组合有__15___种。
13.四位左移寄存器预置1011,其串行输入端固定接0,在2个移位脉冲作用下,得新的四位数据为__1100__。
14. A/D 转换过程中,量化级越多,电路越复杂,转换精度越__高___。
15. 若10位D/A 转换器的V REF =-10V ,输入数字量最高位为1,其它位均为0,求输出模拟电压值___5V___。
10套数字电路复习题(带完整答案)

M a d e b y 遇见 第一套一.选择题(18分)1.以下式子中不正确的是( ) a .1•A =A b .A +A=A c .B A B A +=+ d .1+A =12.已知B A B B A Y ++=下列结果中正确的是( )a .Y =Ab .Y =Bc .Y =A +Bd .B A Y +=3.TTL 反相器输入为低电平时其静态输入电流为( ) a .-3mA b .+5mA c .-1mA d .-7mA4.下列说法不正确的是( ) a .集电极开路的门称为OC 门b .三态门输出端有可能出现三种状态(高阻态、高电平、低电平)c .OC 门输出端直接连接可以实现正逻辑的线或运算d 利用三态门电路可实现双向传输 5.以下错误的是( )a .数字比较器可以比较数字大小b .实现两个一位二进制数相加的电路叫全加器c .实现两个一位二进制数和来自低位的进位相加的电路叫全加器d .编码器可分为普通全加器和优先编码器 6.下列描述不正确的是( )a .触发器具有两种状态,当Q=1时触发器处于1态b .时序电路必然存在状态循环c .异步时序电路的响应速度要比同步时序电路的响应速度慢d .边沿触发器具有前沿触发和后沿触发两种方式,能有效克服同步触发器的空翻现象 7.电路如下图(图中为下降沿Jk 触发器),触发器当前状态Q 3 Q 2 Q 1为“011”,请问时钟作用下,触发器下一状态为( )a .“110”b .“100”c .“”d .“000”8、下列描述不正确的是( )a .时序逻辑电路某一时刻的电路状态取决于电路进入该时刻前所处的状态。
b .寄存器只能存储小量数据,存储器可存储大量数据。
c .主从JK 触发器主触发器具有一次翻转性d .上面描述至少有一个不正确 9.下列描述不正确的是( )a .EEPROM 具有数据长期保存的功能且比EPROM 使用方便b .集成二—十进制计数器和集成二进制计数器均可方便扩展。
吉大11春学期数字逻辑电路复习题(专科_含答案)

吉大11春学期《数字逻辑电路》复习题1、数制与编码(-21)10 =(979 )10补(78.8)16=( 120.05 )10 (0.375)10=( 0.011 )2(-395)10 =( )9补 (65634.21)8=( 6B9C.44 )16 (121.02)16=(10201.0012 )4(49)10 =( 110001 )2=( 31 )16 (-1011)2 =( 10100 )反码=( 10101 )补码如果用奇校验传送的数据部分为0111001,则所加校验位应为( 1 )。
2、化简逻辑函数F (A 、B 、C 、D )=∏M (0、2、5、7、8、10、13、15)。
答:ˉB ˉD+BD3、说明同步时序逻辑电路的分析步骤。
①、写出方程式 ⑤、画状态转换图 ②、写驱动方程 ⑥、画时序波形图 ③、写状态方程 ⑦、分析其功能 ④、填状态方程表 ⑧、检查自启动4、说明什么是组合逻辑电路。
对于数字逻辑电路,当其任意时刻的稳定输出仅仅取决于该时刻的输入变量的取值,而与过去的输出状态无关,则称该电路为组合逻辑电路,简称组合电路。
5、说明什么是Moore 型时序逻辑电路。
若时序逻辑电路的输出仅仅是电路状态的函数,则称为Moore 型时序逻辑电路。
6、完成下列代码之间的转换: (1)(0101 1011 1101 0111.0111)8421BCD =( 5997.7 )10; (2)(359.25)10=( 0110 1000 1100.01011 )余3; (3)(10101)余3=( 0111 0000 0110 0010 )8421BCD 。
7、试写出下列二进制数的典型Gray 码:101010,10111011。
答:典型格雷码的编码规则为:1n ni i iG B G B B +=⎧⎨=⊕⎩ 101010的Gray 码是:111111 10111011的Gray 码是:111001108、化简逻辑函数F (A 、B 、C 、D )=∑m (3、4、10、11、12、13、14、15) 答:-A-BD+ABC+CD+AC9、利用布尔代数的公理和定理求)(B A F ⊕=⊙AB 的最简逻辑函数表达式。
吉大11春学期《数字逻辑电路》复习题

吉大11春学期《数字逻辑电路》复习题1、数制与编码(-21)10 =( )10补(78.8)16=( )10(0.375)10=( )2(-395)10 =( )9补(65634.21)8=( )16(121.02)16=( )4(49)10 =( )2=( )16(-1011)2 =( )反码=( )补码如果用奇校验传送的数据部分为0111001,则所加校验位应为( )。
2、化简逻辑函数F (A 、B 、C 、D )=∏M (0、2、5、7、8、10、13、15)。
3、说明同步时序逻辑电路的分析步骤。
4、说明什么是组合逻辑电路。
5、说明什么是Moore 型时序逻辑电路。
6、完成下列代码之间的转换:(1)(0101 1011 1101 0111.0111)8421BCD =( )10;(2)(359.25)10=( )余3;(3)(1010001110010101)余3=( )8421BCD 。
7、试写出下列二进制数的典型Gray 码:101010,10111011。
8、化简逻辑函数F (A 、B 、C 、D )=∑m (3、4、10、11、12、13、14、15)9、利用布尔代数的公理和定理求)(B A F ⊕=⊙AB 的最简逻辑函数表达式。
10、将下列函数转化成为最小项表达式和最大项表达式①F (A 、B 、C 、D )=)D C )(C B A )(B A )(C B A (++++++②F (A 、B 、C )=C A C B A BC A C AB +++③F (A 、B 、C 、D )=)B AC )(C B (D D BC ++++④F (A 、B 、C 、D )=ABCD D C B A D B A B C +++11、给出F AB B C A C =⋅⋅的标准与或式和标准或与式。
12、已知:[ x ]补=10101001,求:[ -x ]补 和 [ (1/4)x ]补。
13、用逻辑代数公理和定理化简:))()()((E A D A C A B A AD F +++++=14、将下列函数简化,并用“与非”门和“或非”门实现该电路并判断有无竞争冒险现象,并予以消除。
专科数电考试题及答案

专科数电考试题及答案一、单项选择题(每题2分,共20分)1. 在数字电路中,以下哪个器件不是基本的逻辑门?A. 与门B. 或门C. 非门D. 三极管答案:D2. 二进制数1011转换为十进制数是多少?A. 8B. 9C. 10D. 11答案:D3. 一个触发器可以存储的二进制位数是?A. 1位B. 2位C. 3位D. 4位答案:A4. 下列哪个不是组合逻辑电路的特点?A. 输出仅依赖于当前输入B. 输出与输入之间有记忆功能C. 输出状态不随时间变化D. 电路中没有反馈回路答案:B5. 在数字电路中,以下哪个信号不是有效的时钟信号?A. 正弦波B. 方波C. 锯齿波D. 脉冲波答案:A6. 一个4位二进制计数器可以计数的最大值是多少?A. 15B. 16C. 255D. 256答案:B7. 在数字电路中,以下哪个器件可以实现数据的存储?A. 逻辑门B. 触发器C. 电阻D. 电容答案:B8. 一个D触发器的输出状态在时钟信号的上升沿或下降沿发生改变,这种触发器被称为?A. 边沿触发B. 电平触发C. 脉冲触发D. 同步触发答案:A9. 在数字电路中,以下哪个逻辑门可以实现异或(XOR)功能?A. 与非门B. 或非门C. 异或门D. 同或门答案:C10. 一个8位二进制数可以表示的最大十进制数是多少?A. 255B. 256C. 511D. 512答案:C二、填空题(每题2分,共20分)1. 在数字电路中,一个3线-8线译码器可以译码出______种不同的输出状态。
答案:82. 一个4位二进制计数器的计数范围是从______到______。
答案:0000到11113. 在数字电路中,一个______触发器可以实现二分频功能。
答案:D4. 一个8位的ALU可以执行的最大加法操作数是______。
答案:2565. 在数字电路中,一个______进制计数器可以计数的最大值是255。
答案:86. 在数字电路中,一个______触发器可以实现同步置位和复位功能。
吉林大学网络教育作业考试练习题-数字逻辑电路

数字逻辑电路交卷时间:2018-10-16 11:09:16一、单选题1.(2分)边沿式D触发器是一种()稳态电路• A. 无• B. 单• C. 双• D. 多得分:0知识点:数字逻辑电路作业题展开解析答案C解析考查要点:试题解答:总结拓展:2.(2分)十进制整数转换为二进制数一般采用• A. 除2取余法• B. 除2取整法• C. 除10取余法• D. 除10取整法得分:0知识点:数字逻辑电路作业题展开解析答案A解析考查要点:试题解答:总结拓展:3.(2分)四位DAC和八位DAC的输出最小电压一样大,那么他们的最大输出电压• A. 一样大• B. 前者大于后者• C. 后者大于前者• D. 不确定得分:0知识点:数字逻辑电路作业题答案B解析考查要点:试题解答:总结拓展:4.(2分)要产生10个顺序脉冲,若用四位双向移位寄存器CT74LS194来实现,需要()片• A. 3• B. 4• C. 5• D. 10得分:0知识点:数字逻辑电路作业题展开解析答案B解析考查要点:试题解答:5.(2分)十六路数据选择器的地址输入(选择控制)端有()个• A. 16• B. 2• C. 4• D. 8得分:0知识点:数字逻辑电路作业题展开解析答案C解析考查要点:试题解答:总结拓展:6.(2分)用输出低点平有效的3/8译码器和逻辑门实现某一逻辑函数• A. 一定用与门• B. 不一定用与非门• C. 一定用非门D一定用或门得分:0知识点:数字逻辑电路作业题展开解析答案A解析考查要点:试题解答:总结拓展:7.(2分)设计一个6进制的同步计数器,需要()个触发器• A. 3• B. 4• C. 5• D. 6得分:0知识点:数字逻辑电路作业题展开解析答案A解析考查要点:试题解答:总结拓展:8.(2分)有一个左移移位寄存器,当预先置入1011后,其串行输入固定接0,在4个移位脉冲CP作用下,四位数据的移位过程是• A. 1011--0110--1100--1000--0000• B. 1011--0101--0010--0001--0000• C. 1011--1100--1101--1110--1111• D. 1011--1010--1001--1000--0111得分:0知识点:数字逻辑电路作业题展开解析答案A解析考查要点:试题解答:总结拓展:9.(2分)与CT4000系列相对应的国际通用标准型号为• A. CT74S肖特基系列• B. CT74LS低功耗肖特基系列• C. CT74L低功耗系列• D. CT74H高速系列得分:0知识点:数字逻辑电路作业题展开解析答案B解析考查要点:试题解答:总结拓展:10.(2分)一个T触发器,在T=1时,来一个时钟脉冲后,则触发器()• A. 保持原态• B. 置0• C. 置1• D. 翻转得分:0知识点:数字逻辑电路作业题展开解析解析考查要点:试题解答:总结拓展:11.(2分)TTL与非门的关门电平是0.8V,开门电平是2V,当其输入低电平为0.4V,输入高电平为3.2V 时,其低电平噪声容限为• A. 1.2V• B. 1.2V• C. 0.4V• D. 1.5V得分:0知识点:数字逻辑电路作业题展开解析答案B解析考查要点:试题解答:总结拓展:(2分)当用异步I/O输出结构的PAL设计逻辑电路时它们相当于• A. 组合逻辑电路• B. 时序逻辑电路• C. 存储器• D. 数模转换器得分:0知识点:数字逻辑电路作业题展开解析答案A解析考查要点:试题解答:总结拓展:13.(2分)下列叙述正确的是()• A. 通常把存储容量和存取速度作衡量ADC和DAC性能的重要指标• B. 转换精度和转换速度是RAM和ROM性能优劣的主要指标。
数字逻辑电路吉林大学考试题库答案

数字逻辑电路吉林⼤学考试题库答案数字逻辑电路⼀、单选题1.⼀块数据选择器有三个地址输⼊端,则它的数据输⼊端应有()C. 82. 已知,左式和右式的两个逻辑图分别是X和Y,产⽣竞争—冒险的是 A. X3.同步计数器和异步计数器⽐较,同步计数器的显著优点是 A. ⼯作速度⾼4. 下列说法正确的是()C. (3)是下降沿触发的主从触发器5.组合逻辑电路通常由___ 组合⽽成 A. 门电路6.⼀个T触发器,在T=1时,来⼀个时钟脉冲后,则触发器()D. 翻转7.⼗进制数25⽤8421BCD码表⽰为 B. 0010 01018.⼗进制数555的余3码为 C. 1000100010009.五个D触发器构成环形计数器其计数长度为 A. 510.四位⽐较器(74LS85)的三个输出信号A〉B,A=B,A<B中,只有⼀个是有效信号时,它呈现 B. 低电平11.欲使D触发器按Qn + 1=Qn⼯作应使输⼊D= D. Q12.和⼆进制码1100对应的格雷码是()C. 101013.在下列逻辑电路中不是组合逻辑电路的有 D. 寄存器14.欲对全班53个同学以⼆进制代码编码表⽰,最少需要⼆进制的位数是()B.615.⼗六路数据选择器的地址输⼊(选择控制)端有()个 C. 416.全部的最⼩项之和恒为 B. 117.与CT4000系列相对应的国际通⽤标准型号为 B. CT74LS低功耗肖特基系列18.⼀个触发器可记录⼀位⼆进制代码它有()个稳态 C. 219.边沿式D触发器是⼀种()稳态电路 C. 双20.优先编码器的编码 B. 不是唯⼀的1.下列说法正确的是()C. 上述扩展需要⼀个⼆线-四线译码器2.正逻辑是指 C. ⾼电平⽤“1”表⽰,低电平⽤“0”表⽰3.下列说法不正确的是 A. 当⾼电平表⽰逻辑0、低电平表⽰逻辑1时称为正逻辑4.设计⼀个6进制的同步计数器,需要()个触发器 A. 36.下列说法不正确的是() D. A/D转换除了存在选项B中的两种误差,就不存在其他误差了8.相同为“0”不同为“1”它的逻辑关系是 C. 异或逻辑9.四位DAC和⼋位DAC的输出最⼩电压⼀样⼤,那么他们的最⼤输出电压 B. 前者⼤于后者10.下列逻辑电路中为时序逻辑电路的是 C. 数码寄存器11.对于四变量逻辑函数,最⼩项有()个 D. 1612.下列关于555定时器说法正确的是() B. 施密特触发器的回差电压?VT 与5号管脚有关。
(精选)专科《数字电路与微机原理》_试卷_答案

专科《数字电路与微机原理》一、(共65题,共151分)1. 将二进制数(1101001)2转换成对应的八进制数是( )。
(2分)A.141B.151C.131D.121 .标准答案:B2. 十进制126数其对应的十六进制数可表示为( )。
(2分)A.8FB.8EC.FED.7E .标准答案:D3. 已知[X]补=01111110,则真值X=()。
(2分)A.+1B.-126C.-1D.+126 .标准答案:D4. 已知真值表如表1所示,则其逻辑表达式为()。
(2分)A.B.C.AB + BCD.ABC(A+B+C).标准答案:A5. 逻辑式的对偶式是()。
(2分)A.B.C.D..标准答案:C6. MCS—51系列单片机外扩存储器芯片时,4个I/O口中作为数据总线的是()。
(2分)A.P0口和P2口B.P0口C.P2口和P3口D.P2口.标准答案:B7. MCS—51系列单片机共有( )个中断源。
(2分)A.4B.2C.3D.5.标准答案:D8. PSW中的RS1和RS0用来()。
(2分)A.选择工作寄存器组号B.指示复位C.选择定时器D.选择工作方式.标准答案:A9. MCS—51汇编语言指令格式中,唯一不可缺少的部分是()。
(2分)A.标号B.操作码C.操作数D.注释.标准答案:B10. 将A与立即数按位逻辑异或的指令是()。
(2分)A.ANL A,#dataB.ORL A,#dataC.XRL A,#dataD.XRL A,direct.标准答案:C11. MCS—51单片机定时器T0的溢出标志TF0,若计满数在CPU响应中断后( )。
(2分)A.由硬件清零B.由软件清零C.A和B都可以D.随机状态.标准答案:A12. 下列指令判断若定时器T0计满数就转LP的是( )。
(2分)A.JB T0,LPB.JNB TF0,LPC.JNB TR0,LPD.JB TF0,LP.标准答案:D13. 在MCS51单片机中()。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
吉大11春学期《数字逻辑电路》复习题1、数制与编码(-21)10 =(979 )10补(78.8)16=( 120.05 )10 (0.375)10=( 0.011 )2(-395)10 =( )9补 (65634.21)8=( 6B9C.44 )16 (121.02)16=(10201.0012 )4(49)10 =( 110001 )2=( 31 )16(-1011)2 =( 10100 )反码=( 10101 )补码如果用奇校验传送的数据部分为0111001,则所加校验位应为( 1 )。
2、化简逻辑函数F (A 、B 、C 、D )=∏M (0、2、5、7、8、10、13、15)。
答:ˉB ˉD+BD3、说明同步时序逻辑电路的分析步骤。
①、写出方程式 ⑤、画状态转换图 ②、写驱动方程 ⑥、画时序波形图 ③、写状态方程 ⑦、分析其功能 ④、填状态方程表 ⑧、检查自启动4、说明什么是组合逻辑电路。
对于数字逻辑电路,当其任意时刻的稳定输出仅仅取决于该时刻的输入变量的取值,而与过去的输出状态无关,则称该电路为组合逻辑电路,简称组合电路。
5、说明什么是Moore 型时序逻辑电路。
若时序逻辑电路的输出仅仅是电路状态的函数,则称为Moore 型时序逻辑电路。
6、完成下列代码之间的转换: (1)(0101 1011 1101 0111.0111)8421BCD =( 5997.7 )10; (2)(359.25)10=( 0110 1000 1100.01011 )余3; (3)(1010001110010101)余3=( 0111 0000 0110 0010 )8421BCD 。
7、试写出下列二进制数的典型Gray 码:101010,10111011。
答:典型格雷码的编码规则为:1n ni i iG B G B B +=⎧⎨=⊕⎩ 101010的Gray 码是:111111 10111011的Gray 码是:111001108、化简逻辑函数F (A 、B 、C 、D )=∑m (3、4、10、11、12、13、14、15) 答:-A-BD+ABC+CD+AC9、利用布尔代数的公理和定理求)(B A F ⊕=⊙AB 的最简逻辑函数表达式。
以下用 A\ 代表“A 的非”,其它的也雷同。
题目中的⊕和⊙,分别代表异或和同或,下面把它们用与或非逻辑运算展开并化简。
F = (A ⊕ B) ⊙ AB= (A\B + AB\) * AB + (A\B + AB\)\ * (AB)\= (A\B * AB + AB\ * AB) + (A\B + AB\ ) + (AB) = ( 0 + 0 ) + (A\B + AB\ ) + (AB) = ( 0 + 0 ) + A\B + AB\ + AB= ( 0 + 0 ) + A\B + AB + AB\ + AB = ( 0 + 0 ) + A\B + AB + AB\ + AB = ( 0 + 0 ) + (A\ + A)B + (B\ + B)A = B + A10、将下列函数转化成为最小项表达式和最大项表达式 ①F (A 、B 、C 、D )=)D C )(C B A )(B A )(C B A (++++++ 答:m5+m7+m13+m15 M0M1M2M3M4M6M8M9M10M11M12M14 ②F (A 、B 、C )=C A C B A BC A C AB +++答:m1+m2+m3+m4+m5+m6+m7+m9+m13 M8M0M11M12M14M15 ③F (A 、B 、C 、D )=)B AC )(C B (D D BC ++++答:m1+m3+m4+m5+m6+m7+m9+m10+m11+m12+m13+m14+m15 M0M2M8 ④F (A 、B 、C 、D )=ABCD D C B A D B A B C +++ 答:m1+m3+m4+m5+m7+m12+m15 M0M2M6M8M9M10M11M13M14 11、给出F AB BC AC =⋅⋅的标准与或式和标准或与式。
答:AB+B-C+A-C (-A+B)(B+-C)(A+-C)12、已知:[ x ]补=10101001,求:[ -x ]补 和 [ (1/4)x ]补。
解:正数的补码是其本身负数的补码是其原码的反码加1 [-x]补= x 的反码 加 1 = 01010110+ 1 =01010111(1/4)x =x/4 这里先确认X 是二进制 先转换十进制10101001=1*2*0次方+0*2*1+0*2*2+1*2*3+0*2*4+1*2*5+0*2*6+1*2*7 =2+0+0+8+0+32+0+128 =170正数的补码是其本身负数的补码是其原码的反码加1 [-x]补= x 的反码 加 1 = 01010110+ 1 =01010111(1/4)x =x/4 这里先确认X 是二进制 先转换十进制10101001=1*2*0次方+0*2*1+0*2*2+1*2*3+0*2*4+1*2*5+0*2*6+1*2*7 =2+0+0+8+0+32+0+128 =170 170/4 =42.542.5换二进制 00101010.5 [ (1/4)x ]补=00101010.513、用逻辑代数公理和定理化简:))()()((E A D A C A B A AD F +++++= 答:ACE+-ABD+BCDE14、将下列函数简化,并用“与非”门和“或非”门实现该电路并判断有无竞争冒险现象,并予以消除。
① F (A 、B 、C )=∑m (0、2、3、7) ② F (A 、B 、C )=∏M (3、6)③ F (A 、B 、C 、D )=C B C A D C A B A +++ ④ F (A 、B 、C 、D )=++C A AB CD B答:1:AB+-B-C 有竞争和冒险的现象 消除方法:AB+-B-C+A-C2:A+-B-C+BC 无竞争和冒险现象3:B-C+-AC+A-B 有竞争冒险 消除方法:B-C+-AC+A-B+-AB+A-c15、分析下图所示的时序逻辑电路,要求:给出分析的必要步骤,描述电路的逻辑功能。
16、分析下图所示逻辑电路,说明其逻辑功能。
x 4 x 3x 2f 4 3 f 217、用一片双四选一数据选择器74LS153,实现一位全加器的功能(74LS153见下图)。
18、利用卡诺图将以下函数:F =∑ m 4(0,1,2,3,5,7,8,10,13,15) 化简为最简或与表达式。
答:BD+-B-D+-C-D19、分析下图所示的时序逻辑电路,要求:给出分析的必要步骤,描述电路的逻辑功能。
20、用74LS138设计一位二进制全加器。
74LS138如下图所示。
1、2、4、7号与非后就是和,3、5、6、7号与非后就是进位21、设计一个能接收两位二进制Y = y 1y 0,X = x 1x 0,并输出Z = z 1z 2的逻辑电路。
当Y = X 时,Z = 11,当Y >X 时,Z = 10,当Y <X 时,Z = 01。
用“与非”门实现该逻辑电路。
解:根据题目要求的功能,可列出真值表如下:74LS138 74LS138A 0 A 1 A 2 S 0 S 1 S 2 Y 0 Y 1Y 7. . .CP&D 1 CP 1D 2 CP 2 D 3 CP 3Q 3 Q 2 Q 1用卡诺图化简:z 1=010100y y x y x y ++01010101x x y y x x y y +⋅⋅⋅ z 2=010100x x y x y x ++01010101x x y y x x y y +⋅⋅⋅∴转化为“与非与非”式为:逻辑电路为:22、设计一个逻辑电路,输入A 1A 0和B 1B 0是两个二位二进制数,当A 1A 0大于B 1B 0时,输出为1,否则输出为0。
要求用与非门实现。
23、请说明同步时序逻辑电路设计的基本步骤。
1、形成原始状态图和原始状态表;2、状态化简,求得最小化状态表;3、状态编码,得到二进制状态表;4、选定的触发器类型,并求出激励函数和输出函数最简表达式;5、画出逻辑电路图。
24、设计一个8421BCD码十进制数对9的变补电路。
要求:写出真值表;给出最简逻辑表达式;画出电路图。
25、用与非门设计一个将2421码转换成8421BCD码的转换电路。
26、利用卡诺图化简逻辑函数F(A、B、C、D)=4m(10,11,12,13,14,15)27、设计一个组合逻辑电路,其输入为三位二进制数A = A2A1A0,输出也为一个三位二进制数Y = Y2Y1Y0。
当A的值小于2时,Y = 0;当2 ≤A <5时,Y = A + 3;A >5 时,Y = A-3。
要求用与非门实现该电路。
28、设计一个110序列检测器,要求用JK触发器实现,写出完整设计过程。
(15分)29、一组合电路有四个输入:A、B、C、D(表示4位二进制数,A为最高位,D为最低位),两个输出X和Y。
当且仅当该数被3整除时X=1,当且仅当该数被4整除时,Y=1。
求出X、Y的逻辑函数,画出最简逻辑电路。
30、试设计一个水位报警控制器,水位高度用四位二进制数表示。
当水位上升到0.5米时,白指示灯开始亮;当水位上升到0.6米时,黄指示灯开始亮:当水位上升到0.8米时,红指示灯开始亮,其它灯灭;水位不可能上升到1米。
试用或非门设计此报警器的控制电路。
31、说明同步时序逻辑电路的设计步骤。
1、分析设计要求,进行逻辑抽象,建立原始状态图2、进行状态化简,求最简状态图3、进行状态分配,画出用二进制数进行编码后的状态图4、选择触发器,求时钟方程、输出方程和状态方程5、求驱动方程6、画出逻辑电路图7、检查设计的电路能否自启动32、用全加器及适当的门电路设计一个五人表决器。
本题5个输入,一个输出。
当至少有3个输入为1时输出为1,否则输出为0.需要两个全加器。
在第一个上,先用A、B、C当输入,输出为M和N。
其中M是和,N是进位。
在第二个上,M、D、E当输入,P和Q是输出。
P是和,Q是进位。
再从P、Q、N着手,列真值表、画卡洛图,当Q和N都是1,或者Q、N中有一个1且P为1时输出为1,否则输出为033、用与非门设计一个组合逻辑电路。
该电路输入为一位十进制的8421码,当其值大于或等于8和小于等于3时输出F 的值为1,否则F 的值为0。
34、设计一个模4计数器。
要求计数代码为典型格林码,用JK 触发器实现,写出完整设计过程。
35、用153数据选择器设计一代码转换电路,将4位二进制数转换成格林码。
36、下图是化简后的状态表。
状态分配为A=00,B=01,C=11,D=10,用JK 触发器和尽量少的逻辑门实现其电路。