第一轮复习13--触发器测试题
触发器试题
触发器试题
1、下列有关触发器的描述,错误的是(B)
A、触发器是一种特殊的存储过程,用户不能直接调用
B、触发器inserted表和deleted表有共同记录
C、触发器可以用来定义比check约束更复杂的规则
D、删除触发器可以哟弄DROP TRIGGER命令,也可以用管理平台操作
2、关于触发器的正确说法是(D)
A、D ML触发器控制表记录
B、DDL触发器实现数据库管理
C、D ML触发器不能控制所有数据完整性
D、触发器中的T-SQL代码在事件产生时执行
3、关于触发器的错误说法是(C)
A、游标一般用于存储过程
B、游标也可以用于触发器
C、应用程序也可以调用触发器
D、触发器一般是针对表
4、当触发器执行时,系统会创建临时表保存用户操作更改的行的新值和旧值,UPDATE操
作所涉及的旧值会被临时保存在(C)
A、u pdate表
B、inserted表
C、d eleted表
D、i nserted表和update表
5、如果有两个事物同时对数据库中同一数据进行操作,不会引起冲突的是(D)
A、一个DELETE和一个SELECT
B、一个SELECT和一个DELETE
C、两个UPDATE
D、两个SELECT
判断题
6、触发器基于一个表创建,但是可以针对多个表进行操作(对)
7、触发器(trigger)是一种特殊的存储过程(对)
8、触发器被定义以后,只有当用户调用它时才触发,用户不调用时,触发器不起作用(错)
9、可以根据完整性的需要,对某一个表定义SELECT触发器(错)
10、触发器主要是通过表操作事件进行触发而被执行的(对)。
第13章触发器及时序逻辑电路习题汇总
1第十三章 触发器和时序逻辑电路13.1重点内容提要时序逻辑电路由组合逻辑电路和具有记忆作用的触发器构成。
时序逻辑电路的特点是:其输出不仅仅取决于电路的当前输入,而且还与电路的原来状态有关。
1. 双稳态触发器双稳态触发器的特点:1).有两个互补的输出端 Q 和Q 。
2).有两个稳定状态。
“1”状态和“0” 状态。
通常将 Q = 1和Q = 0 称为“1”状态,而把Q = 0和Q = 1称为“0” 状态。
3).当输入信号不发生变化时,触发器状态稳定不变。
4).在一定输入信号作用下,触发器可以从一个稳定状态转移到另一个稳定状态。
按其逻辑功能,触发器可分为:RS 触发器,JK 触发器、D 触发器、T 触发器和T ’触发器。
各时钟控制触发器的逻辑符号和逻辑功能见表13.1.1: 表13.1.1钟控制触发器的逻辑符号和逻辑功名称 逻辑符号次态方程RS 触发器Q R S Q n +=+1=⋅S R 0 (约束方程)JK 触发器1n n n Q JQ KQ +=+D 触发器D Q n =+1T 触发器1n n Q T Q +=⊕T ’ 触发器1n n Q Q +=把一种已有的触发器通过加入转换逻辑电路,可以转换成为另一种功能的触发器。
2.同步时序逻辑电路的分析同步时序逻辑电路的分析步骤如下:1.由给定的逻辑电路图写出下列各逻辑方程式: (1)各触发器的特性方程。
(2)各触发器的驱动方程。
(3)时序电路的输出方程。
2.将驱动方程代入相应触发器的特性方程,求得电路的状态方程(或次态方程)。
3.根据状态方程和输出方程,列出该时序电路的状态表,画出状态转换图或时序图。
4.根据电路的状态转换图说明该时序逻辑电路的逻辑功能。
3.典型的时序逻辑电路在数字系统中,最典型的时序逻辑电路是寄存器和计数器。
1)寄存器寄存器是用来存储数据或运算结果的一种常用逻辑部件。
寄存器的主要组成部分是在双稳态触发器基础上加上一些逻辑门构成。
《触发器》练习题
《触发器》练习题一、填空题1、数字电路可分为________________电路和________________电路。
2、触发器具有_________个稳定状态,在输入信号消失后,它能保持______________不变,即这种电路具有______________功能。
3、在CP脉冲作用下,根据输入信号J、K的不同组合状态,凡具有_____________、_____________、_____________和_____________功能的电路称为JK触发器。
4、同步RS触发器状态的改变与________________信号同步。
5、主从触发器是一种能防止_______________现象的实用触发器。
6、时序逻辑电路与组合逻辑电路的最大区别在于____________________________。
二、选择题1、为了提高抗干扰能力,触发脉冲宽度_________。
A、越宽越好B、越窄越好C、随意2、触发器电路如图1所示,其次态方程为_________。
A、Q n+1=1B、Q n+1=0C、Q n+1= Q nD、Q n+1=nQTC1Q Q _CP=1ATC1QQ_CP(1)(2)3、触发器电路如图2所示,当A=1时,其次态方程为_________。
A、Q n+1=1B、Q n+1=0C、Q n+1= Q nD、Q n+1=nQ4、要求JK触发器状态由0→1,其激励输入端JK应为____________。
A、JK=0⨯B、JK=1⨯C、JK=⨯0D、JK=⨯15、为了使同步RS触发器的次态为1,RS的取值应为___________。
A、RS=00B、RS=01C、RS=10D、RS=116、仅具有置0、置1功能的触发器称为__________。
A、JK触发器B、基本RS触发器C、D触发器7、仅具有翻转功能的触发器称为__________。
A、JK触发器B、T触发器C、D触发器D、T‘触发器8、基本RS触发器电路中,触发脉冲消失后,其输出状态__________。
最新触发器练习题
触发器练习题一、填空题1、触发器具有 个稳定状态,在输入信号消失后,它能保持 。
2、在基本RS 触发器中,输入端D R 或D R 能使触发器处于 状态,输入端D S 或D S 能使触发器处于 状态。
3、同步RS 触发器状态的改变是与 信号同步的。
4、在CP 脉冲和输入信号作用下,JK 触发器能够具有 、 、 、和 的逻辑功能。
5、对于JK 触发器,当CP 脉冲有效期间,若J=K=0时,触发器状态 ;若K J =时,触发器 或 ;若J=K=1时,触发器状态 。
6、与主从触发器相比, 触发器的抗干扰能力较强。
7、对于JK 触发器,若J=K ,则可完成 触发器的逻辑功能。
8、对于JK 触发器,若K J =,则可完成 触发器的逻辑功能。
二、判断题1、触发器有两个稳定状态,一个是现态,一个是次态。
( )2、触发器有两个稳定状态,在外界输入信号的作用下,可以从一个稳定状态转变为另一个稳定状态。
( )4、同步D 触发器的Q 端和D 端的状态在任何时刻都是相同的。
( )5、同一逻辑功能的触发器,其电路结构一定相同。
( )6、仅具有反正功能的触发器是T 触发器。
( )三、选择题1、对于触发器和组合逻辑电路,以下( )的说法是正确的。
A 、两者都有记忆能力B 、两者都无记忆能力C 、只有组合逻辑电路有记忆能力D 、只有触发器有记忆能力2、对于JK 触发器,输入J=0、K=1,CP 脉冲作用后,触发器的1+n Q 应为( )。
A 、0B 、1C 、可能是0,也可能是1D 、与n Q 有关3、JK 触发器在CP 脉冲作用下,若使n n Q Q =+1,则输入信号应为( )。
A 、1==K JB 、Q K Q J ==,C 、Q K Q J ==,D 、0==K J4、具有“置0” “置1” “保持” “翻转”功能的触发器叫( )。
A 、JK 触发器B 、基本RS 触发器C 、同步D 触发器 D 、同步RS 触发器5、边沿控制触发的触发器的触发方式为( )。
触发器复习题及答案
触发器复习题及答案班级: 姓名: 学号:4.1 分析图题4.1所示RS 触发器的功能,并根据输入波形画出Q 和Q 的波形。
4.2 边沿触发器接成图题4.3(a)、 (b)、 (c)、 (d)所示形式,设初始状态为0,试根据图(e)所示的CP 波形画出Q a 、Q b 、Q c 、Q d 的波形。
QQR S“1”(a )(b )(c )1234CP“0”4.3 维持阻塞D 触发器接成图题4.3(a)、 (b)、 (c)、 (d)所示形式,设触发器的初始状态为0,试根据图(e)所示的CP 波形画出Q a 、Q b 、Q c 、Q d 的波形。
(e)4.4 下降沿触发的JK 触发器输入波形如图题4.4所示,设触发器初态为0,画出相应输出波形。
DQ aDCPQ bDQ cDQ CP“0”(a )(b )(c )(d )CP JK“1”“0”“0”4.5 边沿触发器电路如图题4.5所示,设初状态均为0, 试根据CP 波形画出Q 1、Q 2的波形。
4.6 边沿触发器电路如图题4.6所示,设初状态均为0,试根据CP 和D 的波形画出Q 1、 Q 2的波形。
2CP“0”2CPD “0”4.7 边沿T 触发器电路如图题4.7所示,设初状态为0,试根据CP 波形画出Q 1、Q 2的波形。
Q Q 1234CP“0”习题答案4.1 输出波形如图题K4.1所示。
图题K 4.14.2 输出波形如图题K4.2所示。
图题K 4.24.3 输出波形如图题K4.3所示。
图题K 4.34.4 输出波形如图题K4.4所示。
CPJKQ图题K 4.44.5 输出波形如图题K4.5所示。
CPQ1Q2图题K 4.5 4.6 输出波形如图题K4.6所示。
图题K4.64.7 输出波形如图题K4.7所示。
图题K4.7。
第一轮复习13--触发器测试题
A 1B DC 、 0D Q n第一轮复习13--触发器电路测试题 姓名一、单项选择题(每题2分;共32分1、下图所示由与非门构成的基本 RS 触发器,当S 为高电平输入,R 也为高电平输入,则Q Q 状态是 ----------------------------------------A Q= 0、Q = 1B 、Q 不变、Q 不变C Q=1、Q = 0D Q 不定、Q 不定2、 同步RS 触发器,当S= 0、R= 1时,CP 脉冲作用后,触发器处于 ------- (A 、原状态B 、0状态C 、1状态D 状态不确定3、 触发器与组合逻辑电路比较 -------------------------- (A 、两者都有记忆能力B 只有组合逻辑电路有记忆功能C 只有触发器具有记忆能力D 两者都没有记忆能力4、 同步触发器根据输入信号,发生翻转是在钟脉冲 CP 的 ------------- (A 、低电平期间B 、高电平期间C 、上升沿时刻D 下降沿时刻5、 主从RS 触发器产生翻转是在时钟脉冲的 --------------------------------- () A 、高电平期间 B 、低电平期间 C 、上升沿时刻 D 、下降沿时刻6、 抗干扰能力较差的触发方式是 ----------------------------------------- () A 、同步触发 B 、上升沿触发 C 、下降沿触发 D 主从触发7、 关于 JK 触发器的错误表述是 ----------------------------------------- () A 、对于输入信号没有制约条件 B 、不允许J 、K 同时为1C 允许J 、K 同时为1D 、允许J 、K 同时为08、 对于J-K 触发器,输入J=0,K=1, CP 脉冲作用后,触发器状态应为 ——()A 、0B 、1C 、0、1均可D 、状态不定9、 仅具有置0、置1功能的触发器是 ---------------------- ()A JK 触发器B 、RS 触发器C 、D 触发器 D 、T 触发器10、 仅具有“保持”、“翻转”功能的触发器是 ---------------- ()A JK 触发器B 、T 触发器C 、D 触发器 D 、基本RS 触发器11、 主从JK 触发器,在触发脉冲作用下,若 JK 同时接地,触发器实现的功能是()A 、保持B 置0C 置1D 翻转12、为将JK 触发器连接为D 触发器,图126所示电路的虚线框应为 --------- () A 、与门 B 或门 C 非门 D 、异或门13、D 触发器在CP 脉冲作用下,Qn+1= ---------------------------14、如下图所示由A DC RSkJK 触发器组成的逻辑电路具有与哪种触发器相同的逻辑功能三、分析与作图题(每题6分;共18分)1、分析下图所示电路的功能,列出真值表。
触发器试卷练习题
触发器单元测试试卷班级: 姓名: 得分:一、填空题:(20分)1. 触发器有两个输出端_______和________,正常工作时两端的状态互补,以_________端的状态表示触发器的状态。
2. 按结构形式的不同,RS 触发器可分为两大类:一类是没有时钟控制的____________触发器,另一类是具有时钟控制端的__________触发器。
3. 按逻辑功能划分,触发器可以分为________触发器、 ___________触发器、__________触发器和________触发器四种类型。
4. 钟控触发器也称同步触发器,其状态的变化不仅取决于___________信号的变化,还取决于___________信号的作用。
5. 钟控触发器按结构和触发方式分,有电位触发器、_________触发器、_________触发器和主从触发器四种类型。
6. 在CP 脉冲和输入信号作用下,JK 触发器能够具有______ 、_________ 、____________ 和_____________ 的逻辑功能.7. 在CP 脉冲和输入信号作用下,D 触发器能够具有______ 和_____________ 的逻辑功能.8. 边沿控制触发的触发器的触发方式为有( )、( )两种。
二、选择题:(20分)1.能够存储 0、1 二进制信息的器件是 ( )A.TTL 门B.CMOS 门C.触发器D.译码器2.触发器是一种( )A.单稳态电路 B. 无稳态电路 C. 双稳态电路 D. 三稳态电路 3.用与非门构成的基本RS 触发器处于置 1 状态时,其输入信号S 、R 应为( ) A.00=S R B.01=S R C.10=S R D. 11=S R4.用与非门构成的基本RS 触发器,当输入信号 S = 0、R = 1时,其逻辑功能为( )A.置1B.置0C.保持D.不定5.下列触发器中,输入信号直接控制输出状态的是 ( )A .基本RS 触发器 B. 钟控RS 触发器C. 主从JK 触发器D. 维持阻塞D 触发器6.具有直接复位端 d R 和置位端d S 的触发器,当触发器处于受CP 脉冲控制的情况下工作时,这两端所加的信号为 ( )A. 00d d =S RB. 01d d =S RC. 10d d =S RD. 11d d =S R7.输入信号高电平有效的 RS 触发器中,不允许的输入是( )A.RS=00B.RS=01C.RS=10D.RS=118.下列触发器中,具有置0、置1、保持、翻转功能的是( )A. RS 触发器B. D 触发器C.JK 触发器D. T 触发器9.时钟触发器产生空翻现象的原因是因为采用了( )A.主从触发方式B.上升沿触发方式C.下降沿触发方式D.点位触发方式10.当输入J = K = 1时,JK 触发器所具有的功能是( )A.置0B.置1C.保持D.翻转三、判断题(20分)1、1个触发器可以存放2个二进制数( )2、D 触发器只有时钟脉冲上升沿有效的品种。
《数字电路-触发器》试题
《脉冲数字电路—触发器》试题姓名_________学号_________一、填空题:(每空1分,共30分)1、触发器具有两个互补的输出端Q和Q,定义Q=1、Q=0为触发器的____状态;Q=0、Q=1为触发器的______状态。
2、同步RS触发器的的改变是与________________信号同步的。
3、按逻辑功能分,触发器主要有___________、___________、___________和_____________、__________五种类型。
4、触发器的S D端、R D端可以根据需要预先将触发器置______或置______,不受__________________的同步控制。
5、按CP触发方式分,触发器主要有________触发、________触发、_______触发和主从触发四种类型。
6、RS触发器具有_________、_________、________三项逻辑功能。
7、凡是具有_________、_________、________和_______四项逻辑功能的触发器称为JK触发器。
8、主从RS触发器是由两个____________触发器组成,前级称_______触发器,后级称______触发器。
9、在CP作用下,输入信号T=0时,触发器_______________;T=1时,触发器状态发生________________,这种触发器称为T触发器。
10、对于JK触发器,若初态Q n=1,当J=K=1时,Q n+1=_______。
11、对于T型触发器,若初态Q n=1,欲使Q n+1=0,则T=____。
12、D型触发器的初态Q n=0,欲使Q n+1=1,则D=________。
13、电路如图,若初态Qn=1,则次态Q n+1=_______。
二、单选题:(每小题2 分,共20 分)1、基本RS触发器电路中,当触发脉冲消失后,其输出状态( )A、恢复原状态B、保持现状态C、0状态D、1状态2、基本RS触发器处于1状态时,其对应的输出端Q和Q分别为( )A 、Q=0 Q=1B 、Q=1 Q=0C 、Q=1 Q=1D 、Q=0 Q=03、同步RS 触发器禁止( )A 、R 端、S 端同时为1B 、R 端、S 端同时为1C 、R 端、S 端同时为0D 、R 端、S 端同时为04、右图中,由JK 触发器构成了( ) A 、D 触发器 B 、基本RS 触发器 C 、T 触发器 D 、同步RS 触发器5、对于JK 触发器,输入J=0、K=1,CP 脉冲作用后,触发器的状态应为( ) A 、不定 B 、置0 C 、置1 D 、翻转6、右图中,由JK 触发器构成了( ) A 、D 触发器 B 、基本RS 触发器 C 、T 触发器 D 、同步RS 触发器7、T ′ 触发器的逻辑功能是( )A 、置0、置1B 、保持、翻转C 、翻转D 、置1、翻转8、JK 型触发器欲实现Q n+1=Q n 逻辑功能,J 、K 取值的正确组合是: A 、J=0 K=0 B 、J=0 K=1 C 、J=1 K=0 D 、J=1 K=19、下列触发器中不能克服空翻现象的是( )A 、主从RS 触发器B 、主从JK 触发器C 、边沿触发器D 、同步RS 触发器 10、RS 触发器波形如图,则该触发器为( )A BC三、分析、作图题:(共50分) 1、同步RS 触发器的初始状态Q=0。
触发器练习题
1
S
SD
& d
R
CP 1
S
•9
同步RS 触发器的功能表
CP R S Q Q
0 φφ
保持
1 00
保持
1 01 1 0
1 10 0 1
1 1 1 不确定
逻
辑Q
Q
符 RD R C S SD 号
简化的功能表
§13.1.2#43;1 Qn 1
1
0
0
1
1 不确定
Qn+1 为新状态, Qn 为原状态
学完本章应掌握以下问题:
1. 触发器的输出随输入如何变化?
牢记 R-S、 JK 、D 及T 和T触发器的真值表。 逻辑符号
2. 触发器的输出在何时变化?
上升沿触发还是下降沿触发? 3. 触发器的初始状态如何设定?
RD KC J SD
直接置位端和直接复位端。
不需要掌握触发器的内部电路结构和原理。
•1
# •20
第十三章 触发器 课后习题
•21
13-1 对于基本RS 触发器,若输入波形如下,试分别画出原
态为0 和原态为1 对应时刻的Q 端和Q 端波形 SD
t RD
t
原态为0 原态为1
Q0
1 Q
1 Q
Q0
•22
13-2 试分析图示逻辑电路的功能,说明它是什么类型的触发
器,画出它的逻辑符号。
功能表
RD
CP
S R
Q
Q
#
•24
13-5 在下图所示输入信号激励下,试分别画出TTL主从型 和CMOS边沿型JK 触发器Q 端的波形,(触发器原态为 0)
CP J K
数字电路(触发器)单元测试与答案
一、单选题1、输入高有效的基本RS锁存器在使用时要尽量避免R、S输入同时为高电平(逻辑1)的组合,否则输出()。
A.状态不确定B.全1C.全0D.0态正确答案:C解析:A、只是在高电平同时撤销后的状态无法确定,因为门电路的延迟等因素。
B、基本RS锁存器由两个输入输出交叉耦合的或非门构成,输入高有效。
或非门的特性是有1出02、双稳态电路有()个稳态,可用于存储一位二进制数码。
A.0B.1C.2D.3正确答案:C3、使用基本RS锁存器(或非门构成的)时必须遵循的约束条件是(),否则会输出非法状态。
A.R+S≠2B.R+S=0C.RS=0D.R+S=2正确答案:C4、初态为1态的R̅S基本锁存器(复位、置数信号低有效),若锁存器要输出0态,输入的R̅、S可以是()。
A.R̅=0,S̅=0B. R̅=0,S̅=1C. R̅=1,S̅=0D. R̅=1,S̅=1正确答案:B解析:B、复位低有效5、基本RS锁存器加一个同步信号CP和两个()门可以实现同步信号高有效的同步RS锁存器。
A.与非B.与C.或D.或非正确答案:B6、D触发器具有数据锁存功能,如果将输入D与Q̅端相连,也可以实现()触发器的功能。
A.RSB.TC.T'D.JK正确答案:C二、多选题1、使用基本R̅S锁存器时(与非门构成的),必须遵循的约束条件是(),否则会输出非法状态。
A.输入不可以同时有效B.输入不能同时为1C.输入不能同时为0D. R̅+S̅=1正确答案:A、C、D2、初态为0态的基本RS锁存器(或非门构成的),若锁存器要继续保持0态输出,输入R、S可以是()。
A.R=0,S=0B. R=0,S=1C. R=1,S=0D. R=1,S=1正确答案:A、C3、同步D锁存器()。
A.没有复位与置数功能B.使用时没有约束条件C.对电平敏感D.有数据锁存功能正确答案:B、C、D4、4个()加一个反相器可以构成同步信号()电平有效的同步D锁存器。
触发器试题——精选推荐
一、选择题(每题2分,共10题)1: 一位十六进制数可以用( )位二进制数来表示。
A. 1B. 2C. 4D. 16 2: 逻辑函数B A F ⊕= 和 G=A ⊙B 满足关系( )相等。
A. G F = B. G F =' C. G F = D. G F =3. 三态门输出高阻状态时, 是不正确的说法。
A.用电压表测量指针不动B.相当于悬空C.电压不高不低D.测量电阻指针不动4:要用n 位二进制数为N 个对象编码,必须满足( )。
A N = 2n B N ≥ 2n C N ≤ 2n D N = n5:串行加法器的进位信号采用( )传递,并行加法器的进位信号采用( )传递。
A 超前,逐位 B 逐位,超前 C 逐位,逐位 D 超前,超前6:存在一次变化问题的触发器是( )。
A RS 触发器B D 触发器C 主从JK 触发器D 边沿JK 触发器7.同步计数器和异步计数器比较,同步计数器的显著优点是( )。
工作速度高 B.触发器利用率高 C.电路简单 D.不受时钟C P 控制8.下列逻辑电路中为时序逻辑电路的是( )。
A.变量译码器B.加法器C.数码寄存器D.数据选择器9. N 个触发器可以构成能寄存( )位二进制数码的寄存器。
A.N -1 B.N C.N +1 D.2N10:想选一个中等速度,价格低廉的A/D 转换器,下面符合条件的是( )。
A 逐次逼近型 B 双积分型C 并联比较型D 不能确定二、填空题(每题1分,共10题)1: 若用二进制代码对48个字符进行编码,则至少需要 ( )位二进制数。
2:己知逻辑函数AC C B A Y +=,约束条件为C B =0,则卡诺图中有( )个最小项,有( )个无关项。
3.TTL 与非门的关门电平为0.8V ,开门电平为2V ,当其输入低电平为0.4V ,高电平为3.2V 时,其输入低电平噪声容限U NL = ( ) ;输入高电平噪声容限为U NH = ( ) 。
触发器和时序逻辑电路测试题
触发器和时序逻辑电路测试题(十二章,十三章)一、填空题1、存放N为二进制数码需要_______个触发器。
2、一个四位二进制减法计数器状态为_______时,在输入一个计数脉冲,计数状态为1111,然后向高位发_____信号。
3、时序逻辑电路在结构方面的特点是;由具有____逻辑门电路和具有______的触发器两部分组成。
4、十进制计数器最少要用______个触发器。
5、用N个触发器可以构成存放_______位二进制代码寄存器。
6、在数字电路系统中,按逻辑功能和电路特点,各种数字集成电路可分位________逻辑电路和_________逻辑电路两大类。
7、8421BCD码位1001,它代表的十进制是_________。
8、8421BCD码的二一进制计数器当前计数状态是1000,再输入三个计数脉冲,计数状态位________。
9、数码寄存器主要由______和______组成,起功能是用来暂存_______数码。
10、同步计数器各个触发器的状态转换,与________同步,具有______特点。
11、寄存器在断电后,锁存的数码_______。
12、4个触发器构成8421BCD码计数器,共有______个无效状态,即跳过二进制数码_________到______6个状态。
二、判断题、1、移位寄存器每输入一个脉冲时,电路中只有一个触发器翻转。
()2、移位寄存器即可并行输出也可串行输出。
()3、右移寄存器存放的数码将从低位到高位,依次串行输入。
()4、八位二进制能表示十进数的最大值是256. ()5、表示一位十进制数至少需要二位二进制。
()6、触发器实质上就是一种功能最简单的时序逻辑电路,是时序逻辑存储记忆的基础。
()7、数码寄存器存放的数码可以并行输入也可以串行输入。
()8、显示器属于时序逻辑电路类型。
()9、计数器、寄存器和加法器都属于时序逻辑电路。
()10、时序逻辑电路具有记忆功能。
()11、用4个触发器可构成4位二进制计数器。
触发器原理练习题
触发器原理练习题触发器是数字电路中常用的一种元件,用于存储和控制信号的状态。
它的原理基于稳态电路和时序逻辑的特性。
了解和熟练掌握触发器的原理对于数字电路的设计和工作原理的理解非常重要。
下面,我们来通过一些练习题来巩固对触发器原理的理解。
1. SR 触发器是最简单的一种触发器,用 S 和 R 两个输入控制其状态。
当 S 和 R 输入同时为 0 时,保持状态不变;当 S 和 R 输入都为 1 时,触发器进入非稳态,输出无法确定。
请说明 SR 触发器的输出在这种情况下会如何变化。
2. D 触发器是一种带有时钟输入的触发器,它的输出 D(t) 取决于输入 D 和时钟信号 CLK 的状态。
在给定的时钟上升沿或下降沿时,输入信号 D 的值会被保存在触发器中。
请问在每个时钟周期内,D 触发器的输出是什么?3. JK 触发器是随后发展出的一种触发器,它在 SR 触发器的基础上进行了改进。
JK 触发器有 J、K 输入和时钟 CLK 输入,它的输出 Q(t)取决于 J、K 和时钟信号的状态。
当 J 和 K 输入同时为 0 时,触发器保持原来的状态;当 J 和 K 输入同时为 1 时,触发器状态取反。
请问 JK 触发器的输出在这两种情况下会如何变化?4. T 触发器是一种特殊的 JK 触发器,它只有一个输入 T 和时钟CLK 输入。
当 T 输入为 0 时,触发器保持原来的状态;当 T 输入为 1 时,触发器状态取反。
请问 T 触发器的输出在这两种情况下会如何变化?通过以上的练习题,我们可以进一步加深对触发器原理的理解。
触发器在数字电路中起着非常重要的作用,可用于存储数据、控制时序逻辑以及实现计数器等功能。
因此,对于设计者来说,熟练掌握触发器的原理和性质,对于设计和优化数字电路至关重要。
除了触发器的基本原理外,还可以进一步学习其它类型的触发器,如带有异步复位功能的 SR 触发器、带有预置功能的 JK 触发器等等。
同时,也可以深入学习触发器的时序特性以及它们在计算机体系结构和数字信号处理中的应用。
触发器复习题及答案
触发器复习题及答案班级: 姓名: 学号:4.1 分析图题4.1所示RS 触发器的功能,并根据输入波形画出Q 和Q 的波形。
4.2 边沿触发器接成图题4.3(a)、 (b)、 (c)、 (d)所示形式,设初始状态为0,试根据图(e)所示的CP 波形画出Q a 、Q b 、Q c 、Q d 的波形。
QQR S“1”(a )(b )(c )1234CP“0”4.3 维持阻塞D 触发器接成图题4.3(a)、 (b)、 (c)、 (d)所示形式,设触发器的初始状态为0,试根据图(e)所示的CP 波形画出Q a 、Q b 、Q c 、Q d 的波形。
(e)4.4 下降沿触发的JK 触发器输入波形如图题4.4所示,设触发器初态为0,画出相应输出波形。
DQ aDCPQ bDQ cDQ CP“0”(a )(b )(c )(d )CP JK“1”“0”“0”4.5 边沿触发器电路如图题4.5所示,设初状态均为0, 试根据CP 波形画出Q 1、Q 2的波形。
4.6 边沿触发器电路如图题4.6所示,设初状态均为0,试根据CP 和D 的波形画出Q 1、 Q 2的波形。
2CP“0”2CPD “0”4.7 边沿T 触发器电路如图题4.7所示,设初状态为0,试根据CP 波形画出Q 1、Q 2的波形。
Q Q 1234CP“0”习题答案4.1 输出波形如图题K4.1所示。
图题K 4.14.2 输出波形如图题K4.2所示。
图题K 4.24.3 输出波形如图题K4.3所示。
图题K 4.34.4 输出波形如图题K4.4所示。
CPJKQ图题K 4.44.5 输出波形如图题K4.5所示。
CPQ1Q2图题K 4.5 4.6 输出波形如图题K4.6所示。
图题K4.64.7 输出波形如图题K4.7所示。
图题K4.7。
触发器练习题
10、 RS触发器中,不允许的输入是 A RS = 00 RS = 10
× ×
B D
RS = 01 RS = 11
× √
C
分析提示
RS 触发器的约束条件为 RS = 0 即为必须满足的输入条件,即2个输入中至少有一个为0。
第
5
页
数字电子技术
第 4 章 触发器
单项选择题 )。
14、 RS触发器当输入 S = R 时,具备时钟条件后次态Q n+1为 (
A C
Q n+1 = S
Q n+1 = 0
√ ×
B D
Q n+1 = R Q n+1 = 1
× ×
SR
分析提示
由RS触发器的特性方程 当
Q n 1 S RQ n RS 0 (约束条件)
n 1 n S R 时, Q S SQ S
第
6
页
数字电子技术
第 4 章 触发器
数字电子技术自测练习
触发器
单项选择题 填空题
第
1
页
数字电子技术
第 4 章 触发器
单项选择题
3、用与非门构成的基本RS触发器处于置 1 状态时,其输入信号
R、S 应为 A
C
(
)。
R S 00
× √
B D
R S 01 R S 11
× ×
R S 10
分析提示
_
Q & & Q
0 输入有效; R 为置 0 输入端 ,R 0、 S 1 时,使
(约束条件)。该特征方程反映了在CP作用下,钟控RS触发器次态Q n+1
触发器同步练习
同步练习一、填空题1.具有两个稳定状态并能接收、保持和输出送来的信号的电路叫。
2.1级触发器可以记忆二进制信息,1位二进制信息有2种状态。
3.主从结构的触发器主要用来解决。
4.集成触发器有、和3种结构。
5.触发器功能的表示方法有、、和。
6.主从结构的JK触发器存在。
7.由与非门构成的基本RS触发器约束条件是。
Q。
8.试填写如表5.7所示的JK触发器特性表中的1+nQ。
9.试填写如表5.8所示的RS触发器特性表中的1+n10.边沿JK触发器解决了主从JK触发器的问题。
11.根据在CP控制下,逻辑功能的不同,常把时钟触发器分为、、、和5种类型。
12.JK触发器的特性方程为。
13.既克服了空翻现象,又无一次变化问题的常用集成触发器有和两种。
14.维持-阻塞D触发器是在CP 触发,其特性方程为。
15.主从JK触发器克服了钟控电平触发器的毛病,但存在有问题。
16.同步式时钟触发器是高电平触发方式,它存在 毛病。
17.主从型触发器的一次变化问题是指在CP =1期间,主触发器可能且仅能 而带来的问题。
18.N 级触发器可以记忆 种不同的状态。
19.把JK 触发器转换为T ‘触发器的方法是 。
20.把D 触发器转换为T ‘触发器的方法是 。
二、单向选择题1.主从JK 触发器是( )。
①.在CP 上升沿触发 ②.在CP 下降沿触发③.在CP =1的稳态下触发 ④.与CP 无关的2.已知RS 是或非门构成的基本RS 触发器的输入端,则约束条件为( )。
①.RS =0 ②.R +S =1③.RS =1 ④.R +S =03.已知R 、S 是2个与非门构成的基本RS 触发器输入端,则约束条件为( )。
①.R +S =1 ②.R +S =0③.RS =1 ④.RS =04.若JK 触发器的原状态为0,欲在CP 作用后仍保持为0状态,则激励函数JK 的值应是( )。
①.J =1,K =1 ②.J =0,K =0③.J =0,K =d ④.J =d ,K =d5.下列电路中,只有( )不能实现nn Q Q =+16.T 触发器特性方程( )。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
A 1
B D
C 、 0
D Q n
第一轮复习13--触发器电路测试题 姓名
一、单项选择题(每题2分;共32分
1、下图所示由与非门构成的基本 RS 触发器,当S 为高电平输入,R 也为高电平输入,则Q Q 状态是 ----------------------------------------
A Q= 0、Q = 1
B 、Q 不变、Q 不变
C Q=1、Q = 0
D Q 不定、Q 不定
2、 同步RS 触发器,当S= 0、R= 1时,CP 脉冲作用后,触发器处于 ------- (
A 、原状态
B 、0状态
C 、1状态
D 状态不确定
3、 触发器与组合逻辑电路比较 -------------------------- (
A 、两者都有记忆能力
B 只有组合逻辑电路有记忆功能
C 只有触发器具有记忆能力
D 两者都没有记忆能力
4、 同步触发器根据输入信号,发生翻转是在钟脉冲 CP 的 ------------- (
A 、低电平期间
B 、高电平期间
C 、上升沿时刻
D 下降沿时刻
5、 主从RS 触发器产生翻转是在时钟脉冲的 --------------------------------- (
) A 、高电平期间 B 、低电平期间 C 、上升沿时刻 D 、下降沿时刻
6、 抗干扰能力较差的触发方式是 ----------------------------------------- (
) A 、同步触发 B 、上升沿触发 C 、下降沿触发 D 主从触发
7、 关于 JK 触发器的错误表述是 ----------------------------------------- (
) A 、对于输入信号没有制约条件 B 、不允许J 、K 同时为1
C 允许J 、K 同时为1
D 、允许J 、K 同时为0
8、 对于J-K 触发器,输入J=0,K=1, CP 脉冲作用后,触发器状态应为 ——()
A 、0
B 、1
C 、0、1均可
D 、状态不定
9、 仅具有置0、置1功能的触发器是 ---------------------- ()
A JK 触发器
B 、RS 触发器
C 、
D 触发器 D 、T 触发器
10、 仅具有“保持”、“翻转”功能的触发器是 ---------------- ()
A JK 触发器
B 、T 触发器
C 、
D 触发器 D 、基本RS 触发器
11、 主从JK 触发器,在触发脉冲作用下,若 JK 同时接地,触发器实现的功能是()
A 、保持
B 置0
C 置1
D 翻转
12、为将JK 触发器连接为D 触发器,图126所示电路的虚线框应为 --------- (
) A 、与门 B 或门 C 非门 D 、异或门
13、D 触发器在CP 脉冲作用下,Qn+1= ---------------------------
14、如下图所示由
A D
C RS
k
JK 触发器组成的逻辑电路具有与哪种触发器相同的逻辑功能
三、分析与作图题(每题6分;共18分)
1、分析下图所示电路的功能,列出真值表。
15、触发器连接成计数器时,产生空翻的触发器是 ----------------- (
)
A 、主从JK 触发器
B 、同步RS 触发器
C 、边沿型JK 触发器
D 、主从D 触发器 16、如下图触发器电路中,特性方程为 Qn+仁Q ;的电路是 ------------- (
)
二、填空题(每空2分;共30分)
1、 主从R-S 触发器的工作特点是:在 ____________ 接收输入信号,在 ______________ 翻转。
2、 同步式触发器的状态会随输入信号的改变而多次翻转,这种现象称为 ______________ ,为 防止这种现象的发生,可采用 _______________ 触发器或 _______________ 触发器。
3、 对于T 触发器,要使Q n1刁,则输入T= _______ 。
要使Q n1 Q n ,则输入T= ________________ 。
4、 触发器具有 ______ 稳定的状态,其输出状态由 __________ 和触发器的 ________ 决定。
5、 集成触发器的 _______ 端可以根据需要预先将触发器置 1, __________ 端可以根据需要 预先将触发器置0,而不受 _______________ 的同步控制。
&把JK 触发器转换成「触发器的方法是
;
把D
触发器转换成「触发器
的方法是 ________________ 。
2、由与或非门组成的同步 RS触发器如下图所示,试分析其工作原理并列出功能表
3、设主从JK触发器的初始状态为0,CP J、K信号如下图所示,试画出触发器 Q端的波形。
--- 1----
« II----------- h | I----------- h I ----------- i
四、综合题(每题10分;共20分)
1、逻辑电路如下图所示,已知CP和A的波形,画出触发器Q端的波形,设触发器的初始状态为0。
2、D触发器逻辑符号如下图所示,用适当的逻辑门,将 D触发器转换成T触发器、RS触发器和JK触发器。