数字逻辑期末复习题

合集下载
  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

一、选择题(每小题2分,共20分)

1. 八进制(273)8中,它的第三位数2 的位权为___B___。 A .(128)10 B .(64)10 C .(256)10 D .(8)10

2. 已知逻辑表达式C B C A AB F ++=,与它功能相等的函数表达式_____B____。

A .A

B F = B .

C AB F +=

C .C A AB F +=

D . C B AB F +=

3. 数字系统中,采用____C____可以将减法运算转化为加法运算。

A . 原码

B .ASCII 码

C . 补码

D . BCD 码

4.对于如图所示波形,其反映的逻辑关系是___B_____。

A .与关系

B . 异或关系

C .同或关系

D .无法判断

5. 连续异或1985个1的结果是____B_____。 A .0 B .1 C .不确定 D .逻辑概念错误

6. 与逻辑函数D C B A F +++= 功能相等的表达式为___C_____。

A . D C

B A F +++= B .

D C B A F +++=

C .

D C B A F = D .D C B A F ++=

7.下列所给三态门中,能实现C=0时,F=AB ;C=1时,F 为高阻态的逻辑功能的是____A______。

_____D_____。 _____A_____。 C . 加法器 5”,则译码器输出a ~g 应为

____C______。

A . 0100100

B .1100011

C . 1011011

D .0011011

分) 1对应的电压范围是___N 2____个输出端。

、_T_等四种类型。

16.对于D 触发器,若现态Q n = 0,要使次态Q n+1=0,则输入D=__0_____。

17.请写出描述触发器逻辑功能的几种方式___特性表、特性方程、状态图、波形图_________。

18.多个集电极开路门(OC 门)的输出端可以 _____线与_______。

19.T 触发器的特性方程是___n n Q T Q ⊕=+1_____,当T=1时,特性方程为___n n Q Q =+1_____,这时触发器可以用来作___2分频器_____。

20.构造一个十进制的异步加法计数器,需要多少个 __4____触发器。计数器的进位Cy 的频率与计数器时钟脉冲CP 的频率之间的关系是____1﹕10_________。

报信号,F=1表示报警,F=0表示不报警。

画出逻辑电路图

四、综合应用题(每小

题10分,共

20分)

25.3-8译码器

74LS138逻示,S1、2S 、辑符号如图所3S 为使能控制端。试用两片74LS138构成一个4-16译

码器。要求画出

连接图说明设计方案。

解:

26. 构成的寄存器,寄存器?设它初始状态Q 2 Q 1在加入1个CP 脉冲后,Q 2 Q 少?此后再加入一个CP 等于多少?

解: 时钟方程

激励方程

n Q D 20= ,

n Q D 01=,

n Q D 12= 状态方程

n n Q D Q 2010==+,n n Q D Q 0111==+,n n Q D Q 1212==+ 状态表

画出状态图 一、 选择题 1.一位十六进制数可以用 C 位二进制数来表

示。 A . 1 B . 2 C . 4

D . 16

2.十进制数25用8421BCD 码表示为 B 。

A .10 101

B .0010 0101

C .100101

D .10101

3. 以下表达式中符合逻辑运算法则的是 D 。

A.C ·C=C 2

B.1+1=10

C.0<1

D.A+1=1

4. 当逻辑函数有n 个变量时,共有 D 个变量取值组合?

A. n

B. 2n

C. n 2

D. 2n

5.A+BC= C 。

A .A +

B B.A +

C C.(A +B )(A+C ) D.B+C

6.在何种输入情况下,“与非”运算的结果是逻辑0。 D

A .全部输入是0 B.任一输入是0 C.仅一输入是0 D.全部输入是1

7. 以下电路中可以实现“线与”功能的有 C 。

A.与非门

B.三态输出门

C.集电极开路门

D. C MO S 与非门

8.以下电路中常用于总线应用的有 A 。

10.一个16选一的数据选择器,其地址输入(选择控制输入)端有 C 个。 A.1 B.2 C.4 D.16

11.四选一数据选择器的数据输出Y 与数据输入X i 和地址码A i 之

间的逻辑表达式为Y = A 。

A.3X A A X A A X A A X A A 0120

1101001+++ B.001X A A C.101X A A

D.3X A A 01

12.一个8选一数据选择器的数据输入端有 E 个。

A.1

B.2

C.3

D.4

E.8

13.在下列逻辑电路中,不是组合逻辑电路的有 D 。

A.译码器

B.编码器

C.全加器

D.寄存器

14.八路数据分配器,其地址输入端有 C 个。

A.1

B.2

C.3

D.4

E.8

16.N 个触发器可以构成能寄存 B 位二进制数码的寄存器。

A.N -1

B.N

C.N +1

D.2N

17.在下列触发器中,有约束条件的是 C 。

A.主从JK F/F

B.主从 D F /F

C.同步RS F/F (时钟脉冲)

D.边沿 D F/F

18.一个触发器可记录一位二进制代码,它有 C 个稳态。

A.0

B.1

C.2

D.3

E.4

19.存储8位二进制信息要 D 个触发器。

A.2

B.3

C.4

D.8

20.对于D 触发器,欲使Q n +1=Q n ,应使输入D = C 。

A.0

B.1

C.Q

D.Q

21.对于J K 触发器,若J=K ,则可完成 C 触发器的逻辑功能。

A.RS

B.D

C.T

D.T ˊ

22.欲使D 触发器按Q n +1=Q n 工作,应使输入D= D 。

A.0

B.1

C.Q

D.Q

23.下列触发器中,没有约束条件的是 BD 。 A.基本R S 触发器 B.主从R S 触发器 C.同步R S 触发器 D.

边沿D 触发器

24.为实现将J K 触发器转换为D 触发器,应使 A 。

A.J=D,K=D

B. K =D ,J=D

C.J=K=D

D.J=K=D

25.边沿式D 触发器是一种 C 稳态电路。

A.无

B.单

C.双

D.多

26.把一个五进制计数器与一个四进制计数器串联可得到 D 进制计数器。

A.4

B.5

C.9

D.20

27.下列逻辑电路中为时序逻辑

A.变量译码器

B.加法器 据选择器

相关文档
最新文档