02级数字电路基础期末试卷B答案
(完整版)数字电路基础考试题(附参考答案)
数字电子技术-考试复习题一、单项选择题1.(195)H 表示( D )。
(a) 二进制数 (b) 十进制数 (c)八进制数 (d) 十六进制数2.在TTL 门电路中,能实现“线与”的门电路是( B ) (a) 与非门 (b) 集电极开路门 (c) 或非门 (d) 或非门3.用不同数制的数字来表示2007,位数最少的是 。
(a) 十六进制数 (b) 十进制数 (c) 八进制数 (d) 二进制数 4.十进制数36转换为十六进制数,结果为 。
(a )26 (b )24 (c )22 (d )20 5.8421BCD 码10000111表示的十进制数是 。
(a ) 131 (b ) 103 (c ) 87 (d ) 13 6.A/D 转换输出的二进制代码位数越多,其转换精度( ) (a) 越高 (b) 越低 (c) 不变 (d) 无法确定 7.下列逻辑表示式正确的是( ) (a) 1=++B A B A (b)B A B A A +=+(c)B A B A B A AB +=+ (d) B A AB +=8. 下列电路中,属于时序逻辑电路的是( ). (a) 数据选择器 (b) 编码器 (c) 计数器 (d) 译码器 9. 由8位寄存器组成的扭环移位寄存器可以构成 进制计数器。
(a) 4 (b) 8 (c) 16 (d) 无法确定10. 555集成定时器构成的单稳态触发器,其暂态时间t W ≈________。
(a) 0.7RC (b) RC (c) 1.1RC (d) 1.4RC11.十进制数24转换为二进制数,结果为 。
(a )10100 (b )10010 (c )01100 (d )1100012. (a) 13. (c) 14. (c) 15. (d) 12.=O )275(( )D , 。
(a )275 (b) 629 (c) 2750 (d) 220013.三态门的第三态是 。
(a )低电平 (b )高电平(c ) 高阻 (d ) 任意电平 14.具有8个触发器的二进制异步计数器最多可能有 种状态。
(完整版)数字电路期末复习试题和答案解析
数字电路期末复习题及答案一、填空题1数字信号的特点是在时间上和幅值上都是断续变化的,其高电平和低电平常用1 _ 和_0 ___ 来表示。
2、分析数字电路的主要工具是逻辑代数,数字电路又称作逻辑电路。
3、逻辑代数又称为布尔代数。
最基本的逻辑关系有与、或、非三种。
常用的几种导出的逻辑运算为与非或非与或非同或异或。
4、逻辑函数的常用表示方法有逻辑表达式真值表逻辑图。
5、逻辑函数F=A BCD +A+B+C+ __________ 。
6、逻辑函数F=A B A B A B AB = ________ 0 _______ 。
7、OC门称为集电极开路门,多个OC门输出端并联到一起可实现丄与功能。
8、TTL与非门电压传输特性曲线分为饱和区、转折区、线性区、截止区。
9、触发器有2 个稳态,存储8位二进制信息要__8 ________________________个触发器。
1 0、一个基本RS触发器在正常工作时,它的约束条件是R+S=1,则它不允许输入S = 0且R= 0的信号。
11、一个基本RS触发器在正常工作时,不允许输入R=S= 1的信号,因此它的约束条件是RS=0 。
1 2、在一个CP脉冲作用下,引起触发器两次或多次翻转的现象称为触发器的空翻,触发方式为主从式或边沿式的触发器不会出现这种现象。
13、施密特触发器具有回差现象,又称电压滞后特性;单稳触发器最重要的参数为脉宽。
14、半导体数码显示器的内部接法有两种形式:共阴接法和共阳接法。
15、对于共阳接法的发光二极管数码显示器,应采用低电平驱动的七段显示译码器。
16、寄存器按照功能不同可分为两类:移位寄存器和数码寄存器。
17、时序逻辑电路按照其触发器是否有统一的时钟控制分为同步时序电路和异步时序电路。
、选择题1 一位十六进制数可以用 C 位一进制数来表示。
A 1B . 2 C.4D162、十进制数25用8421BCD码表示为 B 。
A 10 101B . 0010 0101 C.100101 D .101013、以下表达式中符合逻辑运算法则的是D。
数字电子技术基础期末试题及答案
一、填空题:(每空1分,共16分)1.逻辑函数有四种表示方法,它们分别是(真值表)、( 逻辑图 )、( 逻辑表达式 )和( 卡诺图 )。
2.将2004个“1”异或起来得到的结果是( 0 )。
3.目前我们所学的双极型集成电路和单极型集成电路的典型电路分别是( TTL )电路和( CMOS )电路。
4.施密特触发器有( 两 )个稳定状态.,多谐振荡器有( 0 )个稳定状态。
5.已知Intel2114是1K* 4位的RAM 集成电路芯片,它有地址线( 10 )条,数据线( 4 )条。
6.已知被转换的信号的上限截止频率为10kHz ,则A/D 转换器的采样频率应高于( 20 )kHz ;完成一次转换所用的时间应小于( 50 )。
7.GAL 器件的全称是( 通用阵列逻辑 ),与PAL 相比,它的输出电路是通过编程设定其( 输出逻辑宏单元 )的工作模式来实现的,而且由于采用了( E 2CMOS )的工艺结构,可以重复编程,使用更为方便灵活。
二、根据要求作题:(共16分)1. 试画出用反相器和集电极开路与非门实现逻辑函数 C B AB Y +=。
解:1.2、图1、2中电路由TTL 门电路构成,图3由CMOS 门电路构成,试分别写出F1、F2、F3的表达式。
AC F C F B A F +==+=321;;解:.2.三、已知电路及输入波形如图4(a )(b )所示,其中FF1是D 锁存器,FF2是维持-阻塞D 触发器,根据CP 和D 的输入波形画出Q1和Q2的输出波形。
设触发器的初始状态均为0。
(8分)解:四、分析图5所示电路,写出Z1、Z2的逻辑表达式,列出真值表,说明电路的逻辑功能。
(10分)解:四、(1)表达式(2)真值表R +VCC(3)逻辑功能为:全减器五、设计一位8421BCD 码的判奇电路,当输入码为奇数时,输出为1,否则为0。
要求使用两种方法实现:(1)用最简与非门实现,画出逻辑电路图;(2)用一片8选1数据选择器74LS151加若干门电路实现,画出电路图。
数字电子技术基础试题及答案一
数字电子技术基础试题及答案一TTA standardization office【TTA 5AB- TTAK 08- TTA 2C】数字电子技术基础期末考试试卷1. 时序逻辑电路一般由 和 两分组成。
2. 十进制数(56)10转换为二进制数为 和十六进制数为 。
3. 串行进位加法器的缺点是 ,想速度高时应采用 加法器。
4. 多谐振荡器是一种波形 电路,它没有稳态,只有两个 。
5. 用6个D 触发器设计一个计数器,则该计数器的最大模值M= 。
1.写出函数F (A,B,C,D) =A B C D E ++++的反函数。
2.证明逻辑函数式相等:()()BC D D B C AD B B D ++++=+ 3.已知逻辑函数F= ∑(3,5,8,9,10,12)+∑d(0,1,2) (1)化简该函数为最简与或式:(2)画出用两级与非门实现的最简与或式电路图: 4.555定时器构成的多谐振动器图1所示,已知R1=1KΩ,R2=Ω,C=μF 。
试求脉冲宽度T ,振荡频率f 和占空比q 。
图15.某地址译码电路如图2所示,当输入地址变量A7-A0的状态分别为什么状态 时,1Y 、6Y 分别才为低电平(被译中)。
………………………密……………………封…………………………装…………………订………………………线……………………… 学院 专业(班级) 姓名 学号……………………6.触发器电路就输入信号的波形如图3所示,试分别写出D触发器的Q和Q1的表达式,并画出其波形。
图D= Q n+1=Q1=7. 已知电路如图4所示,试写出:①驱动方程;②状态方程;③输出方程;④状态表;⑤电路功能。
图41.设计一个三变量偶检验逻辑电路。
当三变量A、B、C输入组合中的“1”的个数为偶数时F=1,否则F=0。
选用8选1数选器或门电路实现该逻辑电路。
要求:(1)列出该电路F(A,B,C)的真值表和表达式;(2)画出逻辑电路图。
A B C F2.试用74161、3-8译码器和少量门电路,实现图5所示波形VO1、VO2,其中CP为输入波形。
期末考试数字电子技术试题及答案(DOC)
数字电子技术基础试题(一)一、填空题 : (每空1分,共10分)1. (30.25) 10 = ( ) 2 = ( ) 16 。
2 . 逻辑函数L = + A+ B+ C +D = 。
3 . 三态门输出的三种状态分别为:、和。
4 . 主从型JK触发器的特性方程= 。
5 . 用4个触发器可以存储位二进制数。
6 . 存储容量为4K×8位的RAM存储器,其地址线为条、数据线为条。
二、选择题: (选择一个正确的答案填入括号内,每题3分,共30分 )1.设图1中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:()图。
图 12.下列几种TTL电路中,输出端可实现线与功能的电路是()。
A、或非门B、与非门C、异或门D、OC门3.对CMOS与非门电路,其多余输入端正确的处理方法是()。
A、通过大电阻接地(>1.5KΩ)B、悬空C、通过小电阻接地(<1KΩ)D、通过电阻接V CC4.图2所示电路为由555定时器构成的()。
A、施密特触发器B、多谐振荡器C、单稳态触发器D、T触发器5.请判断以下哪个电路不是时序逻辑电路()。
图2A、计数器B、寄存器C、译码器D、触发器6.下列几种A/D转换器中,转换速度最快的是()。
图2A、并行A/D转换器B、计数型A/D转换器C、逐次渐进型A/D转换器D、双积分A/D转换器7.某电路的输入波形 u I 和输出波形 u O 如图 3所示,则该电路为()。
图3A、施密特触发器B、反相器C、单稳态触发器D、JK触发器8.要将方波脉冲的周期扩展10倍,可采用()。
A、10级施密特触发器B、10位二进制计数器C、十进制计数器D、10位D/A转换器9、已知逻辑函数与其相等的函数为()。
A、B、C、D、10、一个数据选择器的地址输入端有3个时,最多可以有()个数据信号输出。
A、4B、6C、8D、16三、逻辑函数化简(每题5分,共10分)1、用代数法化简为最简与或式Y= A +2、用卡诺图法化简为最简或与式Y= + C +A D,约束条件:A C + A CD+AB=0四、分析下列电路。
数电期末试卷及答案(共4套)
《数字电子技术基础》期终考试试题一、填空题:(每空1分,共15分)1.逻辑函数Y AB C=+的两种标准形式分别为()、()。
2.将2004个“1”异或起来得到的结果是()。
3.半导体存储器的结构主要包含三个部分,分别是()、()、()。
4.8位D/A转换器当输入数字量10000000为5v。
若只有最低位为高电平,则输出电压为()v;当输入为10001000,则输出电压为()v。
5.就逐次逼近型和双积分型两种A/D转换器而言,()的抗干扰能力强,()的转换速度快。
6.由555定时器构成的三种电路中,()和()是脉冲的整形电路。
7.与PAL相比,GAL器件有可编程的输出结构,它是通过对()进行编程设定其()的工作模式来实现的,而且由于采用了()的工艺结构,可以重复编程,使它的通用性很好,使用更为方便灵活。
二、根据要求作题:(共15分)1.将逻辑函数P=AB+AC写成“与或非”表达式,并用“集电极开路与非门”来实现。
2.图1、2中电路均由CMOS门电路构成,写出P、Q 的表达式,并画出对应A、B、C的P、Q波形。
三、分析图3所示电路:(10分)1)试写出8选1数据选择器的输出函数式;2)画出A2、A1、A0从000~111连续变化时,Y的波形图;3)说明电路的逻辑功能。
四、设计“一位十进制数”的四舍五入电路(采用8421BCD码)。
要求只设定一个输出,并画出用最少“与非门”实现的逻辑电路图。
(15分)五、已知电路及CP、A的波形如图4(a) (b)所示,设触发器的初态均为“0”,试画出输出端B和C的波形。
(8分)BC六、用T触发器和异或门构成的某种电路如图5(a)所示,在示波器上观察到波形如图5(b)所示。
试问该电路是如何连接的?请在原图上画出正确的连接图,并标明T的取值。
(6分)七、图6所示是16*4位ROM和同步十六进制加法计数器74LS161组成的脉冲分频电路。
ROM中的数据见表1所示。
试画出在CP信号连续作用下的D3、D2、D1、D0输出的电压波形,并说明它们和CP信号频率之比。
数电期末考试试卷及答案
一.填空题(1分/空,共24分)1)十进制数(99.375)10=(1100011.011)2=(63.6)16。
2)数字电路按照其结构和工作原理分为两大类:组合逻辑电路和时序逻辑电路。
3)以下类型门电路多余的输入端应如何处理:TTL 与非门:接高电平或者悬空或者并联,CMOS 与非门:接高电平或者并联。
4)逻辑函数Y=AB+BC+CA 的与非-与非式为((AB)’(BC)’(CA)’)’。
5)三态输出门在普通门电路输出状态的基础上增加的状态为__高阻态___。
6)TTL 反相器的阈值电压为V TH =1.4V 。
若CMOS 反向器的V DD =10V 则其阈值电压为V TH =5V。
7)RS 触发器的特性方程为:Q*=S+R’Q ,(约束条件:SR=0),T 触发器的特性方程为:Q*=T’Q+TQ’。
8)16选1数据选择器的地址端有4位,n 个触发器构成计数器的最大计数长度为2n 。
9)如图(1-1)所示触发器电路中,当A=1时,输出状态为____Q=1___,如图(1-2)所示计数器电路为___6___进制计数器。
10)触发器三种触发方式分别为:电平触发,脉冲触发(主从触发),边沿触发,其中边沿触发的触发器抗干扰能力最强。
11)在多谐振荡器,单稳态触发器,施密特触发器中,施密特触发器中常用于波形的变换和整形,单稳态触发器常用于定时及延时,多谐振荡器常用于产生脉冲波形。
图(1-3)中555定时器接成的是施密特触发器。
√二.将下列逻辑函数化简为最简与-或形式(方法不限)(每小题5分,共15分,按步骤酌情给分)1)CDACD ABC AC Y +++=''2)求Y=BC AC C A B A +++))'')('((的反函数并化简=AC’+C(AB+AD’+D)Y’=[(A’B+AC’)’+(A’+C’)](B’+C’)=AC’+C(A+D)=[(A+B’)(A’+C)+A’+C’](B’+C’)=AC’+AC+CD =(AC+A’B’+B’C+A’+C’)(B’+C’)=A+CD=B’+C’3)356710(,,,)(,,,,)Y A B C D m m m m m =∑,给定约束条件:012480m m m m m ++++=。
数字电子技术期末复习题库及答案完整版
数字电子技术期末复习题库及答案完整版数字电子技术期末复习题库及答案HEN system office room 【HEN16H-HENS2AHENS8Q8-HENH1688】第1单元能力训练检测题一、填空题1、由二值变量所构成的因果关系称为逻辑关系。
能够反映和处理逻辑关系的数学工具称为逻辑代数。
2、在正逻辑的约定下,“1”表示高电平,“0”表示低电平。
3、数字电路中,输入信号和输出信号之间的关系是逻辑关系,所以数字电路也称为逻辑电路。
在逻辑关系中,最基本的关系是与逻辑、或逻辑和非逻辑。
4、用来表示各种计数制数码个数的数称为基数,同一数码在不同数位所代表的权不同。
十进制计数各位的基数是10,位权是10的幂。
5、8421 BCD码和2421码是有权码;余3码和格雷码是无权码。
6、进位计数制是表示数值大小的各种方法的统称。
一般都是按照进位方式来实现计数的,简称为数制。
任意进制数转换为十进制数时,均采用按位权展开求和的方法。
7、十进制整数转换成二进制时采用除2取余法;十进制小数转换成二进制时采用乘2取整法。
8、十进制数转换为八进制和十六进制时,应先转换成二进制,然后再根据转换的二进数,按照三个数码一组转换成八进制;按四个数码一组转换成十六进制。
9、逻辑代数的基本定律有交换律、结合律、分配律、反演律和非非律。
10、最简与或表达式是指在表达式中与项中的变量最少,且或项也最少。
13、卡诺图是将代表最小项的小方格按相邻原则排列而构成的方块图。
卡诺图的画图规则:任意两个几何位置相邻的最小项之间,只允许一位变量的取值不同。
14、在化简的过程中,约束项可以根据需要看作1或0。
二、判断正误题1、奇偶校验码是最基本的检错码,用来使用PCM方法传送讯号时避免出错。
(对)2、异或函数与同或函数在逻辑上互为反函数。
(对)3、8421BCD码、2421BCD码和余3码都属于有权码。
(错)4、二进制计数中各位的基是2,不同数位的权是2的幂。
【强烈推荐】数字电子技术基础期末考试试卷及 答案
数字电子技术基础期末考试试卷及答案一、填空题 : (每空1分,共10分)1. (30.25) 10 = (11110.01 ) 2 = ( 1E.4) 16 。
2 . 逻辑函数L = + A+ B+ C +D = 1 。
3 . 三态门输出的三种状态分别为:、和。
4 . 主从型JK触发器的特性方程= 。
5 . 用4个触发器可以存储位二进制数。
6 . 存储容量为4K×8位的RAM存储器,其地址线为 12 条、数据线为 8 条。
1. (30.25) 10 = ( 11110.01 ) 2 = ( 1E.4 ) 16 。
2 . 1。
3 . 高电平、低电平和高阻态。
4 . 。
5 . 四。
6 . 12、 8二、选择题: (选择一个正确的答案填入括号内,每题3分,共30分 )1.设下图中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:(C )图。
2.下列几种TTL电路中,输出端可实现线与功能的电路是( D)。
A、或非门B、与非门C、异或门D、OC门3.对CMOS与非门电路,其多余输入端正确的处理方法是(D )。
A、通过大电阻接地(>1.5KΩ)B、悬空C、通过小电阻接地(<1KΩ)B、 D、通过电阻接V CC4.图2所示电路为由555定时器构成的(A )。
A、施密特触发器B、多谐振荡器C、单稳态触发器D、T触发器5.请判断以下哪个电路不是时序逻辑电路(C )。
A、计数器B、寄存器C、译码器D、触发器6.下列几种A/D转换器中,转换速度最快的是(A )。
A、并行A/D转换器B、计数型A/D转换器C、逐次渐进型A/D转换器B、 D、双积分A/D转换器7.某电路的输入波形 u I 和输出波形 u O 如下图所示,则该电路为( C)。
A、施密特触发器B、反相器C、单稳态触发器D、JK触发器8.要将方波脉冲的周期扩展10倍,可采用(C )。
A、10级施密特触发器B、10位二进制计数器C、十进制计数器B、D、10位D/A转换器9、已知逻辑函数与其相等的函数为( D)。
数电期末试卷及答案(共4套)
大学信息院《数字电子技术基础》期终考试试题(110分钟)(第一套)一、填空题:(每空1分,共15分)1.逻辑函数Y AB C=+的两种标准形式分别为()、()。
2.将2004个“1”异或起来得到的结果是()。
3.半导体存储器的结构主要包含三个部分,分别是()、()、()。
4.8位转换器当输入数字量10000000为5v。
若只有最低位为高电平,则输出电压为()v;当输入为10001000,则输出电压为()v。
5.就逐次逼近型和双积分型两种转换器而言,()的抗干扰能力强,()的转换速度快。
6.由555定时器构成的三种电路中,()和()是脉冲的整形电路。
7.与相比,器件有可编程的输出结构,它是通过对()进行编程设定其()的工作模式来实现的,而且由于采用了()的工艺结构,可以重复编程,使它的通用性很好,使用更为方便灵活。
二、根据要求作题:(共15分)1.将逻辑函数写成“与或非”表达式,并用“集电极开路与非门”来实现。
2.图1、2中电路均由门电路构成,写出P、Q 的表达式,并画出对应A、B、C的P、Q波形。
三、分析图3所示电路:(10分)1)试写出8选1数据选择器的输出函数式;2)画出A2、A1、A0从000~111连续变化时,Y的波形图;3)说明电路的逻辑功能。
四、设计“一位十进制数”的四舍五入电路(采用8421码)。
要求只设定一个输出,并画出用最少“与非门”实现的逻辑电路图。
(15分)五、已知电路及、A的波形如图4(a) (b)所示,设触发器的初态均为“0”,试画出输出端B和C的波形。
(8分)BC六、用T触发器和异或门构成的某种电路如图5(a)所示,在示波器上观察到波形如图5(b)所示。
试问该电路是如何连接的?请在原图上画出正确的连接图,并标明T的取值。
(6分)七、图6所示是16*4位和同步十六进制加法计数器74161组成的脉冲分频电路。
中的数据见表1所示。
试画出在信号连续作用下的D3、D2、D1、D0输出的电压波形,并说明它们和信号频率之比。
数字电子技术基础期末试题及答案
一、填空题:(每空1分,共16分)1.逻辑函数有四种表示方法,它们分别是(真值表)、( 逻辑图 )、( 逻辑表达式 )和( 卡诺图 )。
2.将2004个“1”异或起来得到的结果是( 0 )。
3.目前我们所学的双极型集成电路和单极型集成电路的典型电路分别是( TTL )电路和( CMOS )电路。
4.施密特触发器有( 两 )个稳定状态.,多谐振荡器有( 0 )个稳定状态。
5.已知Intel2114是1K* 4位的RAM 集成电路芯片,它有地址线( 10 )条,数据线( 4 )条。
6.已知被转换的信号的上限截止频率为10kHz ,则A/D 转换器的采样频率应高于( 20 )kHz ;完成一次转换所用的时间应小于( 50 )。
7.GAL 器件的全称是( 通用阵列逻辑 ),与PAL 相比,它的输出电路是通过编程设定其( 输出逻辑宏单元 )的工作模式来实现的,而且由于采用了( E 2CMOS )的工艺结构,可以重复编程,使用更为方便灵活。
二、根据要求作题:(共16分)1. 试画出用反相器和集电极开路与非门实现逻辑函数 C B AB Y +=。
解:1.R+VCC2、图1、2中电路由TTL 门电路构成,图3由CMOS 门电路构成,试分别写出F1、F2、F3的表达式。
解:.2. C B AC F C F B A F +==+=321;;三、已知电路及输入波形如图4(a )(b )所示,其中FF1是D 锁存器,FF2是维持-阻塞D 触发器,根据CP 和D 的输入波形画出Q1和Q2的输出波形。
设触发器的初始状态均为0。
(8分)解:四、分析图5所示电路,写出Z1、Z2的逻辑表达式,列出真值表,说明电路的逻辑功能。
(10分)解:四、(1)表达式7321742121m m m m Z m m m m Z +++=+++= (2)真值表(3)逻辑功能为:全减器五、设计一位8421BCD 码的判奇电路,当输入码为奇数时,输出为1,否则为0。
(完整word版)数字电子技术基础试题及答案
)级班(业专、化简、证明、分析综合题: (每小题10分,共70分)1 .写出函数F (A,B,C,D) = A B C D E的反函数。
F =2.证明逻辑函数式相等: BC D D(B C)(AD B) = B D数字电子技术基础期末考试试卷课程名称数字电子技术基础 B ______ 卷考试形式闭卷考核类型考试本试卷共3 大题,卷面满分100分,答题时间120分钟。
1. 时序逻辑电路一般由_______________ 和 _______________ 两分组成。
2. 十进制数(56)10转换为二进制数为__________ 和十六进制数为___________3. 串行进位加法器的缺点是_________ ,想速度高时应采用____________ 加法器'4. 多谐振荡器是一种波形________ 电路,它没有稳态,只有两个_______________5. 用6个D触发器设计一个计数器,则该计数器的最大模值M __________________3. 已知逻辑函数F= E( 3,5,8,9 , 10, 12) +E d(0,1,2)(1)化简该函数为最简与或式:(2)画出用两级与非门实现的最简与或式电路图:4. 555定时器构成的多谐振动器图1所示,已知R1=1K Q, R2=8.2K Q, C=0.1卩F试求脉冲宽度T,振荡频率f和占空比qRiR2Ucc8 43 Hilo 5552 5]==0*0 wF5.某地址译码电路如图2所示,当输入地址变量A7-A0的状态分别为什么状态时,Y 1、Y 分别才为低电平(被译中)oAr As As Ai A36•触发器电路就输入信号的波形如图 3所示,试分别写出D 触发器的Q 和Q1 的表达式,并画出其波形。
CP_jn_TL_n_TL-TLRd AO E QI7. D=n+1Q已知电路如图4所示,试写出:Q i =①驱动方程;②状态方程;③输出方程;④状态表;⑤电路功能。
(完整版)数字电路基础考试题(附参考答案)(可编辑修改word版)
数字电子技术-考试复习题一、单项选择题1.(195)H表示( D )。
(a) 二进制数(b) 十进制数(c)八进制数(d) 十六进制数2.在TTL 门电路中,能实现“线与”的门电路是( B )(a)与非门(b) 集电极开路门(c) 或非门(d) 或非门3.用不同数制的数字来表示2007,位数11.十进制数24 转换为二进制数,结果为。
(a)10100 (b)10010 (c)01100 (d)1100012.(a) 13.(c) 14.(c) 15.(d)最少的是。
(a)十六进制数(b) 十进制数(c) 八进制数(d) 二进制数4.十进制数36 转换为十六进制数,结果12.( )D,。
(275)O=为。
(a)275 (b) 629 (c) (a)26 (b)24(c)2750 (d) 220022 (d)20 13.三态门的第三态是。
5.8421BCD 码10000111 表示的十进制数是。
(a)131 (b)103 (c)87 (d)136.A/D 转换输出的二进制代码位数越多,其转换精度()(a)越高(b) 越低(c)不变(d) 无法确定7.下列逻辑表示式正确的是()(a)低电平(b)高电平(c)高阻(d)任意电平14.具有8 个触发器的二进制异步计数器最多可能有种状态。
(a)8 (b)128 (c)256 (d)51215.“或非”逻辑运算结果为“0”的条件是该或项的变量。
(a)全部输入“0”(b)全部输入“1”(a) A +B +AB = 1 (b)(c)任一个输入“0”(d)A +AB =A +B(c) AB +AB =AB +AB AB =A +B (d)任一个输入“1”16.当TTL 门电路输入端对地接电阻R=10k Ω时,相当于此端。
8.下列电路中,属于时序逻辑电路的是( ).(a)数据选择器(b) 编码器(c) 计数器(d) 译码器9.由8 位寄存器组成的扭环移位寄存器可以构成进制计数器。
《数字电子技术基础》期末试卷及答案2套
班级学号姓名※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※装订线XXXX职业学院学年第二学期级专业数字电路考试卷(A)题号一二三四五六总分得分评卷教师一、计算题(每题5分,共20分)将下列非十进制数转换成等效的十进制数(1)10110.011(2)(2)2AD.C7(16)(3)621.34(8)(4)将29.437(10)转换成二进制数二、逻辑函数化简题(共15分)1、用卡诺图法将下列函数化简成最简式(9分)∑=)、、、、、、、()、、、1514131210853(mDCBAF2、写出下列逻辑图的输出函数表达式(6分)三、应用题(15分)试用两片74HC151扩展成十六选一的数据选择器,请画出实现该功能的逻辑图,并标出用到的芯片管脚号。
班级学号姓名※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※装订线四、简答题(10分)常用的触发器有那些类型,各有什么功能?对应的芯片型号有哪些?五、分析题(10分)分析说明下列各图所示电路,各是几进制记数器。
(要有分析过程)(1)(2)六、综合设计题(30分)请设计一个24进制的控制电路,所用芯片自选。
要求:(1)具备暂停、继续走时功能(2)具备随时清零功能(3)只须画出逻辑图既可,但要在逻辑图上标出芯片的型号,标出需要用到的管脚号。
《数字电路基础》期末考试试卷附答案
《数字电路基础》期末考试试卷附答案一、选择题(3分×10=30分)1.数字信号的特点是( )A .在时间上和幅值上都是连续的B .在时间上是离散的,在幅值上是连续的C .在时间上是连续的,在幅值上是离散的D .在时间上和幅值上都是不连续的2.将十六进制数(FD)16转换为二进制数的结果是( )A .(11011111)2B .(11111101)2C .(11111011)2D .(11111100)23.-0101的原码、反码和补码分别为( )A .10101,11010,11011B .00101,11010,11011C .10101,11010,11010D .00101,01010,110114.逻辑函数式C AB AB )('+化简后的最简与或表达式为( )A .BC A +B .AC .C AB +')(D .C AB +5.逻辑函数)()(''+'+=E D C B A F 的反函数为 ( )A . ))(('+''+E D CB A B . ))(('''+E DC B AC . ))((''+'+'ED C B A D . ))(('''+'E D C B A6.为实现将JK 触发器转换为D 触发器,应使( )。
A . D K D J '==,B . D K D J ='=,C .D K J == D .D K J '==7.一个4位移位寄存器原来的状态为0000,如果串行输入始终为1,则经过4个移位脉冲后寄存器的内容为( )。
A . 0001B . 0111C . 1110D . 11118.石英晶体振荡器的主要优点是( )A .电路简单B .频率稳定度高C .振荡频率高D .振荡频率低9.可以用来自动产生矩形波信号的是( )A. 施密特触发器B. T 触发器C. 单稳态触发器D. 多谐振荡器10.与非门...构成的SR 锁存器,使输出为“0”态的D S '、D R '端输入为:( ) A .0='='D DR S B .0='D S ,1='D R C .1='D S ,0='D R D .1='='D D R S二、填空题(2分×15=30分)1、 JK 触发器的特性方程为 。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
数字电子技术基础试卷B卷答案
02级物教(期末)考试时间: 120 分钟考试方式: 闭卷笔试
一、判断题:下面描述正确的打‘√’,错误的打‘×’(每小题1分,共10分)
1、TTL器件比CMOS器件功耗小[×]
2、3线-8线译码器74138有8个数据输入端,3个数据输出端[×]
3、7段显示译码器是唯一地址译码器[×]
4、数据分配器是单输入多输出通道器件[√]
5、数据选择器具有多个数据输入通道[√]
6、74LS151是8选1数据选择器,也可用它来实现逻辑函数[√]
7、卡诺图可用来化简任意个变量的逻辑表达式[×]
8、只要输入信号同时变化,就可消除竞争冒险[×]
9、三态门表示有三种输出状态[√]
10、集电极开路门可用于线与,但必须接上拉电阻[√]
二、写出图中电路的逻辑函数表达式。
(每小题5分,共10分)
AB+
1、F=A⊕B
2、CD
三、选择题:(多选题,多选或少选不得分,每小题4分,共40分)
四、填空题(每空1分,共20分)
1、寄存器中,与触发器相配合的控制电路通常由 门电路(选择提示:门电路、触发器、晶体二极管)构成。
2、一个五位的二进制加法计数器,由00000状态开始,问经过75个输入脉冲后,此计数器的状态为_01011_。
(2**5=32,2×32=64,75-64=11)
3、一个触发器可表示_1_位二进制码,三个触发器串接起来,可表示_3_ 位二进制数。
4、欲表示十进制的十个数码,需要_4_个触发器。
5、RS _触发器存在输入约束条件,主从JK 触发器会出现一次翻转现象。
6、负跳沿触发翻转的主从JK 触发器的输入信号应该在CP 为_低电平_时加入,在CP 为_高电平_时输入信号要求稳定不变。
7、四位移位寄存器可以寄存四位数码,若将这些数码全部从串行输出端输出, 需经过_3_个时钟周期。
8、正跳沿触发翻转的D 触发器的输入信号在CP 上升沿 前一瞬间加入。
9、T 触发器是由_JK _触发器的数据输入端短接而成。
10、由与非门组成的基本RS 触发器当输入R=0,S=0时,同向输出端Q =_1_,反向输出端Q =_1_,当_R 和S 同时由0变1_时,输出不定状态。
11、触发器的脉冲工作特性是指对_输入信号_和_时钟脉冲_的要求。
五、用CMOS 电路实现下面的逻辑函数,画出其内部电路图(用场效应管作为基本单元) ,要求清晰整洁。
(共10分,每小题5分)
1、L=C AB +
2、L=B A +
六、设计一个由三人投票(只能投赞成和反对票)的表决电路,当多数人赞成时,投票通过。
投赞成票约定为0,投票通过约定为0,只限用与非门电路,要求写出设计过程(10分) 解:
L=AB+BC+CA+ABC=AB+BC+CA
3、将其划简为与非表达式为:
L=CA BC AB ⋅⋅
4、依上式画出逻辑电路图如下:
险。
从卡诺图知,逻辑功能不变而能消除“0”冒险的逻辑表达式为 F(A,B,C,D)=D B D C C B C B +++。