常用芯片引脚图[1]
单片机引脚说明-按其引脚功能分为四部分叙述这40条引脚的功能
下面按其引脚功能分为四部分叙述这40条引脚的功能。
1、主电源引脚VCC和VSSVCC——(40脚)接+5V电压;VSS——(20脚)接地。
2、外接晶体引脚XTAL1和XTAL2XTAL1(19脚)接外部晶体的一个引脚。
在单片机内部,它是一个反相放大器的输入端,这个放大器构成了片内振荡器。
当采用外部振荡器时,对HMOS单片机,此引脚应接地;对CHMOS单片机,此引脚作为驱动端。
XTAL2(18脚)接外晶体的另一端。
在单片机内部,接至上述振荡器的反相放大器的输出端。
采用外部振荡器时,对HMOS单片机,该引脚接外部振荡器的信号,即把外部振荡器的信号直接接到内部时钟发生器的输入端;对XHMOS,此引脚应悬浮。
3、控制或与其它电源复用引脚RST/VPD、ALE/PROG、PSEN和EA/VPP①RST/VPD(9脚)当振荡器运行时,在此脚上出现两个机器周期的高电平将使单片机复位。
推荐在此引脚与VSS引脚之间连接一个约8.2k的下拉电阻,与VCC引脚之间连接一个约10μF的电容,以保证可靠地复位。
VCC掉电期间,此引脚可接上备用电源,以保证内部RAM的数据不丢失。
当VCC主电源下掉到低于规定的电平,而VPD在其规定的电压范围(5±0.5V)内,VPD就向内部RAM 提供备用电源。
②ALE/PROG(30脚):当访问外部存贮器时,ALE(允许地址锁存)的输出用于锁存地址的低位字节。
即使不访问外部存储器,ALE端仍以不变的频率周期性地出现正脉冲信号,此频率为振荡器频率的1/6。
因此,它可用作对外输出的时钟,或用于定时目的。
然而要注意的是,每当访问外部数据存储器时,将跳过一个ALE脉冲。
ALE端可以驱动(吸收或输出电流)8个LS型的TTL输入电路。
对于EPROM单片机(如8751),在EPROM编程期间,此引脚用于输入编程脉冲(PROG)。
③PSEN(29脚):此脚的输出是外部程序存储器的读选通信号。
在从外部程序存储器取指令(或常数)期间,每个机器周期两次PSEN有效。
电路常用IC引脚功能图
交直流调速器电路常用IC引脚功能图说明:从应用的维修的角度,掌握一些IC器件的引脚功能,便于测量部分引脚的电压(电平)状态,判断IC是否处于正常工作状态就够了。
IC内部,具体是个什么电路,是来不及也无须去管它的。
比如单片机电路,重点检测供电、复位、晶振、控制信号、输入信号几个端子的电压(电平)状态,就可以了。
对于数字(包括光耦合器)电路,一般情况下,知道器件引脚功能,便可根据输入、输出端的逻辑关系,测量判断IC的好坏了。
而模拟电路,在变频器电路中,一半是用于处理开关量信号的,如电压比较器等,检测判断上,同数字电路是一样方便的。
部分处理模拟信号的模拟电路,可据动、静态电压的明显变化,测其好坏,也不是太难的事。
因而,只要知晓两点,1:IC是个什么类型的芯片,数字或模拟电路?2:引脚功能,该脚为输入、输出或供电脚?便能实施测量了。
将变频器常用IC引脚功能图,集中附录于后,就不必花费大量时间再去查阅相关的手册了。
一、CPU(微控制器)芯片及外围IC电路引脚功能图:1、CPU芯片-MB90F562B 贴片封装64引脚,应用广泛:2、CPU芯片-S87C196MH贴片封装80引脚,应用广泛:3、CPU芯片-MN18992MDY-6 塑封双列直插,64引脚,用于松下早期DV551、DV561机型:4、CPU芯片-HD6404733037F 贴片封装80引脚,应用广泛:5、存储器引脚功能图:93C56 24C04A 93C66 6、RS485通讯模块引脚功能图:ADM485 SN75179B二、常用运算放大器引脚功能图:LF347四运放电路 LM324四运放电路 LM339四运放(开路集电极输出)LF353 双运放电路 LM393 双运放(开路集电极输出) TL072四运放电路运算放大器多用于电流、电压检测电路,用于处理模拟信号和将模拟信号转换为开关量信号——报警、停机保护信号。
开路集电极输出型多用于电压比较器电路。
Dsp2812芯片管脚说明(中文)
TDO
D12
127
93
O/Z
—
EMU0
D11
137
100
I/O/Z
PU
ADC 模拟输入信号 ADCINA7 ADCINA6 ADCINA5 ADCINA4 ADCINA3 ADCINA2 ADCINA1 ADCINA0 B5 D5 E5 A4 B4 C4 D4 A3 167 168 169 170 171 172 173 174 119 120 121 122 123 124 125 126 I I I I I I I I 续表 引脚号 名 字 179 针 176 针 GHH 封装 F5 D1 D2 D3 C1 B1 C3 C2 E2 PGF 封装 9 8 7 6 5 4 3 2 11 128 针 PBK 封装 9 8 7 6 5 4 3 2 11 I/O/Z PU/PDS 说 明 采样/保持 A 的 8 通道模拟输入。在器件未 上电之前 ADC 引脚不会被驱动
118 115 114 1 128
I I I
ADC 模拟电源(3.3V) ADC 数字地 ADC 数字电源(1.8V) I/O 模拟电源(3.3V) I/O 模拟地 电源信号
20 29 42 56 63 74 82 82 102 110
1.8V 或 1.9V 核心数字电源
续表 179 针 176 针 GHH 封装 VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS VDDAIO VSSAIO VDDIO VDDIO VDDIO VDDIO VDDIO VDDIO VDD3VL G4 K1 L2 P4 K6 P8 M10 L11 K13 J14 G13 E14 B14 D10 C10 B8 B2 A2 J4 L7 L10 N14 G11 E9 N8 PGF 封装 19 32 38 52 58 70 78 86 99 105 113 120 129 142 — 153 1 176 31 64 81 — 114 145 69 128 针 PBK 封装 17 26 26 39 — 53 59 62 73 — — 88 95 — 103 109 1 128 25 49 — — 83 104 52 Flash 核电源(3.3V),上电后所有时间 内都应将该引脚接至 3.3V GPIOA 或 EVA 信号 I/O 数字电源(3.3V) I/O 模拟电源(3.3V) I/O 口模拟地
74系列芯片引脚图资料大全(74serieschippindataDaquan)
74系列芯片引脚图资料大全(74 series chip pin data Daquan)74 series chip pin data DaquanAuthor: anonymous sources: the original hits: 57623 update: 07 2007 26 June [font: Small]In order to facilitate everyone, I have collected the following 74 series chip pin data, if necessary, please go to the electronic forum /bbs/Inverter driver LS04, LS05, LS06, LS07, LS125, LS240, LS244, LS245LS00 LS08 LS10 LS11 LS20 NAND gate LS21 LS27 LS30 LS38Or gate or gate or gate and the LS02 LS32 LS51 LS64 LS65Exclusive OR gate comparator LS86Decoder LS138 LS139Register LS74, LS175, LS373Inverter:Vcc 6A 6Y 5A 5Y 4A 4Y six 74LS04 gateThe top - the top - the top - viewpoint of "top - the top - the top - the top six via gate (OC gate) 74LS05_ / 141312111098 / six gates (OC output voltage) 74LS06Y = A),Of the 1234567,: - - - -::::::: "-1A, 1Y, 2A, 2Y, 3A, 3Y, GNDDriver:Vcc, 6A, 6Y, 5A, 5Y, 4A, 4YThe top - the top - the top chrysene - - - - the top top top top grosseserrataOf the 141312111098,Y = A (OC), the six driver output voltage) 74LS07Of the 1234567,: - - - -::::::: "-1A, 1Y, 2A, 2Y, 3A, 3Y, GNDVcc, -4C, 4A, 4Y, -3C, 3A, 3YThe top - the top - the top chrysene - - - - the top top top top grosseserrata_ / 141312111098 /Y =A+C), four bus three state gate 74LS125Of the 1234567,: - - - -::::::: "--1C, 1A, 1Y, -2C, 2A, 2Y, GNDVcc, -G, B1, B2, B3, B4, B8, B6, B8, B7The top - the top - the top chrysene - - - - the top top top top top top top grosseserrata - - - 8 bus driver 74LS2452019181716151413 / 1211 /DIR=1, A=>B)12345678 / 910 / DIR=0 B=>A: - - - -::::::: - - - - -:: "DIR, A1, A2, A3, A4, A5, A6, A7, GND, A8Top gate, driver and gate, or gate NAND gate, or gate XOR gate, comparator decoder registerPositive logic and gate NAND gate:Vcc, 4B, 4A, 4Y, 3B, 3A, 3YThe top - the top - the top chrysene - - - - the top top top top grosseserrataOf the 141312111098,Y = AB), 2 input four positive and 74LS08Of the 1234567,: - - - -::::::: "-1A, 1B, 1Y, 2A, 2B, 2Y, GNDVcc, 4B, 4A, 4Y, 3B, 3A, 3YThe top - the top - the top chrysene - - - - the top top top top grosseserrata__ / 141312111098 /y = (ab) │ 2输入四正与非门 74ls00│ 1 2 3 4 5 6 7│└┬ - ┬ - ┬ - ┬ - ┬ - ┬ - ┬┘1a, 1b, 2a, 2b gnd 1y 2yvcc 1c, 1y 3c, 3b, 3a 3y┌┴ - ┴ - ┴ - ┴ - ┴ - ┴ - ┴┐_ _ _ │14 13 12 11 10 9 8│y = abc) 3输入三正与非门│ 74ls10│ 1 2 3 4 5 6 7│└┬ - ┬ - ┬ - ┬ - ┬ - ┬ - ┬┘1a, 1b, 2a, 2b, 2c gnd 2yvcc h g y┌┴ - ┴ - ┴ - ┴ - ┴ - ┴ - ┴┐│14 13 12 11 10 9 8││ 8输入与非门 74ls30)│ 1 2 3 4 5 6 7│ _ _ _ _ _ _ _ _└┬ - ┬ - ┬ - ┬ - ┬ - ┬ - ┬┘ y = abcdefgha b c d e f gnd页首非门, 驱动器与门, 与非门或门, 或非门异或门, 比较器译码器寄存器正逻辑或门, 或非门:vcc 4b, 3b, 3a, 4a 4y 3y┌┴ - ┴ - ┴ - ┴ - ┴ - ┴ - ┴┐ 2输入四或门 74ls32 │14 13 12 11 10 9 8││ y = (a + b)│ 1 2 3 4 5 6 7│└┬ - ┬ - ┬ - ┬ - ┬ - ┬ - ┬┘1a, 1b, 2a, 2b gnd 1y 2yvcc 4y 4b, 4a 3y 3b, 3a┌┴ - ┴ - ┴ - ┴ - ┴ - ┴ - ┴┐ 2输入四或非门 74ls02 │14 13 12 11 10 9 8│ _ _ _│ y = (a + b)│ 1 2 3 4 5 6 7│└┬ - ┬ - ┬ - ┬ - ┬ - ┬ - ┬┘1a, 1b, 2a, 2b gnd 1y 2yvcc 2y 2b, 2a 2d 2e 1f┌┴ - ┴ - ┴ - ┴ - ┴ - ┴ - ┴┐ 双与或非门 74s51│14 13 12 11 10 9 8│ _ _ _ _ _│ 2y) = ab + de│ 1 2 3 4 5 6 7│ _ _ _ _ _ _ _└┬ - ┬ - ┬ - ┬ - ┬ - ┬ - ┬┘ 1y = abc + def1a, 1b, 1c, 1e, 1d gnd 1yvcc d c b c j y┌┴ - ┴ - ┴ - ┴ - ┴ - ┴ - ┴┐ 4 - 2 - 3 - 2与或非门 74s64 74s65 (oc门)│14 13 12 11 10 9 8│ _ _ _ _ _ _ _ _ _ _ _ _ _ _y = abcd) │ ghi jk = + ef + +│ 1 2 3 4 5 6 7│└┬ - ┬ - ┬ - ┬ - ┬ - ┬ - ┬┘a e f g h i gnd页首非门, 驱动器与门, 与非门或门, 或非门异或门, 比较器译码器寄存器2输入四异或门 74ls86vcc 4b, 4a 4y 3y 3b, 3a┌┴ - ┴ - ┴ - ┴ - ┴ - ┴ - ┴┐│14 13 12 11 10 9 8││ _ _)│ 1 2 3 4 5 6 7│ y = ab + ab└┬ - ┬ - ┬ - ┬ - ┬ - ┬ - ┬┘1a, 1b, 2a, 2b gnd 1y 2y8 * 2输入比较器 74ls688_vcc b6 b7 a7, b8 a6 a8 y of b5, a5┌┴-┴-┴-┴-┴-┴-┴-┴-┴-┴┐8×2输入比较器74LS688 │20 19 18 17 16 15 14 13 12 11│)││1 2 3 4 5 6 7 8 9 10│└┬-┬-┬-┬-┬-┬-┬-┬-┬-┬┘A1、B1、A2、B2、B3 CE A3 A4 B4 GND_Y = A1 A2 B1 B2 + +⊙⊙A3⊙B3 + A4⊙B4 + A5⊙B5 + A6 A7B7⊙B6+⊙A8⊙B8页首非门,驱动器与门,与非门或门,或非门异或门,比较器译码器寄存器3-8译码器74LS138VCC - Y0 Y1 Y2 Y3 -——-——————__ Y4 Y5 Y6 _ _ _ __ _ _ __ _ _ __ _┌┴-┴-┴-┴-┴-┴-┴-┴┐y0 = A B C Y1 Y2 = = B B A B C Y3 = A B C│16 15 14 13 12 11 10 9│)│__ _ _ __ _ __ _ __│1 2 3 4 5 6 7 8│Y4 = A B C A B C Y6 Y5 = =,= A B C A B C└┬-┬-┬-┬-┬-┬-┬-┬┘A B C - CS0 cs1 CS2 Y7 GND双2-4译码器74ls139VCC -2G 2a 2b - Y0 Y1 Y2和Y3 __ -——- __ __ __ __ __ __ __┌┴-┴-┴-┴-┴-┴-┴-┴┐y0 = 2a 2b Y1 Y2 = = 2a 2b 2a 2b y3=2a 2b│16 15 14 13 12 11 10 9│)│__ __ __ __ __ __ __ __│1 2 3 4 5 6 7 8│y0 = 1a 1b Y1 Y2 = = 1A 1B 1a 1b Y3 = 1A 1B└┬-┬-┬-┬-┬-┬-┬-┬┘·- 1 1a 1b - Y0 Y1 Y2 Y3 GND -————8×2输入比较器74LS688_VCC Y B8 A8 A6 A7 B7 B6,B5 A5┌┴-┴-┴-┴-┴-┴-┴-┴-┴-┴┐8×2输入比较器74LS688│20 19 18 17 16 15 14 13 12 11│)││1 2 3 4 5 6 7 8 9 10│└┬-┬-┬-┬-┬-┬-┬-┬-┬-┬┘A1、B1、A2、B2、B3 CE A3 A4 B4 GND_Y = A1 A2 B1 B2 + +⊙⊙A3⊙B3 + A4⊙B4 + A5⊙B5 + A6 A7 B7⊙B6+⊙A8⊙B8寄存器:第二2d VCC 2cr 2ck 2q-2q┌┴-┴-┴-┴-┴-┴-┴┐双D触发器74LS74│14 13 12 11 10 9 8│)││1 2 3 4 5 6 7│└┬-┬-┬-┬-┬-┬-┬┘1cr 1d 1ck第一1q:GNDVCC 8q 8d 7d 7q 6q 6d 5d 5q麦酒┌┴-┴-┴-┴-┴-┴-┴-┴-┴-┴┐位锁存器74LS373 8│20 19 18 17 16 15 14 13 12 11│)││1 2 3 4 5 6 7 8 9 10│└┬-┬-┬-┬-┬-┬-┬-┬-┬-┬┘- OE 1q 1D和2D、3D、4D 2q 3q 4q GND等。
集成电路封装图
常用集成电路芯片封装图SIF JHSOP-28 QFPPLCCJLCC ZIPl 】]F8SOP-28 SOT-23 SO7曲 SOT-143 SOT-223SOJ-32L DIF-16SSOP TSSOPLDCC三极管封装图TO-92f f n l;TO-251ITO-252TQ-263TO-126T0-220TO-220FTO-302WP-3ET0P-3FT0-3PB1TOP-31.T0-3PL TO-247oJPSDIP PLCC DIP-TABDIP LCC LDCC LQFP LQFPITO-220FTO-220HSOP-28 ITO-3PFTO220 HSOP28 ITO220 ITO3PBQFP PQFP PQFPPDIPSO SO7-321QFP SC-70 SDIP SIPSOD323 SOJ SOJSOF-M&DT113SOT143 SOT223 SOT223 SOT23SOT523 SOT343 SOT SOTSTO-220TO247TO264 TO3 TO52 TO71 TO78 TO8 TO92 TO93STO-220TU'.7PCDIP JLCC TO72 STO-220 TO99 AX14 TO263 SOT89 SNAPTK FGIP SOT23 SOPTQFP TSOP TSSOP ZIP常见集成电路()芯片的封装金属圆形封装最初的芯片封装形式。
引脚数。
散热好,价格高,屏蔽性能良好,主要用于高档产品。
PZIP塑料ZIP型封装引脚数。
散热性能好,多用于大功率器件。
单列直插式封装引脚中心距通常为,引脚数,多数为定制产品。
造价低且安装便宜,广泛用于民品。
双列直插式封装绝大多数中小规模均采用这种封装形式,其引脚数一般不超过个。
适合在板上插孔焊接,操作方便。
塑封应用最广泛。
双列表面安装式封装引脚有形和形两种形式,中心距一般分和两种,引脚数。
体积小,是最普及的表面贴片封装。
74LS系列主要芯片引脚及参数
<74LS00引脚图>74l s00 是常用的2输入四与非门集成电路,他的作用很简单顾名思义就是实现一个与非门。
Vcc 4B 4A 4Y 3B 3A 3Y┌┴—┴—┴—┴—┴—┴—┴┐__ │14 13 12 11 10 9 8│Y = AB )│ 2输入四正与非门 74LS00│ 1 2 3 4 5 6 7│└┬—┬—┬—┬—┬—┬—┬┘1A 1B 1Y 2A 2B 2Y GND74LS00真值表:A=1 B=1 Y=0A=0 B=1 Y=1A=1 B=0 Y=1A=0 B=0 Y=174HC138基本功能74LS138 为3 线-8 线译码器,共有54/74S138和54/74LS138 两种线路结构型式,其74LS138工作原理如下:当一个选通端(G1)为高电平,另两个选通端(/(G2A)和/(G2B))为低电平时,可将地址端(A、B、C)的二进制编码在一个对应的输出端以低电平译出。
74LS138的作用:利用G1、/(G2A)和/(G2B)可级联扩展成24 线译码器;若外接一个反相器还可级联扩展成32 线译码器。
若将选通端中的一个作为数据输入端时,74LS138还可作数据分配器用与非门组成的3线-8线译码器74LS138图74ls138译码器内部电路3线-8线译码器74LS138的功能表备注:这里的输入端的三个A0~1有的原理图中也用A B C表示(如74H138.pdf中所示,试用于普中科技的HC-6800 V2.2单片机开发板)。
<74ls138功能表>74LS138逻辑图无论从逻辑图还是功能表我们都可以看到74LS138的八个输出管脚,任何时刻要么全为高电平1—芯片处于不工作状态,要么只有一个为低电平0,其余7个输出管脚全为高电平1。
如果出现两个输出管脚在同一个时间为0的情况,说明该芯片已经损坏。
当附加控制门的输出为高电平(S=1)时,可由逻辑图写出74ls138逻辑图由上式可以看出,在同一个时间又是这三个变量的全部最小项的译码输出,所以也把这种译码器叫做最小项译码器。
74ls系列芯片引脚
74 系列芯片的引脚图[日期:2008-12-29 ] [来源:net 作者:佚名] [字体:大中小] (投递新闻)反相器驱动器LS04 LS05 LS06 LS07 LS125 LS240 LS244 LS245 与门与非门LS00 LS08 LS10 LS11 LS20 LS21 LS27 LS30 LS38 或门或非门与或非门LS02 LS32 LS51 LS64 LS65异或门比较器LS86译码器LS138 LS139寄存器LS74 LS175 LS373反相器:Vcc 6A6Y5A5Y4A4Y六非门74LS04┌┴—┴—┴—┴—┴—┴—┴┐六非门(OC门) 74LS05 _ │14 13 12 11 10 9 8│六非门(OC高压输出) 74LS06 Y = A)││1 2 3 4 5 6 7│└┬—┬—┬—┬—┬—┬—┬┘1A1Y2A2Y3A3Y GND驱动器:Vcc 6A6Y5A5Y4A4Y┌┴—┴—┴—┴—┴—┴—┴┐│14 13 12 11 10 9 8│Y = A)│六驱动器(OC高压输出) 74LS07 │1 2 3 4 5 6 7│└┬—┬—┬—┬—┬—┬—┬┘1A1Y2A2Y3A3Y GNDVcc -4C 4A4Y -3C 3A3Y┌┴—┴—┴—┴—┴—┴—┴┐_ │14 13 12 11 10 9 8│Y =A+C )│四总线三态门74LS125 │1 2 3 4 5 6 7│└┬—┬—┬—┬—┬—┬—┬┘-1C 1A1Y -2C 2A2Y GNDVcc -G B1 B2 B3 B4 B8 B6 B7 B8┌┴—┴—┴—┴—┴—┴—┴—┴—┴—┴┐8位总线驱动器74LS245 │20 19 18 17 16 15 14 13 12 11│)│DIR=1 A=>B│ 1 2 3 4 5 6 7 8 9 10│DIR=0 B=>A└┬—┬—┬—┬—┬—┬—┬—┬—┬—┬┘DIR A1 A2 A3 A4 A5 A6 A7 A8 GND页首非门,驱动器与门,与非门或门,或非门异或门,比较器译码器寄存器正逻辑与门,与非门:Vcc 4B 4A4Y3B 3A3Y┌┴—┴—┴—┴—┴—┴—┴┐│14 13 12 11 10 9 8│Y = AB )│2输入四正与门74LS08 │1 2 3 4 5 6 7│└┬—┬—┬—┬—┬—┬—┬┘1A1B 1Y2A2B 2Y GNDVcc 4B 4A4Y3B 3A3Y┌┴—┴—┴—┴—┴—┴—┴┐__ │14 13 12 11 10 9 8│Y = AB )│2输入四正与非门74LS00 │1 2 3 4 5 6 7│└┬—┬—┬—┬—┬—┬—┬┘1A1B 1Y2A2B 2Y GNDVcc 1C 1Y3C 3B 3A3Y┌┴—┴—┴—┴—┴—┴—┴┐___ │14 13 12 11 10 9 8│Y = ABC )│3输入三正与非门74LS10 │1 2 3 4 5 6 7│└┬—┬—┬—┬—┬—┬—┬┘1A1B 2A2B 2C 2Y GNDVcc H G Y┌┴—┴—┴—┴—┴—┴—┴┐│14 13 12 11 10 9 8│)│8输入与非门74LS30│1 2 3 4 5 6 7│________└┬—┬—┬—┬—┬—┬—┬┘Y = ABCDEFGHA B C D E F GND页首非门,驱动器与门,与非门或门,或非门异或门,比较器译码器寄存器正逻辑或门,或非门:Vcc 4B 4A4Y3B 3A3Y┌┴—┴—┴—┴—┴—┴—┴┐2输入四或门74LS32│14 13 12 11 10 9 8│)│Y = A+B│ 1 2 3 4 5 6 7│└┬—┬—┬—┬—┬—┬—┬┘1A1B 1Y2A2B 2Y GNDVcc 4Y4B 4A3Y3B 3A┌┴—┴—┴—┴—┴—┴—┴┐2输入四或非门74LS02│14 13 12 11 10 9 8│___)│Y = A+B│ 1 2 3 4 5 6 7│└┬—┬—┬—┬—┬—┬—┬┘1Y1A1B 2Y2A2B GNDVcc 2Y2B 2A2D 2E 1F┌┴—┴—┴—┴—┴—┴—┴┐双与或非门74S51│14 13 12 11 10 9 8│_____)│2Y = AB+DE│ 1 2 3 4 5 6 7│_______└┬—┬—┬—┬—┬—┬—┬┘1Y = ABC+DEF1Y1A1B 1C 1D 1E GNDVcc D C B K J Y┌┴—┴—┴—┴—┴—┴—┴┐4-2-3-2与或非门74S64 74S65(OC门) │14 13 12 11 10 9 8│______________)│Y = ABCD+EF+GHI+JK│ 1 2 3 4 5 6 7│└┬—┬—┬—┬—┬—┬—┬┘A E F G H I GND页首非门,驱动器与门,与非门或门,或非门异或门,比较器译码器寄存器2输入四异或门74LS86Vcc 4B 4A4Y3Y3B 3A┌┴—┴—┴—┴—┴—┴—┴┐│14 13 12 11 10 9 8│)│_ _│ 1 2 3 4 5 6 7│Y=AB+AB└┬—┬—┬—┬—┬—┬—┬┘1A1B 1Y2Y2A2B GND8*2输入比较器74LS688_Vcc Y B8 A8 B7 A7 B6 A6 B5 A5┌┴—┴—┴—┴—┴—┴—┴—┴—┴—┴┐8*2输入比较器74LS688│20 19 18 17 16 15 14 13 12 11│)││ 1 2 3 4 5 6 7 8 9 10│└┬—┬—┬—┬—┬—┬—┬—┬—┬—┬┘CE A1 B1 A2 B2 A3 B3 A4 B4 GND_Y=A1⊙B1+A2⊙B2+A3⊙B3+A4⊙B4+A5⊙B5+A6⊙B6+A7⊙B7+A8⊙B8页首非门,驱动器与门,与非门或门,或非门异或门,比较器译码器寄存器3-8译码器74LS138Vcc -Y0 -Y1 -Y2 -Y3 -Y4 -Y5 -Y6 __ _ _ _ __ _ _ __ _ _ __ _┌┴—┴—┴—┴—┴—┴—┴—┴┐Y0=A B C Y1=A B B Y2=A B C Y3=A B C│16 15 14 13 12 11 10 9 │)│__ _ _ __ _ __ _ __│ 1 2 3 4 5 6 7 8│Y4=A B C Y5=A B C Y6=A B C Y7=A BC└┬—┬—┬—┬—┬—┬—┬—┬┘A B C -CS0 -CS1 CS2 -Y7 GND双2-4译码器74LS139Vcc -2G 2A2B -Y0 -Y1 -Y2 -Y3 __ __ __ __ __ __ __ __┌┴—┴—┴—┴—┴—┴—┴—┴┐Y0=2A2B Y1=2A2B Y2=2A2B Y3=2A 2B│16 15 14 13 12 11 10 9 │)│__ __ __ __ __ __ __ __│ 1 2 3 4 5 6 7 8│Y0=1A1B Y1=1A1B Y2=1A1B Y3=1A└┬—┬—┬—┬—┬—┬—┬—┬┘-1G 1A1B -Y0 -Y1 -Y2 -Y3 GND8*2输入比较器74LS688_Vcc Y B8 A8 B7 A7 B6 A6 B5 A5┌┴—┴—┴—┴—┴—┴—┴—┴—┴—┴┐8*2输入比较器74LS688 │20 19 18 17 16 15 14 13 12 11│)││ 1 2 3 4 5 6 7 8 9 10│└┬—┬—┬—┬—┬—┬—┬—┬—┬—┬┘CE A1 B1 A2 B2 A3 B3 A4 B4 GND_Y=A1⊙B1+A2⊙B2+A3⊙B3+A4⊙B4+A5⊙B5+A6⊙B6+A7⊙B7+A8⊙B8寄存器:Vcc 2CR 2D 2Ck 2St 2Q -2Q┌┴—┴—┴—┴—┴—┴—┴┐双D触发器74LS74│14 13 12 11 10 9 8 │)││ 1 2 3 4 5 6 7│└┬—┬—┬—┬—┬—┬—┬┘1Cr 1D 1Ck 1St 1Q -1Q GNDVcc 8Q 8D 7D 7Q 6Q 6D 5D 5Q ALE┌┴—┴—┴—┴—┴—┴—┴—┴—┴—┴┐8位锁存器74LS373│20 19 18 17 16 15 14 13 12 11│)││ 1 2 3 4 5 6 7 8 9 10│└┬—┬—┬—┬—┬—┬—┬—┬—┬—┬┘-OE 1Q 1D 2D 2Q 3Q 3D 4D 4Q GND等.下面介绍一下常用的74芯片,以便大家在电路中遇到了查询----------------------------------------------------型号内容----------------------------------------------------74ls00 2输入四与非门74ls01 2输入四与非门(oc)74ls02 2输入四或非门74ls03 2输入四与非门(oc)74ls04 六倒相器74ls05 六倒相器(oc)74ls06 六高压输出反相缓冲器/驱动器(oc,30v)74ls07 六高压输出缓冲器/驱动器(oc,30v)74ls08 2输入四与门74ls09 2输入四与门(oc)74ls10 3输入三与非门74ls11 3输入三与门74ls12 3输入三与非门(oc)74ls13 4输入双与非门(斯密特触发)74ls14 六倒相器(斯密特触发)74ls15 3输入三与门(oc)74ls16 六高压输出反相缓冲器/驱动器(oc,15v)74ls17 六高压输出缓冲器/驱动器(oc,15v)74ls18 4输入双与非门(斯密特触发)74ls19 六倒相器(斯密特触发)74ls20 4输入双与非门74ls21 4输入双与门74ls22 4输入双与非门(oc)74ls23 双可扩展的输入或非门74ls24 2输入四与非门(斯密特触发)74ls25 4输入双或非门(有选通)74ls26 2输入四高电平接口与非缓冲器(oc,15v)74ls27 3输入三或非门74ls28 2输入四或非缓冲器74ls30 8输入与非门74ls31 延迟电路74ls32 2输入四或门74ls33 2输入四或非缓冲器(集电极开路输出)74ls34 六缓冲器74ls35 六缓冲器(oc)74ls36 2输入四或非门(有选通)74ls37 2输入四与非缓冲器74ls38 2输入四或非缓冲器(集电极开路输出)74ls39 2输入四或非缓冲器(集电极开路输出)74ls40 4输入双与非缓冲器74ls41 bcd-十进制计数器74ls42 4线-10线译码器(bcd输入)74ls43 4线-10线译码器(余3码输入)74ls44 4线-10线译码器(余3葛莱码输入)74ls45 bcd-十进制译码器/驱动器74ls46 bcd-七段译码器/驱动器74ls47 bcd-七段译码器/驱动器74ls48 bcd-七段译码器/驱动器74ls49 bcd-七段译码器/驱动器(oc)74ls50 双二路2-2输入与或非门(一门可扩展)74ls51 双二路2-2输入与或非门74ls51 二路3-3输入,二路2-2输入与或非门74ls52 四路2-3-2-2输入与或门(可扩展)74ls53 四路2-2-2-2输入与或非门(可扩展)74ls53 四路2-2-3-2输入与或非门(可扩展)74ls54 四路2-2-2-2输入与或非门74ls54 四路2-3-3-2输入与或非门74ls54 四路2-2-3-2输入与或非门74ls55 二路4-4输入与或非门(可扩展)74ls60 双四输入与扩展74ls61 三3输入与扩展74ls62 四路2-3-3-2输入与或扩展器74ls63 六电流读出接口门74ls64 四路4-2-3-2输入与或非门74ls65 四路4-2-3-2输入与或非门(oc)74ls70 与门输入上升沿jk触发器74ls71 与输入r-s主从触发器74ls72 与门输入主从jk触发器74ls73 双j-k触发器(带清除端)74ls74 正沿触发双d型触发器(带预置端和清除端)74ls75 4位双稳锁存器74ls76 双j-k触发器(带预置端和清除端)74ls77 4位双稳态锁存器74ls78 双j-k触发器(带预置端,公共清除端和公共时钟端) 74ls80 门控全加器74ls81 16位随机存取存储器74ls82 2位二进制全加器(快速进位)74ls83 4位二进制全加器(快速进位)74ls84 16位随机存取存储器74ls85 4位数字比较器74ls86 2输入四异或门74ls87 四位二进制原码/反码/oi单元74ls89 64位读/写存储器74ls90 十进制计数器74ls91 八位移位寄存器74ls92 12分频计数器(2分频和6分频)74ls93 4位二进制计数器74ls94 4位移位寄存器(异步)74ls95 4位移位寄存器(并行io)74ls96 5位移位寄存器74ls97 六位同步二进制比率乘法器74ls100 八位双稳锁存器74ls103 负沿触发双j-k主从触发器(带清除端)74ls106 负沿触发双j-k主从触发器(带预置,清除,时钟) 74ls107 双j-k主从触发器(带清除端)74ls108 双j-k主从触发器(带预置,清除,时钟)74ls109 双j-k触发器(带置位,清除,正触发)74ls110 与门输入j-k主从触发器(带锁定)74ls111 双j-k主从触发器(带数据锁定)74ls112 负沿触发双j-k触发器(带预置端和清除端)74ls113 负沿触发双j-k触发器(带预置端)74ls114 双j-k触发器(带预置端,共清除端和时钟端) 74ls116 双四位锁存器74ls120 双脉冲同步器/驱动器74ls121 单稳态触发器(施密特触发)74ls122 可再触发单稳态多谐振荡器(带清除端)74ls123 可再触发双单稳多谐振荡器74ls125 四总线缓冲门(三态输出)74ls126 四总线缓冲门(三态输出)74ls128 2输入四或非线驱动器74ls131 3-8译码器74ls132 2输入四与非门(斯密特触发)74ls133 13输入端与非门74ls134 12输入端与门(三态输出)74ls135 四异或/异或非门74ls136 2输入四异或门(oc)74ls137 八选1锁存译码器/多路转换器74ls138 3-8线译码器/多路转换器74ls139 双2-4线译码器/多路转换器74ls140 双4输入与非线驱动器74ls141 bcd-十进制译码器/驱动器74ls142 计数器/锁存器/译码器/驱动器74ls145 4-10译码器/驱动器74ls147 10线-4线优先编码器74ls148 8线-3线八进制优先编码器74ls150 16选1数据选择器(反补输出)74ls151 8选1数据选择器(互补输出)74ls152 8选1数据选择器多路开关74ls153 双4选1数据选择器/多路选择器74ls154 4线-16线译码器74ls155 双2-4译码器/分配器(图腾柱输出)74ls156 双2-4译码器/分配器(集电极开路输出) 74ls157 四2选1数据选择器/多路选择器74ls158 四2选1数据选择器(反相输出)74ls160 可预置bcd计数器(异步清除)74ls161 可预置四位二进制计数器(并清除异步) 74ls162 可预置bcd计数器(异步清除)74ls163 可预置四位二进制计数器(并清除异步) 74ls164 8位并行输出串行移位寄存器74ls165 并行输入8位移位寄存器(补码输出)74ls166 8位移位寄存器74ls167 同步十进制比率乘法器74ls168 4位加/减同步计数器(十进制)74ls169 同步二进制可逆计数器74ls170 4*4寄存器堆74ls171 四d触发器(带清除端)74ls172 16位寄存器堆74ls173 4位d型寄存器(带清除端)74ls174 六d触发器74ls175 四d触发器74ls176 十进制可预置计数器74ls177 2-8-16进制可预置计数器74ls178 四位通用移位寄存器74ls179 四位通用移位寄存器74ls180 九位奇偶产生/校验器74ls181 算术逻辑单元/功能发生器74ls182 先行进位发生器74ls183 双保留进位全加器74ls184 bcd-二进制转换器74ls185 二进制-bcd转换器74ls190 同步可逆计数器(bcd,二进制)74ls191 同步可逆计数器(bcd,二进制)74ls192 同步可逆计数器(bcd,二进制)74ls193 同步可逆计数器(bcd,二进制)74ls194 四位双向通用移位寄存器74ls195 四位通用移位寄存器74ls196 可预置计数器/锁存器74ls197 可预置计数器/锁存器(二进制)74ls198 八位双向移位寄存器74ls199 八位移位寄存器74ls210 2-5-10进制计数器74ls213 2-n-10可变进制计数器74ls221 双单稳触发器74ls230 八3态总线驱动器74ls231 八3态总线反向驱动器74ls240 八缓冲器/线驱动器/线接收器(反码三态输出) 74ls241 八缓冲器/线驱动器/线接收器(原码三态输出) 74ls242 八缓冲器/线驱动器/线接收器74ls243 4同相三态总线收发器74ls244 八缓冲器/线驱动器/线接收器74ls245 八双向总线收发器74ls246 4线-七段译码/驱动器(30v)74ls247 4线-七段译码/驱动器(15v)74ls248 4线-七段译码/驱动器74ls249 4线-七段译码/驱动器74ls251 8选1数据选择器(三态输出)74ls253 双四选1数据选择器(三态输出)74ls256 双四位可寻址锁存器74ls257 四2选1数据选择器(三态输出)74ls258 四2选1数据选择器(反码三态输出)74ls259 8为可寻址锁存器74ls260 双5输入或非门74ls261 4*2并行二进制乘法器74ls265 四互补输出元件74ls266 2输入四异或非门(oc)74ls270 2048位rom (512位四字节,oc)74ls271 2048位rom (256位八字节,oc)74ls273 八d触发器74ls274 4*4并行二进制乘法器74ls275 七位片式华莱士树乘法器74ls276 四jk触发器74ls278 四位可级联优先寄存器74ls279 四s-r锁存器74ls280 9位奇数/偶数奇偶发生器/较验器74ls28174ls283 4位二进制全加器74ls290 十进制计数器74ls291 32位可编程模74ls293 4位二进制计数器74ls294 16位可编程模74ls295 四位双向通用移位寄存器74ls298 四-2输入多路转换器(带选通)74ls299 八位通用移位寄存器(三态输出)74ls348 8-3线优先编码器(三态输出)74ls352 双四选1数据选择器/多路转换器74ls353 双4-1线数据选择器(三态输出)74ls354 8输入端多路转换器/数据选择器/寄存器,三态补码输出74ls355 8输入端多路转换器/数据选择器/寄存器,三态补码输出74ls356 8输入端多路转换器/数据选择器/寄存器,三态补码输出74ls357 8输入端多路转换器/数据选择器/寄存器,三态补码输出74ls365 6总线驱动器74ls366 六反向三态缓冲器/线驱动器74ls367 六同向三态缓冲器/线驱动器74ls368 六反向三态缓冲器/线驱动器74ls373 八d锁存器74ls374 八d触发器(三态同相)74ls375 4位双稳态锁存器74ls377 带使能的八d触发器74ls378 六d触发器74ls379 四d触发器74ls381 算术逻辑单元/函数发生器74ls382 算术逻辑单元/函数发生器74ls384 8位*1位补码乘法器74ls385 四串行加法器/乘法器74ls386 2输入四异或门74ls390 双十进制计数器74ls391 双四位二进制计数器74ls395 4位通用移位寄存器74ls396 八位存储寄存器74ls398 四2输入端多路开关(双路输出)74ls399 四-2输入多路转换器(带选通)74ls422 单稳态触发器74ls423 双单稳态触发器74ls440 四3方向总线收发器,集电极开路74ls441 四3方向总线收发器,集电极开路74ls442 四3方向总线收发器,三态输出74ls443 四3方向总线收发器,三态输出74ls444 四3方向总线收发器,三态输出74ls445 bcd-十进制译码器/驱动器,三态输出74ls446 有方向控制的双总线收发器74ls448 四3方向总线收发器,三态输出74ls449 有方向控制的双总线收发器74ls465 八三态线缓冲器74ls466 八三态线反向缓冲器74ls467 八三态线缓冲器74ls468 八三态线反向缓冲器74ls490 双十进制计数器74ls540 八位三态总线缓冲器(反向)74ls541 八位三态总线缓冲器74ls589 有输入锁存的并入串出移位寄存器74ls590 带输出寄存器的8位二进制计数器74ls591 带输出寄存器的8位二进制计数器74ls592 带输出寄存器的8位二进制计数器74ls593 带输出寄存器的8位二进制计数器74ls594 带输出锁存的8位串入并出移位寄存器74ls595 8位输出锁存移位寄存器74ls596 带输出锁存的8位串入并出移位寄存器74ls597 8位输出锁存移位寄存器74ls598 带输入锁存的并入串出移位寄存器74ls599 带输出锁存的8位串入并出移位寄存器74ls604 双8位锁存器74ls605 双8位锁存器74ls606 双8位锁存器74ls607 双8位锁存器74ls620 8位三态总线发送接收器(反相)74ls621 8位总线收发器74ls622 8位总线收发器74ls623 8位总线收发器74ls640 反相总线收发器(三态输出)74ls641 同相8总线收发器,集电极开路74ls642 同相8总线收发器,集电极开路74ls643 8位三态总线发送接收器74ls644 真值反相8总线收发器,集电极开路74ls645 三态同相8总线收发器74ls646 八位总线收发器,寄存器74ls647 八位总线收发器,寄存器74ls648 八位总线收发器,寄存器74ls649 八位总线收发器,寄存器74ls651 三态反相8总线收发器74ls652 三态反相8总线收发器74ls653 反相8总线收发器,集电极开路74ls654 同相8总线收发器,集电极开路74ls668 4位同步加/减十进制计数器74ls669 带先行进位的4位同步二进制可逆计数器74ls670 4*4寄存器堆(三态)74ls671 带输出寄存的四位并入并出移位寄存器74ls672 带输出寄存的四位并入并出移位寄存器74ls673 16位并行输出存储器,16位串入串出移位寄存器74ls674 16位并行输入串行输出移位寄存器74ls681 4位并行二进制累加器74ls682 8位数值比较器(图腾柱输出)74ls683 8位数值比较器(集电极开路)74ls684 8位数值比较器(图腾柱输出)74ls685 8位数值比较器(集电极开路)74ls686 8位数值比较器(图腾柱输出)74ls687 8位数值比较器(集电极开路)74ls688 8位数字比较器(oc输出)74ls689 8位数字比较器74ls690 同步十进制计数器/寄存器(带数选,三态输出,直接清除)74ls691 计数器/寄存器(带多转换,三态输出)74ls692 同步十进制计数器(带预置输入,同步清除)74ls693 计数器/寄存器(带多转换,三态输出)74ls696 同步加/减十进制计数器/寄存器(带数选,三态输出,直接清除) 74ls697 计数器/寄存器(带多转换,三态输出)74ls698 计数器/寄存器(带多转换,三态输出)74ls699 计数器/寄存器(带多转换,三态输出)74ls716 可编程模n十进制计数器74ls718 可编程模n十进制计数器阅读:次参考链接:/news/2008-12/8733.htm。
常用芯片引脚图
附录三常用芯片引脚图一、 单片机类1、MCS-51芯片介绍:MCS-51系列单片机是美国Intel 公司开发的8位单片机,又可以分为多个子系列。
MCS-51系列单片机共有40条引脚,包括32条I/O 接口引脚、4条控制引脚、2条电源引脚、2条时钟引脚。
引脚说明: P0.0~P0.7:P0口8位口线,第一功能作为通用I/O 接口,第二功能作为存储器扩展时的地址/数据复用口。
P1.0~P1.7:P1口8位口线,通用I/O 接口无第二功能。
P2.0~P2.7:P2口8位口线,第一功能作为通用I/O 接口,第二功能作为存储器扩展时传送高8位地址。
P3.0~P3.7:P3口8位口线,第一功能作为通用I/O 接口,第二功能作为为单片机的控制信号。
ALE/ PROG :地址锁存允许/编程脉冲输入信号线(输出信号)PSEN :片外程序存储器开发信号引脚(输出信号)EA/Vpp :片外程序存储器使用信号引脚/编程电源输入引脚RST/VPD :复位/备用电源引脚2、MCS-96芯片介绍:MCS-96系列单片机是美国Intel 公司继MCS-51系列单片机之后推出的16位单片机系列。
它含有比较丰富的软、硬件资源,适用于要求较高的实时控制场合。
它分为48引脚和68引脚两种,以48引脚居多。
引脚说明:RXD/P2.1 TXD/P2.0:串行数据传出分发送和接受引脚,同时也作为P2口的两条口线HS1.0~HS1.3:高速输入器的输入端HS0.0~HS0.5:高速输出器的输出端(有两个和HS1共用)Vcc :主电源引脚(+5V )Vss :数字电路地引脚(0V )Vpd :内部RAM 备用电源引脚(+5V )V REF :A/D 转换器基准电源引脚(+5V )AGND :A/D 转换器参考地引脚12345678910111213141516171819204039383736353433323130292827262524232221P1.0P1.1P1.2P1.3P1.4P1.5P1.6P1.7RST RXD/P3.0TXD/P3.1INT0/P3.2INT1/P3.3T0/P3.4T1/P3.5WR/P3.6RD/P3.7XTAL2XTAL1V SS V CC P0.0/AD 0P0.1/AD 1P0.2/AD 2P0.3/AD 3P0.4/AD 4P0.5/AD 5P0.6/AD 6P0.7/AD 7EA/V PP ALE/PROG PSENP2.7/A 15P2.6/A 14P2.5/A 13P2.4/A 12P2.3/A 11P2.2/A 10P2.1/A 9P2.0/A 8803180518751XTAL1、XTAL2:内部振荡器反相器输入、输出端,常外接晶振。
CD4011工作原理及引脚图,功能,参数,作用详解
CD4011工作原理及引脚图,功能,参数,作用详解现在,很多朋友已经放弃单硅后极,转向MOS或IGBT等更节能,更轻便的斩波电路。
常规的单NE555调频调宽电路,调节的时候频率脉宽相互影响,用2片555可以实现独立可调,但线路相对复杂了,外围元件多了。
向大家推荐CD4011,四2输入与非门芯片CD4011内部由四2输入端与非门单元电路构成,采用N和P沟道增强型MOS 晶体管提供的对称电路,具有很高的抗干扰度。
一:CD4011工作原理及引脚图,功能,参数,作用详解---CD4011工作原理相信大部分的电子工程师都对CD4011有所涉猎,CD4011是应用广泛的数字IC之一,它们内含4个独立的2输入端与非门,其逻辑功能是:输入端全部为“1”时,输出为“0”;输入端只要有“0”,输出就为“1”,当两个输入端都为0时,输出是1。
cd4011内部为4组与非门,供电为14正,7负,123脚是一组与非,12脚同时高电平,3脚为低电平,12脚别的状态3脚都是高电平,另外三组在电路中为反相器,也就是11脚和3脚是相反的,3高11低,3低11高,1脚外接光控,2脚为触发延时。
CD4011属于数字电路,当将它一组的两个输入端相连时,这一组就变成了一个非门。
其特点是:输入高电平时,输出低电平,输入低电平时,输出高电平。
CD4011还能够放大电压,当运放的+接地,-只接高电平而不接电阻时,它的输出是什么,是低电平。
反之,-只接低电平而不接电阻时,它的输出是什么,是高电平。
注意到上面的比较没有,其实,CD4011在此时与运放的功能完全一样。
CD4011与两个电阻配合,其一为输入电阻,其二为反馈电阻,它的作用就是一个反向比例放大器。
因此,CD4011能放大电压。
二:CD4011工作原理及引脚图,功能,参数,作用详解---CD4011参数cd4011的直流电气特性与交流电气特性见下表:CD4011 BM -55℃ - +125℃CD4011 BC -40℃ - +85℃VDD电压范围:-0.5V ----- 18V功耗:双列普通封装 700mW 小型封装 500mW三:CD4011工作原理及引脚图,功能,参数,作用详解---CD4011的逻辑功能(1)当X=0、Y=0时,将使两个NAND门之输出均为1,违反触发器之功用,故禁止使用。
74系列芯片引脚图及逻辑功能表
1A 1B 1C 2A 2B 2C 3A74LS20 ―― 4输入端双与非门管脚图及逻辑功能表1 A101CW 2A202C2DABCY L X X L X L P XL XXLL HH HH3CCare2Y⑴W(1Q)(12)nTRUTH TABLEABCD Y LX XXH P XL X x : H X X L XH X X X L H HHHHL74LS21 —— 4输入端双与门管脚图及逻辑功能表1 A 1日 1C 1 D 2AA B C D YLX XXL XLX X LXXLXLX P XX L L HHHHH2C 2D1Y2¥(6)TRUTH TABLEA BcYL L L H HXXL X HX L XX HLx : Dorn cars74LS42 —— BCD/十进制译码器管脚图及逻辑功能表BCD/DEC1A !B ?A2320 2Y GHD1C1YSB3T^CCA B C D 9 9<16) B-IM.NOBCD INPUT DECIMAL OUTPUT DC B A 0 1 2 3 4 B 6 7 89I L L L LH H H H H H H H H ! L L I H HL H H H H H H H H 2LL H L H HL H H H H H HH 3LL H H H H H L HH H H HH 斗 1 L H L L HHH H L H H H H H 51 L H L H :H H H H HL HH HH 6L H H L H HH H HH IH HH7L H H H H H H H H H H L HH8 H L L L H HH H H H H H LH9H L L H H H H H H H H H H LHL H LH H H H H H HH H HHL H HH H H H H H HH H H H H L L H HH H H H H H H HHH L H H H H H H H H HH H zH H H L H HH H H H H HH HHHHHH H HHHHHHHH74LS138 ―― 3-8线译码器管脚图及逻辑功能表INPUTSOUTPUTSENABLESELECTQZBO2AG1 C B A Y0 Y1 Y2 Y3Y4 Y5 ra Y? X X L X X X H H H HH H H H X H X X X X H H H H H H H H H X X X X X H HH H H HI H H L L H L L L L HH H H H H H L L H L L H H L 11 H H H H H L L H L H L H H L H H H H H LLHL H H HHH LHHH HLLH:H L L HHH HLHH HLL H HLH H HH H H L H HI1 H HHL H HH H H H L HL LHHHHHHHHHHHLY0Y ?3)■⑴)Y6—*cc *0TRUTH TABLEINPUTSOUTPUTSSELECTED OUTPUTENABLE SELECTYo*2 £GB AHX X HH H H NONELL L LHHHLLH HLHHY1LH LH H L HL HH "HHHL74LS148 ―― 8-3线优先编码器管脚图及逻辑功能表1A 13 1G2A 23 2G{£)_ (3)_⑴、⑴)1YQ 1Y1 1~22Y02F1 2Y2 2Y3GSJ2INPUTS 1 D ,CU1PUTS凹b⑴、⑵rs ⑶zD-/Z*C1/Z1 12/2123/2*3 4/Z145 G/J J E 7/2仃INPUTSOUTPUTSE1 0 1 23 45 6 7 A2 A1 AO GS EO HX X X X X X X X HH H H H ―LHH H H H H H H H H H H L LX X X X X X X L LL L LH L XX XXX XL H LL H LH L P X -XX 1X 「XP L H H L HL 1 L H L XX X X LHH H L HH L H F LXXX L HHH H H L L L H L r x P X L 1H 1Hr HH H H L H 1L H LX L "HH HP H H H H H L L H L LP H H「 H「Hn HHHHHHLHX: Don't CareV18 EN d74LS151 ――八选一数据选择器管脚图及逻辑功能表DATA i X INPUTS 1 D fOJTFUISSTROBEJK J皿】E 工i- 【占5 th门1 〔古 叮[甲i«] '7w ] [,*]vccDJ 卞"TACcINP-T5g.A 1DATA B ? 5FLFCIC -INPUTSOUTPUTSSELECTSTROBE¥w C B A S X X X H LH L L L LDoL L H L Di Di L H L L S D? L H HLo 3 D3H L PL PLD 41刁H LH LD S H H L L DeD&HHHL巧574LS153 ――双4选1数据选择器管脚图及逻辑功能表TRUTH TABLESELECT INPUTS DATA INPUTS STROBEOUTPUT YB A W Cl Cj c 3 GX X X X X X HL LLLX X ~PXLLLLHX XXLHL H X L X X LL n L H X H X X LH H L X X L X LL H L X X H「PX T L JH 'HH X X XL LL 「L HHXXXHLH —ADaclmal cr Function InputsOutputsLTRBIA3A2Al AO Bl/RBQ a b Gd 0 7gH n L LL LH L L L L L L n 1 H X L L LHH HL L HH H H2 H X L L HL H LL H L _H L □HXLLHHHLLLLHHL4 H X L H L LH H L LHH L L5 H K L H L HH L H LL H L L5 H X L H H LH H H LL -L L7 H X LH HH H L LLHHHH flHXH LLLHLLLLLLLB H X H L L H H LL L H HL L 10H X HLH L H H HH LH L tl H X HLH n n H HL LHH L12 H X HI- L L H H L H HHL L13HXHHLHHLHHLHLL14 H X H H H LH HHHL- L L15H X H H H HH HHHHH H HBl X X XX X XL H H H H H HHRSI H L LLL L L HH H H H HLTLXX岛XXHLLLLLLL码管13 12 n 1D 9 15 1* 4示译码 平有 共阳数74LS55——双4输入与或非门4-2-3与或非门74LS54z--3[LPLSCDI1ED Vlewi74LS08——2输入4与门AAQcDUIF1JHFEN¥口口口nriri r】-…-一,'.bQ-L:-1Bl-1R4I? 12 i* io j« la*丄1牛 REja、pY-ABQ C。
常用芯片引脚图
常用芯片引脚74LS00数据手册74LS01数据手册74LS02数据手册74LS03数据手册74LS04数据手册74LS05数据手册74LS06数据手册74LS07数据手册74LS08数据手册74LS09数据手册74LS10数据手册74LS11数据手册74LS12数据手册74LS13数据手册74LS14数据手册74LS15数据手册74LS16数据手册74LS17数据手册74LS19数据手册74LS20数据手册74LS21数据手册74LS22数据手册74LS23数据手册74LS26数据手册74LS27数据手册74LS28数据手册74LS30数据手册74LS32数据手册74LS33数据手册74LS37数据手册74LS38数据手册74LS40数据手册74LS42数据手册[1].要求0—15时,灭灯输入(BI )必须开路或保持高电平,如果不要灭十进制数零,则动态灭灯输入(RBI )必须开路或为高电平。
[2].将一低电平直接输入BI 端,则不管其他输入为何电平,所有的输出端均输出为低电平。
[3].当动态灭灯输入(RBI )和A,B,C,D 输入为低电平而试灯输入为高电平时,所有输出端都为低电平并且动态灭灯输入(RBO )处于第电平(响应条件)。
[4].]当灭灯输入/动态灭灯输出(BI/RBO )开朗路或保持高电平而试灯输入为低电平时,所有各段输出均为高电平。
表中1=高电平,0=低电平。
BI/RBO 是线与逻辑,作灭灯输入(BI )或动态灭灯(RBO )之用,或者兼为二者之用。
74LS49数据手册·74XX49简介: [1].要求0—15时,灭灯输入(BI )必须开路或保持高电平。
[2].将一低电平直接输入BI 端,则不管其他输入为何电平,所有的输出端均输出为低电平。
[1].要求0—15时,灭灯输入(BI )必须开路或保持高电平,如果不要灭十进制数零,则动态灭灯输入(RBI )必须开路或为高电平。
单片机常用芯片引脚图
单片机常用芯片引脚图一、单片机类1、MCS-51芯片介绍:MCS-51系列单片机是美国Intel公司开发的8位单片机,又可以分为多个子系列。
MCS-51系列单片机共有40条引脚,包括32条I/O接口引脚、4条控制引脚、2条电源引脚、2条时钟引脚。
引脚说明:P0.0~P0.7:P0口8位口线,第一功能作为通用I/O接口,第二功能作为存储器扩展时的地址/数据复用口。
P1.0~P1.7:P1口8位口线,通用I/O接口无第二功能。
P2.0~P2.7:P2口8位口线,第一功能作为通用I/O接口,第二功能作为存储器扩展时传送高8位地址。
P3.0~P3.7:P3口8位口线,第一功能作为通用I/O接口,第二功能作为为单片机的控制信号。
ALE/ PROG:地址锁存允许/编程脉冲输入信号线(输出信号)PSEN:片外程序存储器开发信号引脚(输出信号)EA/Vpp:片外程序存储器使用信号引脚/编程电源输入引脚RST/VPD:复位/备用电源引脚2、MCS-96芯片介绍:MCS-96系列单片机是美国Intel公司继MCS-51系列单片机之后推出的16位单片机系列。
它含有比较丰富的软、硬件资源,适用于要求较高的实时控制场合。
它分为48引脚和68引脚两种,以48引脚居多。
引脚说明:RXD/P2.1 TXD/P2.0:串行数据传出分发送和接受引脚,同时也作为P2口的两条口线HS1.0~HS1.3:高速输入器的输入端HS0.0~HS0.5:高速输出器的输出端(有两个和HS1共用)Vcc:主电源引脚(+5V)Vss:数字电路地引脚(0V)Vpd:内部RAM备用电源引脚(+5V)RSTINT0/P3.2INT1/P3.3WR/P3.6RD/P3.7V SSV REF:A/D转换器基准电源引脚(+5V)AGND:A/D转换器参考地引脚XTAL1、XTAL2:内部振荡器反相器输入、输出端,常外接晶振。
CLKOUT:内部时钟发生器的输出引脚,提供频率位晶振频率的1/3的脉冲供外部使用。
常用模拟开关芯片引脚,功能及应用电路
常用模拟开关芯片引脚,功能及应用电路CMOS模拟开关是一种可控开关,它不象继电器那样可以用在大电流、高电压场合,只适于处理幅度不超过其工作电压、电流较小的模拟或数字信号。
一、常用CMOS模拟开关功能及引脚介绍1.四双向模拟开关CD4066CD4066的引脚功能如图1所示。
每个封装内部有4个独立的模拟开关,每个模拟开关有输入、输出、控制三个端子,其中输入端和输出端可互换。
当控制端加高电平时,开关导通;当控制端加低电平时开关截止。
模拟开关导通时,导通电阻为几十欧姆;模拟开关截止时,呈现很高的阻抗,可以看成为开路。
模拟开关可传输数字信号和模拟信号,可传输的模拟信号的上限频率为40MHz。
各开关间的串扰很小,典型值为-50dB。
2.单八路模拟开关CD4051CD4051引脚功能见图2。
CD4051相当于一个单刀八掷开关,开关接通哪一通道,由输入的3位地址码ABC来决定。
其真值表见表1。
“INH”是禁止端,当“INH”=1时,各通道均不接通。
此外,CD4051还设有另外一个电源端VEE,以作为电平位移时使用,从而使得通常在单组电源供电条件下工作的CMOS电路所提供的数字信号能直接控制这种多路开关,并使这种多路开关可传输峰-峰值达15V的交流信号。
例如,若模拟开关的供电电源VDD=+5V,VSS=0V,当VEE=-5V时,只要对此模拟开关施加0~5V的数字控制信号,就可控制幅度范围为-5V~+5V的模拟信号。
表1附件: 您所在的用户组无法下载或查看附件, 保暖拖鞋,就算打一天电脑也不冷收藏分享评分新洁家园致力于电气电子、软件编程、佛教、中医中药、产品开发、情感交流,是您我梦寐以求的温馨家园!回复引用订阅TOP《新洁家园论坛总版规》《论坛新增大附件上传功能》《新洁家园论坛积分等级说明》新洁电子管理员UID1帖子2557积分31797 阅读权限200在线时间979 小时2#发表于 2010-6-12 14:27 | 只看该作者3.双四路模拟开关CD4052CD4052的引脚功能见图3。
变频器电路常用IC引脚功能图
文档来源为:从网络收集整理.word版本可编辑.欢迎下载支持.变频器电路常用IC引脚功能图说明:从应用的维修的角度,掌握一些IC器件的引脚功能,便于测量部分引脚的电压(电平)状态,判断IC是否处于正常工作状态就够了。
IC内部,具体是个什么电路,是来不及也无须去管它的。
比如单片机电路,重点检测供电、复位、晶振、控制信号、输入信号几个端子的电压(电平)状态,就可以了。
对于数字(包括光耦合器)电路,一般情况下,知道器件引脚功能,便可根据输入、输出端的逻辑关系,测量判断IC的好坏了。
而模拟电路,在变频器电路中,一半是用于处理开关量信号的,如电压比较器等,检测判断上,同数字电路是一样方便的。
部分处理模拟信号的模拟电路,可据动、静态电压的明显变化,测其好坏,也不是太难的事。
因而,只要知晓两点,1:IC是个什么类型的芯片,数字或模拟电路?2:引脚功能,该脚为输入、输出或供电脚?便能实施测量了。
将变频器常用IC引脚功能图,集中附录于后,就不必花费大量时间再去查阅相关的手册了。
一、CPU(微控制器)芯片及外围IC电路引脚功能图:1、CPU芯片-MB90F562B 贴片封装64引脚,应用广泛:2、CPU芯片-S87C196MH贴片封装80引脚,应用广泛:3、CPU芯片-MN18992MDY-6 塑封双列直插,64引脚,用于松下早期DV551、DV561机型:4、CPU芯片-HD37F 贴片封装80引脚,应用广泛:5、存储器引脚功能图:93C56 24C04A 93C666、RS485通讯模块引脚功能图:ADM485 SN75179B二、常用运算放大器引脚功能图:LF347四运放电路 LM324四运放电路 LM339四运放(开路集电极输出)LF353 双运放电路 LM393 双运放(开路集电极输出) TL072四运放电路运算放大器多用于电流、电压检测电路,用于处理模拟信号和将模拟信号转换为开关量信号——报警、停机保护信号。
电子竞赛常用CD40系列芯片资料
例:CD4001/74LS02(四双输入或非门)1、简要功能介绍2、引脚功能图3、应用实例电路图图* 4001构成视力保护器例:CD4011/74LS08(四2输入端与非门)1、引脚功能图逻辑表达式:Y = A.B(1)当X=0、Y=0时,将使两个NAND门之输出均为1,违反触发器之功用,故禁止使用。
如真值表第一列。
(2)当X=0、Y=1时,由于X=1导致NAND-A的输出为”1”,使得NAND-B的两个输入均为”1”,因此NAND-B的输出为”0”,如真值表第二列。
(3)当X=1、Y=0时,由于Y=0导致NAND-B的输出为”1”,使得NAND-1的两个输入均为””1,因此NAND-A的输出为”0”,如真值表第三列。
(4)当X=1、Y=1时,因为一个””1不影响NAND门的输出,所以两个NAND门的输出均不改变状态,如真值表第四列。
3、应用实例电路图例:CD4012/74LS20(双4输入端与非门)例:CD4017/CD4022(十进制计数/分配器)1、简要功能介绍CD4017 是5 位Johnson 计数器,具有10 个译码输出端,CP、CR、INH 输入端。
时钟输cd4017入端的斯密特触发器具有脉冲整形功能,对输入时钟脉冲上升和下降时间无限制。
INH 为低电平时,计数器在时钟上升沿计数;反之,计数功能无效。
CR 为高电平时,计数器清零。
2、引脚功能图CO:进位脉冲输出CP:时钟输入端CR:清除端INH:禁止端Q0-Q9 计数脉冲输出端VDD:正电源VSS:地3、应用实例电路图例:CD4026(十进制计数/7段译码器)1、引脚功能图当2和15为低3为高时,数码管随脉冲0-1-2…9-02脚为高电平时计数锁存脚5.4.14一般为高显9时5脚为低显2时14脚为低4脚与3脚一至3、应用实例电路图图* 4026构成时基电路例:CD4027/74LS111、114(双J-K触发器)1、引脚功能图当jk同时为1时Qn+1=Qn’3、应用实例电路图该振荡器能产生交变的50Hz脉冲方波,其占空比为50%。
笔记本中常用芯片电路图
HP M A HP M A
AD1888
G
M
16-BIT ⌺-⌬ ADC
G
M
16-BIT ⌺-⌬ ADC
ADC SLOT LOGIC
PLL
AC '97 INTERFACE
GA
GA
GA
GA
M
M
GA
GA M
M
GA
M
GA M
GA M
M
M
MMMMMM
G = GAIN A = ATTENUATION M = MUTE Z = HIGH-Z
36 LINE_OUT_R (FRONT_R) 35 LINE_OUT_L (FRONT_L) 34 AVDD4 33 AVSS4 32 LFE_OUT 31 CENTER_OUT 30 AFILT2 29 AFILT1 28 VREFOUT 27 VREF 26 AVSS1 25 AVDD1
NC = NO CONNECT
AAT4280的内部电路框图
IN
OUT
欠压锁定
ON/OFF
电平 上升
开关控制
*
仅AAT4280-3有
GND
AAT4280的针脚封装图
SOT23-6
OUT 1 GND 2 ON/OFF 3
6 IN 5 GND 4 IN
SC70JW-8
IN 1
OUT 2 ON/OFF 3
GND 4
8 IN
IN
OUT
过流保护电路 过热保护电路
VREF
AAT3200的针脚封装图 SC59
GND 1 OUT 2
3 IN
GND
SOT-89 3 OUT 2 IN 1 GND
单片机常用芯片资料
附录三常用芯片引脚图一、 单片机类1、MCS-51芯片介绍:MCS-51系列单片机是美国Intel 公司开发的8位单片机,又可以分为多个子系列。
MCS-51系列单片机共有40条引脚,包括32条I/O 接口引脚、4条控制引脚、2条电源引脚、2条时钟引脚。
引脚说明: P0.0~P0.7:P0口8位口线,第一功能作为通用I/O 接口,第二功能作为存储器扩展时的地址/数据复用口。
P1.0~P1.7:P1口8位口线,通用I/O 接口无第二功能。
P2.0~P2.7:P2口8位口线,第一功能作为通用I/O 接口,第二功能作为存储器扩展时传送高8位地址。
P3.0~P3.7:P3口8位口线,第一功能作为通用I/O 接口,第二功能作为为单片机的控制信号。
ALE/ PROG :地址锁存允许/编程脉冲输入信号线(输出信号)PSEN :片外程序存储器开发信号引脚(输出信号)EA/Vpp :片外程序存储器使用信号引脚/编程电源输入引脚RST/VPD :复位/备用电源引脚2、MCS-96芯片介绍:MCS-96系列单片机是美国Intel 公司继MCS-51系列单片机之后推出的16位单片机系列。
它含有比较丰富的软、硬件资源,适用于要求较高的实时控制场合。
它分为48引脚和68引脚两种,以48引脚居多。
引脚说明:RXD/P2.1 TXD/P2.0:串行数据传出分发送和接受引脚,同时也作为P2口的两条口线HS1.0~HS1.3:高速输入器的输入端HS0.0~HS0.5:高速输出器的输出端(有两个和HS1共用)Vcc :主电源引脚(+5V )Vss :数字电路地引脚(0V )Vpd :内部RAM 备用电源引脚(+5V )V REF :A/D 转换器基准电源引脚(+5V )12345678910111213141516171819204039383736353433323130292827262524232221P1.0P1.1P1.2P1.3P1.4P1.5P1.6P1.7RST RXD/P3.0TXD/P3.1INT0/P3.2INT1/P3.3T0/P3.4T1/P3.5WR/P3.6RD/P3.7XTAL2XTAL1V SS V CC P0.0/AD 0P0.1/AD 1P0.2/AD 2P0.3/AD 3P0.4/AD 4P0.5/AD 5P0.6/AD 6P0.7/AD 7EA/V PP ALE/PROG PSENP2.7/A 15P2.6/A 14P2.5/A 13P2.4/A 12P2.3/A 11P2.2/A 10P2.1/A 9P2.0/A 8803180518751AGND:A/D转换器参考地引脚XTAL1、XTAL2:内部振荡器反相器输入、输出端,常外接晶振。
常用芯片引脚说明
先有LDO5,给VCC供电(根据典型应用图判断) VCC有电后,再产生REF(根据内部框图判断) REF稳定后,再产生LDO3(根据引脚定义判断) 先有VREG5,再给V5FILT供电(根据典型应用图 判断) V5FILT正常后,再产生VREF2(根据内部框图判 断) 先有REF,再有线性电压 (根据内部框图判断) 先有VIN、CTL、REF、 再有REG1、REG2.…… 先有VIN,REF、LDO5、LDO3 再有VCC,两路PWM
6脚VIN
4脚EN_LDO
高电平(大于1.6V)开启REF和LDO 低电平(小于1V)关闭REF和LDO
20脚V+
6脚SHDN#
高电平(大于1.6V)开启芯片 低电平(小于1V)关闭芯片
Hale Waihona Puke TPS511209脚EN5 22脚VIN 10脚EN3
1、悬空开启线性电压,EN3\EN5阀 值电压0.6V 2、直接接地,关闭芯片 1、悬空时打开线性供电,EN0阀值 电压为2.4V 2、直接接地,关闭所有输出 1、大于2.3V打开线性供电 2、低于0.8V关闭线性 1、大于2V打开线 性供电
3脚ON3 4脚ON5
高电平开启(大于2.4V),低电平关闭 (低于0.8V),把ON3接REF,3.3V的PWM 会在5V的PWM稳定后延时启动
高电平(大于2.7V)直接开启 12脚EN2 大于0.9V时会延时开启 29脚EN1 低电平(小于0.5V)关闭 把ENC置高(大于2V)开启两路PWM 把ENC接地(小于0.6V)关闭两路PWM
18脚ENC
21脚EN1 高电平开启(大于2.3V) 4脚EN2 低电平关闭(小于0.8V) 4脚EN3 高电平开启(大于2.4V) 25脚EN5 低电平关闭(低于0.8V)
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
您的数字ID 是:463099您的密码是:1.8667附录三常用芯片引脚图一、单片机类1、MCS-51芯片介绍:MCS-51系列单片机是美国Intel 公司开发的8位单片机,又可以分为多个子系列。
MCS-51系列单片机共有40条引脚,包括32条I/O 接口引脚、4条控制引脚、2条电源引脚、2条时钟引脚。
引脚说明:P0.0~P0.7:P0口8位口线,第一功能作为通用I/O 接口,第二功能作为存储器扩展时的地址/数据复用口。
P1.0~P1.7:P1口8位口线,通用I/O 接口无第二功能。
P2.0~P2.7:P2口8位口线,第一功能作为通用I/O 接口,第二功能作为存储器扩展时传送高8位地址。
P3.0~P3.7:P3口8位口线,第一功能作为通用I/O 接口,第二功能作为为单片机的控制信号。
ALE/PROG:地址锁存允许/编程脉冲输入信号线(输出信号)PSEN :片外程序存储器开发信号引脚(输出信号)EA/Vpp :片外程序存储器使用信号引脚/编程电源输入引脚RST/VPD :复位/备用电源引脚2、MCS-96芯片介绍:MCS-96系列单片机是美国Intel 公司继MCS-51系列单片机之后推出的16位单片机系列。
它含有比较丰富的软、硬件资源,适用于要求较高的实时控制场合。
它分为48引脚和68引脚两种,以48引脚居多。
引脚说明:RXD/P2.1TXD/P2.0:串行数据传出分发送和接受引脚,同时也作为P2口的两条口线HS1.0~HS1.3:高速输入器的输入端HS0.0~HS0.5:高速输出器的输出端(有两个和HS1共用)Vcc :主电源引脚(+5V )Vss :数字电路地引脚(0V )Vpd :内部RAM 备用电源引脚(+5V )V REF :A/D 转换器基准电源引脚(+5V )AGND :A/D 转换器参考地引脚XTAL1、XTAL2:内部振荡器反相器输P1.0P1.1P1.2P1.3P1.4P1.5P1.6P1.7RST RXD/P3.0TXD/P3.1INT0/P3.2INT1/P3.3T0/P3.4T1/P3.5WR/P3.6RD/P3.7XTAL2XTAL1V SS入、输出端,常外接晶振。
CLKOUT:内部时钟发生器的输出引脚,提供频率位晶振频率的1/3的脉冲供外部使用。
PWM/P2.5:脉宽调制信号输出端/P2口的一位口线WR:写信号N.C:未用READY:片外存储器就绪信号A8/P4.0~A15/P4.7:高8位地址线/P4口口线RST:复位引脚EXTINT/P2.2:外部中断/P2口口线ACH4/P0.4~ACH7/P0.7:A/D转换器通道4~7/P0口高4位EA:片外程序存储器使用信号ALE/ADV:地址锁存允许信号/地址有效RD:读信号AD0/P3.0~AD7/P3.7:地址低8位、数据/P3口8位口线。
二、可编程接口芯片1、8155芯片介绍:8155内部带有256字节的静态RAM,两个可编程的8位并行I/O口PA、PB口一个可编程6位并行并行I/O口PC口,一个可编程的14位减法计数器TC,其引脚说明如下:AD0~AD7:8位地址/数据线IO/M:IO和RAM选择控制线,高电平选择IO口CE:片选信号输入线,低电平有效ALE:地址允许锁存信号线,当其为负跳变时把AD0~AD7的地址以及CE、IO/M的状态锁入片内锁存器RD:读选通信号输入线,低电平有效WR:写选通信号输入线,低电平有效TI:计数器的计数脉冲输入线TO:计数器的输出信号线RESERT:复位控制信号线,高电平有效PA0~PA7:8位并行IO接口PB0~PB7:8位并行IO接口PC0~PC7:6位并行IO接口Vcc:电源线,+5V Vss:线路地2、8255A芯片说明:8255A是Intel公司生产的可编程输入输出接口芯片,它具有3个8位的并行I/O口,具有三种工作方式,可通过程序改变其功能,因而使用灵活,通用性强,可作为单片机与多种外围设备连接时的中间接口电路。
8255有三种基本工作方式,三种工作方式由工作方式控制字决定,方式控制字由CPU通过输入/输出指令来提供.三个端口中PC口被分为两个部分,上半部分随PA口称为A组,下半部分随PB口称为B组.其中PA口可工作与方式0、1和2,而PB口只能工作在方式0和1。
8255共有40个引脚,采用双列直插式封装,各引脚功能如下:D0--D7:三态双向数据线,与单片机数据总线连接,用来传送数据信息。
CS:片选信号线,低电平有效,表示芯片被选中。
RD:读出信号线,低电平有效,控制数据的读出。
WR:写入信号线,低电平有效,控制数据的写入。
Vcc:+5V电源。
PA0--PA7:A口输入/输出线。
PB0--PB7:B口输入/输出线。
PC0--PC7:C口输入/输出线。
RESET:复位信号线。
A1、A0:地址线,用来选择8255内部端口。
GND:地线。
三、锁存器1、74LS373芯片介绍:74LS373是带有三态门的八D锁存器,当使能信号线OE为低电平时,三态门处于导通状态,允许1Q-8Q输出到OUT1-OUT8,当OE端为高电平时,输出三态门断开,输出线OUT1-OUT8处于浮空状态。
G称为数据打入线,当74LS373用作地址锁存器时,首先应使三态门的使能信号OE为低电平,这时,当G端输入端为高电平时,锁存器输出(1Q-8Q)状态和输入端(1D-8D)状态相同;当G端从高电平返回到低电平(下降沿)时,输入端(1D-8D)的数据锁入1Q-8Q的八位锁存器中。
当用74LS373作为地址锁存器时,它们的G端可直接与单片机的锁存控制信号端ALE相连,在ALE下降沿进行地址锁存。
引脚说明如下:D0~D7:锁存器8位数据输入线Q0~Q7:锁存器8位数据输出线GND:接地引脚Vcc:电源引脚,+5V有效OE:片选信号引脚G:锁存控制信号输入引脚。
2、74LS377芯片介绍:74LS377是一种8D触发器,它可以实现数据的保持或锁存,当它片选信号E为低电平且时钟CLK端输入正跳变时,D0~D7端的数据北锁存到8D触发器中。
其引脚说明如下:D0~D7:锁存器8位数据输入线Q0~Q7:锁存器8位数据输出线GND:接地引脚Vcc:电源引脚,+5V有效E:片选信号引脚CLK:锁存控制信号输入引脚。
四、存储器1、6116芯片介绍:6116是2K*8位静态随机存储器芯片,采用CMOS工艺制造,单一+5V供电,额定功耗160mW,典型存取时间200ns,24线双列直插式封装,其引脚功能说明如下:A0~A10:地址输入线O0~O7:双向三态数据线,有时用D0~D7表示:片选信号输入端,低电平有效:读选通信号输入线,低电平有效:写选通信号输入线,低电平有效Vcc:工作电源输入引脚,+5VGND:线路地2、6264芯片介绍:6264是8K*8位静态随机存储器芯片,采用CMOS工艺制造,单一+5V供电,额定功耗200mW,典型存取时间200ns,28线双列直插式封装。
其引脚功能说明如下:A0~A12:地址输入线O0~O7:双向三态数据线,有时用D0~D7表示:片选信号输入端,低电平有效:读选通信号输入线,低电平有效:写选通信号输入线,低电平有效Vcc:工作电源输入引脚,+5VNC:为空引脚CS:第二选片信号引脚,高电平有效GND:线路地3、62256芯片介绍:6264是32K*8位静态随机存储器芯片,采用CMOS工艺制造,单一+5V供电,额定功耗300mW,典型存取时间200ns,28线双列直插式封装。
其引脚功能如下:A0~A14:地址输入线O0~O7:双向三态数据线,有时用D0~D7表示:片选信号输入端,低电平有效:读选通信号输入线,低电平有效:写选通信号输入线,低电平有效Vcc:工作电源输入引脚,+5VGND:线路地4、2716片介绍:2716是2K*8字节的紫外线镲除、电可编程只读存储器,单一+5V供电,工作电流为75mA,维持电流为35mA,读出时间最大为250nS,24脚双列直插式封装。
各引脚的含义为:A0~A10:13根地址线,可寻址8K字节;O0-O7:数据输出线;:片选线;:为数据输出选通线;PGM为编程脉冲输入端;Vpp是编程电源;Vcc是主电源。
5、2764芯片介绍:2764是8K*8字节的紫外线镲除、电可编程只读存储器,单一+5V供电,工作电流为75mA,维持电流为35mA,读出时间最大为250nS,28脚双列直插式封装。
各引脚的含义为:A0~A12:13根地址线,可寻址8K字节;O0-O7:数据输出线;:片选线;:为数据输出选通线;PGM:编程脉冲输入端;Vpp:编程电源;Vcc:主电源,一般为+5V。
GND:接地引脚6、27256芯片介绍:27256是32K*8字节的紫外线镲除、电可编程只读存储器,单一+5V供电,工作电流为100mA,维持电流为40mA,读出时间最大为250nS,28脚双列直插式封装。
各引脚的含义为:A0~A14:15根地址线,可寻址32K字节;O0-O7为数据输出线;CE为片选线;OE/Vpp为数据输出选通线/编程电源。
Vcc:主电源,一般为+5V。
GND:接地引脚五、译码器1、74LS138芯片介绍:74LS138是一个3-8译码器,共16个引脚,其引脚说明如下:A、B、C:选择端即信号输入端E1、E2、E3:使能端,其中E1、E2低电平有效,E3高电平有效Y0~Y7:译码输出信号,始终只有一个为低电平Vcc:电源端,+5VGND:线路地2、74LS139芯片介绍:74LS139片内有两个2-4译码器,共16个引脚,其引脚说明如下:1A、1B:译码器1选择端即信号输入端1G:译码器1使能端,低电平有效1Y0~1Y3译码器1译码输出信号,低电平有效2A、2B:译码器2选择端即信号输入端2G:译码器2使能端,低电平有效2Y0~2Y3译码器2译码输出信号,低电平有效Vcc:电源端,+5VGND:线路地六A/D、D/A转换1、ADC0809芯片介绍:ADC0809是一种比较典型的8位8通道逐次逼近式A/D转换器,CMOS工艺,可实现8路模拟信号的分时采集,片内有8路模拟选通开关,以及相应的通道地址锁存用译码电路,其转换时间为100μs左右,采用双排28引脚封装,其引脚说明如下:IN0~IN7:8路模拟量输入通道ADDA~ADDC:地址线用于选择模拟量输入通道ALE:地址锁存允许信号START:转换启动信号D0~D7:数据输出线OE:输出允许信号,低电平允许转换结果输出CLOCK:时钟信号输入引脚,通常使用500KHzEOC:转换结束信号,为0代表正在转换,1代表转换结束Vcc:+5V电压V REF(+)、V REF(-):参考电压2、ADC0816芯片介绍:ADC0816是一种16路模拟量输入、8位逐次逼近A/D转换器,转换时间为100μs转换精度为:±1/512,适用于多路数据采集系统。