multisim简易数字频率计
multisim简易数字频率计说课讲解
m u l t i s i m简易数字频率计哈尔滨工业大学简易频率计的仿真设计目录1.设计要求 (3)2.电路工作原理 (3)频率计总电路图如下所示: (4)4. 电路的测试 (7)5. 分析与评价 (9)附录:元器件清单 (10)1.设计要求本次设计任务是要求设计一个简易的数字频率计,即用数字显示被测信号频率的仪器,数字频率计的设计指标有:1. 测量信号:正弦信号、方波信号等周期变化的物理信号;2. 测量频率范围:0Hz~9999Hz;3. 显示方式:4位十进制数显示。
2.电路工作原理频率计总电路图如下所示:频率计的基本原理:通过将被测周期信号整形为同频率的方波信号后,利用555定时器组成的振荡电路所产生的频率为1Hz的标准方波,作为基准时钟,与被整形后的方波信号一起经过闸门电路处理输入计数电路,再利用74LS90N的十进制计数功能进行级联计数,计数后输入8位数据/地址锁存器74LS273N以实现锁存和清零功能,最后输入到译码显示电路中,用BCD7段译码器显示出来,这样就实现了对被测周期信号的频率测量并显示的功能。
频率计的工作原理流程图如下所示:脉冲形成电路闸门电路计数译码显示电路门控电路时间基准信号发生器3.电路组成介绍3.1脉冲形成电路脉冲形成电路由信号发生器与整形电路组成,输入信号先经过限幅器,再经过施密特触发器整形,当输入信号幅度较小时,限幅器的二极管均截止,不起限副作用。
由555组成的施密特触发器对经过限幅器的信号进行整形得到标准的方波信号。
线路图如下所示:3.2闸门电路闸门电路的作用是控制计数器的输入脉冲,在电路中用一个与非门来实现(如下图所标注)。
当标准信号(正脉冲)来到时闸门开通,被侧信号的脉冲通过闸门进入计时器计数;正脉冲结束时闸门关闭,计数器无时钟脉冲输入。
3.3 时基电路时基电路是由555定时器构成的振荡器组成,其功能为产生标准时间为1秒的脉冲,选取振荡器的频率,其中高电平的时间为t1=1秒,低电平时间为0.25秒。
简易数字频率计的设计与仿真
《电子仿真技术》实训报告题目简易数字频率计的设计、仿真所在学院电子信息工程学院专业班级***学生姓名*** 学号***指导教师***完成日期* 年* 月* 日一.设计思路(1)电路简述所谓频率,就是周期性信号在单位时间(1s) 内变化的次数.若在一定时间间隔T内测得这个周期性信号的重复变化次数为N,则其频率可表示为fx=N/T 。
因此,可以将信号放大整形后由计数器累计单位时间内的信号个数,然后经译码、显示输出测量结果,这是所谓的测频法。
可见数字频率计主要由闸门电路、计数器电路、锁存器、时基电路、逻辑控制、译码显示电路几部分组成。
数字频率计的主要功能是测量周期信号的频率。
频率是单位时间(1S )内信号发生周期变化的次数。
如果我们能在给定的1S 时间内对信号波形计数,数值保持及自动清零,并将计数结果在显示器上显示出来,就能读取被测信号的频率。
数字频率计首先必须获得相对稳定与准确的时间,同时将被测信号转换成幅度与波形均能被数字电路识别的脉冲信号,然后通过计数器计算这一段时间间隔内的脉冲个数,将其换算后显示出来。
这就是数字频率计的基本原理。
被测信号Vx经放大整形电路变成计数器所要求的脉冲信号Ⅰ,其频率与被测信号的频率fx相同。
时基电路提供标准时间基准信号Ⅱ,具有固定宽度T的方波时基信号II作为闸门的一个输入端,控制闸门的开放时间,被测信号I从闸门另一端输入,被测信号频率为fx,闸门宽度T,若在闸门时间内计数器计得的脉冲个数为N,则被测信号频率fx=N/THz。
可见,闸门时间T决定量程,通过闸门时基选择开关选择,选择T大一些,测量准确度就高一些,T小一些,则测量准确度就低.根据被测频率选择闸门时间来控制量程.在整个电路中,时基电路是关键。
(2)任务目标利用multisim9.0软件设计一个简易数字频率计,其基本要求是:1. 被测信号的频率范围1KHZ~100MHZ(理想频率范围);2. 被测信号可以为正弦波、三角波或方波信号;3. 四位数码管显示所测频率,并用发光二极管表示单位。
基于Multisim 11.0的简易数显频率计设计
YE We n — q i a n g ,CHE NG Yo n g — ma o ,S UN Yi — x u a n , Z HANG J i a — p i n g
( 1 . C a d e t B r i g de a , Na v a l Ae r o n a u t i c l a a n d A s t r o n a u t i c o l U n i v e r s i t y ,Y a n t a i 2 6 4 0 0 1 ,C h i n a ;
2 . D e p a r t m e n t o fO r d t m ce n S c i e n c e a n d T e c h n o l o g y , N va a l Ae r o n a u t i c l a nd a As t r o n a u t i c l a U n i v e r s i t y ,
该 数显 频 率计 主要 包括 时 间信 号 电路 、 计 数显 示 电路和 时序 控制 电路 , 并 进行 了层 次化 的设 计 优化 。
时 间信 号 电路 完成 输入信 号与 时钟信 号 的与 运算 , 并把 与运 算后 的脉 冲传 递 给计数 显 示 电路 。计 数
显 示 电路 完成频 率计 的频 率计数 以及 显 示功 能 。 时序控 制 电路 实现 当上升 沿或 下 降沿 来临 时触发脉
Y a n t a i 2 6 4 0 0 1 , C h i n a )
实验六基于Multisim8的简易数字频率计仿真
闸门
门控
B 放大 整形
S2
1000Tx
1Tx
10Tx 100Tx
÷10
÷10
计数锁存译码 显示系统
÷10
四、实验参考电路
(1)控制时序产生电路
图4.8.5 是由秒脉冲发生器(可由晶体振荡器和 多级分频器组成)和可重触发单稳态74LS123 组成
的控制时序产生电路。秒脉冲发生器产生脉冲宽度 为的定时脉冲,74LS123单稳态电路产生锁存和清 零脉冲。(仿真软件Multisim 8的元件库中,没有 74LS123单稳态电路,可用555定时器组成单稳态 电路)。 5V
4. 闸门电路
闸门电路由与门组成,该电路有两个输入端和一 个输出端,输入端的一端,接门控信号,另一端接 整形后的被测方波信号。闸门是否开通,受门控信 号的控制,当门控信号为高电平“1”时,闸门开启; 而门控信号为低电平“0”时,闸门关闭。显然,只 有在闸门开启的时间内,被测信号才能通过闸门进 入计数器,计数器计数时间就是闸门开启时间。可 见,门控信号的宽度一定时,闸门的输出值正比于 被测信号的频率,通过计数显示系统把闸门的输出 结果显示出来,就可以得到被测信号的频率。
5. 电子计数器测量周期
当被测信号频率比较低时,用测量周期的方法来 测量频率比直接测量频率有更高的准确度和分辨率, 且便于测量过程自动化。该测量方法在许多科学技 术领域中都得到普遍使用。图4.8.4是用电子计数器 测量信号周期的原理方框图。
晶振
Tx
时基 分频
1µs
S1 Tc
10µs 1ms 100µs Tx1
①可控制的计数、锁存、译码显示系统; ②石英晶体振荡器及分频系统(可用Multisim 8中
的函数发生器替代);
Multisim9电子技术基础仿真实验第三章七_频率计
3.7.1 面板显示与设置
频率计面板
测量周期按钮 测量频率按钮 数据显示屏幕 灵敏度(均方根值)
测量脉冲时间按钮
测量上/下沿时间按钮 测量交流分量 测量交直流总和
触发电平值Leabharlann 3.6.2 频率计使用举例
提取频率计图标,连接于电路输出端。
打开仿真开关,过一会儿再将其关闭。
双击频率计图标,将其面板打开。Measurement区的 Freq按钮,默认为按下状态,显示被测信号的频率。
3.7 频率计
频率计(Frequency Counter)是电子 实验中的常用仪器之一,该仪器除与真实的 频率计一样可以测量信号频率外,还可以测 量多项脉冲参数 。 Measurement 区,用于选择测量项目。 Coupling区,按下AC时仅测量交流分量; 按下DC时测量交、直流分量的总和。 Sensitivity(RMS)用于设定测量灵敏度 (均方根值)。Trigger Level用于设定触发 电平值。
按下Period按钮,显示被测信号周期。
按下Pulse按钮,左侧显示正脉冲时间,右侧 显示负脉冲时间。
按下Rise/Fall按钮,左侧显示上升沿时间,右 侧显示下降沿时间。
multisim简易数字频率计
m u l t i s i m简易数字频率计Company Document number:WTUT-WT88Y-W8BBGB-BWYTT-19998哈尔滨工业大学简易频率计的仿真设计目录3.电路组成介绍1.设计要求本次设计任务是要求设计一个简易的数字频率计,即用数字显示被测信号频率的仪器,数字频率计的设计指标有:1. 测量信号:正弦信号、方波信号等周期变化的物理信号;2. 测量频率范围:0Hz~9999Hz ;3. 显示方式:4位十进制数显示。
2.电路工作原理频率计总电路图如下所示:频率计的基本原理:通过将被测周期信号整形为同频率的方波信号后,利用555定时器组成的振荡电路所产生的频率为1Hz 的标准方波,作为基准时钟,与被整形后的方波信号一起经过闸门电路处理输入计数电路,再利用74LS90N 的十进制计数功能进行级联计数,计数后输入8位数据/地址锁存器74LS273N 以实现锁存和清零功能,最后输入到译码显示电路中,用BCD7段译码器显示出来,这样就实现了对被测周期信号的频率测量并显示的功能。
频率计的工作原理流程图如下所示:3.电路组成介绍脉冲形成电路脉冲形成电路由信号发生器与整形电路组成,输入信号先经过限幅器,再经过施密特触发器整形,当输入信号幅度较小时,限幅器的二极管均截止,不起限副作用。
由555组成的施密特触发器对经过限幅器的信号进行整形得到标准的方波信号。
线路图如下所示: 闸门电路闸门电路的作用是控制计数器的输入脉冲,在电路中用一个与非门来实现(如下图所标注)。
当标准信号(正脉冲)来到时闸门开通,被侧信号的脉冲通过闸门进入计时器计数;正脉冲结束时闸门关闭,计数器无时钟脉冲输入。
闸门电路时基电路时基电路是由555定时器构成的振荡器组成,其功能为产生标准时间为1秒的脉冲,=0.8Hz,其中高电平的时间为t1=1秒,低电平时间为秒。
利选取振荡器的频率f0=1t1+t2用t1=(R1+R4)C2,t2=。
基于Multisim的数字频率计
天津商业大学2008届本科电子技术课程设计数字频率计的设计*名:**系别:自动化系专业:自动化学号:********指导教师:***2010年12月9日数字频率计的设计1 设计任务与要求1.1 基本功能1)能够测量正弦波、方波、三角波等交流信号的频率;2)测量信号的频率范围为1HZ~9999KHZ,分辨率为1HZ;3)测量结果直接用十进制数值,通过四个数码管显示;4)可手动测量,手动清零;5)具有高精度、迅速测量、读数方便等优点。
1.2 扩展功能1)具有不同可测频率范围的多个档位;2)有超量程警告,当测量信号频率超过所选档位的量程时,频率计发出警报。
2 设计原理脉冲信号的频率就是在单位时间(1s)里产生的脉冲个数,若在一定时间间隔tw内测得这个周期信号的重复变化次数为N,则其频率可表示为:f=N/T (1)数字频率计的总体框图如图1所示:图1数字频率计由四大基本电路组成:整形系统,单稳态触发器构成的闸门电路,可控的计数系统、锁存译码显示电路、超量程报警系统。
经过放大衰减后的被测信号(包括正弦波,三角波,方波等周期信号)经过整形电路,变成峰值为3~5V(与TTL兼容)的方波信号Vx,送入计数器的时钟脉冲端。
当门控信号到来后,闸门电路开启,时间为T1,计数器实现计数功能,T1时间过后闸门关闭,计数停止,锁存器使能端置零,计数结果被锁存,通过数码管可以方便读出被测信号频率。
图2为数字频率计的波形图:图23 电路设计3.1 整形电路1)抢答电路的功能:将被测信号整形成方波,方便计数。
2)整形电路如图3所示:图3.13)整形电路原理及功能实现:XFG1为Multisim软件自带的波形发生器,能产生不同频率的,占空比可调的三角波,正弦波和方波,所产生信号可代替被测外界周期信号,方便进行仿真。
74LS14D为有施密特触发器的六反相器,作用是将三角波或正弦波整形成方波,这里我们只用其中一个就行。
施密特反相器功能表如表1所示:表1其核心部分为施密特电路。
基于Multisim数字频率计电路设计.概要
课程名称:数字电路与逻辑综合设计题目:数字频率计姓名:孙喜洋专业:计算机科学与技术班级:15-5班学号:1504010522计算机科学与技术学院2016年12月24日一、概述1.数字逻辑电路数字频率计是采用数字电路制作成的能实现对周期性变化信号频率测量的仪器。
频率计主要用于测量正弦波、矩形波、三角波和尖脉冲等周期信号的频率值。
其扩展功能可以测量信号的周期和脉冲宽度。
2.数字频率计要求:可以测量正弦波、三角波、方波、周期性异型波,用数码管显示被测量波的频率,可以根据被测信号幅值设定参考电压。
每1秒更新一次显示。
可以连续测量,暂停、复位,可以设定频率上下限报警。
测量范围0~9999Hz。
3.利用这学期所学的电路设计,将LC震荡波形发生器,555施密特方波整形,秒脉冲发生电路及数字逻辑电路知识,组合设计数字频率计。
二、电路设计原理与单元模块1.整体设计框图图1 波形产生部分图2.频率计部分波形产生部分:利用LC震荡波形,经过555施密特方波整形,变成方形波。
频路计数部分:由四个74LS192(十进制计数器)实现对波形频率计数功能,在秒脉冲的控制下,打到锁存器74LS273,并且每秒更新频率值,同时完成对计数器的清零,另设清零单元和限制报警电路,在传递函数最小值0.001s对计数器,锁存器进行清零,与非控制蜂鸣器,实现限制报警功能。
2. LC震荡电路1)LC 振荡电路由放大器、反馈网络和选频网络组成的振荡电路可以产生高频振荡(几百千赫以上)图3.LC原理图2)电容三点式振荡单元和选频网络选频网络由电感L和电容C1、C2组成谐振回路,谐振回路的三个端点分别接晶体管集电极,发射极,基极,将电容C2两端电压作为反馈信号。
设C1、C2串联的等效电容为C,即但调节f0要同时调节C1、C2,并要保持C1、C2的比值不变,很不方便,因此该电路常作为固定频率输出,C2根据自身参数,在复杂的频谱中选取与自身谐振频率相同的频率将其反馈,而其他频率成分因不满足振荡条件被衰减,故振荡电路就产生了单一频率的正弦波。
数字频率计的设计-利用Multisim
数字逻辑课程设计数字频率计学院:学号:姓名:日期:第1 章概述 (1)1.1课程设计要求 (1)1.2原理 (1)1.3被测信号与闸门信号对应关系 (1)1.4设计完成情况 (1)1.5主要指标 (2)第2 章设计 (3)2.1总体设计 (3)2.2信号输入处理模块 (3)2.3闸门信号产生模块 (4)2.4显示模块 (5)2.5计数模块 (5)2.6量程切换方式 (5)2.7采用手动切换量程的设计 (6)2.8采用自动切换量程的设计 (7)2.9自动切换量程模块 (7)第3 章总结 (9)3.1器件列表 (9)3.2不足之处 (9)3.2.1 小数点控制 (10)3.2.2 显示模块 (10)3.2.3 功能拓展 (10)参考文献 (10)第 1 章概述1.1 课程设计要求设计一个数字频率计,对输入信号计数,显示输入信号的频率。
基本功能:输入信号为方波,幅度范围0~5V,频率范围10~999Hz,三位数码管显示频率。
深入要求:1) 输入信号可以为矩形波、三角波、正弦波,幅度范围0~5V;2) 频率范围10~99kHz;用三位数码管显示最后的频率,单位为Hz和KHz两档,自动切换;3) 查资料,分析时基对精度的影响。
1.2 原理数字频率计是采用数字电路制作成的能实现对周期性变化信号频率测量的仪器。
频率计主要用于测量正弦波、矩形波、三角波和尖脉冲等周期信号的频率值。
基本原理为通过时基电路产生一个已知长度的信号,将输入信号与这一已知长度信号进行相与对得到的信号进行计数。
这一已知长度信号称为闸门信号,通常有1s、0.1s、0.01s等。
1.3 被测信号与闸门信号对应关系闸门时间越长,得到的频率值就越准确,但闸门时间越长,则每测一次频率所需的时间间隔就越长。
闸门时间越短,测得的频率值刷新就越快,但测得的频率的精度就会受到影响。
表1-1 列出了这种对应关系表1-1闸门信号频率闸门时间测量频率范围0.5Hz 1s 1Hz—9.999kHz5Hz 0.1s 10kHz—99.99kHz50Hz 0.01s 100kHz—999.9kHz500Hz 0.001s 1MHz—9.999MHz1.4 设计完成情况本次设计已经实现其基础功能,对于深入功能也做了一定探讨。
基于multisim数字频率计设计
基于multisim数字频率计设计
在Multisim中设计数字频率计(Digital Frequency Counter),可以使用计数器和时钟信号来实现频率测量。
下面是一种基本的设计方法:
打开Multisim软件并创建一个新的电路设计。
从元件库中选择一个计数器元件(如74LS90或74HC161),将其放置在工作区中。
从元件库中选择一个时钟源元件(如信号发生器),将其放置在工作区中。
连接时钟源元件的输出端口到计数器元件的时钟输入端口。
根据计数器元件的位数,选择需要读取的输出位(如4位或8位),并连接到合适的显示元件(如7段数码管或LED灯)。
连接电源和接地。
配置时钟源元件的频率,以模拟待测信号的频率。
运行电路模拟,并观察数码管或LED灯上显示的计数值。
根据计数值和计数时间,可以通过简单的计算得到频率值。
这是一个简单的数字频率计的设计示例。
具体的设计过程和连接方式可能因使用的元件型号和Multisim版本而有所不同。
根据具体需求,您可以进行进一步的调整和改进,例如添加显示切换按钮、改
善精度和稳定性等。
请注意,这只是一个基本的设计示例,实际设计中可能需要考虑更多因素,如输入信号的幅值范围、滤波和抗干扰能力等。
根据具体需求,可能需要使用更复杂的电路和元件。
建议在设计和实施之前进行充分的研究和验证。
基于Multisim的数字频率计电路的设计与仿真
摘要本论文主要介绍应用Multisim2001软件进行数字频率计的设计与仿真。
数字频率计是用数字显示被测信号频率的仪器,广泛应用于机械振动的频率、转速、声音的频率以及产品的计件等等。
Multisim操作简单方便,易于学习和掌握。
应用Multisim2001软件可以进行电子电路的设计与仿真。
本论文通过数字频率计的设计与仿真反映了应用Multisim2001软件进行电子电路的设计与仿真提高了电子电路设计的效率,节省了设计者的时间、设备。
关键词:数字频率计 Multisim 设计与仿真目录前言第一章 Multisim2001软件简单介绍1.1 Multisim2001简介1.2 Multisim2001的用户界面1.2.1 菜单栏1.2.2 工具栏1.2.3 Multisim2001对元器件的管理1.3 在Multisim2001软件上绘制仿真电路1.3.1 绘制仿真电路的过程1.3.2 在Multisim2001软件上创建电路图第二章课题设计2.1 主要技术要求2.2 设计方案图2.3 电路简述2.4单元电路的设计与仿真致谢参考文献附件:附录图1 在Mutilsim中设计的总电路图附录图2 被侧信号100Hz时的仿真结果图附录图3 被侧信号45Hz时的仿真结果图前言数字频率计是用数字显示被测信号频率的仪器,被测信号可以是正弦波、方波或其它周期性变化的信号。
如配以适当的传感器,可以对多种物理量进行测试,比如机械振动的频率、转速、声音的频率以及产品的计件等等。
电子计算机的飞速发展有效地解决了这个问题。
Multisim软件的良好信誉以及Multisim的卓越表现使之很快成为众多EDA用户的首选软件。
Multisim操作简单方便,易于学习和掌握。
并且能弥补设备种类和数量不足,充分扩展学生的思维空间,给他们更大的自由发挥的天地。
使学生可以根据不同需要无限制地进行各种电路分析实验,验证实验,常规实验,设计实验。
基于multisim的数字频率计设计开题报告
国际国内通用数字频率计的主要技术 参数[7]
1.频率测量范围 电子计数器的测频范围,低端大部分 从10Hz开始;高端则以不同型号的频率计而异。因此高 端频率是确定低、中、高速计数器的依据。如果装配相 应型号的变频器,各种类型的数字频率计的测量上限频 率,可扩展十倍甚至几十倍。2.周期测量范围 数字 频率计最大的测量周期,一般为10s,可测周期的最小时 间,依不同类型的频率计而定。3.晶体振荡器的频率稳 定度 晶体振荡器的频率稳定度,是决定频率计测量误 差的一个重要指标。可用频率准确度、日波动、时基稳 定度、秒级频率稳定度等指标,来描述晶体振荡器的性 能。对于时基稳定度来说,按要求低速通用计数器应达 到1×10—’/日;中速通用计数器应达到1×10—8/日; 高速通用计数器应达到1×10—9/日。
三、课题设计内容与方法 (一)设计内容
1、分析数字频率计的主要类别、各自的工作原理和 主要性能指标。 2、针对数字频率计存在的问题进行分析研究,提出 解决方案。 3、设计系统结构和各电路模块。设计要求如下,频 率测量范围:信号为方波、三角波和正弦波、幅度为 0.5~5V、频率范围为1~9999Hz。十进制数字显示, 显示刷新时间为1S。 4、用Multisim仿真软件对视频功率放大器的模块和 系统进行仿真设计,并给出完整的线路原理图及电路 印制板图。
四、课题设计进度安排
2010年11月至2010年12月4日:查阅相关文献,并写 出开题报告,进行开题答辩。 2010年12月6日至2011年3月1日:熟悉常用数字频率 计的工作原理。 2011年3月2日至2011年4月25日:根据设计要求,选 择合适的数字频率计设计。 2011年4月26日至2011年5月6日:完成毕业设计的撰 写。 2011年5月7日至2011年5月13日:完成毕业设计答辩 工作。 2011年5月14日:毕业设计答辩。
基于Multisim的数字频率计
商业大学2008届本科电子技术课程设计数字频率计的设计姓名:璐系别:自动化系专业:自动化学号:********指导教师:***2010年12月9日数字频率计的设计1 设计任务与要求1.1 基本功能1)能够测量正弦波、方波、三角波等交流信号的频率;2)测量信号的频率围为1HZ~9999KHZ,分辨率为1HZ;3)测量结果直接用十进制数值,通过四个数码管显示;4)可手动测量,手动清零;5)具有高精度、迅速测量、读数方便等优点。
1.2 扩展功能1)具有不同可测频率围的多个档位;2)有超量程警告,当测量信号频率超过所选档位的量程时,频率计发出警报。
2 设计原理脉冲信号的频率就是在单位时间(1s)里产生的脉冲个数,若在一定时间间隔tw测得这个周期信号的重复变化次数为N,则其频率可表示为:f=N/T (1)数字频率计的总体框图如图1所示:图1数字频率计由四大基本电路组成:整形系统,单稳态触发器构成的闸门电路,可控的计数系统、锁存译码显示电路、超量程报警系统。
经过放大衰减后的被测信号(包括正弦波,三角波,方波等周期信号)经过整形电路,变成峰值为3~5V(与TTL兼容)的方波信号Vx,送入计数器的时钟脉冲端。
当门控信号到来后,闸门电路开启,时间为T1,计数器实现计数功能,T1时间过后闸门关闭,计数停止,锁存器使能端置零,计数结果被锁存,通过数码管可以方便读出被测信号频率。
图2为数字频率计的波形图:图23 电路设计3.1 整形电路1)抢答电路的功能:将被测信号整形成方波,方便计数。
2)整形电路如图3所示:图3.13)整形电路原理及功能实现:XFG1为Multisim软件自带的波形发生器,能产生不同频率的,占空比可调的三角波,正弦波和方波,所产生信号可代替被测外界周期信号,方便进行仿真。
74LS14D为有施密特触发器的六反相器,作用是将三角波或正弦波整形成方波,这里我们只用其中一个就行。
施密特反相器功能表如表1所示:表1其核心部分为施密特电路。
简易数字式频率计仿真设计
简易数字频率计仿真设计报告班级学号姓名平时成绩答辩成绩报告成绩总分122039304 杨现涛30122039310 郭慧泽30目录一、设计要求 (2)二、设计过程 (2)三、元器件清单 (3)四、电路连线图 (4)放大整形电路图 (4)单脉冲发生器电路图 (4)闸门电路电路图 (5)计数部分电路图 (5)译码显示电路图 (6)整体电路图 (7)五、实验(仿真结果) (8)六、出现的问题及解决方法 (8)一)设计要求1)设计一个单脉冲发生器,其脉冲宽度t 与手动按钮时间长短无关,与两次按钮的时间间隔无关,仅与时钟脉冲频率有关,且有下列关系:t=1/f12)设计一个四位十进制计数器,实现0000-9999计数。
3)将上述两种电路图组成一个简易数字式频率计。
实现如图效果: F2 F1 0-1 1清零信号1清11111清零清零信号二、设计过程根据实验要求,要完成数字式频率计的设计任务就要了解其中包含的电路以及用到的知识及元器件。
首先经过查阅资料了解数字是频率计的原理和工作过程,下面简单介绍一下数字是频率计。
数字式频率计是一种用数字显示的频率测量仪表,它不仅可以测量正弦信号、方波信号和尖脉冲信号的频率,而且还能对其他多种物频率进行测 量,诸如机械振动次数,物体转动速度,明暗变化的闪光次数,单位时间里经 过传送带的产品数量等等,这些物理量的变化情况可以有关传感器先转变成周 期变化的信号,然后用数字频率计测量单位时间内变化次数,再用数码显示出 来。
闸门电路译码显示电路闸门控制信号产生的电路(t )计数电路其次是了解本次试验设计的频率计的工作原理和具体工作过程,本次的频率计基本上与以往的频率计大同小异,首先要设计的是一个放大整形电路,通过采用555多谐振荡器件把输入到频率计的各种波形整形成标准的方波以便进行取样计数。
然后设计的是一个闸门控制信号产生电路,使其输入1hz基准频率能够产生一个脉冲宽度为1s的单脉冲,同时该电路接上一个0-1手动按钮,按下按钮该电路能够发出两种信号,一种为宽度为1s的单脉冲控制闸门的开启,开启时间为1s,另一种为清零信号,输入到计数器中,使计数器清零。
最新数字频率计的multisim仿真
计数信号
3A
QA14
4B
QB13
+
5C
QC12
V1 100 Hz 5 V-
6
D
QD1174160N1 Nhomakorabea10
ENT
7 ENP 2 CLK
RCO15
3A
14
QA
4B 5C
QB13 12
QC
U7A 2
6
D
11
QD
74160N
10
ENT
7 ENP 2 CLK
RCO15
3A
4B 5C
3
U7B 4
6
D
14
QA
QB13 12
计数信号 清零信号
锁存信号
0.5 Hz 方波信号
图8-45 计数、锁存和清零信号时序关系
≥1 &
清零信号
U1 OR3
锁存信号
VCC
U2
5V
NAND3
1 Hz
+V1 -2 Hz 5 V
0.5 Hz 0.5 Hz
U4A
U4B
14 1J 1Q12 7 2J 2Q9
1 1CLK
5 2CLK
3
13 10
8
1
U3
~C LR
9
~LOAD
4 32 1
10ENT 7 2 ENP
RCO 15
CLK
CLK
3A
Q A1 4
3
14
3
14
4B 5C 6
D
Q B1 3 12
A
4B
QC
5
Q D1 1
U6A
C
6D
QA
3位数字显示的简易频率计
A1 A2 YA A3 YB
YC
0 ~LE YD
~BI YE
39 40 41
42
~LT YF
YG
VSSVSS 4511BP_5V VSS
0V
U21 VDD
5V
VDD U19
A0 VDD A1 A2 YA A3 YB
YC
0 ~LE YD
~BI YE ~LT YF
YG
VSSVSS 4511BP_5V
VSS
0V
43 4445
46
DCD_HEX DCD_HEX_BLUE
结论:在输入电压符合规定要求值时,能够正常进行测量的频率区间称为频率测量范围.频率 测量范围主要由放大整形电路的频率响应决定. 3,数字显示位数 频率计的数字显示位数决定 了频率计的分辨率.
~1PR
2
16
1D
1Q 5
1 74LS74N
3 1CLK ~1Q 6
U1B 4
4069BCL_10VLeabharlann ~1PR 2 1D 1Q 5
3 1CLK ~1Q 6
~1PR
7 2 1D 1Q 5
3 1CLK ~1Q 6
~1CLR
~1CLR
~1CLR
17
1 74LS74N
1 74LS74N
1 74LS74N
VCC
~1CLR 1
74LS04N 74S74N
4
U3A
~1PR
2 1D
1Q 5
9
113 1CLK ~1Q 6
~1CLR 1
74S74N
4
U4A
~1PR
2 1D
1Q 5
3 1CLK ~1Q 6
基于Multisim9_0简易数字频率计的设计与仿真
图 3 放大整形电路仿真波形
2 . 2 时基控制电路的设计和仿真 在前述中创建局部电路如图 4所示 , 时基电路由 定时器 555构成的多谐振荡器产生, 通过控制按钮 A 或 Shift+ A 调节电位器 R13 的接入阻值, 使标准时间 [ 5] 信号 C lo ck 高电平的持续时间为 1s 。控制电路是 由单稳态触发器 SN74123N 组成, 在标准时 间信号 C lo ck 结束时, 由两个单稳态触发器 SN74123N 分别 产生锁存信号 CLK, 锁存信号 CLK 结束时产生清 0 信号 RD, 它们的脉冲宽度由电路的时间常数决定。 并且锁存信号 CLK 和清 0 信号 RD 的脉宽之和不 能超过标准时间信号 C lo ck 的低电平持续时间。另 外, 清零信号也可以由手动复位开关 J1 的按钮 B 来 控制, 开关 J1 闭合时 , 计数电路清 0 。两种方式清 零信号加在 U2A 与非门 74LS00N 的两个输入端 , 与 非门 74LS00N 的输出 即为 计数 电路 的清 0 信号 RD。电路中 U 2B 与非门 74LS00N 组成闸门电路, 其 作用是产生计数脉冲 CP。 当手动复位开关 J1 闭合 , 再打开时, 各信号之 间的时序关系如图 5 所示, 4 踪示波器的测量波形 为: A 通道是标准时间信号 C lock 的波形 , 其高电平 的持续时间为 1s; B 通道是锁存信号 CLK 的波形; C 通道是清 0 信号 RD 的波形 , 其波形第一个清零信 号正脉冲是由手动复位开关 J1 给出的 ; D 通道是计
声
( 下转第 18 页 )
18
长
春
大
学
[ 2]
学
报
第 19 卷
5 结
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
哈尔滨工业大学
简易频率计的仿真设计
目录
1.设计要求
2. 总电路图及工作原理
3.电路组成介绍
3.1脉冲形成电路
3.2闸门电路
3.3时基电路
3.4计数译码显示电路
4. 电路的测试
5. 分析与评价
附录:元器件清单
1.设计要求
本次设计任务是要求设计一个简易的数字频率计,即用数字显示被测信号频率的仪
2
器,数字频率计的设计指标有:
1. 测量信号:正弦信号、方波信号等周期变化的物理信号;
2. 测量频率范围:0Hz~9999Hz;
3. 显示方式:4位十进制数显示。
2.电路工作原理
频率计总电路图如下所示:
3
频率计的基本原理:通过将被测周期信号整形为同频率的方波信号后,利用555定时器组成的振荡电路所产生的频率为1Hz的标准方波,作为基准时钟,与被整形后的方波信号一起经过闸门电路处理输入计数电路,再利用74LS90N的十进制计数功能进行级联计数,计数后输入8位数据/地址锁存器74LS273N以实现锁存和清零功能,最后输入到译码显示电路中,用BCD7段译码器显示出来,这样就实现了对被测周期信号的频率测量并显示的功能。
频率计的工作原理流程图如下所示:
3.电路组成介绍
3.1脉冲形成电路
脉冲形成电路由信号发生器与整形电路组成,输入信号先经过限幅器,再经过施密特触发器整形,当输入信号幅度较小时,限幅器的二极管均截止,不起限副作用。
由555组成的施密特触发器对经过限幅器的信号进行整形得到标准的方波信号。
线路图如下所示:
4
3.2闸门电路
闸门电路的作用是控制计数器的输入脉冲,在电路中用一个与非门来实现(如下图所标注)。
当标准信号(正脉冲)来到时闸门开通,被侧信号的脉冲通过闸门进入计时器计数;正脉冲结束时闸门关闭,计数器无时钟脉冲输入。
闸门电路
5
3.3 时基电路
时基电路是由555定时器构成的振荡器组成,其功能为产生标准时间为1秒的脉冲,选取振荡器的频率错误!未找到引用源。
,其中高电平的时间为t1=1秒,低电平时间为0.25秒。
利用t1=0.7(R1+R4)C2,t2=0.7R4C2。
选取 CCD=100uF,则R4=3.57kΩ,R1=10.7kΩ。
3.4计数译码器显示电路
计数译码器显示电路由74LS90N、74LS273N、74LS47以及显示器组成。
计数电路是用74LS90N十进制计数器构成,输出4位二进制数;74LS273N用来实现锁存和使计数器清零的功能,在时基电路脉冲的上升沿到来时闸门开启,计数器开始计数,在同一脉冲的下降沿到来时,闸门关闭,计数器停止计数。
74LSI7为译码器,其功能是将来自74LSI73N的所存结果译码后输送到显示器。
显示器的功能是将信号频率以数字形式显示出来。
计数译码器显示电路线路图如下所示:
6
译码器
锁存器
计数器
4. 电路的测试
在Multisim10.0中利用示波器测试各个分支电路的波形图,测试脉冲生成电路、时基电路等是否正常工作。
7
(1)信号发生器产生的波形如下:
(2)经整形后的待测方波信号
8
(3)标准时钟信号波形
(4)测频结果显示
5. 分析与评价
所设计的频率计将被测周期信号整形为同频率的方波信号后,利用555定时器组成的振荡电路所产生的频率为1Hz的标准方波,作为基准时钟,与被整形后的方波信号一起经过闸门电路处理输入计数电路,再利用74LS90N的十进制计数功能进行级联计数,输入锁存器74LS273N以实现锁存和清零功能,最后输入到译码显示电路中显示出来,实现对被测周期信号的频率测量并显示的功能。
9
经过电路仿真运行以及对各个分支电路的测试可以得出,所设计的频率计能够成功的测出待测信号的频率值。
电路优点:所设计的频率计电路虽然有些复杂繁琐,但是原理比较简单,而且用到的都是数字电路基本器件,总体结构也比较清晰。
电路缺点:所设计的频率计测得的频率值只能精确到整数部分,精度有待提高。
附录:元器件清单
10。