计算机组成原理本科生试题库整理附答案
2023年大学_计算机组成原理试题附答案

2023年计算机组成原理试题附答案2023年计算机组成原理试题附答案(一)一、选择题(共20分,每题1分)1、零地址运算指令在指令格式中不给出操作数地址,它的操作数来自__C____。
A、立即数和栈顶;B、暂存器;C、栈顶和次栈顶;D、累加器。
2、__C___可区分存储单元中存放的是指令还是数据。
A、存储器;B、运算器;C、控制器;D、用户。
3、所谓三总线结构的计算机是指_B____。
A、地址线、数据线和控制线三组传输线。
B、I/O总线、主存总统和DMA总线三组传输线;C、I/O总线、主存总线和系统总线三组传输线;D、设备总线、主存总线和控制总线三组传输线、。
4、某计算机字长是32位,它的存储容量是256KB,按字编址,它的寻址范围是__B____。
A、128K;B、64K;C、64KB;D、128KB。
5、主机与设备传送数据时,采用____A__,主机与设备是串行工作的。
A、程序查询方式;B、中断方式;C、DMA方式;D、通道。
6、在整数定点机中,下述第___B___种说法是正确的。
A、原码和反码不能表示 -1,补码可以表示 -1;B、三种机器数均可表示 -1;C、三种机器数均可表示 -1,且三种机器数的表示范围相同;D、三种机器数均不可表示 -1。
7、变址寻址方式中,操作数的.有效地址是___C___。
A、基址寄存器内容加上形式地址(位移量);B、程序计数器内容加上形式地址;C、变址寄存器内容加上形式地址;D、以上都不对。
8、向量中断是___C___。
A、外设提出中断;B、由硬件形成中断服务程序入口地址;C、由硬件形成向量地址,再由向量地址找到中断服务程序入口地址D、以上都不对。
9、一个节拍信号的宽度是指__C____。
A、指令周期;B、机器周期;C、时钟周期;D、存储周期。
10、将微程序存储在EPROM中的控制器是__A____控制器。
A、静态微程序;B、毫微程序;C、动态微程序;D、微程序。
计算机组成原理本科生期末试卷(一)部分答案

计算机组成原理本科⽣期末试卷(⼀)部分答案本科⽣期末试卷(⼀)⼆、简答题(每⼩题8分,共16分)1假设主存容量16M×32位,Cache容量64K×32位,主存与Cache之间以每块4×32位⼤⼩传送数据,请确定直接映射⽅式的有关参数,并画出内存地址格式。
2指令和数据都⽤⼆进制代码存放在内存中,从时空观⾓度回答CPU如何区分读出的代码是指令还是数据。
答:计算机可以从时间和空间两⽅⾯来区分指令和数据,在时间上,取指周期从内存中取出的是指令,⽽执⾏周期从内存取出或往内存中写⼊的是数据,在空间上,从内存中取出指令送控制器,⽽执⾏周期从内存从取的数据送运算器、往内存写⼊的数据也是来⾃于运算器三、计算题(14分)设x=-18(-15),y=+26(+13),数据⽤补码表⽰,⽤带求补器的阵列乘法器求出乘积x×y,并⽤⼗进制数乘法进⾏验证。
解:设最⾼位为符号位,输⼊数据为:[x]补=10001,[y]补=10011,算前求补器输出后|x|=1111,|y|=11011111×11011111 乘积符号位运算:0000 x0⊕y0 = 1⊕1=01111+111111000011算后求补器输出为11000011,加上乘积符号0,最后得补码乘积值为011000011,利⽤补码与真值的换算公式,补码⼆进制数的真值是x×y = 1×27+1×26+1×21+1×20=128+64+2+1 =+195⼗进制数乘法验证:x×y=(-15)×(-13) =+195四、证明题(12分)⽤定量分析⽅法证明多模块交叉存储器带宽⼤于顺序存储器带宽。
解:假设(1)存储器模块字长等于数据总线宽度;(2)模块存取⼀个字的存储周期等于T;(3)总线传送周期为τ;(4)交叉存储器的交叉模块数为m.。
交叉存储器为了实现流⽔线⽅式存储,即每经过τ时间延迟后启动下⼀模快,应满⾜T = mτ, (1)交叉存储器要求其模快数≥m,以保证启动某模快后经过mτ时间后再次启动该模快时,它的上次存取操作已经完成。
(完整版)计算机组成原理(白中英)本科生试题库整理附答案

一、选择题1从器件角度看,计算机经历了五代变化。
但从系统结构看,至今绝大多数计算机仍属于(B)计算机。
A 并行B 冯·诺依曼C 智能D 串行2某机字长32位,其中1位表示符号位。
若用定点整数表示,则最小负整数为(A)。
A -(231-1)B -(230-1)C -(231+1)D -(230+1)3以下有关运算器的描述,( C )是正确的。
A 只做加法运算B 只做算术运算C 算术运算与逻辑运算D 只做逻辑运算4 EEPROM是指(D )A 读写存储器B 只读存储器C 闪速存储器D 电擦除可编程只读存储器5常用的虚拟存储系统由(B )两级存储器组成,其中辅存是大容量的磁表面存储器。
A cache-主存B 主存-辅存C cache-辅存D 通用寄存器-cache6 RISC访内指令中,操作数的物理位置一般安排在(D )A 栈顶和次栈顶B 两个主存单元C 一个主存单元和一个通用寄存器D 两个通用寄存器7当前的CPU由(B )组成。
A 控制器B 控制器、运算器、cacheC 运算器、主存D 控制器、ALU、主存8流水CPU是由一系列叫做“段”的处理部件组成。
和具备m个并行部件的CPU相比,一个m段流水CPU的吞吐能力是(A )。
A 具备同等水平B 不具备同等水平C 小于前者D 大于前者9在集中式总线仲裁中,(A )方式响应时间最快。
A 独立请求B 计数器定时查询C 菊花链D 分布式仲裁10 CPU中跟踪指令后继地址的寄存器是(C )。
A 地址寄存器B 指令计数器C 程序计数器D 指令寄存器11从信息流的传输速度来看,(A )系统工作效率最低。
A 单总线B 双总线C 三总线D 多总线12单级中断系统中,CPU一旦响应中断,立即关闭(C )标志,以防止本次中断服务结束前同级的其他中断源产生另一次中断进行干扰。
A 中断允许B 中断请求C 中断屏蔽D DMA请求13下面操作中应该由特权指令完成的是(B )。
计算机组成原理试题及答案

本科生期末试卷九一.选择题(每小题1分,共10分)1.八位微型计算机中乘除法大多数用______实现。
A 软件B 硬件C 固件D 专用片子2.在机器数______中,零的表示是唯一的。
A 原码B 补码C 移码D 反码3.某SRAM芯片,其容量为512×8位,除电源和接地端外,该芯片引出线的最小数目应是______。
A 23B 25C 50D 194.某机字长32位,存储容量64MB,若按字节编址,它的寻址范围是______。
A 0—8MB 0—16MBC 0—16MBD 0—8MB5.采用虚拟存贮器的主要目的是______。
A 提高主存贮器的存取速度;B 扩大主存贮器的存贮空间,并能进行自动管理和调度;C 提高外存贮器的存取速度;D 扩大外存贮器的存贮空间;6.算术右移指令执行的操作是______。
A 符号位填0,并顺次右移1位,最低位移至进位标志位;B 符号位不变,并顺次右移1位,最低位移至进位标志位;C 进位标志位移至符号位,顺次右移1位,最低位移至进位标志位;D 符号位填1,并顺次右移1位,最低位移至进位标志位;7.微程序控制器中,机器指令与微指令的关系是______。
A 每一条机器指令由一条微指令来执行;B 每一条机器指令由一段用微指令编成的微程序来解释执行;C 一段机器指令组成的程序可由一条微指令来执行;D 一条微指令由若干条机器指令组成;8.同步传输之所以比异步传输具有较高的传输频率是因为同步传输______。
A 不需要应答信号;B 总线长度较短;C 用一个公共时钟信号进行同步;D 各部件存取时间较为接近;9.美国视频电子标准协会定义了一个VGA扩展集,将显示方式标准化,这称为著名的______显示模式。
A A VGAB SVGAC VESA EGA10.CPU响应中断时,进入“中断周期”,采用硬件方法保护并更新程序计数器PC内容,而不是由软件完成,主要是为了_______。
计算机组成原理试题及答案全套

计算机组成原理试题及答案全套第一部分:选择题1.下列关于计算机内存的说法,错误的是:A.内存是计算机的主要存储器件之一B.内存是临时存储器件,供程序运行时使用C.内存容量越大,计算机的性能越强D.内存分为主存和辅存,主存速度较快,但容量相对较小答案:C2.下列关于CPU的说法,错误的是:A.CPU是计算机的核心部件,负责执行指令和控制计算机的运行B.CPU由运算器、控制器和寄存器组成C.CPU的速度越快,计算机的运行速度越快D.CPU的主频越高,计算机的运行速度越慢答案:D3.下列关于指令周期的说法,错误的是:A.指令周期是CPU执行一条指令所需的时间B.指令周期包括取指令、译码、执行、访存四个阶段C.指令周期的长度取决于CPU的主频D.指令周期越短,CPU的执行效率越高答案:D4.下列关于存储器层次结构的说法,错误的是:A.存储器层次结构分为寄存器、高速缓存、主存和辅存B.存储器层次结构越高,存取速度越快,容量越小C.高速缓存是位于CPU和主存之间的高速存储器D.存储器层次结构的设计目标是在速度、容量和成本之间取得平衡答案:B5.下列哪项措施可以提高计算机系统的安全性?A.设置强密码B.定期更新操作系统和应用程序补丁C.安装杀毒软件和防火墙D.以上都是答案:D6.下列关于计算机硬盘的说法,错误的是:A.硬盘是一种磁存储设备,用于长期存储数据B.硬盘的读写速度相对较慢,但容量较大C.硬盘的存储介质是固态闪存芯片D.硬盘采用磁道、扇区和柱面的方式来寻址数据答案:C第二部分:填空题1.计算机系统由________、软件和人员三部分组成。
答案:硬件2.CPU的两个主要功能是执行________和控制计算机的运行。
答案:指令3.存储器层次结构的设计目标是在速度、________和成本之间取得平衡。
答案:容量4.计算机的存储器分为________和辅存两部分。
答案:主存5.操作系统的主要功能包括________管理、文件管理和用户接口等。
计算机组成原理考试试题及参考答案

计算机组成原理考试试题及参考答案计算机组成原理考试试题及参考答案一、选择题1、下列哪个部件不属于计算机的存储器?() A. 硬盘 B. 寄存器C. RAMD. U盘答案:B2、在计算机内部,所有数据和指令采用何种进制编码?() A. 二进制 B. 八进制 C. 十进制 D. 十六进制答案:A3、下面哪种情况下会发生CPU的分支预测错误?() A. 顺序预测B. 跳转预测C. 高速缓存D. 直接预测答案:B4、在计算机的存储器中,容量最大的部分是:() A. Cache B. RAMC. ROMD.硬盘答案:D5、下列哪种情况可能会导致计算机的内存出现故障?() A. 电源故障 B. 软件故障 C. 硬件故障 D. 网络故障答案:C二、填空题6、在计算机中,CPU主要由 ________ 、________ 、________ 三部分组成。
答案:运算器、控制器、存储器61、在计算机的存储器中,________ 存取速度最快,________ 容量最大。
答案:Cache,RAM611、CPU执行的指令最终由 ________ 输出。
答案:显示器6111、在计算机内部,数据和指令都是以二进制形式进行处理和存储的,这一原理是由 ________ 提出的。
答案:香农61111、在计算机中,________ 是用来存储运行时数据的核心部件。
答案:内存三、简答题11、请简述计算机CPU的工作流程。
答案:计算机CPU的工作流程包括取指令、解码、执行指令和写回结果四个步骤。
具体来说,CPU 从内存中获取指令,然后解码指令并执行,最后将结果写回到内存中。
这个过程会不断重复,使得计算机能够连续执行各种任务。
111、请说明指令和数据在计算机内部有何区别。
答案:在计算机内部,指令和数据没有本质区别,它们都是二进制形式存在的。
但是,为了区分它们,通常将那些访问内存、运算等产生效果的二进制称之为指令,而那些被运算的二进制则称之为数据。
计算机组成原理(四版)本科生试题库整理附答案

29 设由S ,E ,M 三个域组成的一个32位二进制字所表示的非零规格化数x ,真值表示为 x =(-1)s ×(1.M)×2E-127 问:它所能表示的规格化最大正数、最小正数、最大负数、最小负数是多少?解:(1)最大正数 (2)最小正数011 111 111 111 111 111 111 111 111 11111X = [1+(1-2-23)]×2127(3)最小负数1111 111 11 111 111 111 111 111 111 111 11X== -[1+(1-2-23)]×212730 画出单级中断处理过程流程图(含指令周期)。
9 图2所示为双总线结构机器的数据通路,IR 为指令寄存器,PC 为程序计数器(具有自增功能),M 为主存(受R/W#信号控制),AR 为地址寄存器,DR 为数据缓冲寄存器,ALU 由加、减控制信号决定完成何种操作,控制信号G 控制的是一个门电路。
另外,线上标注有小圈表示有控制信号,例中y i 表示y 寄存器的输入控制信号,R 1o 为寄存器R 1的输出控制信号,未标字符的线15 图1为某机运算器框图,BUS 1~BUS 3为3条总线,期于信号如a 、h 、LDR 0~LDR 3、S 0~S 3等均为电位或脉冲控制信号。
3位 3位 5位 4位 3位 2位X目的操作数 源操作数 运算操作 移动操作 直接控制 判别 下址字段000 000 000 000 000 000 000 000 000 00000 X =1.0×2-128 (4)最大负数100 000 000 000 000 000 000 000 000 000 00 X=-1.0×2-128××× ××× ××××× ×××× ××× ××编码表如下:目的操作数字段源操作数字段运算操作字段移位门字段直接控制字段001 a, LDR0010 b, LDR1011 c, LDR2100 d, LDR3001 e010 f011 g100 hMS0S1S2S3L, R,S, Ni, j,+120 某机器单字长指令为32位,共有40条指令,通用寄存器有128个,主存最大寻址空间为64M。
(完整版)本科生-计算机组成原理题库-期末试卷(13)及答案

本科生期末试卷十三一、选择题(每小题1分,共10分)1.计算机硬件能直接执行的只有______。
A.符号语言 B 机器语言 C 汇编语言 D 机器语言和汇编语言2.假定下列字符码中有奇偶校验位,但没有数据错误,采用偶校验的字符码是______。
A.11001011B.11010110C.11000001D.11001003.运算器的主要功能是进行______。
A.逻辑运算B.算术运算C.逻辑运算与算术运算D.初等函数的运算4.某计算机字长16位,它的存贮容量是64K,若按字编址,那么它的寻址范围是______。
A.64KB.32KC.64KBD.32KB5.主存贮器和CPU之间增加cache的目的是______。
A.解决CPU和主存之间的速度匹配问题B.扩大主存贮器的容量C.扩大CPU中通用寄存器的数量D.扩大外存的容量6.用于对某个寄存器中操作数的寻址方式称为______寻址。
A.直接B.间接C.寄存器直接D.寄存器间接7.异步控制常用于______作为其主要控制方式。
A.在单总线结构计算机中访问主存与外围设备时B.微型机的CPU中C硬布线控制器中D.微程序控制器中8.系统总线中地址线的功能是______。
A.选择主存单元地址B.选择进行信息传输的设备C.选择外存地址D.指定主存和I/O设备接口电路的地址9.在微型机系统中,外围设备通过______与主板的系统总线相连接。
A.适配器B.设备控制器C.计数器D.寄存器10.发生中断请求的条件是______。
A.一条指令执行结束B.一次I/O操作结束C.机器内部发生故障D.一次DMA操作结束二、填空题(每小题3分,共15分)1.表示法主要用于表示A______数的阶码E,以利于比较两个B______数的大小和C______操作。
2.存储器的技术指标有A______、B______、C______和存储器带宽。
3.寻址方式根据操作数的A______位置不同,多使用B______型和C______型。
计算机组成原理期末试题及答案--10套

读控制写控制
R0
RA0
RA1
选择
W
WA0
WA1
选择
1
1
1
1
0
0
0
1
1
x
0
1
0
1
x
R0
R1
R2
R3
不读出
1
1
1
1
0
0
0
1
1
x
0
1
0不写入
要求:(1)设计微指令格式。
(2)画出ADD,SUB两条指令微程序流程图。
七.(9分)画出单机系统中采用的三种总线结构。
八.(9分)试推导磁盘存贮器读写一块信息所需总时间的公式。
5 DMA控制器按其A. ______结构,分为B. ______型和C. ______型两种。
三.(9分)求证:[X]补+ [Y ]补= [ X+Y ]补(mod 2)
四.(9分)某计算机字长32位,有16个通用寄存器,主存容量为1M字,采用单字长二地址指令,共有64条指令,试采用四种寻址方式(寄存器、直接、变址、相对)设计指令格式。
五.(9分)如图B2.1表示使用快表(页表)的虚实地址转换条件,快表存放在相联存贮器中,其中容量为8个存贮单元。问:
(1)当CPU按虚拟地址1去访问主存时,主存的实地址码是多少?
(2)当CPU按虚拟地址2去访问主存时,主存的实地址码是多少?
(3)当CPU按虚拟地址3去访问主存时,主存的实地址码是多少?
TL是磁盘旋转半周的时间,TL=(1/2r)秒,由此可得:
T=Ts+1/2r+n/rN秒
期末试卷二
一.选择题(每空1分,共20分)
计算机组成原理本科生期末试卷库(20套试卷与详细答案)

本科生期末试卷一一.选择题(每小题1分,共10分)1.计算机系统中的存贮器系统是指______。
A RAM存贮器B ROM存贮器C 主存贮器D 主存贮器和外存贮器2.某机字长32位,其中1位符号位,31位表示尾数。
若用定点小数表示,则最大正小数为______。
A +(1 – 2-32)B +(1 – 2-31)C 2-32D 2-313.算术/ 逻辑运算单元74181ALU可完成______。
A 16种算术运算功能B 16种逻辑运算功能C 16种算术运算功能和16种逻辑运算功能D 4位乘法运算和除法运算功能4.存储单元是指______。
A 存放一个二进制信息位的存贮元B 存放一个机器字的所有存贮元集合C 存放一个字节的所有存贮元集合D 存放两个字节的所有存贮元集合;5.相联存贮器是按______进行寻址的存贮器。
A 地址方式B 堆栈方式C 内容指定方式D 地址方式与堆栈方式6.变址寻址方式中,操作数的有效地址等于______。
A 基值寄存器内容加上形式地址(位移量)B 堆栈指示器内容加上形式地址(位移量)C 变址寄存器内容加上形式地址(位移量)D 程序记数器内容加上形式地址(位移量)7.以下叙述中正确描述的句子是:______。
A 同一个CPU周期中,可以并行执行的微操作叫相容性微操作B 同一个CPU周期中,不可以并行执行的微操作叫相容性微操作C 同一个CPU周期中,可以并行执行的微操作叫相斥性微操作D 同一个CPU周期中,不可以并行执行的微操作叫相斥性微操作8.计算机使用总线结构的主要优点是便于实现积木化,同时______。
A 减少了信息传输量B 提高了信息传输的速度C 减少了信息传输线的条数D 加重了CPU的工作量9.带有处理器的设备一般称为______设备。
A 智能化B 交互式C 远程通信D 过程控制10.某中断系统中,每抽取一个输入数据就要中断CPU一次,中断处理程序接收取样的数据,并将其保存到主存缓冲区内。
计算机组成原理本科生期末试卷(四)部分答案

本科生期末试卷(四)本科生期末试卷(四)二、简答题(每小题8分,共16分)1 PCI 总线中三种桥的名称是什么?简述其功能。
总线中三种桥的名称是什么?简述其功能。
答:PCI 总线上有HOST 桥、PCI/LAGACY 总线桥、PCI/PCI 桥。
桥在PCI 总线体系结构中起着重要作用,它连接两条总线,使彼此间相互通信。
桥是一个总线转换部件,可以把一条总线的地址空间映射到另一条总线的地址空间上。
从而使系统中任意一个总线主设备都能看到同样的一份地址表。
桥可以实现总线间的猝发式传送,可使所有的存取都按PCU 的需要出现在总线上。
由上可见,以桥连接实现的PCI 总线结构具有很好的扩充性和兼容性,许多总线并行工作。
2 某机字长某机字长32位,定点表示时,最高位为符号位,浮点表示时,阶码占10位,尾数占22位(各包含一位符号位),(要求用补码考虑数的大小)位(各包含一位符号位),(要求用补码考虑数的大小) 请回答下列问题:请回答下列问题:(1)(1)带符号定点小数的表示范围是多少?带符号定点小数的表示范围是多少?带符号定点小数的表示范围是多少?(2)(2)浮点表示时,负数的表示范围是多少?浮点表示时,负数的表示范围是多少?浮点表示时,负数的表示范围是多少?三、设计题(三、设计题(1414分)现只有“2输入与非门”和“异或门”两种器件,它们的延迟时间分别为20ns 和40ns 40ns,请设计一个行波(串行)进位加法器。
,请设计一个行波(串行)进位加法器。
,请设计一个行波(串行)进位加法器。
(1)(1)列出列出1位全加器真值表。
位全加器真值表。
(2)(2)画出加法器逻辑电路图画出加法器逻辑电路图画出加法器逻辑电路图(只画最低(只画最低2位)位),,规定输入、规定输入、输出均为原变量。
输出均为原变量。
(3)(3)设加法器为设加法器为32位,计算求和运算的最长时间。
位,计算求和运算的最长时间。
(4)(4)修改修改修改(2)(2)(2)的逻辑图,使加法器也能实现减法运算。
大二计算机组成原理试题答案

计算机组成原理试题1答案一、选择题(共20分,每题1分)1.C CCAA 6.ADACB 11.BBABC16.BBACA二、填空题(共20分,每空1分)1.A .停止 CPU 访问主存 B .周期挪用 C .DMA 和CPU 交替访问主存 2.A .8 B .8 C .8D .93.A .2127(1-2-23) B .2-129 C .2-128(-2-1-2-23) D .-2127 4.A .申请分配阶段 B .寻址阶段 C .传输阶段 D .结束阶段 5.A .机器周期B .节拍6.A .指令操作码 B 时序 C .状态条件三、名词解释(共10 每题2分)1.机器周期 基准,存取周期。
2.周期挪用 DMA 方式中由DMA 接口向CPU 申请占用总线,占用一个存取周期。
3.双重分组跳跃进位 n 位全加器分成若干大组,大组内又分成若干小组,大组中小组的最高进位同时产生,大组与大组间的进位串行传送。
4.水平型微指令 水平型微指令的特点是一次能定义并执行多个并行操作的微命令。
从编码方式看,直接编码、字段直接编码、字段间接编码以及直接编码和字段直接和间接混合编码都属水平型微指令。
其中直接编码速度最快,字段编码要经过译码,故速度受影响。
5.超标量 (Super scalar )技术是指在每个时钟周期内可同时并发多条独立指令,即以并行操作方式将两条或两条以上指令编译并执行,在一个时钟周期内需要多个功能部件。
四、计算题(共5分) 答:由A =1611- = -0.1011,B =167-= -0.011 (1分)得 [A]补 = 1.0101,[B]补 = 1.1001 (1分)∴ [A+B]补 = [A]补 = 1.0101 +[B]补 = 1.1001(2分)两操作数符号均为1,结果的符号为0,故为溢出。
(1分) 五、简答题(共15分)1.(5分)答:(1)一地址指令格式为(1分)OP 操作码字段,共7位,可反映120种操作;M 寻址方式特征字段,共3位,可反映5种寻址方式; A 形式地址字段,共16 – 7 – 3 = 6位 (1分)(2)直接寻址的最大范围为26 = 64 (1分)(3)由于存储字长为16位,故一次间址的寻址范围为216 = 65536 (1分)(4)相对寻址的位移量为 – 32 ~ + 31 (1分)2.(5分)答:控制器常采用同步控制、异步控制和联合控制。
本科生-计算机组成原理题库-期末试卷(10)及答案(最新整理)

本科生期末试卷十一.选择题(每小题1分,共10分)。
1.我国在______年研制成功了第一台电子数字计算机,第一台晶体管数字计算机于______年完成。
A 1946,1958B 1950,1968C 1958,1961D 1959,19652.定点16位字长的字,采用2的补码形式表示时,一个字所能表示的整数范围______。
A - 215— +(215 – 1)B -(215 – 1)— +(215 – 1)C -(215 + 1)— +215D -215— +2153.定点计算机用来进行_______。
A 十进制数加法运算;B 定点数运算;C 浮点数运算;D 既进行定点数运算也进行浮点数运算;4.某DRAM芯片,其存储容量为512K×8位,该芯片的地址线和数据线数目为______。
A 8,512B 512,8C 18,8D 19,85.双端口存储器所以能高速进行读/ 写,是因为采用______。
A 高速芯片B 两套相互独立的读写电路C 流水技术D 新型器件6.二地址指令中,操作数的物理位置可安排在______。
A 栈顶和次栈顶B 两个主存单元C 一个主存单元和一个寄存器D 两个寄存器7. 描述流水CPU基本概念不正确的句子是______。
A.流水CPU是以空间并行性为原理构造的处理器B.流水CPU一定是RISC机器C.流水CPU一定是多媒体CPUD.流水CPU是一种非常经济而实用的时间并行技术8.描述Future bus+总线中基本概念不正确的句子是______。
A Future bus+总线是一个高性能的同步总线标准;B 基本上是一个异步数据定时协议;C 它是一个与结构、处理器、技术有关的开发标准;D 数据线的规模在32位、64位、128位、256位中动态可变;9.CD—ROM光盘是______型光盘,可用做计算机的______存储器和数字化多媒体设备。
A 重写,内B 只读,外C 一次,外D 多次,内10.在单级中断系统中,CPU一旦响应中断,则立即关闭______标志,以防本次中断服务结束前同级的其他中断源产生另一次中断进行干扰。
现代计算机组成原理本科期末试卷(含答案)

本科生期末试卷(三)一、选择题(每小题1分,共15分)1下列数中最小的数是()。
A (101001)2 B (52)8C (101001)BCDD (233)162某DRAM芯片,其存储容量为512×8位,该芯片的地址线和数据线的数目是()。
A 8,512B 512,8C 18,8D 19,83在下面描述的汇编语言基本概念中,不正确的表述是()。
A 对程序员的训练要求来说,需要硬件知识B 汇编语言对机器的依赖性高C 用汇编语言编写程序的难度比高级语言小D 汇编语言编写的程序执行速度比高级语言慢4交叉存储器实质上是一种多模块存储器,它用()方式执行多个独立的读写操作。
A 流水B 资源重复C 顺序D 资源共享5寄存器间接寻址方式中,操作数在()。
A 通用寄存器B 主存单元C 程序计数器 D 堆栈6机器指令与微指令之间的关系是()。
A 用若干条微指令实现一条机器指令B 用若干条机器指令实现一条微指令C 用一条微指令实现一条机器指令D 用一条机器指令实现一条微指令7描述多媒体CPU基本概念中,不正确的是()。
A 多媒体CPU是带有MMX技术的处理器B MMX是一种多媒体扩展结构C MMX指令集是一种多指令流多数据流的并行处理指令D 多媒体CPU是以超标量结构为基础的CISC机器8在集中式总线仲裁中,()方式对电路故障最敏感。
A 菊花链B 独立请求C 计数器定时查询9流水线中造成控制相关的原因是执行()指令而引起。
A 条件转移B 访内C 算逻D 无条件转移10 PCI总线是一个高带宽且与处理器无关的标准总线。
下面描述中不正确的是()。
A 采用同步定时协议B 采用分布式仲裁策略C 具有自动配置能力D 适合于低成本的小系统11下面陈述中,不属于外围设备三个基本组成部分的是()。
A 存储介质B 驱动装置C 控制电路 D 计数器12中断处理过程中,()项是由硬件完成。
A 关中断B 开中断C 保存CPU现场 D 恢复CPU现场13 IEEE1394是一种高速串行I/O标准接口。
本科生计算机组成原理题库期末试卷及答案参考资料

本科⽣计算机组成原理题库期末试卷及答案参考资料本科⽣期末试卷⼗七⼀、选择题( 每⼩题1分, 共10分)1.50年代, 为了发挥______的效率, 提出了______技术, 从⽽发展了操作系统, 经过它对______进⾏管理和调度。
A.计算机操作系统计算机B.计算并⾏算法C.硬件设备多道程序硬软资源D.硬件设备晶体管计算机2.下列表⽰式中正确的运算结果为______。
A.( 10101) 2×( 2) 10=( 20202) 2B.( 10101) 3×( 2) 10=( 20202) 3C.( 10101) 3×( 3) 10=( 30303) 3D.( 101010) 3-( 20202) 3=( 11011) 33.算术/逻辑运算单元74181ALU可完成______。
A.16种算术运算功能B.16种逻辑运算功能C.16种算术运算功能和16种逻辑运算功能D. 4位乘法运算和除法运算功能4.某计算机字长为32位, 其存储容量为16M×32位, 它的地址线和数据线的总和是______。
A.16B. 32C. 64D. 565.采⽤虚拟存贮器的主要⽬的是______。
A.提⾼主存贮器的存取速度B.扩⼤主存贮器的存贮空间, 并能进⾏⾃动管理和调度C.提⾼外存贮器的存取速度D.扩⼤外存贮器的存贮空间6.程序控制类指令的功能是______。
A.进⾏算术运算和逻辑运算B.进⾏主存与CPU之间的数据传送C.进⾏CPU和I/O设备之间的数据传送D.改变程序执⾏的顺序7.由于CPU内部的操作速度较快, ⽽CPU访问⼀次主存所花的时间较长, 因此机器周期⼀般见______来规定。
A.主存中读取⼀个指令字的最短时间B.主存中读取⼀个数据字的最长时间C.主存中写⼊⼀个数据字的平均时间D.主存中取⼀个数据字的平均时间8.系统总线中控制线的功能是______。
A.提供主存、 I/O接⼝设备的控制信号和响应信号B.提供数据信息C.提供时序信号D.提供主存、 I/O接⼝设备的响应信号9.计算机的外围设备是指______。
计算机组成原理(四版)本科生试题库整理附答案

1从器件角度看,计算机经历了五代变化。
但从系统结构看,至今绝大多数计算机仍属于(B)计算机。
A 并行B 冯·诺依曼C 智能D 串行2某机字长32位,其中1位表示符号位。
若用定点整数表示,则最小负整数为(A)。
A -(231-1)B -(230-1)C -(231+1)D -(230+1)3以下有关运算器的描述,( C )是正确的。
A 只做加法运算B 只做算术运算C 算术运算与逻辑运算D 只做逻辑运算4 EEPROM是指(D )A 读写存储器B 只读存储器 C 闪速存储器 D 电擦除可编程只读存储器5常用的虚拟存储系统由(B )两级存储器组成,其中辅存是大容量的磁表面存储器。
A cache-主存B 主存-辅存C cache-辅存D 通用寄存器-cache6 RISC访内指令中,操作数的物理位置一般安排在(D )A 栈顶和次栈顶B 两个主存单元C 一个主存单元和一个通用寄存器D 两个通用寄存器7当前的CPU由(B )组成。
A 控制器B 控制器、运算器、cacheC 运算器、主存D 控制器、ALU、主存8流水CPU是由一系列叫做“段”的处理部件组成。
和具备m个并行部件的CPU相比,一个m 段流水CPU的吞吐能力是(A )。
A 具备同等水平B 不具备同等水平C 小于前者D 大于前者9在集中式总线仲裁中,(A )方式响应时间最快。
A 独立请求B 计数器定时查询C 菊花链 D10 CPU中跟踪指令后继地址的寄存器是(C )。
A 地址寄存器B 指令计数器C 程序计数器D 指令寄存器11从信息流的传输速度来看,(A )系统工作效率最低。
A 单总线B 双总线C 三总线D 多总线12单级中断系统中,CPU一旦响应中断,立即关闭(C )标志,以防止本次中断服务结束前同级的其他中断源产生另一次中断进行干扰。
A 中断允许B 中断请求C 中断屏蔽D DMA请求13下面操作中应该由特权指令完成的是(B )。
A 设置定时器的初值B 从用户模式切换到管理员模式C 开定时器中断D 关中断14冯·诺依曼机工作的基本方式的特点是(B )。
专升本(计算机组成原理)_试卷含答案

专升本《计算机组成原理》一、(共75 题,共150 分)假定用 16k′位的存储器芯片组成一个多体交叉的64k′位的存储器,则地址为BFFFH 所在芯片的最小全局地址为( ) (2 分)A.0000HB.0001HC.0002HD.0003H.标准答案: D8. 下列关于指令操作码(OP)的描述中,错误的是( ) (2 分)A.操作码可向未使用的地址码字段扩展1. 冯诺衣曼计算机工作方式的基本特点是( ) (2 分)A. 以控制器为中心B.按地址访问并顺序执行指令C.堆栈操作D.存储器按内部选择地址。
.标准答案: B2. 下列关于计算机系统层次结构的描述中,不正确的是( ) ( 2 分)A. 微程序级属于硬件级,其它级都是软件级B.固件功能类似于软件,形态类似硬件C.从功能看,软件与硬件具有等价性D.不同机器级的程序具有不同的执行效率。
.标准答案: A3. 与十进制数 -65 对应的 8 位移码为 ( ) (2 分)A.00111111B.01000001C.11000001D.1011111l.标准答案: A4. CRC 编码的码距为 ( ) (2 分)A.1B.2C.3D.4.标准答案: C5. 某计算机字长8 位,两个有符号整数[x] 补= 44H , [y] 补= DCH,在该机中执行算术运算 x +2y 后得到的结果及相应溢出标志位OF 的值分别为 ( ) (2 分)A.32H ,0B.32H,1C.FCH, 0D.FCH,1.标准答案: C6. 加法器采用先行进位的目的是( ) ( 2 分)C.保证运算结果正确D.正确传递进位位.标准答案: B7. 相联存贮器寻址的原理是( ) (2 分)A. 地址方式B.堆栈方式C.内容指定方式D.地址方式与堆栈方式.标准答案: CB.操作码表征指令的功能C.OP 字段为 n 位时最多支持2n 条指令D.指令中必须有操作码字段.标准答案: C10. 指令执行所需的操作数不会来自( ) ( 2 分)A.指令寄存器IRB.主存C.通用寄存器D.变址寄存器.标准答案: D11. 指令系统采用不同寻址方式的目的是( ) (2 分)A.实现存贮程序和程序控制;B.缩短指令长度,扩大寻址空间,提高编程灵活性;。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
一、选择题1从器件角度看,计算机经历了五代变化。
但从系统结构看,至今绝大多数计算机仍属于(B)计算机。
A 并行B 冯·诺依曼C 智能D 串行2某机字长32位,其中1位表示符号位。
若用定点整数表示,则最小负整数为(A)。
A -(231-1)B -(230-1)C -(231+1)D -(230+1)3以下有关运算器的描述,( C )是正确的。
A 只做加法运算B 只做算术运算C 算术运算与逻辑运算D 只做逻辑运算4 EEPROM是指(D )A 读写存储器B 只读存储器C 闪速存储器D 电擦除可编程只读存储器5常用的虚拟存储系统由(B )两级存储器组成,其中辅存是大容量的磁表面存储器。
A cache-主存B 主存-辅存C cache-辅存D 通用寄存器-cache6 RISC访内指令中,操作数的物理位置一般安排在(D )A 栈顶和次栈顶B 两个主存单元C 一个主存单元和一个通用寄存器D 两个通用寄存器7当前的CPU由(B )组成。
A 控制器B 控制器、运算器、cacheC 运算器、主存D 控制器、ALU、主存8流水CPU是由一系列叫做“段”的处理部件组成。
和具备m个并行部件的CPU相比,一个m段流水CPU的吞吐能力是(A )。
A 具备同等水平B 不具备同等水平C 小于前者D 大于前者9在集中式总线仲裁中,(A )方式响应时间最快。
A 独立请求B 计数器定时查询C 菊花链D 分布式仲裁10 CPU中跟踪指令后继地址的寄存器是(C )。
A 地址寄存器B 指令计数器C 程序计数器D 指令寄存器11从信息流的传输速度来看,(A )系统工作效率最低。
A 单总线B 双总线C 三总线D 多总线12单级中断系统中,CPU一旦响应中断,立即关闭(C )标志,以防止本次中断服务结束前同级的其他中断源产生另一次中断进行干扰。
A 中断允许B 中断请求C 中断屏蔽D DMA请求13下面操作中应该由特权指令完成的是(B )。
A 设置定时器的初值B 从用户模式切换到管理员模式C 开定时器中断D 关中断14冯·诺依曼机工作的基本方式的特点是(B )。
A 多指令流单数据流B 按地址访问并顺序执行指令C 堆栈操作D 存贮器按内容选择地址15在机器数(B )中,零的表示形式是唯一的。
A 原码B 补码C 移码D 反码16在定点二进制运算器中,减法运算一般通过( D )来实现。
A 原码运算的二进制减法器B 补码运算的二进制减法器C 原码运算的十进制加法器D 补码运算的二进制加法器17某计算机字长32位,其存储容量为256MB,若按单字编址,它的寻址范围是( D )。
A 0—64MB B 0—32MBC 0—32MD 0—64M18主存贮器和CPU之间增加cache的目的是(A )。
A 解决CPU和主存之间的速度匹配问题B 扩大主存贮器容量 C 扩大CPU中通用寄存器的数量D 既扩大主存贮器容量,又扩大CPU中通用寄存器的数量19单地址指令中为了完成两个数的算术运算,除地址码指明的一个操作数外,另一个常需采用( C )。
A 堆栈寻址方式B 立即寻址方式C 隐含寻址方式D 间接寻址方式20同步控制是( C )。
A 只适用于CPU控制的方式B 只适用于外围设备控制的方式C 由统一时序信号控制的方式D 所有指令执行时间都相同的方式21描述PCI总线中基本概念不正确的句子是(CD )。
A PCI总线是一个与处理B PCI总线的基本传输机制C PCI设备一定是主设备D 系统中只允许有一条PCI器无关的高速外围设备是猝发式传送总线22 CRT的分辨率为1024×1024像素,像素的颜色数为256,则刷新存储器的容量为( B )A 512KB B 1MBC 256KBD 2MB23为了便于实现多级中断,保存现场信息最有效的办法是采用( B )。
A 通用寄存器B 堆栈C 存储器D 外存24特权指令是由(C )执行的机器指令。
A 中断程序B 用户程序C 操作系统核心程序D I/O程序25虚拟存储技术主要解决存储器的( B )问题。
A 速度B 扩大存储容量C 成本D 前三者兼顾26引入多道程序的目的在于( A )。
A 充分利用CPU,减少等待CPU时间B 提高实时响应速度 C 有利于代码共享,减少主辅存信息交换量D 充分利用存储器27下列数中最小的数是(C )A (101001)2B (52)8C (101001)BCD D (233)16 28某DRAM芯片,其存储容量为512×8位,该芯片的地址线和数据线的数目是( D )。
A 8,512B 512,8C 18,8D 19,8 29在下面描述的汇编语言基本概念中,不正确的表述是( D )。
A 对程序员的训练要求来说,需要硬件知识B 汇编语言对机器的依赖性高C 用汇编语言编写程序的难度比高级语言小D 汇编语言编写的程序执行速度比高级语言慢30交叉存储器实质上是一种多模块存储器,它用( A )方式执行多个独立的读写操作。
A 流水B 资源重复C 顺序D 资源共享31寄存器间接寻址方式中,操作数在(B )。
A 通用寄存器B 主存单元C 程序计数器D 堆栈32机器指令与微指令之间的关系是( A )。
A 用若干条微指令实现一条机器指令B 用若干条机器指令实现一条微指令C 用一条微指令实现一条机器指令D 用一条机器指令实现一条微指令33描述多媒体CPU基本概念中,不正确的是(CD )。
A 多媒体CPU是带有MMX技术的处理器B MMX是一种多媒体扩展结构C MMX指令集是一种多指令流多数据流的并行处理指令D 多媒体CPU是以超标量结构为基础的CISC机器34在集中式总线仲裁中,(A )方式对电路故障最敏感。
A 菊花链B 独立请求C 计数器定时查询 D35流水线中造成控制相关的原因是执行( A )指令而引起。
A 条件转移B 访内C 算逻D 无条件转移36 PCI总线是一个高带宽且与处理器无关的标准总线。
下面描述中不正确的是( B )。
A 采用同步定时协议B 采用分布式仲裁策略C 具有自动配置能力D 适合于低成本的小系统37下面陈述中,不属于外围设备三个基本组成部分的是( D )。
A 存储介质B 驱动装置C 控制电路D 计数器38中断处理过程中,(B )项是由硬件完成。
A 关中断B 开中断C 保存CPU现场D 恢复CPU现场39 IEEE1394是一种高速串行I/O标准接口。
以下选项中,( D )项不属于IEEE1394的协议集。
A 业务层B 链路层C 物理层D 串行总线管理40运算器的核心功能部件是(B )。
A 数据总线B ALUC 状态条件寄存器D 通用寄存器41某单片机字长32位,其存储容量为4MB。
若按字编址,它的寻址范围是(A )。
A 1MB 4MBC 4MD 1MB42某SRAM芯片,其容量为1M×8位,除电源和接地端外,控制端有E和R/W#,该芯片的管脚引出线数目是( D )。
A 20B 28C 30D 3243双端口存储器所以能进行高速读/写操作,是因为采用( D )。
A 高速芯片B 新型器件C 流水技术D 两套相互独立的读写电路 44单地址指令中为了完成两个数的算术运算,除地址码指明的一个操作数以外,另一个数常需采用( C )。
A 堆栈寻址方式 B 立即寻址方式 C 隐含寻址方式 D 间接寻址方式 45为确定下一条微指令的地址,通常采用断定方式,其基本思想是( C )。
A 用程序计数器PC 来产生后继微指令地址 B 用微程序计数器µPC 来产生后继微指令地址 C 通过微指令顺序控制字段由设计者指定或由设计者指定的判别字段控制产生后继微指令地址D 通过指令中指定一个专门字段来控制产生后继微指令地址 二、填空题1 字符信息是符号数据,属于处理( 非数值 )领域的问题,国际上采用的字符系统是七单位的(ASCII )码。
P232 按IEEE754标准,一个32位浮点数由符号位S (1位)、阶码E (8位)、尾数M (23位)三个域组成。
其中阶码E 的值等于指数的真值( e )加上一个固定的偏移值( 127 )。
P173 双端口存储器和多模块交叉存储器属于并行存储器结构,其中前者采用( 空间 )并行技术,后者采用( 时间 )并行技术。
P864 衡量总线性能的重要指标是( 总线带宽 ),它定义为总线本身所能达到的最高传输速率,单位是兆字节每秒( MB/s )。
P1865 在计算机术语中,将ALU 控制器和( cache )存储器合在一起称为( CPU )。
P1396 数的真值变成机器码可采用原码表示法,反码表示法,( 补码 )表示法,( 移码 )表示法。
P19 - P217 广泛使用的( SRAM )和( DRAM )都是半导体随机读写存储器。
前者的速度比后者快,但集成度不如后者高。
P668 反映主存速度指标的三个术语是存取时间、(存储周期)和(存储器带宽)。
P669 形成指令地址的方法称为指令寻址,通常是(顺序)寻址,遇到转移指令时(跳跃)寻址。
P123 10 CPU 从(主存中)取出一条指令并执行这条指令的时间和称为(指令周期)。
11 定点32位字长的字,采用2的补码形式表示时,一个字所能表示的整数范围是( -2的31次方到2的31次方减1 )。
P2012 IEEE754标准规定的64位浮点数格式中,符号位为1位,阶码为11位,尾数为52位,则它能表示的最大规格化正数为( +[1+(1-522-)]10252⨯)。
P18 ????13浮点加、减法运算的步骤是( 0 操作处理 )、( 比较阶码大小并完成对阶 )、( 尾数进行加或减运算 )、(结果规格化并进行舍入处理 )、( 溢出处理 )。
P5214某计算机字长32位,其存储容量为64MB ,若按字编址,它的存储系统的地址线至少需要( 14)条。
32102464⨯KB=2048KB(寻址范围)=2048=⨯)(8化为字的形式214 15一个组相联映射的Cache ,有128块,每组4块,主存共有16384块,每块64个字,则主存地址共( 20 )位,其中主存字块标记应为( 8 )位,组地址应为( 6 )位,Cache 地址共( 7 )位。
182=1638464⨯字 28=412816384÷ 26=4128 27=12816 CPU 存取出一条指令并执行该指令的时间叫( 指令周期 ),它通常包含若干个( CPU 周期 ),而后者又包含若干个( 时钟周期 )。
P13117计算机系统的层次结构从下至上可分为五级,即微程序设计级(或逻辑电路级)、一般机器级、操作系统级、(汇编语言)级、(高级语言)级。
P1318十进制数在计算机内有两种表示形式:(字符串)形式和(压缩的十进制数串)形式。