时序逻辑电路讲解

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

设原态为“1” 态
结论: 不论 触发器原来 为何种状态, 当 SD=0,
RD=1时, 将使触发器 置“1”或称 为置位。
触发器保持 “1”态不变
1Q
Q0
1.
.0
& G1
& G2
0
1
SD0
RD1
置位
总目录 章目录 返回 上一页 下一页
(3) SD=1,RD = 1
设原态为“0” 态
0Q
0.
保持为“0” 态
总目录 章目录 返回 上一页 下一页
例:画出可控 R-S 触发器的输出波形
可控 R-S状态表
C
S R Qn+1
S
0 0 Qn
01 0
R
10 1
Q0
不定 1 1 不定
C高电平时触发器
Q1
不定 状态由R、S确定
总目录 章目录 返回 上一页 下一页
存在问题:时钟脉冲不能过宽,否则出现空翻现 象,即在一个时钟脉冲期间触发器翻 转一次以上。
总目录 章目录 返回 上一页 下一页
基本 R-S 触发器状态表
SD RD 10 01
Q 功能
0 置0 1 置1
逻辑符号 QQ
1 1 不变 保持
0 0 同时变 1后不确定 SD
RD(Reset Direct)-直接置“0”端(复位 端SD)(Set Direct)-直接置“1”端(置位端)
RD
低电平有效
总目录 章目录 返回 上一页 下一页
Q
2. 可控 RS 触发器
.
基本R-S触发器
& G1
SD
导引电路
& G3
Q
.
& G2
RD & G4
S
时钟脉冲
C
R
总目录 章目录 返回 上一页 下一页
SD,RD 用于预置触 发器的初始状态,
工作过程中应处于 高电平,对电路工作 状态无影响。
Q
.
& G1
Q
.
& G2
当C=0时
1 SD 1
被封锁
R,S 输入状态
& G3
不起作用。
触发器状态不变
S
1 RD1 & G4
0 C
被封锁
R
总目录 章目录 返回 上一页 下一页
当C=1时
Q
Q
触发器状态由R,S 输入状态决定。
.
& G1
.
& G2
触发器的翻转
时刻受C控制
1 SD
RD 1
(C高电平时 翻转),而触
打开
& G3
& G4
& G1
1 1 SD
Q1
.1
& G2
0 1
RD
总目录 章目录 返回 上一页 下一页
设原态为“1” 态
当 SD=1, RD=1时,
触发器保持 原来的状态, 即触发器具 有保持、记 忆功能。
触发器保持 “1”态不变
1Q
Q0
1.
.0
& G1 0
SD1
& G2 1
RD1
总目录 章目录 返回 上一页 下一页
C Q=S Q=R
S R Qn+1 0 0 Qn 01 0 10 1 1 1 不定
克服办法:采用 JK 触发器或 D 触发器
总目录 章目录 返回 上一页 下一页
主从JK触发器 1.电路结构
从触发器
反 馈 线
主触发器
S JQ R KQ
Q
Q
Q
Q
F从
SCR
SD
C
RD
Q F主 Q S C R
触发器和时序逻辑电路
总目录 章目录 返回 上一页 下一页
时序逻辑电路的特点:
电路的输出状态不仅取决于当时的输入信号, 而且与电路原来的状态有关,当输入信号消失后, 电路状态仍维持不变。这种具有存贮记忆功能的 电路称为时序逻辑电路。
下面介绍双稳态触发器,它是构成时序电路 的基本逻辑单元。
总目录 章目录 返回 上一页 下一页
(2) S = 0, R= 1
0.
触发器置“0” (3) S =1, R= 0
& G1 1 SD 1
& G3
Q
.1
& G2
0 RD 1 & G4
触发器置“1”
S0
1 C
R1
总目录 章目录 返回 上一页 下一页
Q=0 1 Q
(4) S =1, R= 1
若先翻
.
当时钟由 1变 0 后 触发器状态不定
& G1 1
RD
总目录 章目录 返回 上一页 下一页
触发器输出与输入的逻辑关系
(1) SD=1,RD = 0
设触发器原态 为“1”态。
翻转为“0”态
1Q
0.
& G1 1
1 SD
Q0
.1
& G2 0
0 RD
总目录 章目录 返回 上一页 下一页
设原态为“0” 态
结论: 不论 触发器原来 为何种状态, 当 SD=1,
(4) SD=0,RD = 0
“1”态
当信号SD= RD = 0 同时变为1时,由 于与非门的翻转 时间不可能完全 相同,触发器状 态可能是“1”态, 也可能是“0”态, 不能根据输入信 号确定。
Q 1
1.
& G1 11 10
1 SD 0
Q 1
. 0 若先翻转
& G2 11
1 RD 0
若G1先翻转,则触发器为“0”态
1 SD 01
& G3
Q 1 Q=1
. 若先翻
& G2 1
01 RD 1
& G4
S1
1 C
R1
0
总目录 章目录 返回 上一页 下一页
可控RS状态表
SR 00 01 10 11
Qn+1 Qn
0
跳转
1 不定
逻辑符号 QQ
SD S C R RD C高电平时触发器状态由R、S确定
Qn—时钟到来前触发器的状态 Qn+1—时钟到来后触发器的状态
RD=0时, 将使触发器 置“0”或称 为复位。
触发器保持 “0”态不变
0Q
Q1
0.
.1
& G1 1
1 SD
& G2 0
RD0 复位
总目录 章目录 返回 上一页 下一页
(2) SD=0,RD = 1
0
设原态为“0”
Q

1.
翻转为“1” 态
& G1
0 0 SD
1 Q
.0
& G2 1
1 RD
总目录 章目录 返回 上一页 下一页
发器的状态由 R,S的状态决 定。
S
1 C
打开
R
总目录 章目录 返回 上一页 下一页
当C=1时
触发器状态由R,S 输入状态决定。
Q
.
& G1
Q
.
& G2
1 SD 1 (1) S=0, R=0 打开
பைடு நூலகம்& G3
1 RD 1 & G4
触发器保持原态
S0
1 C
打开
R0
总目录 章目录 返回 上一页 下一页
Q
保存下来,即具有记忆功能。
总目录 章目录 返回 上一页 下一页
R-S 触发器
1. 基本 R-S 触发器
正常情况下, 两输出端的状态 保持相反。通常 以Q端的逻辑电 平表示触发器的 状态,即Q=1, Q=0时,称为“1” 态;反之为“0” 态。
两互补输出端
Q
Q
.
. 反馈线
& G1
& G2
SD 两输入端
双稳态触发器
R-S 触发器 主从J-K 触发器 维持阻塞D 触发器 触发器逻辑功能转换
总目录 章目录 返回 上一页 下一页
双稳态触发器
双稳态触发器: 是一种具有记忆功能的逻辑单元电路,它能储存
一位二进制码。 特点: 1、有两个稳定状态“0”态和“1”态; 2、能根据输入信号将触发器置成“0”或“1”态; 3、输入信号消失后,被置成的“0”或“1”态能
相关文档
最新文档