数字电路复习题及答案
数字电路复习考试题及答案
数字电路复习题(注意:以下题目是作为练习和考试题型而设,不是考题,大家必须融会贯通,举一反三。
) 1、逻辑电路可以分为 组合逻辑电路 电路和 时序逻辑电路 电路。
2、数字电路的基本单元电路是 门电路 和 触发器 。
3、数字电路的分析工具是 逻辑代数(布尔代数) 。
4、(50.375) 10 = (110010.011) 2 = (32.6) 165、3F4H = (0001000000010010 )8421BCD6、数字电路中的最基本的逻辑运算有 与 、 或 、 非 。
7、逻辑真值表是表示数字电路 输入和输出 之间逻辑关系的表格。
8、正逻辑的与门等效于负逻辑的 或门 。
9、表示逻辑函数的 4 种方法是真值表 、 表达式、 卡诺图 、 逻辑电路图 。
其中形式惟一的是 真值表 。
10、对于变量的一组取值,全体最小项之和为 1 。
11、对于任意一个最小项,只有一组变量的取值使其值为 1 ,而在变量取其他各组值时这个最小项的取值都是 0 。
12、对于变量的任一组取值,任意两个最小项之积为 0。
13、与最小项 ABC 相邻的最小项有 ABC 、 ABC 、 ABC 。
14、组合逻辑电路的特点是 输出端的状态只由同一时刻输入端的状态所决定,而与先前的状态没有关系(或输出与输入之间没有反馈延迟通路;电路中不含记忆元件) 。
15、按电路的功能分,触发器可以分为 RS 、 JK 、 D 、 T 、 T’。
16、时序电路可分为 同步时序逻辑电路 和 异步时序逻辑电路 两种工作方式。
17、描述时序电路逻辑功能的方法有逻辑方程组(含 驱动方程 、 输出方程 、状态方程 )、 状态图 、 状态表 、 时序图 。
18、(251) 10 =(11111011) 2 =(FB ) 16 19、全体最小项之和为 1 。
20、按照使用功能来分,半导体存储器可分为RAM 和ROM 。
21、RAM 可分为动态RAM 和静态RAM 。
数字逻辑电路复习题与答案
_、单选题1、十进制整数转换为二进制数一般采用()。
A.除2取整法B.除10取余法C.除2取余法D.除10取整法正确答案:C2、将十进制小数转换为二进制数一般采用()。
A.乘2取整法B.乘10取余法C.乘2取余法D.乘10取整法正确答案:A3、十进制数"13",用三进制表示为()。
A.211B.111C.112D.101正确答案:B4、将十进制数18转换成八进制是().A.20B.24C.22D.21正确答案:C5、十进制数25用8421 BCD码表示为()A.10 010100B.0010 0101C.10 101D.10 000101正确答案:B6、以下代码中为恒权码的是()。
A.余3循坏码B右移码C.5211 码D.余3码正确答案:C7、T立八进制数可以用()位二进制数来表示。
A.4B.3C.1D.2正确答案:B&十进制数43用8421BCD码表示为()。
A.10011B.0100 0011C.101011D.1000011正确答案:B9、A+BC=()A.AB+ACB.BCC・(A+B)(A+C)正确答案:C10、4变量逻辑函数的真值表,表中的输入变量的取值应有()种。
A.4B.2C.16D.8正确答案:C11、f 16选1的数据选择器,其选择控制(地址)输入端有()个,数据输入端有16个,输出端有1个。
A.4B.16C.1D.2正确答案:A12、一个译码器若有100个译码输出端,则译码输入端至少有()个。
A.5B.8C.7D.6正确答案:C13、能实现并-串转换的是()。
A.数据选择器B.数据分配器C.译码器D.数值比较器正确答案:A14、欲设计一个3位无符号数乘法器(即3x3),需要6位输入及()位输出信号。
B.6C.4D.5正确答案:B15、4位输入的二逬制译码器,其输出应有()位。
A.4B.1C.8D.16正确答案:D16、对于8线一3线优先编码器,下面说法正确的是()A.有8根输入线,8根输出线B.有8根输入线,3根输出线C.有3根输入线,8根输出线D.有3根输入线,3根输出线正确答案:B17、3线-8线译码电路是()译码器A.八进制B.三进制C.三位二进制D.H-A进制正确答案:C18、实现多输入、单输出逻辑函数,应选()。
数字电路试题及答案
数字电路试题及答案一、选择题1. 数字电路中最基本的逻辑门是以下哪一个?A. 与非门B. 或非门C. 与门D. 异或门答案:C2. 在二进制数系统中,用三个比特(bit)可以表示多少个不同的数值?A. 4B. 6C. 8D. 10答案:C3. 下列哪个触发器具有记忆功能?A. 组合逻辑B. 时序逻辑C. D型触发器D. T型触发器答案:C4. 在数字电路中,"0" 和 "1" 分别代表什么逻辑状态?A. 低电平 / 高电平B. 高电平 / 低电平C. 接地 / 供电D. 禁用 / 启用答案:A5. 以下哪种类型的逻辑门是使用晶体管实现开关功能的?A. 模拟门B. 数字门C. 模拟数字门D. 晶体管逻辑门答案:D二、填空题1. 在数字电路中,一个______门输出的高电平可以驱动多个输入端,而不会改变输出电平。
答案:或门2. _______是数字电路设计中的一种基本方法,它将复杂的电路分解为更简单的子电路。
答案:模块化设计3. 在数字电路中,一个______触发器在时钟信号的上升沿改变状态,而______触发器在下降沿改变状态。
答案:D型;JK型4. 一个4位二进制计数器的最大输出值是______。
答案:155. 在数字电路中,______是一种用于存储数据的电路,它可以在没有时钟信号的情况下保持信息。
答案:触发器三、简答题1. 请简述数字电路与模拟电路的主要区别。
答:数字电路处理的是离散的信号,通常只有两种状态(如高电平代表“1”,低电平代表“0”),而模拟电路处理的是连续变化的信号。
数字电路的主要优点是抗干扰能力强,易于实现逻辑运算和存储功能,而模拟电路则更擅长处理连续变化的信号,如音频和视频信号。
2. 什么是组合逻辑和时序逻辑?答:组合逻辑是指其输出仅依赖于当前输入信号的逻辑电路,不包含存储元件,如与门、或门和非门等。
时序逻辑则包含存储元件(如触发器),其输出不仅依赖于当前的输入信号,还依赖于历史状态,因此具有记忆功能。
聊城大学《数字电路》期末复习题及参考答案
《数字电路》练习题及参考答案一、逻辑函数化简1.用卡诺图法将逻辑函数化简为最简与一一或表达式Y=ABC+ABD+CD'+AB C+A'CD'+ACDY=A+D2.用卡诺图法将逻辑函数化简为最简与一一或表达式Y=AB,+B,C+ΛD二、简答题1.时序逻辑电路在逻辑功能和电路结构上各有什么特点?答:逻辑功能上:任意时刻的输出不仅取决于这一时刻的输入,还与电路的历史状态有关。
电路结构上:①包含存储电路和组合电路;②存储器状态和输入变量共同决定输出。
3.简述触发器电路必须具备的两个基本特点。
答:1.有两个可以自行保持的状态;2.可以根据不同的输入置成。
或1状态三、设计题1.用4选1数字选择器(74HC153/2)产生逻辑函数:Z=AβC+A t C+BC(数据选择器输出方程为Y=D0(AAi)+D i(A i A0)+D2(A i A n)+D y(A i A ii))已知输出方程为:Y=(AA)Qo+(AA)S+(AA)Qf(AA)A将给定逻辑函数化为与输出方程对应的形式为:Y=Aβ,C+A BI+ABC+ABC另数据选择器输入接成:Al=A;Ao=8;D 0=D 2=C ,;D 1=1;D 3=C2 .用3线一8线译码器74HC138和门电路产生如下多输出逻辑函数。
Y 1=ACY 2=A ,B ,C+AffC ,+BCY i =B'C+ABCY i =AC=ΛffC+ΛBC=nι5+m 7=(m 5,m 7y=(Y 5,Y 7y<Y 2≈A ,B ,C+AffC ,+BC=A'B ,C+A;BC+AB ,C+ABC≈m i +m 3+fn i +m 7≈(m,,m 3,m 4'm ιy=(Y l 'Y i ,Y 4,Y 7y X=B'C+46C=A'B'C+A&C+ABC=,/+,%+%=(/'%6')'=(可匕工)画出电路为:则:Y=Z接电路为:3¾%J %41IΛβ与。
数电复习题(含答案)
数 电 复 习 题选择题:1.下列四个数中,与十进制数(163)10不相等的是( D )A 、(A3)16B 、()2C 、(0001)8421BCD D 、(203)82.N 个变量可以构成多少个最小项( C )A 、NB 、2NC 、2ND 、2N -13.下列功能不是二极管的常用功能的是( C )A 、检波B 、开关C 、放大D 、整流4..将十进制数10)18(转换成八进制数是 ( B )A 、20B 、22C 、21D 、235.译码器的输入地址线为4根,那么输出线为多少根( C )A 、8B 、12C 、16D 、206.能把正弦信号转换成矩形脉冲信号的电路是(D )A 、多谐振荡器B 、D/A 转换器C 、JK 触发器D 、施密特触发器7.三变量函数()BC A C B A F +=,,的最小项表示中不含下列哪项 ( A )A 、m2B 、 m5C 、m3D 、 m78.用PROM 来实现组合逻辑电路,他的可编程阵列是( B )A 、与阵列B 、或阵列C 、与阵列和或阵列都可以D 、以上说法都不对9.A/D 转换器中,转换速度最高的为(??A??? )转换A 、并联比较型B 、逐次逼近型C 、双积分型D 、计数型10.关于PAL 器件与或阵列说法正确的是 ( A )A 、 只有与阵列可编程B 、 都是可编程的C 、 只有或阵列可编程D 、 都是不可编程的11. 当三态门输出高阻状态时,输出电阻为 ( A )A 、无穷大B 、约100欧姆C 、无穷小D 、约10欧姆12为使采样输出信号不失真地代表输入模拟信号,采样频率f s 和输入模拟信号的最高频率f ax Im 的关系是(C ) A 、 f s ≥f ax Im B 、f s ≤f ax Im C 、f s ≥2f ax Im D 、 f s ≤2f ax Im13. 下列说法不正确的是( C )A .集电极开路的门称为OC 门B .三态门输出端有可能出现三种状态(高阻态、高电平、低电平)C .OC 门输出端直接连接可以实现正逻辑的线或运算D.利用三态门电路可实现双向传输14. 以下错误的是( B )A .数字比较器可以比较数字大小B .实现两个一位二进制数相加的电路叫全加器C .实现两个一位二进制数和来自低位的进位相加的电路叫全加器D .编码器可分为普通全加器和优先编码器15. 下列描述不正确的是(A )A .触发器具有两种状态,当Q=1时触发器处于1态B .时序电路必然存在状态循环C .异步时序电路的响应速度要比同步时序电路的响应速度慢D .边沿触发器具有前沿触发和后沿触发两种方式,能有效克服同步触发器的空翻现象16.离散的,不连续的信号,称为( B )。
复习题(数电答案)
1.下列四种类型的逻辑门中,可以用( D )实现与、或、非三种基本运算。
A. 与门 B. 或门 C. 非门 D. 与非门 2. 根据反演规则,CD C B A F ++=)(的反函数为(A )。
A. ))((''''''D C C B A F ++= B. ))((''''''D C C B A F ++= C. ))((''''''D C C B A F += D. ))(('''''D C C B A F ++= 3.逻辑函数F=)(B A A ⊕⊕ =( A )。
A. BB. AC. B A ⊕D. B A ⊕4. 最小项ABCD 的逻辑相邻最小项是( A )。
A. ABCDB. ABCDC. ABCDD. ABCD 5. 对CMOS 与非门电路,其多余输入端正确的处理方法是(D )。
A. 通过大电阻接地(>1.5K Ω)B. 悬空C. 通过小电阻接地(<1K Ω)D. 通过电阻接+VCC 6. 下列说法不正确的是( C )。
A .当高电平表示逻辑0、低电平表示逻辑1时称为正逻辑。
B .三态门输出端有可能出现三种状态(高阻态、高电平、低电平)。
C .OC 门输出端直接连接可以实现正逻辑的线与运算。
D .集电极开路的门称为OC 门。
7.已知74LS138译码器的输入三个使能端(E 1=1, E 2A = E 2B =0)时,地址码A 2A 1A 0=011,则输出 Y 7 ~Y 0是( C ) 。
A. 11111101B. 10111111C. 11110111D. 111111118. 若用JK 触发器来实现特性方程为1+n QQ AB Q +=A ,则JK 端的方程为( A )。
A.J=AB ,K=AB.J=AB ,K=AC. J =A ,K =ABD.J=B A ,K=AB 9.要将方波脉冲的周期扩展10倍,可采用( C )。
(完整版)数字电路期末复习试题和答案解析
数字电路期末复习题及答案一、填空题1、数字信号的特点是在时间上和幅值上都是断续变化的,其高电平和低电平常用1 和0 来表示。
2、分析数字电路的主要工具是逻辑代数,数字电路又称作逻辑电路。
3、逻辑代数又称为布尔代数。
最基本的逻辑关系有与、或、非三种。
常用的几种导出的逻辑运算为与非或非与或非同或异或。
4、逻辑函数的常用表示方法有逻辑表达式真值表逻辑图。
5、逻辑函数F=A B C D+A+B+C+D= 1 。
6、逻辑函数F=ABA+++= 0 。
BABBA7、O C门称为集电极开路门,多个O C门输出端并联到一起可实现线与功能。
8、T T L与非门电压传输特性曲线分为饱和区、转折区、线性区、截止区。
9、触发器有2个稳态,存储8位二进制信息要8个触发器。
10、一个基本R S触发器在正常工作时,它的约束条件是R+S=1,则它不允许输入S=0且R=0的信号。
11、一个基本R S触发器在正常工作时,不允许输入R=S=1的信号,因此它的约束条件是R S=0。
12、在一个C P脉冲作用下,引起触发器两次或多次翻转的现象称为触发器的空翻,触发方式为主从式或边沿式的触发器不会出现这种现象。
13、施密特触发器具有回差现象,又称电压滞后特性;单稳触发器最重要的参数为脉宽。
14、半导体数码显示器的内部接法有两种形式:共阴接法和共阳接法。
15、对于共阳接法的发光二极管数码显示器,应采用低电平驱动的七段显示译码器。
16、寄存器按照功能不同可分为两类:移位寄存器和数码寄存器。
17、时序逻辑电路按照其触发器是否有统一的时钟控制分为同步时序电路和异步时序电路。
二、选择题1、一位十六进制数可以用 C 位二进制数来表示。
A.1B.2C.4D. 162、十进制数25用8421BCD码表示为 B 。
A.10 101B.0010 0101C.100101D.101013、以下表达式中符合逻辑运算法则的是D。
A.C·C=C2B.1+1=10C.0<1D.A+1=14、当逻辑函数有n 个变量时,共有 D 个变量取值组合? A. n B. 2n C. n 2 D. 2n5、在何种输入情况下,“与非”运算的结果是逻辑0。
10套数字电路复习题(带完整答案)
Made by 遇见第一套一.选择题(18分)1.以下式子中不正确的是()a.1?A=Ab.A+A=Ac.d.1+A=12.已知下列结果中正确的是()a.Y=Ab.Y=Bc.Y=A+Bd.3.TTL反相器输入为低电平时其静态输入电流为()a.-3mAb.+5mAc.-1mAd.-7mA4.下列说法不正确的是()a.集电极开路的门称为OC门b.三态门输出端有可能出现三种状态(高阻态、高电平、低电平)c.OC门输出端直接连接可以实现正逻辑的线或运算d利用三态门电路可实现双向传输5.以下错误的是()a.数字比较器可以比较数字大小b.实现两个一位二进制数相加的电路叫全加器c.实现两个一位二进制数和来自低位的进位相加的电路叫全加器d.编码器可分为普通全加器和优先编码器6.下列描述不正确的是()a.触发器具有两种状态,当Q=1时触发器处于1态b.时序电路必然存在状态循环c.异步时序电路的响应速度要比同步时序电路的响应速度慢d.边沿触发器具有前沿触发和后沿触发两种方式,能有效克服同步触发器的空翻现象7.电路如下图(图中为下降沿Jk触发器),触发器当前状态Q3 Q2 Q1为“011”,请问时钟作用下,触发器下一状态为()a.“110” b.“100” c.“010” d.“000”8、下列描述不正确的是()a.时序逻辑电路某一时刻的电路状态取决于电路进入该时刻前所处的状态。
b.寄存器只能存储小量数据,存储器可存储大量数据。
c.主从JK触发器主触发器具有一次翻转性d.上面描述至少有一个不正确9.下列描述不正确的是()a.EEPROM具有数据长期保存的功能且比EPROM使用方便b.集成二—十进制计数器和集成二进制计数器均可方便扩展。
c.将移位寄存器首尾相连可构成环形计数器d.上面描述至少有一个不正确二.判断题(10分)1.TTL门电路在高电平输入时,其输入电流很小,74LS系列每个输入端的输入电流在40uA以下()2.三态门输出为高阻时,其输出线上电压为高电平()3.超前进位加法器比串行进位加法器速度慢()4.译码器哪个输出信号有效取决于译码器的地址输入信号()5.五进制计数器的有效状态为五个()6.施密特触发器的特点是电路具有两个稳态且每个稳态需要相应的输入条件维持。
(完整版)数字电路期末复习题及答案
(完整版)数字电路期末复习题及答案数字电路期末复习题及答案⼀、填空题1、数字信号的特点是在时间上和幅值上都是断续变化的,其⾼电平和低电平常⽤1 和0 来表⽰。
2、分析数字电路的主要⼯具是逻辑代数,数字电路⼜称作逻辑电路。
3、逻辑代数⼜称为布尔代数。
最基本的逻辑关系有与、或、⾮三种。
常⽤的⼏种导出的逻辑运算为与⾮或⾮与或⾮同或异或。
4、逻辑函数的常⽤表⽰⽅法有逻辑表达式真值表逻辑图。
5、逻辑函数F=A B C D+A+B+C+D= 1 。
6、逻辑函数F=ABA+++= 0 。
BABBA7、O C门称为集电极开路门,多个O C门输出端并联到⼀起可实现线与功能。
8、T T L与⾮门电压传输特性曲线分为饱和区、转折区、线性区、截⽌区。
9、触发器有2个稳态,存储8位⼆进制信息要8个触发器。
10、⼀个基本R S触发器在正常⼯作时,它的约束条件是R+S=1,则它不允许输⼊S=0且R=0的信号。
11、⼀个基本R S触发器在正常⼯作时,不允许输⼊R=S=1的信号,因此它的约束条件是R S=0。
12、在⼀个C P脉冲作⽤下,引起触发器两次或多次翻转的现象称为触发器的空翻,触发⽅式为主从式或边沿式的触发器不会出现这种现象。
13、施密特触发器具有回差现象,⼜称电压滞后特性;单稳触发器最重要的参数为脉宽。
14、半导体数码显⽰器的内部接法有两种形式:共阴接法和共阳接法。
15、对于共阳接法的发光⼆极管数码显⽰器,应采⽤低电平驱动的七段显⽰译码器。
16、寄存器按照功能不同可分为两类:移位寄存器和数码寄存器。
17、时序逻辑电路按照其触发器是否有统⼀的时钟控制分为同步时序电路和异步时序电路。
⼆、选择题1、⼀位⼗六进制数可以⽤ C 位⼆进制数来表⽰。
B.2C.4D. 162、⼗进制数25⽤8421BCD码表⽰为 B 。
A.10 101B.0010 0101C.100101D.101013、以下表达式中符合逻辑运算法则的是D。
A.C·C=C2B.1+1=10C.0<1D.A+1=14、当逻辑函数有n 个变量时,共有 D 个变量取值组合? A. n B. 2n C. n 2 D. 2n5、在何种输⼊情况下,“与⾮”运算的结果是逻辑0。
数字电路与逻辑设计复习资料(含答案)
数字电路与逻辑设计复习资料(含答案)数字电路与逻辑设计复习资料一、单项选择题1. 十进制数53转换成八进制数应为( B )。
A. 64B.65C. 66D. 1101012.将十进制数(18)10 转换成八进制数是(B )。
A. 20B.22C. 21D. 233. 十进制数53转换成八进制数应为( D )。
A. 62B.63C. 64D. 654. 当逻辑函数有n 个变量时,共有( D )种取值组合。
A. nB. 2nC. 2nD. 2n5. 为了避免干扰,MOS 与门的多余输入端不能( A )处理。
A. 悬空B. 接低电平C. 与有用输入端并接D. 以上都不正确6. 以下电路中可以实现“线与”功能的有( C )。
A. TTL 与非门B. TTL 或非门C. OC 门D. TTL 异或门7. 用6264型RAM 构成一个328K ⨯位的存储器,需要( D )根地址线。
A. 12B. 13C. 14D. 158. 同步时序电路和异步时序电路比较,其差异在于后者( B )。
A. 没有触发器B. 没有统一的时钟脉冲控制C. 没有稳定状态D. 输出只与内部状态有关9. 用6264型RAM 构成3232K ⨯位的存储器,需要( D )片进行扩展。
A. 4B.8C. 14D.1610. 逻辑函数()F A A B =⊕⊕ =( D )。
A. A BB. AC. A B ⊕D. B11. 函数F ABC ABCD =+的反函数为( C )。
A. ()()F A B C A B C D =+++++ B. ()()F ABC ABCD =C. ()()F A B C A B C D =+++++D. F A B C A B C D =++++++12.在图1所示的T T L 电路中,输出应为( B )。
A . F =0 B. F =1 C. F =A D. F =A图113. 将F ABC A CD CD =++展开成最小项表达式应为( A )。
数电复习资料(含答案)
数电期末考试复习题(习题册)(含答案)第一章(选择、判断共20题)一、选择题1.以下代码中为无权码的为。
A. 8421BCD码B. 5421BCD码C.余三码D.格雷码2.以下代码中为恒权码的为。
A.8421BCD码B. 5421BCD码C.余三码D.格雷码3.一位十六进制数可以用位二进制数来表示。
A.1B.2C.4D. 164.十进制数25用8421BCD码表示为。
A.10 101B.0010 0101C.100101D.101015.在一个8位的存储单元中,能够存储的最大无符号整数是。
A.(256)10B.(127)10C.(FF)16D.(255)106.与十进制数(53.5)10等值的数或代码为。
A.(01010011.0101)8421BCDB.(35.8)16C.(110101.1)2D.(65.4)87.矩形脉冲信号的参数有。
A.周期B.占空比C.脉宽D.扫描期8.与八进制数(47.3)8等值的数为:A. (100111.011)2B.(27.6)16C.(27.3 )16D. (100111.11)29.常用的B C D码有。
A.奇偶校验码B.格雷码C.8421码D.余三码10.与模拟电路相比,数字电路主要的优点有。
A.容易设计B.通用性强C.保密性好D.抗干扰能力强二、判断题(正确打√,错误的打×)1. 方波的占空比为0.5。
()2. 8421码1001比0001大。
()3. 数字电路中用“1”和“0”分别表示两种状态,二者无大小之分。
()4.格雷码具有任何相邻码只有一位码元不同的特性。
()5.八进制数(18)8比十进制数(18)10小。
()6.当传送十进制数5时,在8421奇校验码的校验位上值应为1。
()7.在时间和幅度上都断续变化的信号是数字信号,语音信号不是数字信号。
()8.占空比的公式为:q = t w / T,则周期T越大占空比q越小。
()9.十进制数(9)10比十六进制数(9)16小。
数字电路课程复习考试试题及答案B
《数字电路》复习纲要B一、单项选择题1、一个16选1的数据选择器,其地址输入(选择控制输入)端有( )个。
A. 1 B. 2C. 4D. 162、N 个触发器可以构成能寄存( )位二进制数码的寄存器。
A. N-1 B. NC. N+1D. 2N 3、存储8位二进制信息要( )个触发器。
A. 2B. 3C. 4D. 8 4、下列逻辑电路中为时序逻辑电路的是( )。
A. 变量译码器B. 加法器C. 数码寄存器D. 数据选择器 5、同步时序电路和异步时序电路比较,其差异在于后者( )。
A. 没有触发器B. 没有统一的时钟脉冲控制C. 没有稳定状态D. 输出只与内部状态有关6、只读存储器ROM 中的内容,当电源断掉后又接通,存储器中的内容( )。
A. 全部改变B. 全部为0C. 不可预料D. 保持不变 7、对于同步时序电路而言,( )。
A. 电路由同一种类型触发器构成B. 电路中触发器必须具有复位功能C. 电路中各触发器由同一时钟触发D. 以上说法都不对 8、下列无符号数中,最大的数是( )。
A. 16)6A (B. 2)1101001(C. 8)511(D. 10)105(9、对于一个逻辑函数,下列说法正确的是( )。
A. 最小和逻辑表达式肯定唯一 B .最小积逻辑表达式肯定唯一 C .最小和肯定和最小积一样简单 D .完全和逻辑表达式肯定唯一 10、一位BCD 码计数器,至少需要( )个触发器才能构成。
A. 10B. 5C. 4D. 3二、多项选择题1、与模拟电路相比,数字电路主要的优点有( )。
A. 容易设计B. 通用性强C. 保密性好D. 抗干扰能力强 2、三极管作为开关使用时,要提高开关速度,可( )。
A. 降低饱和深度B. 增加饱和深度C. 采用有源泄放回路D. 采用抗饱和三极管3、下列选项属于TTL 集成门电路交流噪声容限大的原因的是( )。
A. 三极管的开关时间B. 分布电容的充放电过程C. 传输延迟时间D. 输入电流的大小 4、555定时器能方便的组成如下哪些器件?( )A. 施密特触发器B. 单稳态触发器C. 多谐振荡器D. 以上都可以 5、描述矩形脉冲的主要参数有( )。
数字电路复习题答案
数字电路复习题(自己做的,欢迎大家指正)一、填空题(每空1分,共10分)1 •逻辑函数 -•的两种标准形式分别为}\A=B=C)=迟酬(12357) = 口时(046)十2.将2004个“T异或起来得到的结果是(0)。
3.半导体存储器的结构主要包含三个部分,分别是(译码器)、(存储阵列)、(控制逻辑)。
4.A/D转换的四个过程是采样、保持、量化和(编码),其中采样脉冲的频率要求至少是模拟信号最高频率的(2)倍。
5.8位D/A转换器当输入数字量10000000为5v。
若只有最低位为高电平,则输出电压为(5/128)v ;当输入为10001000,则输出电压为(5*136/128)V。
6.就逐次逼近型和双积分型两种A/D转换器而言,(逐次逼近型)的抗干扰能力强,(双积分型)的转换精度高。
7.(61.5)10 == (3D.8)16 = (10010001.1000»5421BCD;8.已知某74ls00 为2 输入4 与非门,l oL=22mA, l oH=2mA,I iL=2mA,1旧=40讥,则其低电平输出的扇出系数N OL=(11),其高电平输出的扇出系数N OH=(50);9•函数■的最小项表达式为F=( 4,5,7),最大项表达式为(0,1,2,3,6 )10.根据对偶规则和反演规则,直接写出_--的对偶式和反函数,对偶式:’,反函数:(A+B)C^|]£)厦01 = )』;11. —12 .已知X= (-17),则X的8位二进制原码为(10010001),其8位二进制补码为(11101111);13.T'触发器的次态方程是14.D触发器的次态方程是15.根据毛刺的不同极性, 可以将逻辑险象分为0型险象和1型险象,对于一个逻辑表达式,若在给定其它变量适当的逻辑值后,出现F=('丄)的情形,则存在1型险象;5 .补码1. 1000的真值是(D )。
A . +1.0111 B. -1.0111 C. -0.1001 D. -0. 10006.组合电路和时序电路比较,其差异在于前者( BA. 任意时刻的输出不仅与输入有关,而且与以前的状态有关B. 任意时刻的输出信号只取决于当时的输入信号C. 有统一的时钟脉冲控制D. 输出只与内部状态有关7.下列四种类型的逻辑门中,可以用( D )实现三种基本运算。
数字电路复习题(含答案)
一、填空题:1.在计算机内部,只处理二进制数;二制数的数码为1 、0两个;写出从(000)2依次加1的所有3位二进制数:000、001、010、011、100、101、110、111 。
2.13=(1101)2;(5A)16=(1011010)2;(10001100)2=(8C)16。
完成二进制加法(1011)2+1=(1100)23.写出下列公式:= 1 ;= B ;= A+B ;=BA 。
4.含用触发器的数字电路属于时序逻辑电路(组合逻辑电路、时序逻辑电路)。
TTL、CMOS电路中,工作电压为5V的是TTL ;要特别注意防静电的是CMOS 。
5.要对256个存贮单元进行编址,则所需的地址线是8 条。
6.输出端一定连接上拉电阻的是OC 门;三态门的输出状态有1 、0 、高阻态三种状态。
7.施密特触发器有 2 个稳定状态.,多谐振荡器有0 个稳定状态。
8.下图是由触发器构成的时序逻辑电路。
试问此电路的功能是移位寄存器,是同步时序电路(填同步还是异步),当R D=1时,Q0Q1Q2Q3= 0000 ,当R D=0,D I=1,当第二个CP脉冲到来后,Q0Q1Q2Q3= 0100 。
(图一)1.和二进制数(111100111.001)等值的十六进制数是( B )A.(747.2)16B.(1E7.2)16C.(3D7.1)16D.(F31.2)16R CP2.和逻辑式BACBAC++相等的式子是( A )A.AC+B B. BC C.B D.BCA+3.32位输入的二进制编码器,其输出端有( D )位。
A. 256B. 128C. 4D. 54.n位触发器构成的扭环形计数器,其无关状态数为个( B ) A.2n-n B.2n-2n C.2n D.2n-15.4个边沿JK触发器,可以存储( A )位二进制数A.4 B.8 C.166.三极管作为开关时工作区域是( D )A.饱和区+放大区B.击穿区+截止区C.放大区+击穿区D.饱和区+截止区7.下列各种电路结构的触发器中哪种能构成移位寄存器( C )A.基本RS触发器B.同步RS触发器C.主从结构触发器8.施密特触发器常用于对脉冲波形的( C )A.定时B.计数C.整形1.八进制数 (34.2 )8的等值二进制数为11100.01 ;十进制数 98 的8421BCD 码为10011000 。
数电复习题及答案
数电复习题及答案一、多选择题1.以下代码中为无权码的为 。
CDA. 8421BCD 码B. 5421BCD 码C. 余三码D. 格雷码2.以下代码中为恒权码的为 。
AB码 B. 5421BCD 码 C. 余三码 D. 格雷码3.十进制数25用8421BCD 码表示为 。
B101 0101 C.1001014. 以下表达式中符合逻辑运算法则的是 。
D·C=C2 +1=10 C.0<1 +1=15. 逻辑函数的表示方法中具有唯一性的是 。
ADA .真值表 B.表达式 C.逻辑图 D.卡诺图=A B +BD +CDE +A D = 。
AC A.D B A + B.D B A )(+ C.))((D B D A ++ D.))((D B D A ++7.逻辑函数F= ()A A B ⊕⊕ = 。
AC.B A ⊕D. B A ⊕8. 三态门输出高阻状态时, 是正确的说法。
ABA.用电压表测量指针不动B.相当于悬空C.电压不高不低D.测量电阻指针不动9. 以下电路中可以实现“线与”功能的有 。
CDA.与非门B.三态输出门C.集电极开路门D.漏极开路门10.以下电路中常用于总线应用的有 。
A门 门 C. 漏极开路门 与非门11.对于T 触发器,若原态Q n =0,欲使新态Q n+1=1,应使输入T= 。
BD .1 C D. Q12.对于T 触发器,若原态Q n =1,欲使新态Q n+1=1,应使输入T= 。
AD .1 C D. Q13.对于D 触发器,欲使Q n+1=Q n ,应使输入D= 。
C .1 C D. Q14.对于JK 触发器,若J=K ,则可完成 触发器的逻辑功能。
Cˊ15.下列各函数等式中无冒险现象的函数式有 。
D A.B A AC C B F ++= B.B A BC C A F ++= C.B A B A BC C A F +++= D.C A B A BC B A AC C B F +++++= E.B A B A AC C B F +++=16.函数C B AB C A F ++=,当变量的取值为 时,将出现冒险现象。
(完整版)数字电路期末复习含答案
数字集成电路一、 填空题1. “全1出0,有0出1”描述的逻辑关系是 与非逻辑 。
2. 101ABC =时,函数C B AB Y +=之值为Y = 1 。
3. 、 逻辑表达式、 逻辑图 、 波形图 、卡诺图五种。
4. A B +AB A AB += A +B ,AB AB += A 。
5. 常用的集成组合逻辑电路有 编码器 、 译码器 、 数据选择器 等。
6. 编码器的功能是将输入信号转化为 二进制代码输出 。
7. 对于时序逻辑电路来说,某一时刻电路的输出不仅取决于当时的 输入状态 ,而且还取决于电路 原来的状态 。
所以时序电路具有 记忆 性。
8. 计数器的主要用途是对脉冲进行 计数 ,也可以用作 分频 和 定时 等。
9. 用n 个触发器构成的二进制计数器计数容量最多可为 2n -1 。
10. 寄存器可分成 数码 寄存器和 移位 寄存器。
11. 寄存器主要用来暂时存放 数码或信息 ,是一种常用的时序逻辑部件。
12. 一个触发器可以构成 1 位二进制计数器,它有 2 种工作状态,若需要表示n 位二进制数,则需要 n 个触发器。
13. 在计数器中,当计数脉冲输入时,所有触发器同时翻转,即各触发器状态的改变是同时进行的,这种计数器称为 同步计数器 。
14. 施密特触发器具有 回差 现象,又称 滞回 特性。
15. 单稳态触发器最重要的参数为 脉冲宽度 ;多谐振荡器最重要参数为振荡周期 。
16. 常见的脉冲产生电路有 多谐振荡器 ,常见的脉冲整形电路有 单稳态触发器 、 施密特触发器 。
17. 施密特触发器有 两 个稳态,单稳态触发器有 一 个稳态,多谐振荡器有零 个稳态。
18. 单稳态触发器输出脉冲宽度由 定时元件参数 决定;而施密特触发器输出脉冲宽度由 输入信号 决定。
19. 施密特触发器的主要用途有波形变换、整形、脉冲幅度鉴别、构成多谐振荡器 等。
二、 选择题1. Y ABC AC BC =++,当1A C ==时, D 。
数字电路、数字电子线路复习题(1)
1.【填空题】连续变化的量称为模拟量,离散变化的量称为 ____。
答案:数字量2.【填空题】数字波形是由0和____组成的序列脉冲信号。
答案:13.【填空题】二进制数的权值是____的幂。
答案:24.【填空题】已知逻辑函数AC C B A Y +=,约束条件为0=C B 则卡诺图中有____个最小项。
答案:35.【填空题】逻辑函数=++++=D C B A D C B A Y ____。
答案:16.【填空题】逻辑函数的____表达式是唯一的 。
答案:最小项7.【填空题】逻辑函数的常用表示方法有4种;其中卡诺图和____具有唯一性。
答案:真值表8.【填空题】在数字逻辑电路中,三极管工作在____状态和截止状态。
答案:饱和9.【填空题】集电极开路(OC 门)使用时,输出端与电源之间应外接____。
答案:负载电阻10.【填空题】可用作多路数据分时传输的逻辑门是____门。
答案:三态11.【填空题】若TTL 与非门的输入低电平噪声容限U NL = 0.7V ,输入低电平U IL = 0.2 V ,那么它的关门电平U OFF =____V 。
答案:0.912.【填空题】在TTL 门电路中,输入端悬空在逻辑上等效于输入____电平。
答案:高13.【填空题】分析组合逻辑电路时,一般根据____图写出输出逻辑函数表达式。
答案:逻辑电路14.【填空题】用门电路设计组合逻辑电路时,通常根据设计要求列出____,再写出输出逻辑函数表达式。
答案:真值表15.【填空题】BCD -七段译码器/驱动器输出高电平有效时,用来驱动____极数码管。
答案:共阴16.【填空题】八位二进制串行进位加法器由____个全加器组成,可完成两个8位二进制数相加。
答案:817.【填空题】主从结构的JK 触发器存在____问题。
答案:一次变化18.【填空题】把D 触发器转换为T ′′ 触发器的方法是____。
答案:nQ D =19.【填空题】把JK 触发器转换为T ′ 触发器的方法是____。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
《数字电子技术基础》复习题一.选择填空题(以下每小题后均给出了几个可供选择的答案,请选择其中一个最合适的答案填入空格中)1.处理 b 的电子电路是数字电路。
(a)交流电压信号(b)时间和幅值上离散的信号(c)时间和幅值上连续变化的信号(d)无法确定2.用不同数制的数字来表示2004,位数最少的是 d 。
(a)二进制(b)八进制(c)十进制(d)十六进制3.最常用的BCD码是 b 。
(a)5421码(b)8421码(c)余3码(d)循环码4.格雷码的优点是 c 。
(a)代码短(b)记忆方便(c)两组相邻代码之间只有一位不同(d)同时具备以上三者5.两个开关控制一盏灯,只有两个开关都闭合时灯才不亮,则该电路的逻辑关系是 a 。
(a)与非(b)或非(c)同或(d)异或6.已知F=ABC+CD,选出下列可以肯定使F=0的取值 d(a)ABC=011 (b)BC=11 (c)CD=10 (d)BCD=1117.2004个1连续异或的结果是 a 。
(a)0 (b)1 (c)不唯一(d)逻辑概念错误二、填空题(请在空格中填上合适的词语,将题中的论述补充完整)1.5的5421BCD码是0101 这个是8421码的。
2.逻辑表达式中,异或的符号是⊕,同或的符号是⊙。
3.逻辑函数常用的表示方法有真值表、逻辑函数式、逻辑图和卡诺图。
4.用代数法化简逻辑函数需要一定的经验和技巧,不容易确定化简结果是否是最简。
5.用卡诺图化简逻辑函数,化简结果一般是最简与-或式。
一.选择填空题(以下每小题后均给出了几个可供选择的答案,请选择其中一个最合适的答案填入空格中)1.实体(ENTITY)描述一个设计单元的 C D 的信息。
(a)行为、元件及连接关系(b)元件、子程序、公用数据类型(c)名称和端口的引脚等(d)可编译的设计单元2.结构体(ARCHITECTURE)用于描述设计单元的 A D 。
(a)行为、元件及连接关系(b)元件、子程序、公用数据类型(c)名称和端口的引脚等(d)可编译的设计单元3.在VHDL语言中,ARCHITECTURE中的语句都是 B 执行的语句。
(a)顺序(b)并行(c)即可顺序也可并行(d)无法确定4.在VHDL程序设计中,下面4个部分, C 不是可编译的源设计单元。
(a)ARCHITECTURE (b)ENTITY (c)PROCESS (d)PACKAGE5.在VHDL程序中,以下4个部分,BC 可以有顺序执行语句。
(a)结构体(ARCHITECTURE)(b)进程(PROCESS)中的关键词BEGIN前(c)进程(PROCESS)中的关键词BEGIN后(d)程序包(PACKAGE)6.结构体中的变量应在VHDL程序中 D 部分给予说明。
(a)结构体对应的实体的端口表中(b)结构体中关键词BEGIN 前(c)结构体中关键词BEGIN后(d)程序包(PACKAGE)7.VHDL中的各种逻辑运算中,运算符 D 的优先级别最高。
(a)AND (b)OR (c)XOR (d)NOT8.在VHDL语言中,不同类型的数据是 D 的。
(a)可以进行运算和直接代入(b)不能进行运算和直接代入(c)不能进行运算但可以直接代入(d)可以进行运算但不能直接代入9.在VHDL语言中,信号赋值语句使用的代入符是 C 。
(a)= (b):= (c)<= (d)==10.在VHDL语言中,变量的赋值符是 B 。
(a)= (b):= (c)<= (d)==二、填空题(请在空格中填上合适的词语,将题中的论述补充完整)1.两种复合数据类型是记录和集合。
2.进程启动、触发的条件是敏感信号发生变化。
3.进程的语句是顺序执行的。
4.要使用VHDL的程序包时,要用use 语句说明。
5.能与逻辑电路图中的器件一一对应的VHDL描述方式是结构化描述。
1.简述VHDL语言的主要优点。
答:VHDL语言的主要优点是:(1)覆盖面广,描述能力强,是一个多层次的硬件描述语言;(2)可读性好,既能够被计算机接受,也容易被人理解;(3)生命期长,它的硬件描述与工艺技术无关,不会因工艺变化而过时;(4)支持大规模设计的分解和已有设计再利用,有利于由多人或多项目组来共同完成一个大规模设计;(5)已成为IEEE 承认的一个工业标准,成为一种通用的硬件描述语言。
2.判断如下VHDL的操作是否正确,如不正确,请改正。
字符a和b 的数据类型是BIT,c是INTEGER,执行c<=a+b。
答:操作不正确,应把a和b的数据类型改为INTEGER。
3.一个VHDL模块是否必须有一个实体和一个结构体?是否可以有多个实体和结构体?简述它们的作用。
答:一个VHDL模块必须有一个实体,可以有一个或多个结构体。
实体描述一个设计单元的外部接口以及连接信号的类型和方向;结构体描述设计单元内部的行为,元件及连接关系,结构体定义出了实体的功能。
一.选择填空题(以下每小题后均给出了几个可供选择的答案,请选择其中一个最合适的答案填入空格中)1.标准TTL门开门电平U on之值为D。
(a)0.3V (b)0.7V (c)1.4V (d)2V2.TTL与非门输出高电平的参数规范值是 C 。
(a)U oh≥1.4V (b)U oh≥2.4V (c)U oh≥3.3V (d)U oh=3.6V 3.TTL与非门输出低电平的参数规范值是 C 。
(a)U ol≤0.3V(b)U ol≥0.3V (c)U ol≤0.4V (d)U ol=0.8V 4.TTL与非门阈值电压U T的典型值是 B 。
(a)0.4V (b)1.4V (c)2V (d)2.4V5.TTL与非门输入短路电流I IS的参数规范值是C。
(a)20μA (b)40μA (c)1.6mA (d)16mA6.TTL与非门高电平输入电流I IH的参数规范值是 B 。
(a)20μA (b)40μA (c)1.6mA (d)16mA7.TTL与非门低电平输出电流I OL的参数规范值是 D 。
(a)20μA (b)40μA (c)1.6mA (d)16mA8.TTL与非门高电平输出电流I OH的参数规范值是B 。
(a)200μA (b)400μA (c)800μA (d)1000μA9.某集成电路封装内集成有4个与非门,它们输出全为高电平时,测得5V电源端的电流为8mA,输出全为0时,测得5V电源端的电流为16mA,该TTL与非门的功耗为 C mW。
(a)30 (b)20 (c)15 (d)1010.TTL电路中,B 能实现“线与”逻辑。
(a)异或门(b)OC门(c)TS门(d)与或非门二、填空题(请在空格中填上合适的词语,将题中的论述补充完整)1.二极管最重要的特性是单向导电。
2.逻辑电路中,电平接近于零时称为低电平,电平接近V cc时称为高电平。
3.数字电路中,三极管工作于开关状态。
4.三极管进入饱和后,若继续增加I B,集电极电流I C减小。
5.在三极管c、b极间并接肖特基二极管,可提高三极管开关速度。
试分析TTL非门输入端接法如下时,相当于接什么电平?(1)(a)接地;(b)接低于0.8V的电压;(c)接另一TTL电路的输出低平(0.3V)。
(2)(a)悬空;(b)接高于2V的电压;(c)接另一TTL电路的输出高电平(3.6V)。
解:((1)(a)、(b)、(c)中的输入均小于TTL门的关门电平U off (UI ILmax=0.8V),因此,相当于接低电平。
(2)(a)输入端悬空,相当于入端对地接无穷大电阻,它远大于开门电阻R ON,TTL门输入悬空,相当于接高电平;(b)、(c)中的输入电压大于或等于TTL门的开门电平U on(U IHmin=2V),因此,相当于接高电平。
设计一个发光二极管(LED)驱动电路,设LED的参数为U F=2.2V,I D=10mA;若V cc=5V,且当LED发亮时,电路的输出为低电平,选择集成门电路的型号,并画出电路图。
解:根据题意,可画电路图(1)决定限流电阻R之值(取U OL=0.4V)R=D OLF CCI UUV--=104.02.25--×103Ω=240Ω(2)选用门电路的型号:由于电路输出为低电平时LED发光,要求所选门电路的I OLmax≥I D=10mA,可选74系列TTL门7404非门。
一.选择填空题(以下每小题后均给出了几个可供选择的答案,请选择其中一个最合适的答案填入空格中)1.10-4线优先编码器允许同时输入 D 路编码信号。
(a)1 (b)9 (c)10 (d)多2.74LS138有 B 个译码输入端和 C 个译码输出端。
(a)1 (b)3 (c)8 (d)无法确定3.利用2个74LS138和1个非门,可以扩展得到1个 C 线译码器。
(a)2-4 (b)3-8 (c)4-16 (d)无法确定4.用原码输出的译码器实现多输出逻辑函数,需要增加若干个B 。
(a)非门(b)与非门(c)或门(d)或非门5.七段译码器74LS138的输入是4位 D ,输出是 C 。
(a)二进制码(b)七段码(c)七段反码(d)BCD码6.多路数据选择器MUX的输入信号可以是 D 。
(a)数字信号(b)模拟信号(c)数模混合信号(d)数字和模拟信号7.与4位串行进位加法器比较,使用超前进位全加器的目的是 C 。
(a)完成自动加法进位(b)完成4位加法(c)提高运算速度(d)完成4位串行加法8.功能块电路内部一般是由 C 组成。
(a)单片MSI (b)多片MSI (c)各种门电路(d)无法确定9.某逻辑电路由一个功能块电路组成,整体电路的逻辑功能与这个功能块原来的逻辑功能 D 。
(a)一定相同(b)一定不同(c)不一定相同(d)无法确定二、填空题(请在空格中填上合适的词语,将题中的论述补充完整)1.所谓组合逻辑电路是指:在任何时刻,逻辑电路的输出状态只取决于电路各输入信号的组合,而与电路原有状态无关。
2.在分析门级组合电路时,一般需要先从卡诺图写出逻辑函数式。
3.在设计门级组合电路时,一般需要根据设计要求列出布尔表达式,再写出逻辑函数式。
4.要扩展得到1个6-64线译码器,需要9 个74LS138。
5.基本译码电路除了完成译码功能外,还能实现逻辑函数发生和DMUX逻辑函数发生和DMUX功能。
试用译码器设计1位二进制数全减运算电路。
解:本题的目的是练习用译码器实现多输出逻辑电路。
(1)规定逻辑变量为低位的借位,输出逻设输入逻辑变量A i为被减数、B i为减数、C i-1辑函数S i为差、C i为本级的借位输出信号。
根据设计要求写出逻辑真值表。
(2)设计电路共3个输入量,故选用3-8线译码器实现由于本设计有Ai、B i和C i-1电器最为简便。
首先将输出逻辑表达式写为最小项和的形式S i=∑m(1,2,4,7)C i=∑m(1,2,3,7)选用3-8线译码器74LS138和双4输入与非门74LS20实现的逻辑电接译码器的输入A2A1A0,74LS138的输路设计见图,将Ai、B i、C i-1出为低电平有效,故在输出端接与非门。