电子科大微电子工艺(第四章)淀积wg3-4-4

合集下载

PECVD淀积Si_3N_4作为光刻掩膜版的保护膜

PECVD淀积Si_3N_4作为光刻掩膜版的保护膜

PECVD淀积Si_3N_4作为光刻掩膜版的保护膜张晓情;李沛林;王敬松;杨建红【期刊名称】《半导体技术》【年(卷),期】2009(34)11【摘要】采用等离子增强化学汽相淀积(PECVD)方法淀积Si3N4薄膜作为光刻掩膜版的保护膜,可以降低掩膜版受损程度,延长使用寿命。

分析了Si3N4膜厚的选取要求,给出了PECVD淀积Si3N4膜的工艺条件。

实际制作了带有Si3N4保护的光刻掩膜版,并与不带Si3N4保护的掩膜版的使用情况做了对比。

结果表明,带有Si3N4保护的光刻掩膜版的使用寿命可明显延长2倍以上。

【总页数】3页(P1096-1098)【关键词】等离子增强化学气相淀积;氮化硅;光刻版;保护膜【作者】张晓情;李沛林;王敬松;杨建红【作者单位】天光半导体有限公司;兰州大学微电子研究所【正文语种】中文【中图分类】TN305.7【相关文献】1.如何运用建中L42812-1/ZM型平板单室PECVD淀积生长速率低于100A/min的致密SiO2膜层 [J], 杨彦伟2.如何运用建中L42812-1/ZM型平板单室PECVD淀积生长速率低于100(A)/min的致密SiO2膜层 [J], 杨彦伟3.多量子阱红外级联光伏探测器·InSb红外焦平面器件减反射膜淀积方法及其专用掩膜架·组合型大口径衍射光学元件·碲锌镉半导体材料的欧姆电极·钛酸锶钡薄膜材料的制备方法 [J],4.基于晶圆键合工艺的光刻掩膜版排版方法 [J], 尹卓;苏悦阳;罗代艳;马莹;王刚;朱娜;刘力锋;吴汉明;张兴5.氧化硅涂塑包装膜与等离子体化学气相淀积(PECVD)技术 [J], 董志武;韩兆让;杨延华因版权原因,仅展示原文概要,查看原文内容请购买。

微电子学概论4章工艺

微电子学概论4章工艺

4.2 氧化 SiO2的用途 (1)选择扩散的掩蔽 (2)电容介质 (3)引线的绝缘层 (4)表面保护
4.2 氧化:形成SiO2氧化膜
绝缘膜:电容,2层布线,栅介质 掺杂掩蔽 做法:(1)干氧 (2)湿氧
进行干氧和湿氧氧化的氧化炉示意图
图形转换:光刻
光刻三要素:光刻胶、掩膜版和光刻机
光刻胶又叫光致抗蚀剂,它是由光敏化合物、 基体树脂和有机溶剂等混合而成的胶状液体 光刻胶受到特定波长光线的作用后,导致其化 学结构发生变化,使光刻胶在某种特定溶液 中的溶解特性改变
离子注入
离子注入:将具有很高能量的杂质离子射入 半导体衬底中的掺杂技术,掺杂深度由注 入杂质离子的能量和质量决定,掺杂浓度 由注入杂质离子的数目(剂量)决定
掺杂的均匀性好 温度低:小于600℃ 可以精确控制杂质分布 可以注入各种各样的元素 横向扩展比扩散要小得多。 可以对化合物半导体进行掺杂
化学汽相淀积(CVD)
掺杂工艺:扩散、离子注入


替位式扩散:杂质离子占据硅原子的位:
Ⅲ、Ⅴ族元素 一般要在很高的温度(950~1280℃)下进行 磷、硼、砷等在二氧化硅层中的扩散系数均 远小于在硅中的扩散系数,可以利用氧化 层作为杂质扩散的掩蔽层
间隙式扩散:杂质离子位于晶格间隙:
Na、K、Fe、Cu、Au 等元素 扩散系数要比替位式扩散大6~7个数量级
微电子学概论 第4章
集成电路工艺

材料工艺 前工艺 光刻 氧化 掺杂 化学淀积 金属化 隔离 后工艺

系 统 需 求
设计
掩膜版
芯片制 造过程
单晶、外
延材料
芯片检测
封装
测试
硅片
由氧化、淀积、离子注入或蒸 发形成新的薄膜或膜层

微电子工艺技术复习要点

微电子工艺技术复习要点

第四章晶圆制造1. CZ法提单晶旳工艺流程。

阐明CZ法和FZ法。

比较单晶硅锭CZ、MCZ和FZ三种生长措施旳优缺陷。

1、溶硅2、引晶3、收颈4、放肩5、等径生长6、收晶。

CZ法:使用射频或电阻加热线圈,置于慢速转动旳石英坩埚内旳高纯度电子级硅在1415度融化。

将一种慢速转动旳夹具旳单晶硅籽晶棒逐渐减少到熔融旳硅中,籽晶表面得就浸在熔融旳硅中并开始融化,籽晶旳温度略低于硅旳熔点。

当系统稳定后,将籽晶缓慢拉出,同步熔融旳硅也被拉出。

使其沿着籽晶晶体旳方向凝固。

FZ法:即悬浮区融法。

将一条长度50-100cm 旳多晶硅棒垂直放在高温炉反应室,加热将多晶硅棒旳低端熔化,然后把籽晶溶入已经熔化旳区域。

熔体将通过熔融硅旳表面张力悬浮在籽晶和多晶硅棒之间,然后加热线圈缓慢升高温度将熔融硅旳上方部分多晶硅棒开始熔化。

此时靠近籽晶晶体一端旳熔融旳硅开始凝固,形成与籽晶相似旳晶体构造。

当加热线圈扫描整个多晶硅棒后,便将整个多晶硅棒转变成单晶硅棒CZ法长处:单晶直径大,成本低,可以很好控制电阻率径向均匀性。

缺陷:石英坩埚内壁被熔融旳硅侵蚀及石墨保温加热元件旳影响,易引入氧、碳杂质,不易生长高电阻率单晶FZ法长处:1、可反复生长,单晶纯度比CZ法高。

2、无需坩埚石墨托,污染少。

3、高纯度,高电阻率,低碳,低氧。

缺陷:直径不如CZ法,熔体与晶体界面复杂,很难得到无位错晶体,需要高纯度多晶硅棒作为原料,成本高。

MCZ:改善直拉法长处:较少温度波动,减轻溶硅与坩埚作用,减少了缺陷密度,氧含量,提高了电阻分布旳均匀性2.晶圆旳制造环节【填空】1、整形处理:去掉两端,检查电阻确定单晶硅抵达合适旳掺杂均匀度。

2、切片3、磨片和倒角4、刻蚀5、化学机械抛光3. 列出单晶硅最常使用旳两种晶向。

【填空】111.100.4. 阐明外延工艺旳目旳。

阐明外延硅淀积旳工艺流程。

在单晶硅旳衬底上生长一层薄旳单晶层。

5. 氢离子注入键合SOI晶圆旳措施1、对晶圆A清洗并生成一定厚度旳SO2层。

电子科技大学《微电子器件》课件PPT(3-4)

电子科技大学《微电子器件》课件PPT(3-4)
ICEO 代表基极开路 ( IB = 0 ) 、集电结反偏 ( VBC < 0 ) 时从 发射极穿透到集电极的电流,称为共发射极反向截止电流,或
共发射极穿透电流。
共发射极输出特性曲线
IC
IB
I CEO
exp
q VBE VCE
kT
1
图中,虚线代表 VBC = 0 ,或 VCE = VBE ,即放大区与饱和区 的分界线。在虚线右侧,VBC < 0 ,或 VCE > VBE ,为放大区;在 虚线左侧,VBC > 0 ,或 VCE < VBE ,为饱和区。
VA 的几何意义
IES R ICS
(3-60)
3.4.4 晶体管的输出特性
共基极输出特性:以输入端的 IE 为参变量,输出端的 IC 与 VBC 之间的关系。
IE
IC
E
N+ P
N
-C
VBC
B
+B
由共基极直流电流电压方程(埃伯斯-莫尔方程),
IE
I ES
exp
qVBE kT
1
R ICS
exp
qVBC kT
IE
I ES
exp
qVBE kT
1
IC
IE
IES
exp
Hale Waihona Puke qVBE kT1
IB
IE
IC
1
I ES
exp
qVBE kT
1
3.4.2 发射结短路时的电流
把晶体管的发射区当作“集电区”,集电区当作 “发射
区”,就可得到一个倒过来应用的晶体管,称为 倒向晶体管。
发射结短路就相当于倒向晶体管的“集电结”短路,因此晶体

微电子工艺----化学气相淀积(共69张PPT)

微电子工艺----化学气相淀积(共69张PPT)
温度控制系统
减压系统
第6章 CVD
17
CVD的源
气态源:SiH4,NH3等----正被液态源取代 液态源:TEOS (正硅酸乙脂: Si(OC2H5)4 ) 送入方式:
冒泡法:用N2/H2/Ar携带; 加热法;
液态源直接注入
6.2.2 CVD反应室热源
CVD过程是在高于室温条件淀积的。

质量输运控制,对温度不敏感
F2代表在衬底附表面等化学反离应消子耗的体反应内剂分活子流泼密度的中性原子团与游离基,在表面发生
可用作绝缘层、钝化层,表面平坦化
较反好应的 剂台浓阶度覆对化盖生性长,速学针率孔影反密响度应低,生产量成高 薄膜物质,并不断受到离子和电子轰击,
与不热同氧 的化是生,长没容稍有有了 易迁移、重排,使得淀积薄膜均匀性好,填充小
LPCVD法的主要特点
✓Batch processing:同时100-200片
✓薄膜厚度均匀性好
✓可以精确控制薄膜的成份和结构
✓台阶覆盖性较好 ✓低温淀积过程
✓淀积速率快
✓生产效率高
有时,淀积温度需很低,薄膜质量 要求又很高。如:
在形成的Al层上面淀积介质等。
✓生产成本低
解决办法:等离子增强化学气相淀积 PECVD
Log(v) ks at 760torr
hG at low pressure (LPCVD)
hG at 760torr (APCVD)
1/T
✓增加产率 — 晶片可直插放置许多片(100-200)
✓工艺对温度灵敏,但是采用温度控制好的热壁式系统可解决温度 控制问题
✓气流耗尽仍是影响均匀性的因素,可以设定温差5~25 C,或分段进 气
反座温应度室恒侧定壁T温s。度保持在Tw,放置硅片的基 当加T热w法=Ts,称热壁式CVD系统;----电阻 T射w灯<加Ts热称;冷壁式CVD系统----电感或高频辐

微电子工艺原理- 第4讲 3薄膜工艺化学气相淀积之二

微电子工艺原理- 第4讲 3薄膜工艺化学气相淀积之二
第六讲 薄膜工艺
之化学汽相淀积之二
主讲人:李方强
2014-10-24
1
1

CVD 装置通常可以由气源控制部件、沉积反应室、沉 积温控部件、真空排气和压强控制部件等部分组成。

一般而言,任何 CVD 系统,均包含一个反应器、一组
气体传输系统、排气系统及工艺控制系统等。

CVD 的沉积反应室内部结构及工作原理变化最大,常 常根据不同的反应类型和不同的沉积物要求来专门设 计。
2014-10-24
11
2. 常用加热方法

化学气相沉积的基体物的常用加热方法是电阻加热和感应加 热,其中感应加热一般是将基片放置在石墨架上,感应加热 仅加热石墨,使基片保持与石墨同一温度。红外辐射加热是 近年来发展起来的一种加热方法,采用聚焦加热可以进一步 强化热效应,使基片或托架局部迅速加热升温。 激光加热是一种非常有特色的加热方法,其特点是保持在基 片上微小局部使温度迅速升高,通过移动光束斑来实现连续 扫描加热的目的.

由于气体分子输送过程大大加快,虽然气流方向与硅片
垂直,反应的气体分子仍能迅速扩散到硅片表面儿得到
均匀的沉积层。
2014-10-24 19

在现代化的大规模集成电路工艺里。以热壁LPCVD进 行沉积的材料、主要有多晶硅、二氧化硅及氮化硅等。

工艺所控制的温度,大约在400~850℃左右。压力则
在数个Torr到0.1Torr之间。

2014-10-24
9
5.LCVD

激光化学沉积就是用激光束的光子能量激发和促进化学 反应的薄膜沉积方法。 激光化学气相沉积的过程是激光分子与反应气分子或衬 材表面分子相互作用的工程。 按激光作用的机制可分为激光热解沉积和激光光解沉积 两种。前者利用激光能量对衬底加热,可以促进衬底表 面的化学反应,从而达到化学气相沉积的目的,后者利 用高能量光子可以直接促进反应气体分子的分解。

微电子工艺学课件_4

微电子工艺学课件_4

第四章加工环境与基片清洗4.1概述4.2 环境净化4.3 硅片清洗4.4 吸杂4.5 测量方法2局部光散射栅氧化层完整性≫≫ITRS Roadmap成品率每百分之一的提升都有巨大价值!Y randomY systematic Y total 起步阶段20%80%16%上升阶段80%90%72%成熟阶段90%95%86%影响成品率的因素:5!!!......................................¾e负二项模型聚集因子¾微粒金属离子化学物质细菌污染物静电缺陷从哪里来?缺陷:Life time killers1. ¾所有可以落在硅片表面的微小颗粒1 μm2 μm 30μm 100 μm烟尘尘埃指纹印人类毛发最关心颗粒尺寸:可在空气中长时间悬浮¾可移动离子污染物Fe, Cu, Ni,Fe, Cu, Ni,每10亿单位中金属杂质Sodium(Na)50 Potassium(K)50 Iron(Fe)50 Copper(Cu)60 Nickel (Ni)60 Aluminium(Al)60 Magnesium(Mg)60 Lead(Pb)60 Zinc(Zn)60某光刻胶去除剂金属杂质含量与氢原子发生电荷交换,和硅结合而被束缚在其表面。

硅片表面氧化时,进入氧化例write, read 漏放电的峰值电流静电荷在两物体间未经控制地传递,可能损坏芯片;电荷积累产生的电场会吸引带电颗粒或极化并吸引如何控制污染、降低缺陷密度?4.2ISO, FS209E洁净度等级对照19个/M3≥0.5umISO14644-1(1999)US209E(1992)US209D(1988)EECGGMP(1989)FRANCEAFNOR(1981)GERMANYVDI2083(1990)JAPANJAOA(1989)13.520210.0M135.33M1.5113100M23534M2.51024 1,000M33,5305M3.5100A+B4,00035 10,000M435,3006M4.51,0001,00046 100,000M5353,0007M5.510,000C400,00057 1,000,000M63,530,0008M6.5100,000D4,000,00068 10,000,000M7空气洁净大于或等于表中粒径的最大浓度限值(pc/m3)度等级(N)0.1um0.2um0.3um0.5um1um5um11022 (光刻、制版)100241043 (扩散、CVD)10002371023584 (封装、测试)1000023701020352835 (单晶制备)1000002370010200352083229 61000000237000102000352008320293 7352000832002930 8352000083200029300 9352000008320000293000空气初级过滤器鼓风机亚高效过滤器高效过滤器排放口收集口出风口洁净环境洁净室局部净化垂直层流式水平层流式乱流式净化工作台净化通道局部微环境垂直层流式水平层流式乱流式净化工作台净化通道局部微环境洁净室(clean room):泛指集成电路和其它微电子22231、屋顶:复杂的封闭式结构,有两种类型:a. 轧制铝支架加现场制作的静压箱/风道;b. 预制的整体式静压箱/风道加支架。

电子科大微电子工艺复习提纲

电子科大微电子工艺复习提纲

第三章 掺杂——离子注入
学习内容: 1. 离子注入概念及目的。 2. 离子注入工艺原理、参数及注入浓度分布。 3. 离子注入效应。 4. 离子注入设备。 5.离子注入的应用。 学习要求: 1. 掌握离子注入的概念及目的,与扩散工艺相比较离子注入
扩散的工艺目的主要是形成P-N结。结深是杂质扩散浓度 分布曲线与衬底掺杂浓度曲线的交点的位置。
6. 恒定表面源扩散杂质分布特征。 恒定表面源扩散,杂质分布满足余误差函数分布
a. 杂质表面浓度由该种杂质在扩散温度下的固溶度所决定。 当扩散温度不变时,表面杂质浓度维持不变
b. 扩散时间越长,扩散温度越高,则扩散进入硅片内的杂质 总量就越多
答:a.栅氧化层,用作MOS管栅和源漏之间的介质。 b.场氧化层,用于同型MOS管之间的电隔离。 c.掺杂阻挡层,作为扩散或注入杂质到硅中的掩蔽材料。 d.注入屏蔽氧化层,用于减小注入沟道效应和注入损伤。 e.垫氧化层,做氮化硅缓冲层以减小应力。 f.阻挡层氧化层,保护有源器件和硅免受后续工艺的影响
答:(1)初始状态时已有0.1μm的氧化层 初始时间τ = ( t2ox + Atox ) / B = 0.3 h 120τ分=0钟.3h氧代化入后,,得氧to化x=0硅.4总73厚um度:t2ox+Atox=B(t + τ),t=2h, 120分钟氧化的SiO2厚度为:0.473-0.1=0.373um (2) 120分钟内水汽氧化中所消耗的硅的厚度 0.373 ×0.45=0.168um
11. 已知线性-抛物线性模型为:t2ox+Atox=B(t + τ)。其中, tox为硅片上生长的SiO2总的厚度(μm);B为抛物线速率系数 (μm2/h);B/A为线性速率系数(μm/h);τ为生成初始氧化层所 用的时间(h)。假如硅片在初始状态时已有100nm的氧化层。 计算 (1) 在120分钟内,920℃水汽氧化过程中生长的SiO2的厚 度。(2) 在120分钟内水汽氧化中所消耗的硅的厚度是多少? 已知:在920℃下,A=0.50μm,B=0.20μm2/h。

微电子工艺技术

微电子工艺技术

微电子工艺技术引言微电子工艺技术是现代电子工程领域中的关键技术之一。

它主要涉及到在微米或纳米尺度范围内,对半导体材料进行加工和制备的技术方法。

微电子工艺技术的发展使得集成电路的制造变得更加精细化和复杂化,从而推动了电子设备的发展和智能化。

本文将介绍微电子工艺技术的基本原理、常用的工艺步骤以及最新的研究进展。

基本原理微电子工艺技术主要基于半导体材料的特性和物理原理进行设计和研究。

它通过在半导体表面上进行一系列加工步骤,形成电子元件和电路。

这些加工步骤包括:光刻、沉积、蚀刻、离子注入、热处理等。

光刻是微电子工艺中最关键的步骤之一。

它通过将光敏感的光刻胶涂覆在半导体表面上,然后通过光学投影曝光和显影的方式,将电路的图形转移到光刻胶上。

接着,通过蚀刻的方式,将暴露在光刻胶上的区域去除,以形成所需的电路图形。

沉积是指在半导体表面上进行材料层的沉积,主要是用于形成导电层、绝缘层和敏感层等。

常用的沉积方法包括化学气相沉积(CVD)、物理气相沉积(PVD)和溅射沉积等。

蚀刻是指通过化学或物理的方式,使材料表面的部分区域被移除。

蚀刻可以用于去除不需要的材料,在半导体制造过程中起到精确控制电路形状和结构的作用。

离子注入是将离子注入到半导体材料中,改变其导电性质的过程。

离子注入可以形成导电层和控制器件的电性能。

热处理是通过高温处理,使材料发生结构和性能的改变。

热处理可以提高材料的晶格结构和电学性能,从而改善器件的性能。

工艺步骤微电子工艺技术涉及的步骤较为复杂,下面将介绍一般情况下的典型工艺步骤:1. 表面清洁表面清洁是微电子工艺中的第一步,它可以去除杂质、氧化物和有机物等对器件性能的影响。

常用的清洗方法包括浸泡清洗、超声波清洗和等离子体清洗等。

2. 沉积沉积是指在半导体表面上沉积材料层,形成所需的结构和功能。

常用的材料包括金属、绝缘层和敏感层等。

沉积方法根据要求的材料和性能不同,选择不同的方法,如化学气相沉积、物理气相沉积和溅射沉积等。

电子科大微电子工艺(第四章)淀积wg3-4-4解析

电子科大微电子工艺(第四章)淀积wg3-4-4解析
3). LPCVDPoly-Si(多晶硅)
■ LPCVDPoly-Si的用途:
① 掺杂的Poly-Si在MOS器件中用做栅电极 ② 掺杂的Poly-Si做多晶电阻
■ LPCVDPoly-Si工艺: SiH4 → Si+ 2H2 温度:575℃~650℃ 压力: 0.2~1.0Torr 淀积速率:10~20nm/分
4.2 化学气相淀积原理
化学气相淀积气源
4.2 化学气相淀积原理
4. 常规薄膜生长过程
4.2 化学气相淀积原理
成核 聚焦成束/岛生长 连续成膜
4.2 化学气相淀积原理
5. CVD薄膜淀积反应步骤
4.2 化学气相淀积原理
1)气体传输至淀积区域:反应气体从反应腔入口区域到 硅片表面的淀积区域
2)膜先驱物形成:气相反应导致膜先驱物(将组成膜最 初的原子和分子)和副产物的形成
1. 常压CVD(APCVD)淀积工艺
4.3 化学气相淀积工艺
APCVD工艺: APCVD通常用于淀积SiO2和掺杂的SiO2(PSG、BPSG、 FSG等),这些薄膜主要用于层间介质ILD和槽介质填 充。
1).用2~10%的SiH4淀积SiO2: SiH4+O2 →SiO2+H2
温度:450℃~500℃ 压力:760Torr 优点:可在金属铝连线上淀积SiO2作为ILD 缺点:台阶覆盖能力和间隙填充能力都很差。
■ 金属和金属化合物薄膜将在后续章节中介绍。
4.1 引 言
4.薄膜的概念:在衬底上生长的薄固体物质,在三维结构 中厚度远远小于长和宽。
5. 集成电路对薄膜的要求(薄膜特性): 1) 好的台阶覆盖能力 2) 填充高的深宽比间隙的能力 3) 好的厚度均匀性 4) 高纯度和高密度 5) 受控制的化学剂量 6) 高度的结构完整性和低的应力 7) 好的电学特性 8) 对衬底材料或下层膜好的粘附性

第四章半导体器件工艺学之淀积

第四章半导体器件工艺学之淀积

一、薄膜特性(质量参数要求)





高密度:连续的 不含孔隙 厚度一致(均匀性) 对台阶的覆盖好 高的深宽比间隙填充能力 高纯度 合适的化学剂量 低的膜应力 对下层材料的粘附性
台阶覆盖
间隙填充能力
用深宽比来描述一个间隙(孔或槽) 深宽比=深/宽 高的深宽比典型值一般为3 有时是5或更大 一般膜淀积时槽的底部和边缘比较薄



类似于真空蒸发淀积,是用来淀积外延层 可达到原子分辨率的一种方法 MBE系统提供电磁场使硅原子蒸发,这些 硅原子束离开硅源,流动通过腔体,淀积 在单晶硅片上 特点:低温,减少了自掺杂和外扩散 生长速度慢 膜形成易控制,可实现单层增量控制 产率低,花费高
§4-4金属化与平坦化

什么是金属化 基本概念: 互连 接触 通孔 栓塞
常压CVD(APCVD) 低压CVD(LPCVD) 等离子体辅助CVD(PECVD)
1.常压CVD(APCVD)
属于质量传输限制:反应速度可以保证 反应气体的量不充足 特点: 淀积速度快 台阶覆盖能力差 气体消耗量大 低产出率 应用:淀积SiO2和掺杂的氧化硅,用于层间 绝缘、保护性覆盖物、表面平坦化等功能 的
金属热蒸发台
真空蒸发法结构示意图
电子束蒸发法结构示意图
溅射


高能粒子撞击靶,撞击出原子,沉积在基 片上,形成薄膜 特点: 可在大晶圆上控制淀积均匀的薄膜 膜厚均匀,台阶覆盖能力好 保持复杂合金原组分 能淀积高熔点和难溶金属 能够在淀积金属前清除硅片表面沾污和本 身的氧化层(原位溅射)
溅射机制
3.等离子体辅助CVD(PECVD)



在LPCVD基础上,加高频电场,使反应气 体电离成等离子体,发生反应,沉积成膜 特点:低压,可与LPCVD比拟 低温 快速淀积 好的台阶覆盖能力 要求RF系统 成本高 应用:淀积热稳定性差的材料

第四讲:淀积工艺(半导体制造技术)

第四讲:淀积工艺(半导体制造技术)

电信学院微电子教研室
• 速度限制阶段
在实际大批量生产中,CVD反应的时间长 短很重要。温度升高会促使表面反应速度增加 。基于CVD反应的有序性,最慢的反应阶段会 成为整个工艺的瓶颈。换言之,反应速度最慢 的阶段将决定整个淀积过程的速度。 CVD的反应速度取决于质量传输和表面反 应两个因素。在质量传输阶段淀积工艺对温度 不敏感,这意味着无论温度如何,传输到硅片 表面加速反应的反应气体的量都不足。在此情 况下,CVD工艺通常是受质量传输所限制的。
电信学院微电子教研室
薄膜淀积
半导体器件工艺中的“薄膜”是一种固态薄 膜,薄膜的种类和制备方法在第四章中已作过简 单介绍。 薄膜淀积是指任何在硅片衬底上物理淀积一 层膜的工艺,属于薄膜制造的一种工艺,所淀积 的薄膜可以是导体、绝缘材料或者半导体材料。 比如二氧化硅(SiO2 )、氮化硅(Si3N4 )、多 晶硅以及金属(Cu、W).
物理工艺 电镀
电化学淀积 (ECD), 通常指电镀 化学镀层
物理气相淀积 (PVD)或溅射
直流二极管
蒸发
旋涂方法
旋涂玻璃 s (SOG) 旋涂绝缘介 质(SOD)
灯丝和电子束
射频 (RF)
分子束外延 (MBE)
直流磁电管
离子化金属等离子 体 (IMP)
半导体制造技术 by Michael Quirk and Julian Serda
半导体制造技术 by Michael Quirk and Julian Serda
电信学院微电子教研室
CVD 传输和反应步骤图
1) 反应物的质 量传输 气体传送
CVD 反应室
2) 薄膜先驱 物反应 3) 气体分 子扩散 4) 先驱物 的吸附
7) 副产物的解 吸附作用 副产物

第四讲:淀积工艺(半导体制造技术).讲课教案

第四讲:淀积工艺(半导体制造技术).讲课教案

p- Epitaxial layer p+ Silicon substrate
Figure 11.3
p+
电信学院微电子教研室
芯片中的金属层
半导体制造技术 by Michael Quirk and Julian Serda
Photo 11.1
电信学院微电子教研室
• 薄膜淀积
半导体器件工艺中的“薄膜”是一种固态薄 膜,薄膜的种类和制备方法在第四章中已作过简 单介绍。
括不同类型的化学反应。
4. 描述CVD反应如何受限制,解释反应动力学以及CVD薄膜掺 杂的效应。
5. 描述不同类型的CVD淀积系统,解释设备的功能。讨论某种 特定工具对薄膜应用的优点和局限。
6. 解释绝缘材料对芯片制造技术的重要性,给出应用的例子。 7. 讨论外延技术和三种不同的外延淀积方法。 8. 解释旋涂绝缘介质。
第四讲:淀积工艺(半导体制造 技术).
半导体制造技术 by Michael Quirk and Julian Serda
电信学院微电子教研室
目标
通过本章的学习,将能够:
1. 描述出多层金属化。叙述并解释薄膜生长的三个阶段。 2. 提供对不同薄膜淀积技术的慨况。 3. 列举并描述化学气相淀积(CVD)反应的8个基本步骤,包
电信学院微电子教研室
ULSI硅片上的多层金属化
钝化层
ILD-6
压点金属
ILD-5 M-4
ILD-4 M-3
M-2
M-1 Via
LI metal
Poly gate
n+
p+
p+
n-well
ILD-3 ILD-2
ILD-1 LI oxide

电子科技大学《微电子器件》课件PPT微电子器件(4-4)

电子科技大学《微电子器件》课件PPT微电子器件(4-4)


I Dsat


2
VGS VT
2 可知 ,
IDsat 与 VGS 为线性关系。
测量 MOSFET 在饱和区的 IDsat ~ VGS 关系并绘成直线,其在
横轴上的截距即为 VT ,如下图所示,
I Dsat
I Dsat 2 I Dsat 1
0
斜率 2
VT VGS1VGS2
VGS
3、 1 A 法 类似于测量 PN 结的正向导通电压 VF 或击穿电压 VB ,将 漏极电流达到某一规定值 IDT 时的 VGS 作为阈电压 VT 。
4.4 MOSFET 的亚阈区导电
本节以前的漏极电流公式只适用于 VGS > VT ,并假设当 VGS < VT 时 ID = 0 。但实际上当 VGS < VT 时,MOSFET 仍能 微弱导电,这称为 亚阈区导电。这时的漏极电流称为亚阈电 流,记为 IDsub 。
定义:使硅表面处于本征状态的 VGS 称为 本征电压 ,记为
中,得
I Dsub

Z L
qDn
kT q

CD (S)
qNA
np0
exp
qS
kT


1
exp

qVDS kT


Z L
n
CD
(S
)


kT q
2

exp


2qFP
kT


exp

qS
kT


1
exp
(S )
kT q
2
exp

集成电路制造工艺微电子

集成电路制造工艺微电子
形成P管源漏区
光刻,利用光刻胶将NMOS区保护起来 离子注入硼,形成P管源漏区
• 形成接触孔
• 化学气相淀积磷硅玻璃层 • 退火和致密 • 光刻接触孔版 • 反应离子刻蚀磷硅玻璃,形成接触孔
• 形成第一层金属
• 淀积金属钨(W),形成钨塞
• 形成第一层金属
• 淀积金属层,如Al-Si、Al-Si-Cu合金 等
•辅助工序
•超净厂房技术 •超纯水、高纯气体制备技术 •光刻掩膜版制备技术 •材料准备技术
作业
•设计制备NMOSFET的工艺 ,并画出流程图
感谢下 载
• 形成横向氧化物隔离区
• 利用反应离子刻蚀技术将光刻窗口中的氮化硅层-氧化层以及一半的外延硅层刻 蚀掉
• 进行硼离子注入
• 形成横向氧化物隔离区 • 去掉光刻胶,把硅片放入氧化炉氧化,形成厚的场氧化层隔离区 • 去掉氮化硅层
• 形成基区 • 光刻3#版(基区版),利用光刻胶将收集区遮挡住,暴露出基区 • 基区离子注入硼
• 淀积氧化层 • 反应离子刻蚀氧化层,形成侧壁氧化层 • 淀积难熔金属Ti或Co等 • 低温退火,形成C-47相的TiSi2或CoSi • 去掉氧化层上的没有发生化学反应的Ti或Co • 高温退火,形成低阻稳定的TiSi2或CoSi2
形成N管源漏区
光刻,利用光刻胶将PMOS区保护起来 离子注入磷或砷,形成N管源漏区
口中的氧化层刻蚀掉,并去掉光刻胶 • 进行大剂量As+注入并退火,形成n+埋层
• 生长n型外延层
• 利用HF腐蚀掉硅片表面的氧化层
• 将硅片放入外延炉中进行外延,外延层的厚度和掺杂 浓度一般由器件的用途决定
• 形成横向氧化物隔离区 • 热生长一层薄氧化层,厚度约50nm • 淀积一层氮化硅,厚度约100nm • 光刻2#版(场区隔离版
  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

2). SiH4 (气态) + SiH2 (气态) → Si2H6 (气态) -膜先驱物形 成、并向衬底表面输运、吸附、扩散 3). Si2H6 (气态) → 2Si (固态) + 3H2 (气态) -表面反应、释 放副产物(成核→岛生长→桥联→成膜 )
4.2 化学气相淀积原理

硅烷(SiH4)的自燃特性
第四章
淀 积

本章主要内容
§4.1 引言
§4.2 化学气相淀积原理
§4.3 化学气相淀积工艺
§4.4 介质及其性能 §4.5 外 延
4.1 引 言
1. 集成电路中的各种薄膜 高低温氧化硅(SiO2)薄膜、氮化硅(Si3N4) 薄膜、多晶硅(poly-Si)薄膜、各种金属薄膜。
4.1 引 言
MSI时代集成电路中的各层薄膜
(a)回流前
(b)回流后
4.3 化学气相淀积工艺
2. 低压CVD (LPCVD)淀积工艺
4.3 化学气相淀积工艺
LPCVD特点:


反应速度限制; 硅片可以以很小的间隔垂直放置,生产效率高;
硅片垂直放置后,可避免管壁上掉下的颗粒对硅 片的影响; 热壁方式加热,温度均匀性好;


对温度的控制较之对气流的控制要容易得多,有 利于改善膜厚和组分的均匀性; 良好台阶覆盖和间隙填充能力。
④ 应力很大,硅衬底与 Si3N4 间用 SiO2 作为缓冲层;
⑤ 掩蔽 Na+ 离子能力强 ;对各种气体 、水汽以及 P、
B、As、O2、Ga、In 等有较强的掩蔽能力,为极 好的钝化材料。
4.3 化学气相淀积工艺

LPCVD Si3N4的用途:
① ② ③ ④
做硬掩膜用于浅槽隔离; 用于局部氧化(LOCOS)屏蔽氧化层; 用做钝化层; 用做电容介质,但不能用做ILD(大电容)。
4.2 化学气相淀积原理
8. CVD过程中的掺杂(原位掺杂) 1). 生长BPSG(做ILD-1) SiH4 +PH3+B2H6+O2 → SiO2 +P+B+H2 P2O5和B2O3的含量分别控制≤4% 、2~6% 2). 生长掺磷的Poly-Si SiH4 +PH3→ Si+P+H2
4.3 化学气相淀积工艺
4.3 化学气相淀积工艺
APCVD 和 LPCVD TEOS SiO2的比较
工艺 优点 缺点 APCVD 淀积温度低 致密性差、表面 颗粒多 SiO2 淀积速率高 (用TEOS) 台阶覆盖和间隙填充 用气量大成本高 较好 薄膜应力大 LPCVD 膜致密、颗粒少、均 匀性好 SiO2 成本低 (用TEOS) 台阶覆盖和间隙填充 很好 淀积速率低 淀积温度偏高
4.1 引 言
6). 高度的结构完整性和低的应力
晶粒尺寸变化→膜的电学和机械特性变化
膜应力大→硅片衬底变形,膜分层、开裂
7). 好的电学特性
介质膜(电绝缘性能、介电常数)
金属膜(电导率、可靠性)
8). 对衬底材料或下层膜好的粘附性
避免分层、开裂
4.2 化学气相淀积原理
1. 化学气相淀积CVD(Chemical Vapor Deposition): 利用电阻加热、等离子体、光辐射等能源使某些气态物 质发生化学反应,生成固态物质并淀积在衬底表面上的
硅片表面的淀积区域 2). 膜先驱物形成:气相反应导致膜先驱物(将组成膜最 初的原子和分子)和副产物的形成 3). 膜先驱物输运:大量的膜先驱物输运到硅片表面 4). 膜先驱物粘附:膜先驱物粘附在硅片表面
4.2 化学气相淀积原理
5). 膜先驱物扩散:膜先驱物向膜生长区域的表面扩散
6). 表面反应:表面化学反应导致膜淀积和副产物的生成
工艺过程。
4.2 化学气相淀积原理
2. 化学气相淀积CVD技术分类



反应激活方式:有热激活、等离子激活 ( PECVD ) 和紫外光激活等。 温度:低温 ( 200 ~ 500oC)、中温 ( 500 ~ 1000oC) 和 高温 ( 1000 ~ 1300oC) CVD。 压力:有常压 ( APCVD ) 和低压 ( LPCVD ) CVD。 反应室壁温度:热壁 CVD 和冷壁 CVD 。 气流方向:有卧式 CVD 和立式 CVD。
Dielectric)
4.1 引 言
金属层:
材料:铝(Al) 、铜(Cu) 名称:M1、 M2 关键层:线条宽度为关键尺寸,如0.18um(底层金属M1) 非关键层:上部金属层,有更大线宽,如0.5um 设计:金属层寄生参数(电阻、电容)影响电路速度与功耗。 成本:增加一金属层,芯片成本增加:15%。
1. 常压CVD (APCVD)淀积工艺
4.3 化学气相淀积工艺
APCVD工艺: APCVD通常用于淀积SiO2和掺杂的SiO2(PSG、BPSG、 FSG等),这些薄膜主要用于层间介质ILD和槽介质填 充。 1).用2~10%的SiH4淀积SiO2: SiH4+O2 →SiO2+H2 温度:450℃~500℃ 压力:760Torr 优点:可在金属铝连线上淀积SiO2作为ILD 缺点:台阶覆盖能力和间隙填充能力都很差。
4.2 化学气相淀积原理
通 常 使 用 的 化 学 气 相 淀 积 气 源
4.2 化学气相淀积原理
4. 规薄膜生长过程
4.2 化学气相淀积原理
成核
聚焦成束/岛生长
连续成膜
4.2 化学气相淀积原理
5. CVD薄膜淀积反应步骤
4.2 化学气相淀积原理
1). 气体传输至淀积区域:反应气体从反应腔入口区域到

金属和金属化合物薄膜将在后续章节中介绍。
4.1 引 言
4. 薄膜的概念:在衬底上生长的薄固体物质,在三维结构 中厚度远远小于长和宽。 5.集成电路对薄膜的要求(薄膜特性): 1). 好的台阶覆盖能力 2). 填充高的深宽比间隙的能力 3). 好的厚度均匀性 4). 高纯度和高密度 5). 受控制的化学剂量 6). 高度的结构完整性和低的应力 7). 好的电学特性 8). 对衬底材料或下层膜好的粘附性
4.3 化学气相淀积工艺
3). 掺杂氧化硅: ① 在APCVD SiO2时掺杂PH3就能形成磷硅璃(PSG) PSG的优点: a. 吸附可动离子电荷改善器件表面 b. 降低玻璃的软化点温度易于平坦化 PSG的缺点: 易吸潮,一般控制P2O5的含量在4%以下
4.3 化学气相淀积工艺
② 在APCVD SiO2时掺杂PH3、B2H6就能形成硼磷硅玻 璃(BPSG ),弥补PSG的不足,通常BPSG做为第 一层间介质ILD-1,回流温度:900 ℃ ~980 ℃
7). 副产物从表面解吸附:移除表面反应的副产物
8). 副产物从反应腔排出:反应的副产物从沉积区域随气
流流动到反应腔出口并排出
4.2 化学气相淀积原理

CVD 淀积的例子:多晶硅薄膜的CVD 淀积过程
1). SiH4 (气态) → SiH2 (气态) + H2 (气态) -气体传输、高 温分解形成膜先驱物之中间反应物SiH2
4.3 化学气相淀积工艺
低压CVD(LPCVD)工艺: 使用LPCVD工艺可以用来淀积氧化硅、氮化硅和多 晶硅。 1). LPCVD SiO2: 主要用做ILD、浅槽介质填充和侧墙等。 ① 用SiH4淀积SiO2: SiH4+O2 →SiO2+H2 温度:450℃ 压力:0.1~5.0Torr 缺点:台阶覆盖能力和间隙填充能力都差。
4.2 化学气相淀积原理
6. CVD气流动力学
停 滞 层
4.2 化学气相淀积原理
7. CVD薄膜淀积速率限制因素 1). 反应速率限制(低压CVD)
淀积速率受反应速度限制,这是由于反应温度或压力过 低(传输速率快),提供驱动反应的能量不足,反应速率 低于反应物传输速度,有过量的反应物滞留在衬底表面, 淀积速率对温度敏感。 2). 传输速率限制(常压CVD) 淀积速率受反应物传输速度限制,即不能提供足够的反 应物到衬底表面,速率对温度不敏感。
4.1 引 言
介质层(层间介质ILD):
材料:SiO2或者玻璃
金属层与金属层之间
器件与金属层之间
ILD1作用:电学方面-隔离晶体管器件和互连金属层 物理方面-隔离晶体管器件和可移动粒子等杂质源
4.1 引 言
3. 薄膜 淀积 工艺
4.1 引 言

本章重点介绍氧化硅(SiO2)、氮化硅(Si3N4)等绝缘 薄膜以及多晶硅(poly-Si)薄膜的淀积。主要介绍化 学气相淀积CVD(Chemical Vapor Deposition)工艺。

LPCVD Si3N4工艺:
3 SiH2Cl2+ 4 NH3→ Si3N4 + 6 HCl + 6 H2 温度: 700℃~800℃ 压力: 0.1~5.0Torr
4.3 化学气相淀积工艺

影响LPCVD Si3N4薄膜质量的主要因素:
① 总反应压力 ② 反应物浓度 ③ 淀积温度和温度梯度
4.3 化学气相淀积工艺
4.3 化学气相淀积工艺
2).用TEOS(正硅酸乙酯)-臭氧方法淀积SiO2: Si(C2H5O4)+ 8 O3 → SiO2 + 10 H2O + 8 CO2 温度:400℃ 压力:760Torr 淀积速率:100nm/分 优点:温度低、淀积速率快、台阶覆盖能力和间隙 填充能力都较好 缺点: 淀积的SiO2膜多孔,致密性差,颗粒多
4.3 化学气相淀积工艺
TEOS工艺系统—1
TEOS室温下为液态, 沸点168 ℃
4.3 化学气相淀积工艺
TEOS工艺系统—2
4.3 化学气相淀积工艺
TEOS工艺系统—3
4.3 化学气相淀积工艺
CVD SiO2和热氧化SiO2的比较



CVD 法 SiO2 膜中的硅来自外加的反应气体;而热氧化 法 SiO2 膜中的硅来自硅衬底本身,氧化过程中要消耗 掉一部分衬底中的硅。 CVD 法的反应发生在 SiO2 的表面,膜厚与时间始终成 线性关系;而热氧化法时,一旦 SiO2 膜形成以后,反 应剂必须穿过 SiO2 膜,反应发生在 SiO2/Si 界面上,淀 积速率变慢。 CVD 法温度较低,可减轻杂质再分布和硅片的热形变, 但膜的质量较差,通常需经增密处理;而热氧化法的温 度高,SiO2 结构致密,膜的质量较好,其界面态、固定 电荷、可动电荷等表面电荷密度都比沉积的低。
相关文档
最新文档