2011年重庆高考《文数》真题
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
填空:(每小题2分,10小题共20分)
1. 十进制数83对应的二进制数是____ 1010011 ___ ,8421BCD码是 _10000110
。
2. 数字逻辑电路的输入输出状态采用电平H (高电平)、L (低电平)表示,如果规定
H表示0 L表示1称之为负逻辑体制。
3. __________________________________________________ 在逻辑运算中,3种基本的逻辑运算是—与或非___________________________________________ 。
4. 集成逻辑门电路在使用时,一般不会让多余的输入端悬空。
5. 编码器的逻辑功能是把输入的每一个高、低电平信号编辑成一个对应的二进制代码
6. 逻辑电路中,三态输出门的“三态”是指高电平低电平高阻态。
7. 锁存器和触发器是构成各种时序电路的存储单元电路,其共同特点是都具有0和1
两种状态,其差别是锁存器是一种对脉冲电平敏感的存储单元电路,触发器是一
种对脉冲边沿敏感的存储电路。
8. 根据使用功能的不同,半导体存储器可以分为两大类:____ R OM RAM_。
9. 单稳态触发器有一个稳态和一个暂稳态,根据这一特点,可应用于哪些方面(例举
2个)____________ 定时延时_________________________ 。
10. 8位D/A转换器工作在单极性电压输出状态,设基准电压为5V ,当D/A转换器的
输入数字量为10011010时,输出的模拟电压值为。
选择题:(每小题2分,共20分)
1.设2输入端“与非”门的输入为X和Y,输出为Z,要使Z=1 ,X和Y必须满足( B )
A .均为1
B . 均为0C. 至少一个为0
2. D触发器在时钟脉冲作用下的次态取决于(A)
A .输入D B. 现态C. 现态和D
3.设计一个冋步12进制计数器,至少需要触发器(B )
A. 3个 B . 4个 C . 12 个
4. 下列说法不正确的是( A )
A . TTL即数字逻辑电路
B . MOS即金属-氧化物-半导体
C. CMOS即互补金属-氧化物-半导体。
5. 逻辑函数F=A O B和逻辑函数G二AB^AB满足关系(B )
A. F =G
B. F=G
C. F=G
6. 施密特触发器属于电平触发器,对于缓慢变化的信号仍然适用,当输入信号增加或
减少时,施密特触发器电路有( C )阈值电压。
A .相同B. V DD/2 C . 不同
7. 卡诺图化简包含无关最小项的逻辑函数时,应将无关最小项( C )
A .当成“ 1 ”
B .当成“ 0”C.根据需要当成“ 1 ”或“ 0 ”
& 二进制译码器是一种能将n个输入变量变成( C )个输出函数,且输出函数与输入变量构成的最小项具有对应关系的一种多输出组合逻辑电路。
A . n
B . 2n
C . 2n
9 . TTL逻辑门电路输出高电平的典型值是( B )
A . 5.0 V
B .3.6V
C . 2.0V
10 .下更说法不正确的是(B )。
A.同步时序逻辑电路包含存储单元
B.同步时序逻辑电路没有统一的时钟信号
C.同步时序逻辑电路有统一的时钟信号
三、计算或简答(每小题5分,共15分)
1. 化简(A C)(A C)
原式A
2. 卡诺图化简F(A,B,C,D)=刀m(0,2,4,6,9,13)+ 刀d(1,3,5,7,11,15)
3•简述设计同步时序逻辑电路的一般步骤
由给定的逻辑功能建立原始状态图或者原始状态表状态化简
状态分配
选择触发器类型确定激励方程组和输出方程组画出逻辑图并检查自启动能力
四、已知输入信号A、B和时钟信号CP的波形(时间图)如下图所示,画出逻辑图中触发器Q端
的输出波形,设触发器初态为0。(6分)
CP
这为D触发器Qn+仁D
五、已知逻辑电路如下图所示,分析该电路的功能(10分)
L1
L2
L3
六、请设计1位十进制数的数值范围指示组合逻辑电路。电路的输入 A , B, C, D是1位
十进制数X的8421BCD码(X=8 • A+4 • B+2 • C+D),输出F为数值范围指示。要求当X < 5时,输出F=0,否则F=1。(10分)
七、用4位二进制同步加法计数器 74161和适当的门电路构成 12进制加法计数器。要求: 1.设初始状态为0000,画出状态变化图;(5分) 2 .在下面给定的图上画出连线图,标出各输入端的状态。
(5分)
74161功能表 清零
R D 预置
LD 使能
*0-
啪
CP
预置数据输入
Q A 输
Q B 出
EP ET A B C D Q C Q D L X X X
X
X X X X L L L L
H L X X
A
B C D A
B
C
D H H L X X X X X X 保
持 H H X L X
X X X X 保
持
H
H
H
H
X
X
X
X
计
数
RCO 为进位输出端