LVDS信号在PCB上的设计要点
LVDS原理及设计指南
LVDS原理及设计指南LVDS全称为低压差分信号(Low Voltage Differential Signaling),是一种高速串行接口技术,广泛应用于电子设备中进行高速数据传输。
LVDS主要通过两对差分信号进行数据传输,其中一对信号传输高电平信号,另一对信号传输低电平信号,通过差分运算来提高抗干扰能力和抗噪声能力,以实现高质量的数据传输。
LVDS的工作原理如下:1.发送端:将输入信号通过电流驱动压缩成低压差分信号,并通过双绞线传输给接收端。
2.传输线路:使用双绞线进行数据传输,利用差分运算来抵消传输线上的共模噪声和反射噪声。
3.接收端:对接收到的低压差分信号进行解码,还原成原始的输入信号。
设计LVDS接口时需要注意以下几点:1.信号线路的设计:为了保证信号的完整性和稳定性,需要控制信号线的阻抗匹配,减小信号线的长度和延迟,并避免信号线与高频噪声信号线的交叉和平行布线。
2.布线和PCB设计:保持信号线的长度均匀,并尽量使用同一层或相邻层进行差分信号线布线,以减小信号线之间的不平衡和串扰。
3.电源和接地:为了提供噪声的抑制和信号的稳定性,需要使用低噪声电源和低阻抗接地。
4.EMI抑制:由于LVDS接口传输速率高,会引起较大的电磁辐射干扰,因此需要在设计中加入适当的EMI抑制措施,如电磁屏蔽、地线设计和滤波器等。
5.信号匹配:为了保证所发送信号的完整性和稳定性,需要将发送端与接收端之间的差分阻抗匹配,以最大限度地减小信号反射和串扰。
总之,LVDS是一种高速串行接口技术,通过差分运算进行数据传输,具有抗噪声和抗干扰能力强的特点。
在设计LVDS接口时需注意信号线路的设计、布线和PCB设计、电源和接地、EMI抑制以及信号匹配等方面,以保证高质量的数据传输。
LVDS接口电路及设计
LVDS接口电路及设计摘要:本文介绍了LVDS接口的基本原理和电特性,通过与其他接口技术进行对比,反映出LVDS接口在高速数据传输应用方面的优势,并结合实例指出了LVDS接口电路的设计原则。
关键词:低电压差分信号;电压摆幅;接口;驱动器;接收器概述LVDS接口又称RS-644总线接口,是20世纪90年代才出现的一种数据传输和接口技术。
LVDS即低电压差分信号,这种技术的核心是采用极低的电压摆幅高速差动传输数据,可以实现点对点或一点对多点的连接,具有低功耗、低误码率、低串扰和低辐射等特点,其传输介质可以是铜质的PCB连线,也可以是平衡电缆。
LVDS在对信号完整性、低抖动及共模特性要求较高的系统中得到了越来越广泛的应用。
目前,流行的LVDS技术规范有两个标准:一个是TIA/EIA (电讯工业联盟/电子工业联盟)的ANSI/TIA/EIA-644标准,另一个是IEEE 1596.3标准。
1995年11月,以美国国家半导体公司为主推出了ANSI/TIA/EIA-644标准。
1996年3月,IEEE公布了IEEE 1596.3标准。
这两个标准注重于对LVDS接口的电特性、互连与线路端接等方面的规范,对于生产工艺、传输介质和供电电压等则没有明确。
LVDS可采用CMOS、GaAs或其他技术实现,其供电电压可以从+5V到+3.3V,甚至更低;其传输介质可以是PCB 连线,也可以是特制的电缆。
标准推荐的最高数据传输速率是655Mbps,而理论上,在一个无衰耗的传输线上,LVDS的最高传输速率可达1.923Gbps。
LVDS接口的原理及电特性一个简单的LVDS传输系统由一个驱动器和一个接收器通过一段差分阻抗为100Ω的导体连接而成,如图1所示。
驱动器的电流源(通常为3.5mA)来驱动差分线对,由于接收器的直流输入阻抗很高,驱动器电流大部分直接流过100Ω的终端电阻,从而在接收器输入端产生的信号幅度大约350mV 。
LVDS原理及设计指南
LVDS原理及设计指南LVDS(Low Voltage Differential Signaling)是一种低电压差分传输技术,常用于高速数据通信和时钟分配系统。
它通过使用两条平衡的信号线(一个正极和一个负极)来传输数据,以减少噪音干扰,提供更高的数据传输速率和更低的功耗。
LVDS的原理是将要传输的数据进行编码,然后在发送端将编码后的信号通过一个差分发射器发送出去。
在接收端,差分接收器将接收到的信号进行解码,并还原为原始数据。
差分发射器和差分接收器之间通过两条平衡的信号线相连,使得信号可以在传输过程中保持高的抗干扰能力。
为了实现高速数据传输和低功耗,设计LVDS系统时需要注意以下几点:1.选择合适的传输线:LVDS系统常用的传输线有两对铜排、双绞线和屏蔽电缆。
传输线的选择应根据系统需求和环境条件来确定,以保证信号传输的稳定性和可靠性。
2.保持信号的差分平衡:在设计LVDS系统时,传输线的长度和阻抗应保持一致,以保证差分信号的平衡性。
同时,在PCB设计中,需要采取合适的布线方式,如使用相邻层的信号层和地层进行屏蔽,以减少信号的串扰。
3.电源和地线的设计:为了保证LVDS系统的稳定性和可靠性,需要为差分发射器和差分接收器提供稳定的电源和地线。
一般应采用低噪声的电源和地线设计,并保持电源和地线与传输线相互独立,以防止互相干扰。
4.噪声抑制和滤波措施:在LVDS系统中,噪声干扰是一个常见的问题。
为了减少噪声的影响,可以采用电源滤波器、地线滤波器、抗干扰电容和电感等措施,以有效抑制噪声的干扰。
5.时钟分配的设计:对于需要传输时钟信号的LVDS系统,时钟分配的设计尤为重要。
时钟线应尽量短,以保证时钟信号的稳定性和准确性。
同时,需要采用低噪声的时钟源,并根据时钟分配的延时要求进行恰当的布线和抗干扰措施。
6.PCB设计布局:在LVDS系统的PCB设计中,需要合理规划和布局不同电路模块的位置,以减少信号的干扰和串扰。
LVDS接口设计
LVDS的接口电路设计丁宏伟摘要:LVDS是一种小振幅差分信号技术,使用这种技术传输速率可以达到数百兆,甚至更高; LVDS具有更低的功耗、更好的噪声性能和更可靠的稳定性。
简要地介绍了LVDS的原理及优势,分析了LVDS接口设计要注意的问题。
关键词:LVDS;接口;PCB中图分类号:TP336 文献标志码:A引言LVDS,即Low Voltage Differential Signaling,是一种低压差分信号技术接口。
它是美国NS公司(美国国家半导体公司)为克服以TTL电平方式传输宽带高码率数据时功耗大、EMI电磁干扰大等缺点而研制的一种数字视频信号传输方式。
LVDS这种技术的核心是采用极低的电压摆幅(约350 mV)高速差动传输数据,具有低功耗、低误码率、低串扰和低辐射等特点,其传输介质可以是铜质的PCB连线,也可以是平衡电缆。
LVDS在对信号完整性、低抖动及共模特性要求较高的系统中得到了越来越广泛的应用。
1 LVDS驱动器和接收器工作原理LVDS定义在2个国际标准中: IEEE P1596.3 (1996 年3 月通过) , 主要面向SC I ( ScalableCoherent Interface) ,定义了LVDS的电特性,还定义了SC I协议中包交换时的编码; ANSI /EIA -644 (1995年11月通过) ,主要定义了LVDS的电特性,并建议了655 Mb / s的最大速率和1. 823Gb / s的无失真媒质上的理论极限速率。
在2个标准中都指定了与物理媒质无关的特性,这保证了LVDS能成为多用途的接口标准[ 1]。
如图1所示,LVDS电路由驱动器和接收器以及终端匹配电阻组成。
M1、M2、M3和M4是尺寸、工艺相同的NMOS管开关。
驱动器的输出接在阻值为100Ω的终端电阻上,构成回路。
驱动器工作时,NMOS开关M1和M4以及M2和M3在CMOS信号的作用下轮流导通和截止,在输出端产生±3.5 mA的回路电流。
LVDS PCB板 布线要点
LVDS PCB板布线要点
(A)至少使用4层PCB板(从顶层到底层):LVDS信号层、地层、电源层、TTL信号层;
(B)使TTL信号和LVDS信号相互隔离,否则TTL可能会耦合到LVDS 线上,最好将TTL和LVDS信号放在由电源/地层隔离的不同层(C)使LVDS驱动器和接收器尽可能地靠近连接器的LVDS
(D)使用分布式的多个电容来旁路LVDS设备,表面贴电容靠近电源/地层管脚放置;
(E)电源层和地层应使用粗线,不要使用50Ω布线规则;
(F)保持PCB地线层返回路径宽而短;
(G)应该使用利用地层返回铜线(gu9ound?return?wire)的电缆连接两个系统的地层;
(H)?使用多过孔(至少两个)连接到电源层(线)和地层(线),表面贴电容可以直接焊接到过孔焊盘以减少线头。
LVDS信号在PCB上的设计要点
2.LVDS信号在PCB上的设计要点LVDS信号被广泛应用于计算机、通信以及消费电子领域,并被以PCI-Express 为代表的第三代I/O标准中采用,而在我们的项目中PCI-Express信号正是采用的是LVDS信号。
LVDS信号不仅是差分信号,而且还是高速数字信号。
因此LVDS 传输媒质不管使用的是PCB线还是电缆,都必须采取措施防止信号在媒质终端发生反射,同时应减少电磁干扰以保证信号的完整性。
只要我们在布线时考虑到以上这些要素,设计高速差分线路板并不很困难。
下面简要介绍LVDS信号在PCB 上的设计要点:2.1布成多层板有LVDS信号的电路板一般都要布成多层板。
由于LVDS 信号属于高速信号,与其相邻的层应为地层,对LVDS信号进行屏蔽防止干扰。
对于密度不是很大的板子,在物理空间条件允许的情况下,最好将LVDS信号与其它信号分别放在不同的层。
例如,在四层板中,通常可以按以下进行布层:LVDS 信号层、地层、电源层、其它信号层。
2.2 LVDS信号阻抗计算与控制。
LVDS信号的电压摆幅只有350mV,适于电流驱动的差分信号方式工作。
为了确保信号在传输线当中传播时不受反射信号的影响,LVDS信号要求传输线阻抗受控,通常差分阻抗为100+/-10Ω。
阻抗控制的好坏直接影响信号完整性及延迟。
如何对其进行阻抗控制呢?(1)确定走线模式、参数及阻抗计算。
LVDS分外层微带线差分模式和内层带状线差分模式。
阻抗可以通过合理设置参数,利用相关软件计算得出。
通过计算,阻抗值与绝缘层厚度成正比,与介电常数、导线的厚度及宽度成反比。
(2)走平行等距线及紧耦合原则。
确定走线线宽及间距后,在走线时严格按照计算出的线宽和间距,两线的间距要一直保持不变,也就是要保持平行(可以放图)。
同时在计算线宽和间距时最好遵守紧耦合的原则,也就是差分对线间距小于或等于线宽。
当两条差分信号线距离很近时,电流传输方向相反,其磁场相互抵消,电场相互耦合,电磁辐射也要小得多。
串行LVDS接口ADC改善电路板的布线设计
串行LVDS接口ADC改善电路板的布线设计当共模信号较难处理或对系统有负面影响的时候,需要进行信号调理。
部分系统的设计会将模拟变换器输出的单端信号转为全差分信号,然后将这些信号传送到差分输入ADC。
这种设计的优点是,大部分混入差分线路的噪声会同时出现在两条线路上(假设差分线路都是按差分方式平衡布局)。
输入信号转为数字信号之后,便必须传送到DSP 或ASIC/FPGA,以便进行处理。
全差分输出信号电路通过两条对称的线路输出及吸收电流。
低电压差分信号(LVDS) 便是这种信号。
ADC12QS065 芯片就采用了LVDS 技术,可解决系统这方面的问题(见图1)。
图1 ADC12QS065 芯片的简化框图图2 CMOS 与LVDS 两种电路板布局的比较ADC12QS065 内含 4 个12 位的ADC。
芯片的每一个输入端都可接收全差分信号。
此外,这款芯片同时提供的共模输出参考电压VCOM12 及VCOM34 也可用作输入共模电压。
ADC12QS065 也可选用全差分或单端的时钟源,只需为CLK 及CLKB 提供LVDS 信号,便可使用LVDS 时钟,但要在接近输入引脚的位置加设终端电阻。
若要利用单端CMOS 时钟,便要将CLKB 置于低电平, 这样便无需加设终端电阻。
每一个ADC 将输出信号串行输出。
输入时钟的输入12 倍频之后,作为LVDS 时钟输出,作为数据采样时钟。
输出端也会按照输入时钟速率产生LVDS 帧信号,以便确认取样数目。
输出定时将FPGA 的数据采样简化。
当取样数据可送出时,首先输出帧信号, 然后是每个通道的高有效位数据,并输出一个LVDS 时钟跳变沿信号。
LVDS 时钟信号会相对数据输出偏移1/4 周期,以便简化时钟管理。
每一数据位在时钟输。
LVDS信号完整性分析及高速背板设计
东南大学硕士学位论文LVDS信号完整性分析及高速背板设计姓名:胡劲松申请学位级别:硕士专业:电磁场与微波技术指导教师:朱晓维;洪伟20040301LVDS信号完整性分析及高速背板设计第二章高速电路板设计技术及其信号完整性分析2.1高速电路设计中的信号完整性综述【7】阁2.1典型的背板与子板结构中的信号干扰情况高速rU路中的信号完整性问题丰要包括噪声、串扰(crosstalk)、电源分配、电磁干扰(EMI)与电磁兼容(EMC)等。
噪声丰要来自于振铃(上冲和F冲)、阻抗火配、反射和终端负载。
振铃是在高频信号时钟的上升沿和下降沿,在信号建立的过程中产生的。
阻抗失配的主要是因为大多数高速设备都存在高阻驱动利低阻接收的方式,多层PCB扳阻抗的不可控以及带有多个插槽或子板的PCI总线的存在。
反射包括正发射和负发劓,当信号的波前遇到高阻时,将发生正发射并带来上冲:反之,当信号遇到低阻时,将发生负反射并带来下冲。
终端负载技术包括在发射端的串联接法,以及在接收端的并联接法(上拉、下拉、Thevenin、AC和二极管)。
此外还有一种同步切换噪声(SSN),它是由电流返同路径,地跳垌I去耦等因素造成的。
当两条走线靠在起时,其中一‘条走线中电流的变化将会引起相邻走线中的电流流动,这种现象就叫交扰,交扰一般发生在高频信号的上升沿和F降卅。
山丁电容和寄生电感的影响,在电源平面会存在许多复杂的喈振。
而地面和电源面上的谐振都会引起大量的共模EMI。
2.2电源[9】【1o】高速系统电源殴计的目标就是为板上的高速设各提供一个噪声尽可能小的纯净的电源。
东南大学坝十学位论文62.2.1电压损失和噪声问题图2.2电源总线和电源面的示意图在常见的低频电路中,经常采用电源总线为所有板上的器件供电。
但由于总线不可能是完全无耗的,这样总线【:的电压损失将会使总线上的某些设备得不到它的理想:[作电压。
同时每个高速设备产生的噪声也会被其他没备中。
在高频电路中,我们就可以为不同的电压级别分配不同的电源面米解决这些问题。
LVDS线的设计规范
LVDS线的设计规范
为规范LVDS线的设计,保证其性价比达到最佳。
另一方面,统一各供应商的生产工艺,保证产品的一致性,以满足设计要求。
设计规范如下:
1、LVDS线采用散线制作。
2、连接到数字板上插座的端子采用镀锡的。
3、连接到显示屏上插座的端子采用镀金的。
4、采用双绞线,而且特性阻抗控制在100 OH M±10%。
影响阻抗的因素主要
是双绞的绞距。
具体绞距多少根据仪器测量后决定。
认可规格书要体现阻
抗的大小。
5、线材:UL15711 28AWG,为提高颜色识辨性,电源PIN采用红色,地PIN
采用黑色,其他功能PIN的颜色没有要求。
(每对差分对线的颜色也可以
不同)
6、屏蔽编织网线的要求:直径0.12mm,168根.
7、长度标准化:长度的选择主要考虑安装工艺和EMC的要求。
取值:200,
250,300,350,400,450,500,550,600等50一个步进,容易记忆。
8、LVDS线外包的绝缘体用热缩套管。
9、LVDS线上的金属接地夹子材料使用不锈钢,而且与线体良好接触。
(铝
容易氧化)
10、工艺要注意:屏蔽编织网线离插座的距离越短越好,要求少于15mm;同
样,双绞线一直绞到插座端;各线之间不能相互交叉,缠在一起。
包扎后
线体不能出现有拉紧状态。
(插座两边连接线的长度可比中间梢长一点)以上是基本要求,其他的要求以各图纸要求为准!
按以上要求做出的LVDS线大概如下:用散线做出来的双绞线外套上屏蔽编织线,在屏蔽编织线再套热缩套管。
LVDS PCB布线
0 引 言
LVDS (低压差分信号 )是高速 、低电压 、低功率 、 低噪声通用 I/O 接口标准 ,其低压摆幅和差分电流输 出模式使 EM I(电磁干扰 )大大降低 。由于信号输出 边缘变化很快 ,其信号通路表现为传输线特性 。因此 , 在用含有 LVDS接口的 Xilinx或 A ltera等公司的 FP2 GA 及其它器件进行 PCB (印制电路板 )设计时 ,超高 速 PCB 设计和差分信号理论就显得特别重要 。
- 0. 96S H
带状差分线为 :
Z d iff
= 2Z0
1 - 0. 347exp
- 2. 90S H
式中各符号的定义如图 4所示 。
图 4 微带线与带状线结构
Z0 为按传统定义的特性阻抗 ,其中 ,微带线为 :
Z0
= 87 (εr + 1. 41) - 1 /2 ln
5. 98H 0. 8W + T
(5)
V2 = - Z0 I1 ( 1 - K)
(6)
第 31卷第 5期
徐孟祥 ,等 : LVDS与高速 PCB设计
·基本电子电路 ·
2 L VD S布线的几点建议
图 3 差分线对
由于是差分线对 ,故有 : V2 = - V1 。 现在计算差分线对中单根线的特性阻抗 (在差分
线对中 ,单取一根时称“单模 ”阻抗 ,通常也叫“单端 ” 阻抗 ) 。线 1的特性阻抗是电压除以电流 ,即
b) 将 LVDS 的 两 根 迹 线 作 为 一 个 信 号 看 待 。 LVDS通过“一对 ”迹线传输一路信号 ,线对的两根线 应尽可能靠近并且与其他信号远离 。线对中的每根线 都应该在同样的电气通道上传输 ,这样可以把对外的 辐射减至最小 ,并且最大程度地抑制共模干扰 。为使 扭曲 ( Skew)最小 ,两根差分迹线长度应相等 ,电长度 的不同会产生电位差 。相位差会破坏差分信号的磁场 抵消作用并且产生 EM I,减小接收器扭曲裕量 ( skew margin) ,削弱系统性能 。总的原则是将差分线对长度 误差限制在 100 m ils(1 m il等于千分之一英寸 )内 。
车载娱乐系统LVDS传输的EMC设计方案研究
车载娱乐系统LVDS传输的EMC设计方案研究作者:岳钢来源:《时代汽车》 2018年第6期随着汽车内部整合的安全和辅助电子设备的增加,汽车领域对高速互联的需求急剧增长,主要集中在用于驾驶支持的的视频系统和车载娱乐系统等(数字仪表、娱乐终端显示、行车记录仪、360环视摄像头、人眼疲劳检测、视频会议摄像头、手势识别摄像头、抬头显示),这些应用要求高速数据传输,以满足图像传递的要求。
正是这些需求的增长,带动LVDS产品在这些领域大规模使用。
1LVDS工作原理LVDS(低压差分信号)是一种低摆幅的差分信号技术,它使得信号能在差分PCB线对或平衡电缆上以几百Mbps的速率传输,其低压幅和低电流驱动输出实现了低噪声和低功耗。
这种模式固有的共模抑制能力提供了高水平的抗干扰性,由于具有较高的信噪比,信号幅度可以降低到大约350mV,允许非常高的传输速率,见图2。
2 LVDS传输的优点目前LVDS传输方式越来越多的被用于高速信号传输,与其他信号传输方式相比在高速数据传输性能方面具有比较明显的优势,具体体现在以下3个方面:2.1速率高LVDS信号通常具有范围在350mV-400mV之内的较小的逻辑幅值的摆动,这种小幅度的摆动有利于信号快速实现反转,从而具有很高的传输速率。
2.2噪声低LVDS信号是低压差分信号,差分数据传输方式比单端数据传输对共模输入噪声有更强的抵抗能力,在两条差分信号线上,电流的方向、电压振幅相反,而接收器只关心两信号的差值,故噪声以共模方式同时耦合到两条线上时,能够被抵消,同时两条信号线周围的电磁场也相互抵消,因此,两条差分信号线比TTL单端信号传输的电磁辐射小得多。
而且,恒流源驱动模式不易产生振铃和切换尖锋信号,进一步降低了噪声。
2.3功耗小其他电路接口技术如GTL等电源电流会随着系统工作频率的增加而呈指数形式的增长,而LVDS驱动器的电流源恒定,其电源电流会一直保持平坦的状态,所以这种驱动模式很大程度的减小了功耗。
LVDS信号的PCB设计
LVDS信号的PCB设计
王芳;戴文
【期刊名称】《印制电路信息》
【年(卷),期】2006(000)009
【摘要】主要介绍了低压差分信号(LVDS)的工作原理和特点,主要叙述了LVDS的布线技巧,如何在PCB上实现阻抗控制、延时要求等.
【总页数】4页(P28-31)
【作者】王芳;戴文
【作者单位】华东电子工程研究所,230031;华东电子工程研究所,230031
【正文语种】中文
【中图分类】TN7
【相关文献】
1.通过低电压差分信号(LVDS)传输高速信号 [J],
2.LVDS信号的PCB设计和仿真分析 [J], 吴杰
3.LVDS技术及其在高速PCB设计中的应用 [J], 魏丽丽
4.基于低压差分信号(LVDS)总线的数字信号源设计与实现 [J], 侯利民;苏淑靖
5.LVDS与高速PCB设计 [J], 徐孟祥;张尔扬
因版权原因,仅展示原文概要,查看原文内容请购买。
LVDS布板指导
LVDS布板指导LVDS布局&布线应该考虑的因素:1.差分走线;2. 阻抗匹配;3. 串扰(crosstalk):4. 电磁干扰(EMI);一:差分走线:1. 使反射尽量最小,并使共模噪声反射尽可能存在;差分走线越近越好;避免差分走线阻抗不均匀(阻抗变化,直角线);整个走线工程应该保持差分线的宽度保持不变。
2. 为了减少倾斜(skew),两差分线的长度应该保持一致,否则导致终端相位有差异,降低系统的性能。
3. 尽量减少信号路径中的过孔(Via)的数量&阻抗的不均匀。
4. 任何寄生负载(比如:寄生电容)应该在同一差分对中保持一致。
5. 应用45°角走线代替90°脚走线。
二:阻抗匹配:阻抗不匹配将导致共模噪声的增加并且产生电磁干扰(EMI),所以应该选择一匹配电阻&差分线的阻抗相一致。
(100Ohm).1. 在原理发送端的地方放一匹配电阻(100Ohm);2. 应用0603或者0805尺寸的芯片电阻;3. 终端阻抗&终端的距离应小于7mm,尽可能那的靠近接收端;三:差分信号&单端信号的串扰:1. 为了避免单端信号&LVDS信号产生串扰,应尽量使二者分层。
如果单端信号&差分信号走的太近,将会产生共模噪声,从而造成接收端的假出发,降低信号的质量,减少信号的噪声冗余量。
2. 如果两者在同一层,应使两者至少相距12mm.VCC&GND也应该分开。
图1:四:电磁干扰(EMI):走线的电磁辐射可以产生横向电磁波,这种波如果逃脱屏蔽就会导致电磁兼容(EMC)的失败。
单端传输(比如:CMOS,TTL)所有暴露的线都能产生辐射,横向波伴随在这些走线的周围,一旦逃脱系统就会产生电磁干扰的问题。
LVDS走线彼此能相互消弱电磁波,成对出现,只有在边缘区域才能产生逃逸的现象,因此LVDS走线作为传输系统对单端传输(COMS,TTL)电磁干扰较少。
电磁干扰方面微带线&带状线的优点:微带线差分对下面的地平面的能有效地降低EMI,带状线上下均是地平面,能获得叫好的电磁干扰性能,但是有如下缺点:1.较长的传输时间(1.5倍于微带线);2.需要较多的过孔;3.要求较多的层;4.需要的精确的100欧姆的匹配电阻较难实现;为了更好的耦合电磁波,微带线&带状线的尺寸应该满足如下:图2:差分对想要较好的耦合需要的条件:S<2W; S<B; D=2S:W------差分对中单个线的宽度;S-------差分走线内部的间距;D-------两差分对之间的宽度;B-------板子的厚度;差分对收发两端想要较好的耦合需要满足的条件:S<2W; S<B; D>2S:总的指导原则(电源&布局)1) 在低频(500-600MHz)时,选用FR-4材料制造;在更高速度的时候选用G-FEK或者Teflon来设计生产。
LVDS信号完整性分析及高速背板设计
持正确的一种特性。 是研究数字设1和模拟设计的一门中间学科, 1 5 1 一 它除了 研究有关振铃、
串扰、 接地反弹和电源噪声等方面的问题外, 它还研究如何建立一个真实有效的高速数字系
统的设计 问题。5 研究的 目标是确保 司靠的数据传输。 1
如果将多媒体通讯称之为信息高速公路的 那么高速互连技术则可以 话, 称作信号高速公
路。 如何构建这条信号 高 的.速公路就是目 前信号完整性研究的核心问 随着时钟进入 G 2 题。 日 之后,互连技术将碰到越来越多的难题和挑战。互连技术土要可分为以下 6 级:
粼瓢馨蒸; 鬓薰鬓薰瓢耀黔 纂鬓鬃蘸鬓蒸薰蘸鬓翼矍黝翼鬓黝馨鬓罐 蘸馨
0级互连
1级互连 2级互连 3级互连
半导体互连,即芯片内的互连
封装
单板 背板
4级互连 5级互连
框间与柜间互连 机房间以及更广义的互连
东南大学硕十学位论文
V S信号完整性分析及高速背板设计 LD
,. .2信号完整性的定义与 1 研究对象[ l 3 ] 4 1
信号完整性 5 是指信号未受到损伤的一种状态, ( ) 1 它表示信号质量在信号传输后仍保
M E ad a : u i og S EC n i t H j s n de n S P rs rPo. h Xa w i ue i : r Z u i e v o f o P fH n we o r . og i
Ab ta t s rC
Wi t r i ee P etfuet t ao n lec nCo t ho g, e P dVl m nocr nier i adn r netn cnl y h th ad h e 0 r n g tn t o ie o t oe tgc C r qeC f h ni , h 一一 l ba 一一or aea be Pri I kf unyo ci s e cit c P or t ba an o e Pi d Po h , d o dhv l en l
LVDS信号的PCB设计
LVDS信号的PCB设计1、LVDS信号的工作原理和特点对于高速电路,尤其是高速数据总线,常用的器件一般有:ECL、BTL、GTL和GTL+等。
这些器件的工艺成熟,应用也较为广泛,但都存在一个共同的弱点,即功耗大。
新兴的CMOS工艺的低电压差分信号器件(即Low Voltage Differencial Signal 简称LVDS )给了我们另一种选择。
可以说LVDS器件为高速低功耗电路设计提供了新的选择,得到广大硬件工程师的钟爱。
LVDS器件的工作原理如下:其中发送端是一个为3.5mA的电流源,产生的3.5mA的电流通过差分线的其中一路到接收端。
由于接收端对于直流表现为高阻,电流通过接收端的100欧姆的匹配电阻产生350mA 的电压,同时电流经过差分线的另一条流回发送端。
当发送端进行状态变化时它通过改变流经100欧姆电阻的电流的方向产生有效的'0'和'1'态。
LVDS的特点是电流驱动模式,低电压摆幅350mV可以提供更高的信号传输率,使用差分传输的方式可以使信号的噪声和EMI都减少:LVDS有以下主要特点:A、低的输出电压摆幅(350mV)B、低的信号边缘变化率, dV/dt 0.350V/0.5ns = 0.7V/nsC、差分特征是磁干扰相互抵销,消除共模噪声,减少EMI。
2、LVDS信号在PCB上的要求1)只要有LVDS信号的板最少都要有四层。
LVDS信号布在与地平面相邻的布线层。
例如,对于四层板而言,通常可以按以下进行层排布;LVDS信号层、地层、电源层、其他信号层。
2)对于LVDS信号,必须进行阻抗控制(通常将差分阻抗控制在100欧姆)。
对于不能控制阻抗的PCB布线必须小于500MIL。
这样的情况主要表现在连接器上,所以在布局时要注意将LVDS器件放在靠近连接器处,让信号从器件出来后就经过连接器到达另一单板。
同样,让接收端也靠近连接器,这样就可以保证板上的噪声不会或很少耦合到差分线上。
LVDS信号的PCB设计
L D 信 号被 广泛 应 用 于计 算机 、 信 以及 消 费 电子 V S 通
领 域 , 并被 以 P I E pe s 代表 的第三 代 I0标 C — x rs 为 / 准 中采 用 。 L VDS器 件 的工 作原理 如 下 :
新兴的C M0S 艺 的低压 差 分信 号 ( o ot 工 L w V l . ae f r t l i a,简 称 L DS)器 件给 了我们 g f e i g l Die n a S n V 另 一种 选择 。 V 低 压 差 分信 号 ,最早 由美 国 国家 L DS
为该组织的标准 ( ANS / A/ I 6 4 sa d r 。 ITI E A. 4 tn a d)
; … .P itdCi u Ifr t n印制 电路 信息 2 0 o 9 … . r e r i no mai n ct o 0 6N .
维普资讯
‘ ’和 0
‘’态 。 l
L 特 点 是 电流 驱 动 模 式 ,低 电压 摆 幅 VDS的 30 5mV可 以提 供更 高 的信 号传 输 率 , 用差 分 传输 的 使 方式 , 入 信 号只 与 2 信 号 的差值 有 关 ,可将 共 模 输 个 干扰 抑 制 掉 ,可 以使信 号 的噪 声 和 E 都 减 少 。综 MI
2 L 信 号 在 P VD CB上 的 设 计
由 LvDS信 号 的 工 作 原 理 及 特 点 可 以看 : L VDS信 号不 仅 是 差 分 信 号 ,而 且 还 是 高 速 数 字 信
( 东电子 工 程研 究所 2 0 3 华 3 0 1)王 芳 戴 文
摘 要 主要介 绍了低 压差分信号 ( V S 的工作原理和特 点, LD ) 主要叙 述 了L D 的布线技巧 , VS 如何 在 P B C 上实现 阻
差分线
LVDS差分走线LVDS信号在PCB上的要求1.布成多层板。
有LVDS信号的印制板一般都要布成多层板。
由于LVDS信号属于高速信号,与其相邻的层应为地层,对LVDS信号进行屏蔽防止干扰。
另外密度不是很大的板子,在物理空间条件允许的情况下,最好将LVDS 信号与其它信号分别放在不同的层。
例如,对于四层板,通常可以按以下进行布层:LVDS信号层、地层、电源层、其它信号层。
2.LVDS信号阻抗计算与控制。
对于LVDS信号,必须进行阻抗控制(通常将差分阻抗控制在100欧姆)。
对于不能控制阻抗的PCB 布线必须小于500MIL。
这样的情况主要表现在连接器上,所以在布局时要注意将LVDS器件放在靠近连接器处,让信号从器件出来后就经过连接器到达另一单板。
同样,让接收端也靠近连接器,这样就可以保证板上的噪声不会或很少耦合到差分线上。
LVDS信号的电压摆幅只有350 mV,适于电流驱动的差分信号方式工作。
为了确保信号在传输线当中传播时不受反射信号的影响,LVDS信号要求传输线阻抗受控,通常差分阻抗为(100±10)Ω。
阻抗控制的好坏直接影响信号完整性及延迟。
如何对其进行阻抗控制呢?①确定走线模式、参数及阻抗计算。
LVDS分外层微带线差分模式和内层带状线差分模式两种,分别如图2、图3所示。
通过合理设置参数,阻抗可利用相关阻抗计算软件(如POLAR-SI6000、CADENCE的ALLEGRO)计算也可利用阻抗计算公式计算。
②走平行等距线。
确定走线线宽及间距,在走线时要严格按照计算出的线宽和间距,两线间距要一直保持不变,也就是要保持平行。
平行的方式有两种:一种为两条线走在同一线层(side-by-side),另一种为两条线走在上下相两层(over-under)。
一般尽量避免使用后者即层间差分信号,因为在PCB板的实际加工过程中,由于层叠之间的层压对准精度大大低于同层蚀刻精度,以及层压过程中的介质流失,不能保证差分线的间距等于层间介质厚度,会造成层间差分对的差分阻抗变化。
对LVDS高速信号PCB布线的要求
对LVDS高速信号PCB布线的要求对LVDS高速信号PCB布线的要求: 1收发器应尽量靠近接插件减小单板上的高速信号走线长度。
2差分线的几何尺寸由差分阻抗决定。
LVDS内置100欧姆匹配差分线阻抗控制在100欧姆左右单线阻抗在50欧姆左右。
3尽量减小差分线之间的间距以利于提高共模抑制比。
4平面布线时差分线对之间最好用地线隔离如无地线差分线对之间距离应大于差分线之间的间距的2倍以上。
5TTL/CMOS信号线应远离LVDS信号线距离至少为差分线之间距离的3倍。
6LVDS差分信号线要严格等长。
7避免走线跨越地线和电源层。
8避免90度转折。
9尽量减少过孔数目。
10保持走线阻抗的连续性相邻层面的布线应垂直交叉。
11LVDS器件的每一个电源引脚都应严格去藕。
考虑各板的实际情况来决定布线策略。
高速收发器靠近接插件是走线尽量短可以减小高速信号在传输线上的衰减。
走线越细、越长衰减越大所以高速LVDS走线宽度在8mil以上。
差分线间距可以取8mil差分线对之间可以加地线地线上要隔一段距离打一些地过孔。
如果单板走线困难在高速走线较短的情况下可以使差分线对之间距离在16mil以上以减小走线串扰。
收、发走线要分开因为后向串扰比前向串扰要大。
Veribest 的测量工具较弱高速线走圆弧角较难控制差分线等长可以钝角走线。
其他信号要远离LVDS信号线最好30mil以上。
高速线要走在信号最好的走线层即相临地层与其他走线层有平面层隔开。
投板时要注明需要阻抗控制的走线层具体的阻抗控制计算有软件工具了解厂家的材料、结构规格后计算并和厂家协商。
LVDS技术及其在高速PCB设计中的应用
丽
2 0 07 第 0 3 期
雹寻 蜃量E CRN S ULY L T I AI E O CQ T
维普资讯
认 证 与 电 磁 兼 容 卷
C er … Cat 0n & t i E M C
终 端 匹 配 电 阻 , 在 接 收 器 输 入 端 并
两 信 号 的 差 值 ,因 此 噪 声 被 抑 制 掉 。低 电 压 摆 幅 使 提 高 数 据 率 和 降
低 功 耗 成 为 可 能 ,同 时 也 意 味 着 数
电 特 性 ,并 建 议 了 最 大 传 输 速 率 及 理 论 极 限 速 率 等 参 数 。A S / I / N IT A E A 6 4 A 2 0 是 其 修 订 本 ,该 标 I- 4 - 一 0 1 准 只 规 定 了 LD V S信 号 电 平 ,传 输 介
去 ,只 有 些 许 边 缘 场 会 向 外 泄 漏 。
使 得 L D 在 种 类 繁 多 的 各 种 应 用 VS 中大 有 用 武之 地 。
据 传 输 标 准 , 由 于 在 速 度 、噪 声 、 E I E c、功 耗 、成 本 等 方 面 所 固 M/ M 有 的 限 制 ,使 其 越 来 越 难 以 胜 任 实 际 应 用 。而 L D V S以 其 大 的 信 噪 比 、 低 电 压 、低 功 耗 、低 E I以 及 有 利 M 于 高 速 传 输 等 方 面 的 优 点 ,得 到 越 来 越 多 板 级 以 及 系 统 级 设 计 工 程 师
提 出 的 一 种 高 速 信 号 传 输 电 平 ,此
后 ,L S在 下 列 两 个 标 准 中 作 了 定 VD
1 V S 术 L D 技
LVDS(Low Vo1tage Differenm
PCB设计中高速信号优化的方法
PCB 设计中高速信号优化的方法
随着人们对电子产品更高性能的追求,半导体技术不断的发展,信号工
作频率不断提高,信号的上升或下降时间也因此不断的缩短,造成了传输线
上信号的反射、串扰等信号完整性问题。
我们在进行PCB 设计时,不得不考虑信号如何才能在印制板的印制线上更好的传输而不发生畸变。
本文以
LVDS 信号为例,说明PCB 设计中高速信号的通常优化方法。
LVDS(Low Voltage Differential Signaling,低电压差分信号)是一种低摆幅的差分信号技术,它使得信号能在差分PCB 线对或平衡电缆上以几百Mbps 的速率传输,其低压幅和低电流驱动输出实现了低噪声和低功耗。
LVDS 信号不仅是差分信号,而且是高速数字信号。
因此,对用来传输LVDS 的PCB 线对必须采取措施,以防止信号在媒质终端发生反射,同时应减少电磁干扰以保证信号的完整性。
在PCB 布线时需要注意的一些问题如下。
(1)采用多层板结构形式,由于LVDS 信号属于高速信号,故与其相邻
的层应为地层,且应对LVDS 信号进行屏蔽以防止干扰。
对于密度不是很大
的板子,在物理空间条件允许的情况下,最好将LVDS 信号与其他信号分别
入在不同的层。
(2)控制传输线阻抗,各类差分线的阻抗要求是不同的,根据设计要求,通过阻抗计软件算出差分阻抗和对应的线宽间距,并设置到约束管理器。
差
分线通过互相耦合来减少共模干扰,在条件许可的情况下要尽可能平行布
线,两根线中间不能有过孔或其他信号。
差分对需要严格控制相位,所以对
内需要严格控制等长。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
2.LVDS信号在PCB上的设计要点LVDS信号被广泛应用于计算机、通信以及消费电子领域,并被以PCI-Express 为代表的第三代I/O标准中采用,而在我们的项目中PCI-Express信号正是采用的是LVDS信号。
LVDS信号不仅是差分信号,而且还是高速数字信号。
因此LVDS 传输媒质不管使用的是PCB线还是电缆,都必须采取措施防止信号在媒质终端发生反射,同时应减少电磁干扰以保证信号的完整性。
只要我们在布线时考虑到以上这些要素,设计高速差分线路板并不很困难。
下面简要介绍LVDS信号在PCB 上的设计要点:2.1布成多层板有LVDS信号的电路板一般都要布成多层板。
由于LVDS 信号属于高速信号,与其相邻的层应为地层,对LVDS信号进行屏蔽防止干扰。
对于密度不是很大的板子,在物理空间条件允许的情况下,最好将LVDS信号与其它信号分别放在不同的层。
例如,在四层板中,通常可以按以下进行布层:LVDS 信号层、地层、电源层、其它信号层。
2.2 LVDS信号阻抗计算与控制。
LVDS信号的电压摆幅只有350mV,适于电流驱动的差分信号方式工作。
为了确保信号在传输线当中传播时不受反射信号的影响,LVDS信号要求传输线阻抗受控,通常差分阻抗为100+/-10Ω。
阻抗控制的好坏直接影响信号完整性及延迟。
如何对其进行阻抗控制呢?(1)确定走线模式、参数及阻抗计算。
LVDS分外层微带线差分模式和内层带状线差分模式。
阻抗可以通过合理设置参数,利用相关软件计算得出。
通过计算,阻抗值与绝缘层厚度成正比,与介电常数、导线的厚度及宽度成反比。
(2)走平行等距线及紧耦合原则。
确定走线线宽及间距后,在走线时严格按照计算出的线宽和间距,两线的间距要一直保持不变,也就是要保持平行(可以放图)。
同时在计算线宽和间距时最好遵守紧耦合的原则,也就是差分对线间距小于或等于线宽。
当两条差分信号线距离很近时,电流传输方向相反,其磁场相互抵消,电场相互耦合,电磁辐射也要小得多。
而且要两条线走在同一层,避免分层走线。
因为在PCB板的实际加工过程中,由于层叠之间的层压对精确度大大低于同层蚀刻精度,以及层压过程中的介质流失,不能保证差分线的间距等于层间介质厚度,会造成层间差分对的差分阻抗变化。
(3)走短线、直线。
为确保信号的质量,LVDS差分对走线应该尽可能地短而直,减少布线中的过孔数,避免差分对布线太长,出现太多的拐弯,拐弯处尽量用45°或弧线,避免90°拐弯。
不同差分线对间处理LVDS对走线方式的选择没有限制,微带线和和带状线均可,但是必须注意要有良好的参考平面。
对不同差分线之间的间距要求间隔不能太小,至少应大于3-5倍差分线间距。
必要时在不同差分线对之间加地孔隔离以防止相互间的串扰。
LVDS信号尽量远离其它信号。
LVDS差分信号不可以跨平面分割。
尽管两根差分信号互为回流路径,跨分割不会割断信号的回流,但是跨分割部分的传输线会因为缺少参考平面而导致阻抗的不连续(如图所示,其中GND1、GND2为LVDS相邻的地平面)。
图1:差分对线接收端的匹配电阻的布局。
对接收端的匹配电阻到接收管脚的距离要尽量靠近。
同时匹配电阻的精度要控制。
对于点到点的拓扑,走线的阻抗通常控制在100Ω,但匹配电阻可以根据实际的情况进行调整。
电阻的精确度最好是1%-2%。
因为根据经验,10%的阻抗不匹配就会产生5%的反射。
三、串行LVDS信号的仿真分析以上分析了LVDS信号设计时必须注意的事项,虽然在PCB设计的时候一般都会遵守以上的规则进行,但是为了能够提高设计的正确性和准确行必须对PCB进行信号完整行仿真,通过仿真得到信号的串扰、延时、反射和眼图波形,从而达到设计即正确的目标。
信号完整性问题的仿真流程是先建立元器件的仿真模型,然后进行前仿真确定布线过程的参数和约束条件,物理实现阶段按照约束条件进行设计,最后进行后仿真,验证设计是否满足设计要求。
在整个流程中模型的精确性直接影响仿真的结果,而在前仿真和后仿真阶段用到的仿真分析方法对于仿真结果同样至关重要,而在本设计中采用了精确度较高的spice模型。
下面结合实际的项目来说明仿真在本设计的实施过程。
3.1. PCB叠层设置由上面的分析知道,PCB板的叠层设置和信号的耦合以及阻抗计算都有着密切的关系,所以在开始PCB设计之前必须进行叠层设计,然后进行信号的阻抗计算。
在本设计中的叠层设计见下图:图2:叠层设计由于PCB密度较高,本设计采用10层板的叠层结构,经过合理的安排叠层厚度,通过allegro计算,表面微带和内层带状线的差分线在线宽6㏕线间距6㏕时,阻抗理论计算值分别为100.1和98.8Ω。
符合阻抗控制要求。
3.2. 设置直流电压值这一步骤主要是为某些特定的网络(一般是电源地等)指定其直流电压值,确定DC电压加在网络上,执行EMI仿真需要确定一个或多个电压源管脚,这些电压值包涵了模型在仿真过程中使用的参考电压信息。
3.3. 器件设置在allegro仿真的时候allegro会把器件分成三大类:IC、连接器和分立器件(电阻电容等),allegro会依据器件类型来给器件的管脚分配仿真属性,分立器件和连接器的管脚属性为UPSPEC,而IC的管脚属性可以为IN、OUT和BI 等。
3.4. 模型分配在板级高速PCB仿真过程中主要用要的模型有器件模型和传输线模型。
器件模型一般是由器件生产厂家提供的。
在高速串行信号中,我们采用的是精度更高的SPICE模型来进行仿真分析。
传输线模型则是通过仿真软件建模形成的。
信号在传输时,传输线会使得信号完整性问题突出,因此仿真软件对传输线精确建模的能力直接影响仿真结果。
图3:差分对线模型b:带状线c:微带线而信号路径和返回路径所在的传输线不可能是理想的导体,因此它们都有有限的电阻,电阻的大小由传输线的长度和横截面积决定。
任何传输线都可以划分为一系列串接线段。
同样的在传输线之间的介质也不可能是理想的绝缘体,漏电流总是存在的。
实际的传输线模型由无数个短线段组成,短线段的长度趋于零。
关于传输线的模型是allegro 自动分配的。
仿真的时候主要是分配器件模型。
3.5. SI检查SI Audit功能是用来检查某一个特殊的网络或者一群网络是否能够被提取出来进行分析,一般就是设置我们需要关注的高速网络,本设计主要关注LVDS串行信号。
3.6. 提取网络拓扑从PCB中提取待关注信号的拓扑结构,一般包括驱动端和接收端,以及传输线和相关的匹配电阻电容等,可以从拓扑结构中看出该网络经过那些路径,那些会对信号的传输造成影响。
本文仅以其中一个信号的网络拓扑图为例:如图4所示:图4 差分对线的网络拓扑3.7. 查看波形以上的相关步骤设置好以后就可以进行仿真了,allegro可以进行信号的反射仿真、串扰仿真,差分线还要进行眼图分析。
当然仿真也分前仿真和后仿真,在利用allegro进行PCB设计的时候还需要结合仿真的结果实时的对设计进行修改以达到符合要求的目的。
由于仿真过程复杂,步骤繁琐,在此不一一进行描述,差分对的布线有两点要注意,一是两条线的长度要尽量一样长,等长是为了保证两个差分信号时刻保持相反极性,减少共模分量。
另一是两线的间距(此间距由差分阻抗决定)要一直保持不变,也就是要保持平行。
平行的方式有两种,一为两条线走在同一走线层(side-by-side),一为两条线走在上下相邻两层(over-under)。
一般以前者side-by-side 实现的方式较多。
等距则主要是为了保证两者差分阻抗一致,减少反射。
对差分对的布线方式应该要适当的靠近且平行。
所谓适当的靠近是因为这间距会影响到差分阻抗(differential impedance)的值, 此值是设计差分对的重要参数。
需要平行也是因为要保持差分阻抗的一致性。
若两线忽远忽近, 差分阻抗就会不一致, 就会影响信号完整性(signal integrity)及时间延迟(timing delay)。
从仿真的S参数曲线图可以分析差分对的差分阻抗(differential impedance),以及信号完整性。
下面给出本设计中的关键信号仿真波形以供加以说明。
从仿真图例图5看到,S11在0-3.0GHz 的频域范围内其最劣化的指标为:-16.770db以下 ,S22(粉红色的曲线)也不劣于-17db。
这说明该差分对的差分阻抗(differential impedance)接近设计指标,信号完整性得到了保证。
图5:差分对线仿真S参数曲线图6:差分对IN,OUT 的HSPICE仿真图通过差分对IN,OUT的HSPICE仿真,图6显示的结果:差分对线的对称良好。
结论通过以上的仿真分析可知,在PCB的设计阶段对于高速LVDS信号的各项要求都能达到,而经过实际的PCB生产也证明了该设计的正确性,该产品运行稳定,完全能达到PCI-express高速数据传输的要求,可靠性高。
由本文的分析可知,在高速串行信号的设计中,不仅考虑电路设计,其板图设计和仿真分析也同样的重要,而且随着信号的频率越来越大,影响信号的延时、串扰、信号完整性等的因素越来越复杂。
同时控制这些因素的影响也越来越困难,工程师必须深入的分析布线设计、借助精确的模型、有效的仿真和科学的分析方法,才能给复杂的高速设计以正确的指导,减少修正周期确保设计成功。