课程设计 数字电子钟设计报告

合集下载
  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

数字电子钟设计报告

目录

1.实验目的 (2)

2.实验题目描述和要求 (2)

3.设计报告内容 (2)

3.1实验名称 (2)

3.2实验目的 (2)

3.3实验器材及主要器件 (2)

3.4数字电子钟基本原理 (3)

3.5数字电子钟单元电路设计、参数计算和器件选择…………………………3-8

3.6数字电子钟电路图 (9)

3.7数字电子钟的组装与调试 (9)

4.实验结论 (9)

5.实验心得 (10)

参考文献 (10)

1.实验目的

※掌握组合逻辑电路、时序逻辑电路及数字逻辑电路系统的设计、安装、测试方法;

※进一步巩固所学的理论知识,提高运用所学知识分析和解决实际问题的能力;※提高电路布局﹑布线及检查和排除故障的能力;

※培养书写综合实验报告的能力。

2.实验题目描述和要求

(1)设计一个有“时”、“分”、“秒”(24小时59分59秒)显示,且有校时功能的电子钟;

(2)用中小规模集成电路组成电子钟,并在实验箱上进行组装、调试;

(3)画出框图和逻辑电路图,写出设计、实验总结报告;

(4)选做:整点报时。在59分51秒、53秒、55秒、57秒输出500Hz音频信号,在59分59秒时输出1000Hz信号,音频持续1s,在1000Hz音频结束时刻为整点。

3.设计报告内容

3.1实验名称

数字电子钟

3.2实验目的

·掌握数字电子钟的设计、组装与调试方法;

·熟悉集成电路的使用方法。

3.3实验器材及主要器件

(1)cc40192( 6片)

(2)cc4011(6片)

(3)74LS2O(2片)

(4)共阴七段显示器(6片)

(5)电阻、电容、导线等(若干)

3.4数字电子钟基本原理

数字电子钟的逻辑框图如图3-4所示。它由555集成芯片构成的振荡电路、分频器、计数器、显示器和校时电路组成。555集成芯片构成的振荡电路产生的信号经过分频器作为秒脉冲,秒脉冲送入计数器,计数结果通过“时”、“分”、“秒”译码器显示时间。

? 图

3-4

3.5数字电子钟单元电路设计、参数计算和器件选择

(一)计数器

秒脉冲信号经过6级计数器,分别得到“秒”个位、十位、“分”个位、十位以及“时”个位、十位的计时。“秒”“分”计数器为六十进制,小时为二十四进制。

(1)六十进制计数

由分频器来的秒脉冲信号,首先送到“秒”计数器进行累加计数,秒计数器应完成一分钟之内秒数目的累加,并达到60秒时产生一个进位信号,所以,选用两片cc40192和一片cc4011组成六十进制计数器,来实现六十进制计数。其中,“秒”十位是六进制,“秒”个位是十进制。如图3-4-3-1所示。

图3-4-3-1所示(60进制计数构造)

(2)二十四进制计数

“12翻1”小时计数器是按照“01——02——03——……——22——23——00——01——02——……”规律计数的,这与日常生活中的计时规律相同。在此实验中,它是由两片cc40192和一片cc4011构造成的同步二十四计数器,利用异步清零端实现起从23——00的翻转,其中“24”为过渡状态不显示。其中,“时”十位是3进制,“时”个位是十进制。如图3-4-3-2所示.

如图3-4-3-2所示.

(二)显示器

本系统用七段发光二极管来显示译码器输出的数字,显示器有两种:共阳极显示器或共阴极显示器。74LS48译码器对应的显示器是共阴极显示器。

(三)校时电路

当数字钟走时出现误差时,需要校正时间。校时电路实现对“时”“分”“秒”的校准。在电路中设有正常计时和校对位置。本实验实现“时”“分”的校对。对校时的要求是,在小时校正时不影响分和秒的正常计数;在分校正时不影响秒和小时的正常计数。需要注意的时,校时电路是由与非门构成的组合逻辑电路,开关S1或S2为“0”或“1”时,可能会产生抖动,为防止这一情况的发生我在原本接校时脉冲的端口接到了实验装置的“单次脉冲”端口,这样既时限内了防抖动,又可以利用手动操作来完成校时。

校时电路图

(四)整点报时电路

数字钟整点报时是最基本的功能之一。实验要求的是在离整点差10秒时,每隔一秒鸣叫一次,每次持续时间为一秒,共响5次,前4次为低音500Hz,最后一声为高音1000Hz。整点报时电路如图6所示。

整点报时电路主要由控制门电路和音响电路两部分组成。

1、控制门电路部分:

由11个与非门组成。图中与非门的输入信号Q

4、Q

3

、Q

2

、Q

1

、分别表示“分十

位”、“分个位”、“秒十位”、“秒个位”的状态,下标中的D、C、B、A分别表示组成计数器的四个触发器的状态。

由上图可以看出:

Y 1=Q

C4

*Q

A4

*Q

D3

*Q

A3

Y 2=Y

1

*Q

C2

*Q

A 2

以上二式表示当分十位为5(即Q

C4Q

A4

=101)、分个位为9(即Q

D3

Q

A3

=1001)、秒十

位为5(即Q

C2Q

A2

=101)时,即59分50秒时发出控制信号。

根据设计要求,数字钟电路要求在59分51秒、53秒、55秒、59秒时各鸣叫一次。

当计数器达到59分50秒时,分、秒计数器的状态为:

Q D4Q

C4

Q

B4

Q

A4

=0101(分十位)

Q D3Q

C3

Q

B3

Q

A3

=1001(分个位)

Q D2Q

C2

Q

B2

Q

A2

=0101(秒十位)

Q D1Q

C1

Q

B1

Q

A1

=0000(秒个位)

前四声计数器状态发生在59分51秒至59分58秒之间。因此,只有秒个位的状态发生变化,而其他计数器的状态无需变化,所以可保持不变。

此时 Q

C4=Q

A4=

Q

D3=

Q

A3=

Q

C2=

Q

A2

=1不变,将它们相与即得Y

2

而51秒、53秒、55秒、57,59秒时的秒计数器个位状态分别为

Q D1Q

C1

Q

B1

Q

A1

=0001(51秒)

Q D1Q

C1

Q

B1

Q

A1

=0011(53秒)

Q D1Q

C1

Q

B1

Q

A1

=0101(55秒)

Q D1Q

C1

Q

B1

Q

A1

=0111(57秒)

并根据需要,前四声为低,则接如500Hz的脉冲信号。最后一声的各计数器状态分别如下:

Q D4Q

C4

Q

B4

Q

A4

=0000(分十位)

Q D3Q

C3

Q

B3

Q

A3

=0000(分个位)

Q D2Q

C2

Q

B2

Q

A2

=0000(秒十位)

Q D1Q

C1

Q

B1

Q

A1

=0000(秒个位)

即只须将分进位信号和1KHz的脉冲信号接入即可。如图4-2-4所示

如图4-2-4所示(图中报警器用指示灯来表示)

3.6数字电子钟电路图

3.7数字电子钟的组装与调试

由图中所示的数字中系统组成框图按照信号的流向分级安装,逐级级联。这里的

每一级是指组成数字中的各个功能电路。

级联时如果出现时序配合不同步,或剑锋脉冲干扰,引起的逻辑混乱,可以增加

多级逻辑门来延时。如果显示字符变化很快,模糊不清,可能是由于电源电流的跳变

引起的,可在集成电路器件的电源端Vcc加退藕滤波电容。通常用几十微法的大电容

与0.01μF的小电容相并联。

4.实验结论

通过运用数字集成电路设计的24小时制的数字电子时钟,经过试验,成功实现了一下基本功能:

1.能准确计时,以数字形式显示时、分、秒的时间。

2.能实现整点报时的功能,并分别在51秒、53秒、55秒、57秒、59秒实现了“四短一

相关文档
最新文档