存储器习题
微机原理 存储器练习题
1、现有EPROM芯片2732(4KX8位),以及3-8译码器74LS138,各种门电路若干,要求在8088CPU上扩展容量为16KX8 EPROM内存,要求采用部分译码,不使用高位地址线A19、A18、A15,选取其中连续、好用又不冲突的一组地址,要求首地址为20000H。
请回答:1)2732的芯片地址线、数据线位数是多少?(2分)2)组成16KX8需要2732芯片多少片?(1分)3)写出各芯片的地址范围。
(4分)1)地址线12根,数据线8根;2)4片;3)1# 20000H~20FFFH 2# 21000H~21FFFH3# 22000H~22FFFH 4# 23000H~23FFFH2、有一个2732EPROM(4KX8)芯片的译码电路如下图所示,试求:①计算2732芯片的存储容量;②给出2732芯片的地址范围;③是否存在地址重叠区?① 4KB②08000H---09FFFH③存在重叠区 08000H---08FFFH09000H---09FFFH3、某CPU有地址线16根(A0~A15),数据线8根(D0~D7)及控制信号RD、WR、MERQ(存储器选通)、IORQ(接口选通)。
如图所示,利用RAM芯片2114(1KX4)扩展成2KX8的内存,请写出芯片组1和芯片组2的地址范围。
1G MERQ11A 12A 13A 14A 15A &A G 2B G 21Y C 13874LS B 0Y 1#2114CS2#2114CS 3#2114CS 4#2114CS 第1组第2组WRRD47~D D 09~A A 03~D D A10A答:第1组:C000H~C3FFH第2组:C400H~C7FFH4、下面是一个8微机的与EPROM的连接图,请写出每片EPROM的地址范围。
74LS138EPROM1:1000H~17FFHEPROM2:1800H~1FFFHEPROM3:2000H~27FFH5、某微机的存储器系统总容量为64K 。
第三章存储系统(习题解答)
第三章存储系统(习题解答)————————————————————————————————作者:————————————————————————————————日期:第三章存储系统(习题参考答案)1.有一个具有20位地址和32位字长的存储器,问:(1)该存储器能存储多少个字节的信息?(2)如果存储器由512K×8位SRAM芯片组成,需要多少芯片?(3)需要多少位地址作芯片选择?解:(1)∵ 220= 1M,∴ 该存储器能存储的信息为:1M×32/8=4MB (2)(1024K/512K)×(32/8)= 8(片)(3)需要1位地址作为芯片选择。
(选择两个512K×32位的存储体)2. 已知某64位机主存采用半导体存储器,其地址码为26位,若使用256K×16位的DRAM芯片组成该机所允许的最大主存空间,并选用模块板结构形式,问:(1)每个模块板为1024K×64位,共需几个模块板?(2)每个模块板内共有多少DRAM芯片?(3)主存共需多少DRAM芯片? CPU如何选择各模块板?解:(1)最大主存空间为:226×64位,每个模块板容量为:1024K×64位=220×64位设:共需模块板数为m:则:m=(226×64位)/(220×64位)= 64 (块)(2). 设每个模块板内有DRAM芯片数为n:n=(/) ×(64/16)=16 (片)(3) 主存共需DRAM芯片为:m×n = 64×16=1024 (片)每个模块板有16片DRAM芯片,容量为1024K×64位,需20根地址线(A19~A0)完成模块板内存储单元寻址。
一共有64块模块板,采用6根高位地址线(A25~A20),通过6:64译码器译码,产生片选信号对各模块板进行选择。
3.用16K×8位的DRAM芯片组成64K×32位存储器,要求:(1) 画出该存储器的组成逻辑框图。
(完整word版)第四章存储器习题
第四章存储器一、填空题1. 计算机中的存储器是用来存放的,随机访问存储器的访问速度与无关.√2。
主存储器的性能指标主要是、存储周期和存储器带宽。
√3。
存储器中用来区分不同的存储单元,1GB= KB。
√4。
半导体存储器分为、、只读存储器(ROM)和相联存储器等。
√5. 地址译码分为方式和方式.√6。
双译码方式采用个地址译码器,分别产生和信号。
√7。
若RAM芯片内有1024个单元,用单译码方式,地址译码器将有条输出线;用双译码方式,地址译码器有条输出线。
√8. 静态存储单元是由晶体管构成的,保证记忆单元始终处于稳定状态,存储的信息不需要。
√9. 存储器芯片并联的目的是为了 ,串联的目的是为了。
10. 计算机的主存容量与有关,其容量为。
11。
要组成容量为4M×8位的存储器,需要片4M×1位的存储器芯片并联,或者需要片1M×8位的存储器芯片串联。
12. 内存储器容量为6K时,若首地址为00000H,那么末地址的十六进制表示是。
13 主存储器一般采用存储器件,它与外存比较存取速度、成本。
14 三级存储器系统是指这三级、、。
15 表示存储器容量时KB= ,MB= ;表示硬盘容量时,KB= ,MB= 。
16一个512KB的存储器,其地址线和数据线的总和是。
17 只读存储器ROM可分为、、和四种.18 SRAM是;DRAM是;ROM是;EPROM是。
19半导体SRAM靠存储信息,半导体DRAM则是靠存储信息。
20半导体动态RAM和静态RAM的主要区别是。
21MOS半导体存储器可分为、两种类型,其中需要刷新。
22 广泛使用的和都是半导体③存储器。
前者的速度比后者快,但不如后者高,它们的共同缺点是断电后保存信息.23 EPROM属于的可编程ROM,擦除时一般使用,写入时使用高压脉冲.24 单管动态MOS型半导体存储单元是由一个和一个构成的。
25 动态半导体存储器的刷新一般有、和三种方式。
第五章存储器习题(可编辑修改word版)
第五章存储器及其接口1.单项选择题(1)DRAM2164(64K╳1)外部引脚有()A.16 条地址线、2 条数据线B.8 条地址线、1 条数据线C.16 条地址线、1 条数据线 D.8 条地址线、2 条数据线(2)8086 能寻址内存贮器的最大地址范围为()A.64KBB.512KBC.1MBD.16KB(3)若用1K╳4b的组成2K╳8b的RAM,需要()。
A.2 片 B.16 片 C.4 片 D.8 片(4)某计算机的字长是否 2 位,它的存储容量是 64K 字节编址,它的寻址范围是()。
A.16K B.16KB C.32K D.64K(5)采用虚拟存储器的目的是()A.提高主存的速度 B.扩大外存的存储空间C.扩大存储器的寻址空间 D.提高外存的速度(6)RAM 存储器器中的信息是()A.可以读/写的 B.不会变动的C.可永久保留的D.便于携带的(7)用2164DRAM 芯片构成8086 的存储系统至少要()片A.16 B.32 C.64 D.8(8)8086 在进行存储器写操作时,引脚信号 M/IO 和 DT/R 应该是()A.00 B。
01 C。
10 D。
11(9)某SRAM 芯片上,有地址引脚线12 根,它内部的编址单元数量为()A.1024 B。
4096 C。
1200 D。
2K(11)Intel2167(16K╳1B)需要()条地址线寻址。
A.10 B.12 C.14 D.16(12)6116(2K╳8B)片子组成一个 64KB 的存贮器,可用来产生片选信号的地址线是()。
A.A0~A10B。
A~A15C。
A11~A15D。
A4~A19(13)计算一个存储器芯片容量的公式为()A.编址单元数╳数据线位数B。
编址单元数╳字节C.编址单元数╳字长D。
数据线位数╳字长(14)与 SRAM 相比,DRAM()A.存取速度快、容量大B。
存取速度慢、容量小C.存取速度快,容量小D。
存取速度慢,容量大(15)半导动态随机存储器大约需要每隔()对其刷新一次。
半导体存储器题库
半导体存储器题库
1. 半导体存储器按照存取功能可以分为哪两类?
A. 只读存储器和随机存储器
B. 磁表面存储器和半导体存储器
C. 主存储器和外存储器
D. 硬盘和软盘
2. ROM代表什么类型的存储器?
A. 只读存储器
B. 随机存储器
C. 缓冲存储器
D. 高速缓存存储器
3. RAM代表什么类型的存储器?
A. 只读存储器
B. 随机存储器
C. 缓冲存储器
D. 高速缓存存储器
4. EEPROM是什么类型的存储器?
A. 只读存储器
B. 随机存储器
C. 可编程只读存储器
D. 可擦除可编程只读存储器
5. EPROM是什么类型的存储器?
A. 只读存储器
B. 随机存储器
C. 可编程只读存储器
D. 可擦除可编程只读存储器
6. 半导体存储器的优点是什么?
A. 容量大、速度快、功耗低、体积小、可靠性高
B. 容量小、速度快、功耗低、体积大、可靠性高
C. 容量大、速度快、功耗高、体积小、可靠性低
D. 容量小、速度快、功耗高、体积小、可靠性低
7. 下列哪个不是半导体存储器的缺点?
A. 需要定期刷新
B. 数据易丢失
C. 存取速度慢
D. 集成度低
8. 半导体存储器的刷新周期是由什么决定的?
A. 存储单元的个数
B. 存取周期的时间长度
C. 刷新电路的工作原理
D. 数据在内存中存放的时间长度。
完整版存储器习题及参考答案
完整版存储器习题及参考答案习题四参考答案1.某机主存储器有16位地址,字长为8位。
(1)如果⽤1k×4位的RAM芯⽚构成该存储器,需要多少⽚芯⽚?(2)该存储器能存放多少字节的信息?(3)⽚选逻辑需要多少位地址?解:需要存储器总容量为:16K×8位,故,(1)需要1k×4位的RAM芯⽚位32⽚。
(2)该存储器存放16K字节的信息。
(3)⽚选逻辑需要4位地址。
2. ⽤8k×8位的静态RAM芯⽚构成64kB的存储器,要求:(1)计算所需芯⽚数。
(2)画出该存储器组成逻辑框图。
解:(1)所需芯⽚8⽚。
(2)逻辑图为:A1..A1A1CCCA1A1A1A1..8K............8K..8K×A0A0A0A0WEWEWEWED0...D7D0...D7D7D0...D0...D73. ⽤64k×1位的DRAM芯⽚构成256k×8位存储器,要求:(1)画出该存储器的逻辑框图。
(2)计算所需芯⽚数。
(3)采⽤分散刷新⽅式,如每单元刷新间隔不超过2ms,则刷新信号周期是多少?如采⽤集中刷新⽅式,存储器刷新⼀遍最少⽤多少读/写周期?)1(解:1(2)所需芯⽚为32⽚。
(3)设读写周期为0.5微妙,则采⽤分散式刷新⽅式的刷新信号周期为1微妙。
因为64K×1的存储矩阵是由四个128×128的矩阵构成,刷新时4个存储矩阵同时对128个元素操作,⼀次刷新就可完成512个元素,整个芯⽚只有128次刷新操作就可全部完成。
所以存储器刷新⼀遍最少⽤128个读/写周期。
4. ⽤8k×8位的EPROM芯⽚组成32k×16位的只读存储器,试问:(1)数据寄存器多少位?(2)地址寄存器多少位?(3)共需多少个EPROM芯⽚?(4)画出该只读存储器的逻辑框图?解:因为只读存储器的容量为:32k×16,所以:(1)数据寄存器16位。
存储器管理习题及答案
存储器管理一、单项选择题1.下列(A )存储方式不能实现虚拟存储器。
A、分区B、页式C、段式D、段页式2.操作系统处理缺页中断时,选择一种好的调度算法对主存和辅存中的信息进行高效调度尽可能地避免(D )。
A、碎片B、CPU空闲C、多重中断D、抖动3.分页式存储管理的主要特点是(C )。
A、要求处理缺页中断B、要求扩充主存容量C、不要求作业装入到主存的连续区域D、不要求作业全部同时装人主存4.LRU页面调度算法淘汰(B )的页。
A、最近最少使用B、最近最久未使用C、最先进入主存D、将来最久使用5.分区管理要求对每一个作业都分配(A )的主存单元。
A、地址连续B、若干地址不连续的C、若干连续的页D、若干不连续的帧6.页面置换算法中(A )不是基于程序执行的局部性理论。
A、先进先出调度算法B、LRUC、LFUD、最近最不常用调度算法7.在存储管理中,采用覆盖与交换技术的目的是(A )。
A、节省主存空间B、物理上扩充主存容量C、提高CPU的效率D、实现主存共享8.分页虚拟存储管理中,缺页中断时,欲调度一页进入主存中,内存己无空闲块,如何决定淘汰已在主存的块时,(B)的选择是很重要的。
A、地址变换B、页面调度算法C、对换方式D、覆盖技术9.动态重定位技术依赖于(A )。
A、重定位装入程序B、重定位寄存器C、地址结构D、目标程序10.(D )存储管理兼顾了段式在逻辑上清晰和页式在存储管理上方便的优点。
A、分段B、分页C、可变分区方式D、段页式11.在可变分区存储管理中,某作业完成后要收回其主存空间,该空间可能与相邻空闲区合并,修改空闲区表使空闲区始址改变但空闲区数不变的是(A)情况。
A、有上邻空闲区也有下邻空闲区B、有上邻空闲区但无下邻空闲区C、无上邻空闲区但有下邻空闲区D、无上邻空闲区且也无下邻空闲区12.可变分区管理中,首次适应分配算法可将空闲区表中的空闲区栏目按(A )顺序排列。
A、地址递增B、长度递增C、地址递减D、长度递减13.在固定分区分配中,每个分区的大小是(C )。
存储论练习题
存储论练习题一、选择题1. 下列哪个不是计算机存储技术的主要形式?A. 磁盘B. 内存C. 光盘D. CPU2. 存储器的基本单位是:A. 字节B. 位C. 指令D. 段3. 磁盘存储器与内存存储器相比,优点是:A. 速度更快B. 容量更大C. 成本更低D. 使用更方便4. 下列哪个不是内存层次结构的组成部分?A. 寄存器B. 高速缓存C. 主存储器D. 辅助存储器5. 常用的内存存储器技术不包括:A. RAMB. ROMC. FlashD. SSD二、填空题1. 计算机中最小的存储单位是__位__。
2. 内存中每个存储单位都有唯一的__地址__。
3. 存储器的速度主要由__访问时间__和__带宽__决定。
4. 高速缓存的目的是__缓解内存读写速度与CPU执行速度之间的矛盾__。
5. 主存储器通过__内存总线__与CPU连接。
三、问答题1. 什么是存储器的容量和地址?答:存储器的容量是指存储器可以存储的数据量大小,通常以字节为单位表示;地址则是存储器中每个存储单元的唯一标识,用于访问和定位数据。
存储器的容量会影响地址的范围。
2. 请简要介绍磁盘存储器和内存存储器的特点和应用场景。
答:磁盘存储器是一种非易失性存储器,容量较大,但读写速度较慢,适合用于长期存储大量数据,如操作系统、应用软件等;内存存储器是一种易失性存储器,容量较小,但读写速度非常快,适合用于临时存储正在执行的程序和数据。
3. 为什么需要高速缓存?答:高速缓存的作用是缓解内存读写速度与CPU执行速度之间的矛盾。
CPU的执行速度远高于内存的访问速度,而高速缓存位于CPU 和内存之间,可以缓存CPU频繁访问的数据,从而减少对主存的访问次数,提高CPU的执行效率。
4. 请简述主存储器与辅助存储器的区别和联系。
答:主存储器是计算机的一部分,直接供CPU读写的存储器,速度快但容量有限;辅助存储器是用于长期存储数据的设备,如硬盘、光盘等,容量大但速度相对较慢。
微机原理习题集第七章存贮器
第七章内存储器一、填空题1、内存储器是计算机系统中的装置,用来存放和。
2、CPU对RAM存贮器进行读/写操作时,应送出的方向控制命令有和命令。
3、Intel 2114 RAM存贮芯片引脚中用于片选的控制引脚为,用于读/写控制引脚为。
4、Intel 4116 RAM芯片容量为2K 8,访问该芯片须用根地址线。
5、存贮芯片存贮的信息会,必须定时刷新,刷新的时间间隔为。
6、存贮器分为、、、。
7、逻辑地址为2000H:1234H的存储单元的物理地址是。
8、8086CPU写入一个规则字,数据线的高8位写入存储体,低8位写入存储体。
9 、将存储器与系统相连的译码片选方式有法和法。
10、对6116进行读操作,6116引脚= ,= ,= 。
二、单项选择题1、随机存贮器即RAM是指()A.存贮单元中所存信息是随机的。
B.存贮单元中的地址是随机的。
C.用户的程序和数据可随机的放在内存的任何地方。
D.存贮器中存取操作与时间存贮单元物理位置顺序无关。
2、CPU对主存进行操作,下面哪种说法是不能实现的()A.按地址并能读/写一个字节代码B.按地址串行1位1位进行读/写操作C.按地址并行读/写一个字长代码D.按地址进行并行读出而不能实现并行写入3、动态存贮器刷新,下面哪种说法正确()A.刷新可在CPU执行程序过程中进行B.刷新在外电路控制下,定时刷新,但刷新时,信息不读出C.在正常存贮器读操作时也会发生刷新,可防止刷新影响读出信息,故读操作时,应关闭电路工作。
D.刷新过程一定伴随着信息输出,无法控制,故刷新时不要进行读出操作。
4、用4K×8的存贮芯片,构成64K×8的存贮器,需使用多少4K×8的存贮芯片,正确答案为()A.128片B.16片C.8片D.32片5、在存贮器读周期时,根据程序计数器PC提供的有效地址,使用从内存中取出()6、动态存贮器的主要缺点是()A.存贮容量少B.存取速度低C.功耗大D.外围电路复杂7、动态RAM芯片容量为16K×1位,要构成32K字节的RAM存贮器,需要该芯()A.4片B.8片C.16片D.32片8、堆栈操作时,段地址由()寄存器指出,段内偏移量由()寄存器指出。
6章存储器、可编程逻辑器件复习题
可编程逻辑器件一、选择题:1、一个ROM具有10根地址线,8根位线,则其存储容量为( )A. 210×8B. 102×8C. 10×82D. 10×82、工作中既可读出信息,又可写入信息的存储器称为( )A. RAMB. ROMC.PLAD. EPROM3、组合型的PLA( )A.与门阵列和或门阵列均可编程B.与门阵列可编程, 或门阵列不可编程C.与门阵列不可编程, 或门阵列可编程D.与门阵列和或门阵列均不可编程4、将256×1位ROM扩展为1024×1位ROM,地址线为()条A. 10条B.12条C. 8条D. 7条5、一个RAM,它的地址寄存器为16位,它有()A. 65536个地址单元B.4096个地址单元C. 1024个地址单元D.8192个地址单元6、7、8、9、一片64k×8存储容量的只读存储器(ROM),有()。
A. 16条地址线和8条数据线B.64条地址线和16条数据线C.64条地址线和8条数据线D.16条地址线和16条数据线10、ROM必须在工作()存入数据,断电()数据;RAM可以在工作中()读写数据,断电()数据。
A. 前,不丢失;随时,将丢失B.中,不丢失;随时,将丢失C.前,不丢失;随时,不丢失D.前,丢失;随时,将丢失11、有四个存储器, 存储容量最大的是( )存储器A. 4096×8位B. 512×8位C.2048×4位D. 4096×1位12、CPLD是指()A.复杂可编程逻辑阵列B.门阵列C.现场可编程逻辑阵列D.专用集成电路13、FPGA是指()A. 现场可编程逻辑阵列B.可编程逻辑阵列C. 门阵列D.专用集成电路14、EPROM是指()A.可擦可编程的只读存储器B.只读存储器C.可编程的只读存储器D.随机读写存储器15、随机存取存储器是( )A.只读存储器B.挥发性存储器C.不挥发性存储器D.以上三项均不是二、填空题:1、一个包含有32768 个基本存储单元的存储电路设计成4096个字节的RAM,该RAM有根数据线,有根地址线。
存储器练习题
存储器练习题《计算机组成原理》存储器练习题一、选择题1、存储器和CPU之间增加Cache的目的是( )。
A. 增加内存容量B. 提高内存的可靠性C. 解决CPU与内存之间速度问题D.增加内存容量,同时加快存取速度2、常用的虚拟存储系统由()两级存储器组成,其中辅存是大容量的磁表面存储器。
A 主存-辅存B 快存-主存C 快存-辅存D 通用寄存器-主存3、双端口存储器所以能高速进行读 / 写,是因为采用()。
A.高速芯片 B.两套相互独立的读写电路C.流水技术 D.新型器件4、在下列几种存储器中,CPU可直接访问的是()。
A. 主存储器B. 磁盘C. 磁带D. 光盘5、SRAM芯片,存储容量为64K×16位,该芯片的地址线和数据线数目为()。
A.64,16 B.16,16 C.64,8 D.16,64。
6、采用虚拟存储器的主要目的是()。
A.扩大主存储器的存储空间,并能进行自动管理和调度B.提高主存储器的存取速度C.提高外存储器的存取速度D.扩大外存储器的存储空间7、双端口存储器在()情况下会发生读/写冲突。
A. 左端口与右端口的地址码不同B. 左、右端口的地址码相同C. 左、右端口的数据码相同D. 左、右端口的数据码不同8、计算机系统中的存储器系统是指()。
A RAM存储器B ROM存储器C 主存储器 D主存储器和外存储器9、某计算机字长32位,其存储容量为4MB,若按半字编址,它的寻址范围是()。
A 0~4MB-1B 0~2MB-1C 0~2M-1D 0~1M-110、某一SRAM芯片,采用地址线与数据线分离的方式,其容量为512×8位,除电源和接地端外,该芯片引出线的最小数目应是()。
A 23B 25C 50D 1911、以下四种类型的半导体存储器中,以传输同样多的字为比较条件,则读出数据传输率最高的是()。
A DRAMB SRAMC FLASH ROMD EPROM12、计算机的存储器采用分级存储体系的目的是()。
第四章主存储器习题(可编辑修改word版)
第四章主存储器习题一、选择题:将正确的答案序号填在横线上1.存储器是计算机系统的记忆设备,它主要用来存放。
A.数据B.程序C.微程序D.程序和数据2.若存储器的存储周期250ns,每次读出16 位,则该存储器的数据传送率为_ _。
A. 4×106B/秒B.4MB/秒C.8×106B/秒D.8Mb/ 秒3.按字节编址的存储器中,每个编址单元中存放信息。
A.1位B.8 位C.16 位D.64 位4.和外存储器相比,内存储器的特点是。
A. 容量大、速度快、成本低B.容量大、速度慢、成本高C.容量小、速度快、成本高D.容量小、速度快、成本低5.下列存储器中,属于非易失性存储器的是。
A.RAM B.静态存储器 C.动态存储器D.ROM6.下列部件中存取速度最快的是。
A.寄存器B.Cache C.内存D.外存7.EPROM 是指。
A.读写存储器B.紫外线擦除可编程只读存储器C.闪速存储器D.电擦除可编程只读存储器8.若某单片机的系统程序不允许用户在执行时改变,则可以选用作为存储芯片。
A.SRAM B. Cache C. EEPROM D.辅助存储器9.存储周期是指。
A.存储器的读出时间B.存储器进行连续写操作所允许的最短时间间隔C.存储器的写入时间D.存储器进行连续读或写操作所允许的最短时间间隔10.设某静态RAM 芯片容量为8K×8位,若由它组成32K×8的存储器,所用的芯片数及这种芯片的片内地址线的数目分别是_。
A.4 片,13 根B.4 片,12 根C.6 片,11 根D.4 片,16 根11.若SRAM 中有 4K 个存储单元,采用双译码方式时要求译码输出线为_ _根。
A. 4096 B.64 C.128 D.102412.半导体静态存储器SRAM 能够存储信息是。
A.依靠双稳态电路B.依靠定时刷新C.依靠读后再生D.信息不再变化13.Cache 是指。
A.高速缓冲存储器 B. 主存C.ROM D. 外部存储器14.磁盘按盘片的组成材料分为软盘和。
存储器习题
注:红色为作业需上交。
注意填空选择需要抄写题目。
一.选择题1.计算机工作中只读不写的存储器是( )。
(A) DRAM (B) ROM (C) SRAM (D) EEPROM2.下面关于主存储器(也称为内存)的叙述中,不正确的是( )。
(A) 当前正在执行的指令与数据都必须存放在主存储器内,否则处理器不能进行处理(B)存储器的读、写操作,一次仅读出或写入一个字节(C)字节是主存储器中信息的基本编址单位(D) 从程序设计的角度来看,cache(高速缓存)也是主存储器3.CPU对存储器或I/O端口完成一次读/写操作所需的时间称为一个( )周期.(A) 指令(B) 总线(C)时钟(D) 读写4.存取周期是指()。
(A)存储器的写入时间(B) 存储器的读出时间(C) 存储器进行连续写操作允许的最短时间间隔 (D)存储器进行连续读/写操作允许的最短时间3间隔5.下面的说法中,( )是正确的。
(A) EPROM是不能改写的 (B) EPROM是可改写的,所以也是一种读写存储器(C) EPROM是可改写的,但它不能作为读写存储器(D) EPROM只能改写一次6.主存和CPU之间增加高速缓存的目的是()。
(A)解决CPU和主存间的速度匹配问题(B) 扩大主存容量(C)既扩大主存容量,又提高存取速度 (D) 增强CPU的运算能力7.采用虚拟存储器的目的是( )。
(A)提高主存速度(B)扩大外存的容量(C)扩大内存的寻址空间(D)提高外存的速度8.某数据段位于以70000起始的存储区,若该段的长度为64KB,其末地址是( )。
(A) 70FFFH (B) 80000H (C) 7FFFFH (D) 8FFFFH9.微机系统中的存储器可分为四级,其中存储容量最大的是( )。
(A) 内存 (B) 内部寄存器(C)高速缓冲存储器(D) 外存10.下面的说法中,( )是正确的. (A) 指令周期等于机器周期(B) 指令周期大于机器周期 (C)指令周期小于机器周期 (D)指令周期是机器周期的两倍11.计算机的主内存有3K字节,则内存地址寄存器需( )位就足够。
存储器习题解答
1. 用下列芯片构成存储系统,各需要多少个RAM芯片?需要多少位地址作为片外地址译码?设系统为20位地址线,采用全译码方式。
(1)512×4位RAM构成16KB的存储系统;(2)1024×1位RAM构成128KB的存储系统;(3)2K×4位RAM构成64KB的存储系统;(4)64K×1位RAM构成256KB的存储系统。
解:(1) 需要16KB/512×4=64片,片外地址译码需20-log2512=11位地址线。
(2) 需要128KB/1K×1=1024片,片外地址译码需20-log21024=10位地址线。
(3) 需要64KB/2K×4=64片,片外地址译码需20-log2(1024×2)=9位地址线。
(4) 需要256KB/64K×1位=32片,片外地址译码需20-log2(1024×64)=4位地址线。
2. 现有一种存储芯片容量为512×4位,若要用它组成4KB的存储容量,需多少这样的存储芯片?每块芯片需多少寻址线?而4KB存储系统最少需多少寻址线?解: 4K×8bit /512×4bit= 16片,需要16片存储芯片;29 = 512,每片芯片需9条寻址线;212 = 4096,4KB存储系统最少需12条寻址线。
3. 一个具有8KB直接相联Cache的32位计算机系统,主存容量为32MB,假定该Cache中块的大小为4个32位字。
(1)求该主存地址中区号、块号和块内地址的位数。
(2)求主存地址为ABCDEF16的单元在Cache中的位置。
解: (1) 主存区数为32MB/8KB = 4096,212= 4096,区号的位数为12;区内块数为8KB/4×4B = 512,29 = 512,块号的位数为9;块内单元数(字节编址)为4×32 / 8 = 16,24= 16,块内地址的位数4。
存储器习题
第10章存储器及其接口典型试题一.填空题1.只读存储器ROM有如下几种类型:____。
答案:掩膜ROM、PROM、EPROM、E2PROM2.半导体存储器的主要技术指标是____。
答案:存储容量、存储速度、可靠性、功耗、性能/价格比3.在16位微机系统中,一个存储字占用两个连续的8位字节单元,字的低8位存放在____、高8位存放在____。
答案:低地址单元、高地址单元4.SRAM芯片6116(2K×8B)有____位地址引脚线、____位数据引脚线。
答案:11 85.在存储器系统中,实现片选控制有三种方法,它们是____。
答案:全译码法、部分译码法、线选法6.74LS138译码器有三个“选择输入端”C、B、A及8个输出端,当输入地址码为101时,输出端____有效。
答案:7.半导体静态存储器是靠____存储信息,半导体动态存储器是靠____存储信息。
答案:触发器电荷存储器件8.对存储器进行读/写时,地址线被分为____和____两部分,它们分别用以产生____和____信号。
答案:片选地址片内地址芯片选择片内存储单元选择二.单项选择题1.DRAM2164(64K×1)外部引脚有()。
A.16条地址线、2条数据线B.8条地址线、1条数据线C.16条地址线、1条数据线D.8条地址线、2条数据线分析:从芯片容量(64K×1B)来看,有64K个编址单元,应有16条地址线(216=64K)。
但DRAM芯片集成度高、容量大、引脚数量不够,一般输入地址线采用分时复用锁存方式,即将地址信号分成二组、共用一组线,分两次送入片内。
而2164却有二条数据线,一条作为输入,一条作为输出。
答案:D 2.8086能寻址内存贮器的最大地址范围为()。
A.64KBB.512KBC.1MBD.16KB分析:8086有20条地址总线A0~A19,它可以表示220=1M个不同的状态。
答案:C3.若用1K×4的芯片组成2K×8的RAM,需要()片。
第4章 主存储器习题
第4章主存储器一、选择题(每题3.5分)1.动态半导体存储器的特点是()A.在工作中存储器内容会产生变化B.每次读出后,需要根据原存内容重新写入一遍C.每隔一定时间,需要根据原存内容重新写入一遍D.在工作中需要动态地改变访存地址【答案】C2.某SRAM芯片,存储容量为64K×16位,该芯片的地址线和数据线数目为______。
A 64,16B 16,64C 64,8D 16,16 。
【答案】D3.交叉存贮器实质上是一种______存贮器,它能_____执行______独立的读写操作。
A 模块式,并行,多个B 模块式串行,多个C 整体式,并行,一个D 整体式,串行,多个【答案】A4. EPROM是指______。
A. 读写存储器B. 只读存储器C. 可编程的只读存储器D. 光擦除可编程的只读存储器【答案】D5.存储器是计算机系统的记忆设备,主要用于______。
A.存放程序B.存放软件C.存放微程序D.存放程序和数据【答案】D6. 外存储器与内存储器相比,外存储器______。
A.速度快,容量大,成本高B.速度慢,容量大,成本低C.速度快,容量小,成本高D.速度慢,容量大,成本高【答案】B7. 一个256K×8的存储器,其地址线和数据线总和为______。
A.16B.18C.26D.20【答案】C8.某存储器芯片的存储容量为8K×12位,则它的地址线为____。
A.11B.12C.13D.14 【答案】C9. 某一SRAM芯片,其容量为512×8位,考虑电源端和接地端,该芯片引出线的最小数目应为______。
A.23B.25C.50D.19【答案】D10.存储器是计算机系统的记忆设备,它主要用来()。
A.存放数据B.存放程序C.存放数据和程序D.存放微程序【答案】C11.内存若为16MB,则表示容量为()KB。
A.16B.16384C.1024D.16000【答案】B12.下列说法正确的是()。
第07章_存储器习题答案
第七章习题答案7.1.1 指出下列存储系统各具有多少个存储单元,至少需要几根地址线和数据线。
(1)64K×1 (2)256K×4 (3)lM×1 (4)128K×8解:求解本题时,只要弄清以下几个关系就能很容易得到结果:存储单元数=字数×位数地址线根数(地址码的位数)n与字数N的关系为:N=2n数据线根数=位数(1)存储单元〓64K×1〓64K(注:lK=1024);因为,64K〓2’。
,即亢〓16,所以地址线为16根;数据线根数等于位数,此处为1根。
同理得:(2)1M个存储单元,18根地址线,4根数据线。
(3)1M个存储单元,18根地址线,1根数据线。
!_(4)lM个存储单元,17根地址线,8根数据线。
7.1.2 设存储器的起始地址为全0,试指出下列存储系统的最高地址为多少?(1)2K×1 (2)16K×4 (3)256K×32解:因为存储系统的最高地址=字数十起始地址一1,所以它们的十六进制地址是:(1)7FFH (2)3FFFH (3)3FFFFH '7,2.4 一个有1M×1位的DRAM,采用地址分时送人的方法,芯片应具有几条地址线?解:由于1M=210×210,即行和列共需20根地址线。
所以,采用地址分时送人的方法,芯片应具有10根地址线。
7.2.5 试用一个具有片选使能CE、输出使能OE、读写控制WE、容量为8 K×8位的sRAM 芯片,设计一个16K×16位的存储器系统,试画出其逻辑图。
解:采用8K×8位的sRAM构成16K×16位的存储器系统,必须同时进行字扩展和位扩展。
用2片8K×8位的芯片,通过位扩展构成8K×16位系统,此时需要增加8根数据线。
要将8K×16位扩展成16K×16位的存储器系统,还必须进行字扩展。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
注:红色为作业需上交。
注意填空选择需要抄写题目。
一.选择题1.计算机工作中只读不写的存储器是( )。
(A) DRAM (B) ROM (C) SRAM (D) EEPROM2.下面关于主存储器(也称为内存)的叙述中,不正确的是( )。
(A) 当前正在执行的指令与数据都必须存放在主存储器内,否则处理器不能进行处理(B) 存储器的读、写操作,一次仅读出或写入一个字节(C) 字节是主存储器中信息的基本编址单位(D) 从程序设计的角度来看,cache(高速缓存)也是主存储器3.CPU对存储器或I/O端口完成一次读/写操作所需的时间称为一个( )周期。
(A) 指令 (B) 总线 (C) 时钟 (D) 读写4.存取周期是指( )。
(A)存储器的写入时间 (B) 存储器的读出时间(C) 存储器进行连续写操作允许的最短时间间隔 (D)存储器进行连续读/写操作允许的最短时间3间隔5.下面的说法中,( )是正确的。
(A) EPROM是不能改写的 (B) EPROM是可改写的,所以也是一种读写存储器(C) EPROM是可改写的,但它不能作为读写存储器 (D) EPROM只能改写一次6.主存和CPU之间增加高速缓存的目的是( )。
(A) 解决CPU和主存间的速度匹配问题 (B) 扩大主存容量(C) 既扩大主存容量,又提高存取速度 (D) 增强CPU的运算能力7.采用虚拟存储器的目的是( )。
(A) 提高主存速度 (B) 扩大外存的容量 (C) 扩大内存的寻址空间 (D) 提高外存的速度8.某数据段位于以70000起始的存储区,若该段的长度为64KB,其末地址是( )。
(A) 70FFFH (B) 80000H (C) 7FFFFH (D) 8FFFFH9.微机系统中的存储器可分为四级,其中存储容量最大的是( )。
(A) 内存 (B) 内部寄存器 (C) 高速缓冲存储器 (D) 外存10.下面的说法中,( )是正确的。
(A) 指令周期等于机器周期(B) 指令周期大于机器周期 (C) 指令周期小于机器周期 (D) 指令周期是机器周期的两倍11.计算机的主内存有3K字节,则内存地址寄存器需( )位就足够。
(A) 10 (B) 11 (C) 12 (D) 1312.若256KB的SRAM具有8条数据线,那么它具有( )地址线。
(A) 10 (B) 18 (C) 20 (D) 3213.可以直接存取1M字节内存的微处理器,其地址线需( )条。
(A) 8 (B)16 (C) 20 (D) 2414.规格为4096×8的存储芯片4片,组成的存储体容量为( )。
(A) 4KB (B) 8KB (C) 16KB (D) 32KB15.一个有16字的数据区,其起始地址为70A0:DDF6H,则该数据区末字单元的物理地址为()。
(A)14E96H (B)7E814H (C)7E7F6H (D)7E816H16.某微型计算机可直接寻址64M字节的内存空间,其CPU的地址总线至少应有( )条。
(A)20 (B)30 (C)16 (D)2617.对于地址总线为32位的微处理器来说,其直接寻址范围可达()。
(A)64MB (B)256MB (C)512MB (D)4GB18.通常高速缓存是由快速( )组成。
(A) SRAM (B) DRAM (C) EEPROM (D) Flash19.CPU在执行指令的过程中,每完成一次对存储器或I/O端口的访问过程,称为()。
(A) 时钟周期 (B) 总线周期 (C) 总线读周期 (D) 总线写周期20.某CPU有32条地址线,与之相连的一个I/O芯片的口地址为210H~21FH,则该I/O芯片的片选信号至少应由()条地址线译码后产生。
(A) 16 (B) 10 (C) 4 (D) 621.采用高速缓存Cache的目的是( B )。
(A) 提高总线速度(B)提高主存速度(C)使CPU全速运行(D)扩大寻址空间22.堆栈的工作方式是( D )。
(A)先进先出(B)随机读写(C)只能读出,不能写入(D)后进先出23.EPROM是指( D )。
(A)随机读写存储器(B)可编程只读存储器(C)只读存储器(D)可擦除可编程只读存储器24.连续启动两次独立的存储器操作之间的最小间隔叫( A )。
(A)存取时间(B)读周期(C)写周期(D)存取周期25.对存储器访问时,地址线有效和数据线有效的时间关系应该是( C )。
(A)数据线较先有效(B)二者同时有效(C)地址线较先有效(D)同时高电平26.微机的内存器可用( A )构成。
(A) RAM和ROM (B)硬盘(C)软盘(D)光盘27.和外存储器相比,内存储器的特点是( C 〕。
(A)容量大、速度快、成本低(B)容量大、速度慢、成本高(C)容量小、速度快、成本高(D)容量小、速度快、成本低28.若内存容量为64KB,则访问内存所需地址线( A )条(A)16 (B)20 (C)18 (D)1929.若用6264SRAM芯片(8K×8位)组成128KB的存储器系统,需要()片6264芯片。
(A)16 (B)24 (C)32 (D)6430.若内存容量为64KB,则访问内存所需地址线( A )条。
(A)16 (B)20 (C)18 (D)1931. 断电后存储的资料会丢失的存储器是( A )(A) RAM (B) ROM (C) CD-ROM (D )硬盘32.断电后存储的资料会丢失的存储器是( A )。
(A)RAM (B)ROM (C)CD-ROM (D)硬盘33. 连接到64000H~6FFFF地址范围上的存储器用8K×8位芯片构成,该芯片需要( )片。
(A)4 (B)8 (C)6 (D)12二、判断题1.静态随机存储器中的内容可以永久保存。
2.总线周期是指CPU执行一条指令所需的时间。
3.静态随机存储器中的内容可以永久保存。
4.Cache是一种快速的静态RAM,它介于CPU与内存之间。
5.寻址256M字节内存空间,需28条地址线。
6.无论采用何种工艺,动态RAM都是利用电容存储电荷的原理来保存信息的。
19.EPROM是指可擦除可编程随机读写存储器。
╳36.某内存模块的地址范围为80000H~0BFFFFH,该模块的容量为256K(√)三、填空题1.为保证动态RAM中的内容不消失,需要进行 ( ) 操作。
2.16K字节的存储芯片有( )根地址线,用它构成64K空间的存储器共需( )片,与8位机相连时需地址译码器74LS138至少( )片,若要求该地址空间为连续的,则译码器的引脚A应接地址线( ),引脚B接地址线( ),引脚C接地址线( )。
3.随机存储器RAM主要包括( )和( )两大类。
4.构成64K*8的存储系统,需8K*1的芯片( )片。
5.某存储模块的容量为64K,它的起始地址若为20000H,则末地址应为( )。
6.某RAM芯片的存储容量是8K×8bit ,则该芯片引脚中有几根地址线?几根数据线?如已知某半导体存储器芯片SRAM的引脚中有14根地址线和8根数据线,那么其存储容量应为()。
7.8.某RAM芯片的存储容量是4K×8位,该芯片引脚中有()根地址线,()根数据线。
9.某16位微机系统的地址总线为20位,其存储器中RAM的容量为128KB,首地址为80000H,且地址是连续的。
问可用的最高地址是( )H。
10.用2K×8的SRAM芯片组成32K×16的存储器,共需SRAM芯片()片,产生片选信号的地址至少需要()位。
11.8086中地址/数据线分时复用,为保证总线周期内地址稳定,应配置(),为提高总线驱动能力,应配置()。
12、8086和8088的地址总线有()根,能寻址()MB的存储器空间。
13.组成32M*8位的存储器,需要1M*4位的存储芯片共()片。
14.8086CPU从偶地址中按字节读时,存储器数据进入数据总线的( ) ;从奇地址按字节读时,进入数据总线的( )。
15.1KB= ____1024___字节,1MB=___1024__KB。
16.某8086微处理器系统中设计了一个存储为128KB的SRAM存储器模块,约定该存储器模块的起始地址为80000H,则该存储器模块的末地址为 ( ) 。
17.设微机的地址总线为16位,其RAM存储器容量为32KB,首地址为4000H,且地址是连续的,则可用的最高地址是( )。
四.做图题1、设某计算机要用32K*4的动态RAM存储器芯片扩展128K*8的存储器。
请回答:(1)扩展该存储器系统共需要几片RAM芯片?(2)每块芯片应该有多少根数据线和多少根地址线?(3)试画出存储器的组成图,并与CPU连接(设CPU有20根地址线)。
(4)根据所画出的连接图,确定其地址空间范围?2、将一个8086微机系统再用16K*8的存储器芯片,它占的地址为D0000H至D7FFFH,试画出该存储器与CPU的接口图。
3、用16K*8的SRAM存储器芯片组成的64K字节的RAM存储器电器,试回答下列问题:(1)试画出存储器的组成图,并与CPU连接,要求所组成的存储器空间从10000H 开始并且是连续的。
(2)求各存储器的地址范围。
4、有一个存储体,其地址线15条,数据线8条,则1)该存储体能够存储多少个汉字?2)如果该存储体由2K×4位的芯片组成,需要多少片?3)采用什么方法扩展?分析各位地址线的使用。
第3章存储器系统一、选择题1.(B) 2.(B) 3.(B) 4.(D) 5.(C)6.(A) 7.(C) 8.(C) 9.(D) 10.(B) 11.(C) 12.(B) 13.(C) 14.(C) 15.(B) 16.(D ) 17.(D) 18.(A ) 19.(B) 20.(D) 21.(B) 22.(D) 23.(D) 24.(A) 25.(C) 26.(A) 27.(C) 28.(A) 29.(A) 30.(A) 31.(A) 32.(A) 33.(A) 34.(A) 35.(C) 二、判断题1.× 2.× 3.× 4.√5.√6.√7.× 8.√三、填空题1.定时刷新2.14;4;1;A14;A15 ;1或03.SRAM,DRAM4.645.2FFFFH6.13根地址线,8根数据线;16KB7.RAM1:92600H~927FFH RAM2:92A00H~92BFFH 8.12根地址线,8根数据线。
9.9FFFFH10..32,4_11. 锁存器,驱动器12.20 ,113.6414..数据线低8位数据线高8位15.1024,102416.9FFFFH17.0BFFFH四.做图题。