哈工大数电实验预考核

合集下载

哈工大数电自主设计实验实验报告

哈工大数电自主设计实验实验报告

姓名班级学号实验日期节次5-6 教师签字成绩实验名称简易数字钟的设计1.实验目的〔1〕用计数器相关知识设计一个简易的数字钟,分和秒为六十进制。

〔2〕了解中规模计数器的应用,通过独立设计和实践掌握74LS00和74LS161等芯片的功能。

〔3〕锻炼动手能力,通过实际操作稳固所学知识,培养学习兴趣。

本实验旨在以计数器为核心,设计和调试出六十进制计数器,并进行两个六十进制计数器的级联。

选用了74LS161芯片来设计一个六十进制计数器,然后和74LS90构成的六十进制计数器进行级联,得到数字时钟。

74LS161芯片为集成同步加法计数器,具有清零、置数、保持等功能,其引脚图如下:74LS00芯片的管脚图如下:用74LS161实现异步进位级联六十进制计数器,高位芯片的时钟端来自低位芯片的输出端Q3,低位芯片采用异步清零法实现十进制计数器,高位芯片也采用同样的方法实现六进制计数器,级联后得到六十进制计数器。

当74LS161所构成六十进制计数器的高位芯片为六进制计数器,当输出为0110时控制清零端进行清零,由0110变为0000,Q3会产生一个下降沿,将Q3端通过一个与非门连到74LS161的CP端,经过与非门后的下降沿变为上升沿,触发74LS161芯计数。

用实验板上输出周期为1s的方波信号,加到低位74LS161芯片计数器的输入端,即可带动整个时钟开始跳动。

分和秒为六十进制,循环计时。

用Multisim13.0绘制实验电路图如下:4. 仪器设备名称、型号数字电子技术实验箱直流稳压电源数字万用表74LS161、74LS00芯片导线假设干接通电源后,秒个位显示0到9,秒十位显示0到5,分个位显示0到9,分十位显示0到5。

最大输出为59分59秒,之后回0,循环计数。

仿真结果如下列图,左上为秒低位,右上为秒高位,左下为分低位,右下为分高位。

6.详细实验步骤及实验结果数据记录〔包括各仪器、仪表量程及内阻的记录〕〔1〕检查导线是否完好〔2〕按电路图所示连好电路。

【免费下载】哈工大数电答案

【免费下载】哈工大数电答案
【3-6】 已知: Y1 = AB AC BD Y2 = ABC D ACD BCD BC 用卡诺图分别求出 Y1 Y2 , Y1 Y2 , Y1 Y2 。
解:先画出 Y1 和 Y2 的卡诺图,根据与、或和异或运算规则直接画出 Y1 Y2 , Y1 Y2 , Y1 Y2 的卡诺图,再化简得到它们的逻辑表达式:
或 AB AC BC
(3) ABC ( × )
(2) F2 = ABCD ABD ACD AD
(4) F4 A B C ( A B C) ( A B C) A BC
(2) F2 AB BC BC AB
(4) F4 ABC ABD ACD CD ABC ACD AD
第 3 章 逻辑代数及逻辑门
【3-1】 填空 1、与模拟信号相比,数字信号的特点是它的 离散 性。一个数字信号只有两种取值分
别表示为 0 和 1 。 2、布尔代数中有三种最基本运算: 与 、 或 和 非 ,在此基础上又派生出五种
基本运算,分别为与非、或非、异或、同或和与或非。 3、与运算的法则可概述为:有“0”出 0 ,全“1”出 1;类似地或运算的法则为
(3)P3(A,B,C,D)= m(0,1,, 4, 6,8,9,10,12,13,14,15) AB BC AD BD
(4) P4 (A,B,C,D)= M1 M 7 A BC BC D
【3-5】用卡诺图化简下列带有约束条件的逻辑函数
(1) P1 A, B,C, D m(3, 6,8,9,11,12) d (0,1, 2,13,14,15) AC BD BCD(或ACD)
6.CMOS 门电路的特点:静态功耗极低(很大,极低);而动态功耗随着工作频率的 提高而增加(增加,减小,不变);输入电阻很大(很大,很小);噪声容限高(高,低, 等)于 TTL 门 【4-2】电路如图 4.4(a)~(f)所示,试写出其逻辑函数的表达式。

哈工大数电2000-2008打印

哈工大数电2000-2008打印

二OOO 年 数字逻辑电路 试题一、回答下列各题(每小题5分,共25分) 1 写出图1所示电路的逻辑表达式。

2 移位寄存器型计数器如图2所示,若起始状态为Q 1Q 2Q 3Q 4=0001,请写出从Q 4输出一个周期的m 序列。

3 画出下图电路在CP 和D 的作用下,Q1、Q2的输出波形,初态为00。

二、由8选1数据选择器CT4151构成的电路如下图所示,请写出该电路输出函数Y 的逻辑表达式,以最小项之和(Σm(┅,┅, ))形式表示。

如果要实现逻辑函数Y=Σm(1,2,5,7,8,10,14,15),则图中接线应怎样改动?(10分)FSd Sd RdRd三、某大厅有一盏灯和分布在不同位置的四个开关(A 、B 、C 、D )。

试利用四选一数据选择器为大厅设计一个电灯开关控制逻辑电路,使得人们可以在大厅的任何一个位置控制灯的亮或灭。

例如:可以用A 开关打开,然后用B (或C 、D 、A )开关熄灭。

(15分)四、脉冲分配电路一般由计数器和译码电路组成,试用D 触发器和与非门设计如图所示波形的脉冲分配器电路。

(15分)五、试用JK 触发器和门电路设计一自动售饮料机的时序控制电路。

其投币口每次只能投入一枚5角或1元的硬币,投入1.5元硬币后,自动售货机给出一瓶饮料。

如投入两元硬币,则在给出一瓶饮料的同时,退出一枚5角硬币。

(20分) 要求:1 状态设置合理,状态图标注清楚; 2 画出逻辑电路图; 3 检验自启动。

CPF1 F2 F3 F4 F5二OO 一 年 数字逻辑电路 试题一、解答下列各题(每小题5分,共25分) 1. 将D 触发器转换成JK 触发器,画出逻辑电路图。

2. 试画出111序列检测器的状态图,当连续输入三个1时输出为1,否则输出为0。

3. 画出下图电路输出F 的波形,并说明在不同输入(A ,B ,C )条件下,三态门G 1输出端V O1的电压值。

4. 试用74161设计模7同步加法计数器。

哈工大数字逻辑电路与系统实验报告

哈工大数字逻辑电路与系统实验报告

哈工大数字逻辑电路与系统实验报告引言本实验旨在通过对数字逻辑电路与系统的学习与实践,加深对数字逻辑电路原理和应用的理解,掌握数字逻辑电路实验的设计与调试方法。

本报告将详细介绍实验步骤、实验结果以及实验心得体会。

实验目的1.掌握基本的数字逻辑电路设计方法;2.熟悉数字逻辑电路的布线和调试方法;3.学会使用EDA软件进行数字逻辑电路的仿真和验证。

实验器材•FPGA开发板•EDA软件实验过程实验一:逻辑门的基本控制本实验采用FPGA开发板进行实验,以下是逻辑门的基本控制步骤:1.打开EDA软件,新建工程;2.选择FPGA开发板型号,并进行相应配置;3.在原理图设计界面上,依次放置与门、或门、非门和异或门,并连接输入输出引脚;4.面向测试向量实现逻辑门的控制和数据输入;5.运行仿真并进行调试。

实验二:数字逻辑电路实现本实验以4位全加器为例,进行数字逻辑电路的实现,以下是实验步骤:1.打开EDA软件,新建工程;2.选择FPGA开发板型号,并进行相应配置;3.在原理图设计界面上,放置输入引脚、逻辑门和输出引脚,并进行连接;4.根据全加器的真值表,设置输入信号,实现加法运算;5.运行仿真并进行调试。

实验三:数字逻辑电路的串联与并联本实验旨在通过对数字逻辑电路的串联与并联实现,加深对逻辑门的理解与应用。

以下是实验步骤:1.打开EDA软件,新建工程;2.选择FPGA开发板型号,并进行相应配置;3.在原理图设计界面上,放置多个逻辑门,并设置输入输出引脚;4.进行逻辑门的串联与并联连接;5.根据逻辑门的真值表,设置输入信号,进行运算;6.运行仿真并进行调试。

实验结果经过实验测试,实验结果如下:1.实验一:逻辑门的基本控制–与门的功能得到实现;–或门的功能得到实现;–非门的功能得到实现;–异或门的功能得到实现。

2.实验二:数字逻辑电路实现–4位全加器的功能得到实现;–正确进行了加法运算。

3.实验三:数字逻辑电路的串联与并联–逻辑门的串联与并联功能得到实现;–通过逻辑门的串联与并联,实现了复杂的逻辑运算。

哈工大数电自主设计实验报告

哈工大数电自主设计实验报告

姓名班级学号实验日期2014.11. 节次教师签字成绩实验名称出租车计价表的简单逻辑设计1.实验目的(1)掌握并熟练运用集成同步加法计数器74LS160芯片的清零、置数和级联功能的接法,并能综合运用这些接法实现进制改变等功能。

(2)掌握并熟练运用中规模4位二进制码比较器74LS85芯片的数码比较功能。

(3)用若干集成同步加法计数器74LS160芯片和中规模4位二进制码比较器74LS85芯片组合设计出租车计价表电路,使之实现如下功能:起步价为3公里内8元,超过3公里每公里收2元,停车不计费,将最后的钱数通过数码管显示。

2.总体设计方案或技术路线(1)行车距离的模拟:在车轮上安装传感器,获得车轮转动信息,即获得行车距离信息,将出租车行驶距离转换成与之成正比的脉冲个数。

本实验设定每100m产生一个脉冲,脉冲频率反应行车速度,脉冲源由示波器的信号发生器提供。

(2)基本计数电路:,将该脉冲作为74LS160(I)的时钟,通过同步每100米产生一个脉冲CP置数对该脉冲进行5分频,那么得到的脉冲CP为每500m(1里)产生一次。

1作为距离计数单位以便距离累加电路进行距离累加。

CP1作为价格计数单位则为1元/里,以便计价电路进行价格累加;CP1(3)距离累加电路:将74LS160(II)和74LS160(III)通过级联构成一个0~99的加法计数器,作为他们的时钟。

然后分别把对行驶距离进行累计(距离单位:里),其中CP1两个芯片和数码管连接显示行驶距离。

因此该计价表行驶距离最大值为99里,即49.5公里。

(4)比较判断电路:将CP1作为74LS160(IV)的时钟,实现距离累加功能,与(3)不同的是它的输出端QD QCQBQA与74LS85的A3A2A1A相连,而B3B2B1B为0110,意味着6个500m即3公里,当74LS160(IV)输出小于或等于3公里时,A>B端为低电平,当输出大于3公里时,A>B端为高电平。

哈工大数电自主设计实验

哈工大数电自主设计实验

姓名班级学号实验日期节次教师签字成绩百秒内倒计时器设计1.实验目的1. 培养分析、设计逻辑电路的基本能力。

2. 进一步熟悉常用芯片的基本使用。

3. 熟悉仿真软件Multisim 11.0的基本操作。

2.总体设计方案或技术路线倒计时系统的原理框图如下所示:a.振荡环节和分频/计数控制环节用555电路组成多谐振荡器,产生f=1Hz的信号,即秒脉冲。

计数控制环节是指减1计数器状态为00(即倒计时结束)时,使计数器停止计数。

这时只要使秒脉冲不再持续即可。

这里将判零信号与多谐振荡器输出信号通过与门连接,即可实现该功能。

b.赋初值控制、减1计数器环节和译码显示环节这里用两片双时钟加/减计数器74LS192级联即可实现该部分功能。

将计数器输出端接到LED显示管,即可以实现译码显示功能。

c.判零电路和报警控制通过集成或门将计数器各输出连接起来,只有当计数器状态为00(两片74LS90的输出端QDQCQBQA=0000,此时倒计时输出结束),或门输出结果才为0。

将或门输出信号作为判零信号。

则倒计时结束时,秒脉冲停止,计数器不再计数。

将判零连接至非门后,将非门输出信号连接至小喇叭,这样,倒计时结束后,小喇叭发出声响,实现倒计时结束报警功能。

具体实现过程参见原理分析部分。

3.实验电路图图 1 秒脉冲产生及计数控制电路图 2赋初值、减1计数及判零报警电路图3完整电路4. 仪器设备名称、型号实验箱、子板1台双踪示波器1台数字万用表1台555定时器1片74LS90 1片74LS00 1片74LS192 2片74LS32 2片LED数码管2组(实验箱上集成)小喇叭1个(实验箱上集成)电容、电阻、导线等若干5.理论分析或仿真分析结果a.振荡环节和分频/计数控制环节用555电路组成多谐振荡器,产生f=1Hz的信号,即秒脉冲。

由555定时器构建多谐振荡器的基本原理,多谐振荡器的振荡周期为:这里采用Multisim 11.0对电路进行仿真。

哈工大_数电自主设计_交通信号灯控制电路的设计

哈工大_数电自主设计_交通信号灯控制电路的设计

Harbin Institute of Technology自主设计实验报告课程名称:数字电子技术基础设计题目:交通信号灯控制电路的设计院系:航天学院控制科学与工程系班级:设计者:学号:设计时间:哈尔滨工业大学姓名班级学号实验日期节次教师签字成绩实验名称交通信号灯控制电路的设计(一)实验目的1.掌握74LS161的逻辑功能和使用方法。

2.掌握利用555定时器搭建多谐振荡器的方法,并复习多谐振荡器参数的计算。

3.复习74LS00、74LS08、74LS32的逻辑功能和使用方法。

4.掌握逻辑电路设计的方法和步骤,并进一步熟悉逻辑函数的化简方法。

5.学习使用Multisim7和Multisim10软件进行数字电路的仿真。

(二)总体设计方案1.预想设计方案设计一个在由一条主干道和一条支干道汇合成十字路口上可以使用的交通信号灯控制电路,设计要求如下:交通信号灯控制器能有效操纵十字路口两组红、黄、绿等,使两条交叉通道的车辆交替通行。

主干道通行时,主干道绿灯亮,支干道红灯亮,放行25秒。

支干道通行时,主干道红灯亮,支干道绿灯亮,放行15秒。

每次绿灯变为红灯前,要求黄灯先亮5秒,而另一个路口的红灯不变。

为了减少实验中的等待时间,所有的亮灯的时间均缩小5倍,即555定时器的振荡周期为1秒。

2.设计过程1)自激多谐振荡器的设计调试555定时器组成的自激多谐振荡器,如图所示。

根据振荡周期T=0.7(R1+2R2)C,调节电位器,使振荡周期为1秒。

555的脚通过0.01uF电容接地,以防止外界干扰对阀值电压的影响,并进行仿真分析。

2)十进制计数器的设计使用74LS161组成十进制计数器,如图所示。

3)红绿黄灯译码控制电路的设计使用74LS00、74LS08、74LS32等元件组成控制电路。

(三)实验电路图(四)仪器设备名称、型号数字电子技术试验箱、直流稳压电源、双踪示波器、74LS161、74LS00、74LS08、74LS32、555定时器、电阻电容若干、电位器一个、导线若干。

哈工大(威海)模电预考核修订版

哈工大(威海)模电预考核修订版

哈工大(威海)模电预考核修订版实验一电子仪器仪表的使用1 VC9801A+万用表不具有那个测量功能?频率2 利用示波器进行测量时,触发源的触发电平应该如何调节?介于触发源对应通道波形的最大值和最小值之间3 利用示波器测量包含直流分量的交流信号,如果只希望观察交流分量,通道应选择什么耦合?交流耦合4 用万用表测量电压和电阻(除电容外)时,都应将黑表笔插入哪个插孔?Com插孔5 当遇到对被测电压没有概念时,应将量程开关旋转到哪个位置?最大量程处6 如果示波器使用CH2通道进行测量,触发源应选择为哪一个通道?CH27 利用Angilent Dso数字示波器内置的函数信号发生器产生交流正弦信号时,如果幅度选择2Vpp,偏移选择-1v,则实际波形的最大值与最小值应为最大值0v,最小值-2v8利用Angilent Dso数字示波器内置的函数信号发生器产生交流正弦信号时,如果幅度选择2Vpp,偏移选择-1v,利用该数字示波器通道1观察此正弦信号,如果通道1选择直流耦合,则示波器观察到的波形最大值与最小值应为:最大值0v,最小值-2v9 用万用表测量电阻的组织时,将红表笔插入那个插孔?VΩ插孔10 利用示波器测量包含直流分量的交流信号,既要观察直流分量,又要看到交流分量,所用通道应选择什么耦合?直流耦合实验二阻容耦合放大电路(2014/4/14至2014/4/20)1测量静态工作点时,电路中其他参数不变,减小Rb,则UC不变2本次实验交流信号源(Vpp)应选为多大合适40mv3同时用示波器观察共射基本放大电路的输入与输出波形,则触发源应选择输出信号4晶体管3DG6发射极和集电极之间的压降约为0.7V;5共射基本放大电路的输出波形同时出现饱和失真和截止失真,则其原因是输入信号偏大;6本次实验中,直流稳压电源输出的电压为(+12V)7晶体管3DG6中的G表示该晶体管为高频小功率管;8本实验测量最佳静态工作点时,UC、UB和UE按从低到高顺序依次为Ue,Ub,Uc9测量静态工作点时,电路中其他参数不变,降低电源电压,则UB下降10共射基本放大电路的输入与输出波形的相位关系为反相11测量静态工作点时,电路中其他参数不变,减小Rb,则UE 不变12本次实验基极电阻Rb应选为多大合适?几kΩ13共射基本放大电路的RC为1.5kΩ,负载为10 kΩ,则其输出电阻接近1.5 kΩ;14函数信号发生器输出为1kHz,峰峰值为30mv,偏移为15 mv 的正弦交流电压,使用万用表交直流档测量该信号时结果应为10mv;15共射基本放大电路的输出波形同时出现饱和失真和截止失真,则其原因是输入信号偏大16测量静态工作点时需调节Rb,若将整个电路在实验箱上连接完毕后用万用表测量,则Rb的测量值比实际值偏大17用万用表测量输出波形时,其测量结果与示波器的哪个测量值接近均方根值18测量静态工作电路时,降低电源电压,Uc下降19本次实验选用的3DG6为D硅NPN管20测量静态工作点时,电路中其他参数不变,降低电源电压,则UE不变21测量静态工作点时,电路中其他参数不变,降低电源电压,减小Rb,则UB上升实验三静态工作点稳定的放大电路1当去掉旁路电容Ce后,会使得放大电路的电压放大倍数|Au| B大大减小2本实验为稳定静态工作点,需引入直流负反馈,则Re阻值越大稳定Q点效果B越好;3本实验测量输出电阻时,下面哪个做法是错误的?将信号源移到输出端口4本实验测量输入电阻时,需串联一个电阻Rs,其阻值约为1kΩ;5本实验为改善放大信号波形的非线性失真程度,牺牲掉什么电压放大能力;6本实验三极管放大倍数β若变大,可能会发生哪种失真?饱和失真;7本实验为改善放大信号波形的非线性失真程度,采取了一定的措施,对Q 点的影响不变8本实验测量静态工作点时,则UB 约为9v9本实验为稳定静态工作点,需引入直流负反馈,则Re 阻值越大会使放大电路的|Au|越小10本实验为使晶体管基极电位与温度无关,需要满足:A 12(1)e b b R R R β+11本实验既要稳定静态工作点,又要有一定的电压放大能力,需要采取以下哪种措施?接旁路电容Ce实验四带通滤波器 (2014/5/26至2014/6/1)1 集成运放LM324的管脚1是输出端2集成运放LM324的管脚4是正电源端;3本次实验,集成运放LM324的供电电源采用:双电源正负12V4设中心频率f0=1KHz ,若要改变带宽fbw ,应该改变电容C 的容量5若中心频率f0=1KHz ,增益Auf=1+Rf/R1=2.5,则带宽fbw 为:500Hz ;6集成运放LM324的管脚11是:负电源端/地;7若中心频率f0=1KHz ,增益Auf=1+Rf/R1=2.9,则带宽fbw 为:100Hz ;8设中心频率f0=1KHz ,增益Auf=1+Rf/R1=2.5,输入信号为幅值为1V 的正弦波,则输出波形的最大幅值为:5;9若中心频率f0=1KHz ,C 采用陶瓷电容103,则电阻R 为:16K ;10本次实验的滤波电路要稳定,不能产生自激振荡,对增益Auf=1+Rf/R1的要求Auf 不能取为311如下图所示,哪一个管脚是1管脚左下角;12若中心频率f0=1KHz ,增益Auf=1+Rf/R1=2.5,则通带放大倍数Aup=?:5;13若中心频率f0=10KHz ,C 采用陶瓷电容104,则电阻R 为16014若中心频率f0=1KHz,增益Auf=1+Rf/R1=2,则品质因数Q 为115若中心频率f0=1KHz,增益Auf=1+Rf/R1=2.9,则品质因数Q为:516若要改变中心频率f0,不能采用改变电阻R117设中心频率f0=1KHz,若要改变带宽fbw,应该改变电阻Rf/R1的比值;实验五RC正弦波振荡(2014/6/9至2014/6/15)1在卡拉OK混音部分的参考电路中,最后的运放是什么电路反相求和电路;2本次实验,二极管1N4148的作用为稳幅作用3下图所示,哪一个管脚是1管脚?:左下角;4在卡拉OK混音部分的参考电路中,中间的两个运放是什么电路电压跟随器5集成运放LM324的管脚2是反相输入端;7在RC正弦波振荡电路中,输出信号的幅值大小与什么参数有关电阻Rf/R1的比值;8集成运放LM324的管脚1是输出端;10在RC正弦波振荡电路中,输出信号的频率大小与什么参数有关?R与C之积;11本次实验中,为使振荡电路可起振,应该有Auf大于3;12本次实验中,为使振荡电路可稳幅,Rf与R1的比值应该小于213在卡拉OK混音部分的参考电路中,最后的运放是什么电路反相求和电路14本次实验,集成运放LM324的供电电源采用双电源正负12V。

哈工大(威海)实验预考核答案

哈工大(威海)实验预考核答案

哈工大(威海)实验预考核答案查看方法
数电/模电/电路/电工实验都有预考核,去年就有查看源代码得知试题答案的方法,今年网站源代码作了一些变化。

为了方便2012级的同学,现将完整的步骤+截图发出来,希望对大二的同学有用。

1、登录选课网站/,打开预考核页面。

(建议使用系统自带的IE浏览器,以下截图均为在IE下的操作,不同的浏览器操作会有区别)
2、按F12键进入开发人员选项。

3、点击“脚本”,在搜索框输入“name=kg_answer”,点击搜索按钮:
4、如下图,答案已经显示出来了,“value=”后面的一串字符即为答案。

但是今年的网站有些变化,没有直接显示ABCD,而是转换成了以md5值的形式显示。

注意转换一下就可以了:
e7a70fa81a5935b7 对应A
fe57bcca61014095 对应B
0cad1d412f80b84d 对应C
f30e62bbd73d6df5 对应D
md5值比较长,其实也不难记,总共才ABCD四个字母,只要区分前几位就行了,比如记住e7...=A,fe...=B,0c...=C,f3...=D
5、点击“下一个”按钮查看下一题的答案:
6、若是要直接查看某一题的答案,就输入对应的文字搜索,比如想要查看第6题的答案,就搜索name=kg_answer6即可。

PS:话说,虽然有方法了,实验还是要好好预习的哦!要不到时候到实验室不会做可咋整呐~~建议上述方法仅用于检查自己回答预考核问题是否正确。

哈工大数电实验报告显示ABCDEF

哈工大数电实验报告显示ABCDEF

分类设计制作调试功能实现报告成绩总成绩:一、设计任务显示电路的设计。

二、设计条件本设计任务的完成,要基于学校实验室环境,根据实验室提供的实验条件来完成设计任务。

实验室为该设计提供的仪器设备主要如下。

EEL—69模拟、数字电子技术实验箱一台直流稳压电源一台双踪示波器一台数字万用表一块主要元器件74LS161中规模集成计数器,74LS138优先编码器,74LS20,74LS10,74LS08,七段式数码管。

(EEL—69模拟、数字电子技术实验箱上有喇叭、三极管以及芯片的插座;集成运算放大器实验插板上有不同参数值的电阻和电容,可任意选用)三、设计要求①用七段显示器显示A、B、C、D、E、F、G和H等8个英文字母。

②用与非门实现。

③要求先用3位二进制数对这些字母进行编码,然后进行译码显示。

④按照设计方案组装电路。

⑤写出设计总结报告。

四、设计内容1.电路原理图(含管脚接线)因为Orcad软件安装存在一些问题,所以本题目暂时采用Multism软件进行模拟,望老师理解。

下面是电路图。

2.计算与仿真分析采用74LS161设置八进制计数器,通过138进行编码,最后通过与门和与非门进行数显分配即可。

3.元器件清单EEL—69模拟、数字电子技术实验箱一台直流稳压电源一台双踪示波器一台数字万用表一块主要元器件74LS161中规模集成计数器,74LS138优先编码器,74LS20,74LS10,74LS08,七段式数码管。

4.调试流程按设计要求连接电路,打开电源。

调节至稳压5V即可观察到电路显示变化。

5.设计和使用说明显示器字母的变化频率与给定脉冲的频率相同。

五、设计感悟通过实验设计,加深对模拟电路的理解,体会到模拟电路在信号处理和电路设计仿真方面的应用意义。

在仿真和实际操作中出现了较多的问题。

所以我觉得实践对我们来说真的很重要。

通过实验,我进一步了解了电子元器件和几种大规模集成元件,对它们的应用有了更多的想法。

为以后设计电路来了一个启蒙。

哈工大数电实验预考核

哈工大数电实验预考核

Read me:1. 用法,岀现在题干里的选项是正确选项,岀现在选项下面的选项是错误选项。

2. 大部分题看看实验视频就可以得岀结果,考前一定看视频别过分依赖这机经。

3. 题库不全,有些题只排除部分错误答案,没得岀正确答案,因为在那之后我已经通过预考核,没法遇上同样的题,错过了就错过了。

4. 祝PRC 65周年生印快乐。

•实验一组合数字电路基础实验(开放时间:2014/10/8至2014/10/18)试题2、本次实验芯片的供电电源电压为 A 0A: +5VB: +12VC: 土12VD: 土5V试题3、搭接本次组合数字电路实验时,应将芯片插在_D_。

£_A:单级放大电路子板B:集成运算放大电路子板C:面包板D: EEL-69实验平台右侧芯片座试题1、74LS00芯片的每个与非门为几输入与非门?.2J A: 1个输入'1J B:2个输入二U c:3个输入亠D: 4个输入bd试题2、做本次数字电路实验,在EEL-69实验箱上选哪一路接线柱?C A: 12V、GNDfB: +5V -5VC: +5V GNDD: -5V、GND试题3、74LS151芯片是:D1_A:与非门r B: 8选i数据选择器C: 4选1数据选择器D:双4选1数据选择器试题4、3-8线译码器74LS138的片迭垢吕F为高岂申时.输出%“心为______ ?试题1、74LS00芯片包含几个与非门?DA: 1个与非门B:2个与非门C: 3个与非门:试题5、74LS20芯片包含几个与非门?A: 1个与非门B:2个与非门试题3、C3-3线逵码器74LS13S的片诜端为晝申平眇转岀百“百为___________ ?试题4、74LS253芯片是__________ 。

DA:与非门B: 8选1数据选择器C: 4选1数据选择器D:双4选1数据选择器试题5、本次实验中,直流稳压电源输出的电压为?1)耳岭吠态不定:2)百•”丘都为低电平;3)打”丘都为高电平:A: 1)B: 2)C: 3)试题3、组合数字电路的输出采用下面何种设备测试?A:与非门B:数据选择C:显示译码器D:比较器4个与非门D: 4个与非门试题1、做本次数字电路实验,直流稳压电源如何设定?试题2、本次数字电路实验的 Vcc 是? AA :单电源L B :双电源L J C :正负电源试题5、下面的说法哪个是正确的?£1J A : 74LS138为中规模集成译码器;LJ B : 74LS138为中规模集成编码器C: 74LS138为门电路芯片b实验二 触发器及其应用电路 (开放时间:2014/10/20至2014/11/1)试题1、74LS112芯片含有 ________________ 个JK 触发器。

哈工大数电实验报告

哈工大数电实验报告

H a r b i n I n s t i t u t e o f T e c h n o l o g y数字逻辑电路与系统课程名称:数字逻辑电路与系统院系:电子与信息工程学院班级:哈尔滨工业大学2014年11月实验二时序逻辑电路的设计与仿真3.1 实验要求本实验练习在Maxplus II 环境下时序逻辑电路的设计与仿真,共包括6 个子实验,要求如下:3.2同步计数器实验3.2.1 实验目的1. 练习使用计数器设计简单的时序电路2. 熟悉用MAXPLUS II 仿真时序电路的方法3.2.2 实验预习要求1. 预习教材《6-3 计数器》2. 了解本次实验的目的、电路设计要求3.2.3 实验原理计数器是最基本、最常用的时序逻辑电路之一,有很多品种。

按计数后的输出数码来分,有二进制及BCD 码等区别;按计数操作是否有公共外时钟控制来分,可分为异步及同步两类;此外,还有计数器的初始状态可否预置,计数长度(模)可否改变,以及可否双向等区别。

本实验用集成同步4 位二进制加法计数器74LS161 设计N 分频电路,使输出信号CPO 的频率为输入时钟信号CP 频率的1/N,其中N=(01mod+8=9。

9分频电路。

下表为74LS161 的功能表。

3.2.4 实验步骤1. 打开MAXPLUS II, 新建一个原理图文件,命名为EXP3_2.gdf。

2. 按照实验要求设计电路,将电路原理图填入下表。

9分频电路。

3. 新建一个波形仿真文件,命名为EXP3_2.scf,加入时钟输入信号CP 及输出信号CPO,并点击MAXPLUS II 左侧工具条上的时钟按钮,将CP 的波形设置为周期性方波。

4. 运行仿真器得到输出信号CPO 的波形,将完整的仿真波形图(包括全部输入输出信号)附于下表。

3.3 时序电路分析实验3.3.1 实验目的练习用MAXPLUS II 进行时序逻辑电路的分析。

3.3.2 实验预习要求1. 预习教材《6-3-1 异步二进制计数器》2. 了解本次实验的目的、电路分析要求3.3.3 实验原理分析如下时序电路的功能,并判断给出的波形图是否正确。

最新哈工大数电期末试题+答案

最新哈工大数电期末试题+答案

一、(12分)填空和选择(每空1分)(1)进制为一千的计数器至少应使用_________个触发器实现。

(2)集电极开路门使用时应注意在输出端接_______________。

(3)32选1数据选择器有____________个选择变量。

(4)函数式Y =+AB BCD ,写出其对偶式Y '=_______________________。

(5)相同供电电源的CMOS 门电路与TTL 门电路相比,_________________门的噪声容限更大;_________________门的静态功耗更低。

(6)模数转换时,要求能分辨ADC 输入满量程0.1%的变化,则至少需要使用____________位的ADC 。

若信号频率为20kHz ,则要求该ADC 采样频率至少为____________kHz 。

(7)由与非门构成的基本RS 触发器,其约束条件是__________________________。

(8)下列器件的信号一定不能和其他输出信号接在一起的是______________。

(a )RAM 的数据信号;(b )ROM 的数据信号; (c )74LS138的输出信号。

(9)下列说法正确的是____________________。

(a )输入悬空时,TTL 门电路的输入端相当于接低电平; (b )输入悬空时,CMOS 门电路的输入端相当于接低电平; (c )输入悬空时,CMOS 门电路的输入端相当于接高电平; (d )实际应用中,门电路的输入端应尽量避免悬空。

(10)用万用表测量一个标准TTL 门电路的输出信号,发现其值为1.5V ,可能的情况有(多选):______________________________________。

(a )输出端处于高阻态; (b )两输出信号短接; (c )输出为脉冲信号; (d )驱动门过载。

一、(1)10;(2)上拉电阻;(3)5;A+)B+C+D B (;(5)CMOS ,CMOS ;(6)10位,40kHz ;(7)R+S=1;(8)c ;(9)d ;(10)bcd 。

模电预考核题目2-实验2-基本单管共射放大电路设计和实践-哈工大-威海

模电预考核题目2-实验2-基本单管共射放大电路设计和实践-哈工大-威海

预考核题目试题1、,则U B .测量静态工作点时,电路中其他参数不变,减小RCA:上升;B:下降;C:不变;D:不确定;试题2、,则U B .测量静态工作点时,电路中其他参数不变,减小RbA:上升;B:下降;C:不变;D:不确定;试题3、测量静态工作点时,电路中其他参数不变,降低电源电压,则UC A:上升;B:下降;C:不变;D:不确定;试题4、本实验采用的晶体管3DG6为A:锗PNP管;B:锗NPN管;C:硅PNP管;;D:硅NPN管;试题5、共射基本放大电路的输出波形同时出现饱和失真和截止失真,则其原因是A:工作点偏高;B:工作点偏低;C:输入信号偏大;试题6、用万用表测量输出波形时,其测量结果与示波器的哪个测量值接近A:峰峰值;B:幅值;;C:均方根值;试题7、测量静态工作点时,电路中其他参数不变,减小Rb ,则UCA:上升;B:下降;C:不变;D:不确定;试题8、本次实验基极电阻R b应选为多大合适?A:几 kΩ;B:十几 kΩ;C:上百 kΩ;D:小于100 kΩ;试题9、.测量静态工作点时,电路中其他参数不变,减小R b,则U EA:上升;B:下降;C:不变;D:不确定;试题10、本次实验中,直流稳压电源输出的电压为A:(+5V);B:(-5V);C:(+12V);D:(±12V);试题1、A:上升;B:下降;C:不变;D:不确定;你的答案:B 错试题2、A:上升;B:下降;C:不变;D:不确定;你的答案:C 错试题3、A:上升;B:下降;C:不变;D:不确定;你的答案:B试题4、A:锗PNP管;B:锗NPN管;C:硅PNP管;;D:硅NPN管;你的答案:A 错试题5、A:工作点偏高;B:工作点偏低;C:输入信号偏大;你的答案:C试题6、A:峰峰值;B:幅值;;C:均方根值;你的答案:C试题7、A:上升;B:下降;C:不变;D:不确定;你的答案:C 错试题8、A:几 kΩ;B:十几 kΩ;C:上百 kΩ;D:小于100 kΩ;你的答案:A 错试题9、A:上升;B:下降;C:不变;D:不确定;你的答案:B 错试题10、A:(+5V);B:(-5V);C:(+12V);D:(±12V);你的答案:C预考核题目试题1、测量静态工作点时,电路中其他参数不变,减小Rb ,则UCA:上升;B:下降;C:不变;D:不确定;试题2、.测量静态工作点时,电路中其他参数不变,减小Rb ,则UBA:上升;B:下降;C:不变;D:不确定;试题3、本次实验中,直流稳压电源输出的电压为A:(+5V);B:(-5V);C:(+12V);D:(±12V);试题4、测量静态工作点时,电路中其他参数不变,降低电源电压,则UB A:上升;B:下降;C:不变;D:不确定;试题5、本实验测量最佳静态工作点时,U C、U B和U E按从低到高顺序依次为A:A;B:B;C:C;D:D;试题6、.测量静态工作点时,电路中其他参数不变,减小RC ,则UBA:上升;B:下降;C:不变;D:不确定;试题7、晶体管3DG6中的G表示该晶体管为A:低频小功率管;B:低频大功率管;C:高频小功率管;D:高频大功率管;试题8、.测量静态工作点时,电路中其他参数不变,减小Rb ,则UEA:上升;B:下降;C:不变;D:不确定;试题9、测量静态工作点时,电路中其他参数不变,降低电源电压,则UCA:上升;B:下降;C:不变;D:不确定;试题10、同时用示波器观察共射基本放大电路的输入与输出波形,则触发源应选择A:输入信号;B:输出信号;C:输入与输出信号均可预考核题目试题1、A:上升;B:下降;C:不变;D:不确定;你的答案:A 错试题2、A:上升;B:下降;C:不变;D:不确定;你的答案:A试题3、A:(+5V);B:(-5V);C:(+12V);D:(±12V);你的答案:C试题4、A:上升;B:下降;C:不变;D:不确定;你的答案:B试题5、A:A;B:B;C:C;D:D;你的答案:C 错试题6、A:上升;B:下降;C:不变;D:不确定;你的答案:C试题7、A:低频小功率管;B:低频大功率管;C:高频小功率管;D:高频大功率管;你的答案:C试题8、A:上升;B:下降;C:不变;D:不确定;你的答案:C试题9、A:上升;B:下降;C:不变;D:不确定;你的答案:B试题10、A:输入信号;B:输出信号;C:输入与输出信号均可;你的答案:B。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

Read me:1.用法,出现在题干里的选项是正确选项,出现在选项下面的选项是错误选项。

2.大部分题看看实验视频就可以得出结果,考前一定看视频别过分依赖这机经。

3.题库不全,有些题只排除部分错误答案,没得出正确答案,因为在那之后我已经通过预考核,没法遇上同样的题,错过了就错过了。

4.祝PRC 65周年生日快乐。

·实验一组合数字电路基础实验 (开放时间:2014/10/8至2014/10/18)试题2、本次实验芯片的供电电源电压为_A___。

?A:+5V?B:+12V?C:±12V?D:±5V试题3、搭接本次组合数字电路实验时,应将芯片插在_D_。

?A:单级放大电路子板?B:集成运算放大电路子板?C:面包板?D:EEL-69实验平台右侧芯片座试题1、74LS00芯片的每个与非门为几输入与非门?A:1个输入?B:2个输入?C:3个输入?D:4个输入bd试题2、做本次数字电路实验,在EEL—69实验箱上选哪一路接线柱CA:12V、GND?B:+5V、-5V?C:+5V、GND?D:-5V、GND试题3、74LS151芯片是: D?A:与非门?B:8选1数据选择器?C:4选1数据选择器?D:双4选1数据选择器试题4、C1)A:1)?2)B:2)?3)C:3)?试题1、74LS00芯片包含几个与非门 D ? 1个与非门A :1个与非门 ?2个与非门B :2个与非门 ?3个与非门C :3个与非门 ?4个与非门D :4个与非门试题5、74LS20芯片包含几个与非门 B ?1个与非门A :1个与非门 ?2个与非门B :2个与非门 ?3个与非门C :3个与非门 ?4个与非门D :4个与非门试题3、C? 1)A :1) ? 2)B :2) ?3)C :3)试题3、组合数字电路的输出采用下面何种设备测试D ? 信号发生器A :信号发生器 ? 万用表B :万用表 ? 示波器C :示波器?EEL-69实验平台D :EEL-69实验平台发光二极管试题4、74LS48是_____________。

?:与非门?:数据选择?:显示译码器?:比较器D A试题4、74LS253芯片是_________。

D?:与非门?8选1数据选择器:8选1数据选择器?4选1数据选择器:4选1数据选择器?双4选1数据选择:双4选1数据选择器试题5、本次实验中,直流稳压电源输出的电压为 A?:+5V?:+12V?:±12V?:±5V试题1、做本次数字电路实验,直流稳压电源如何设定C?:电压调整至5V?:电压调整至12V?选择固定5V电源:选择固定5V电源·试题2、本次数字电路实验的Vcc是A:单电源:双电源:正负电源试题5、下面的说法哪个是正确的74LS138为中规模:74LS138为中规模集成译码器74LS138为中规模:74LS138为中规模集成编码器74LS138为门电路:74LS138为门电路芯片b实验二触发器及其应用电路 (开放时间:2014/10/20至2014/11/1)试题1、74LS112芯片含有______________个JK触发器。

?A:1个?B:2个?C:3个C试题3、 74LS74芯片含有____B___个D触发器。

?:1个?:2个?:3个试题1、74LS74芯片的触发方式为_________________。

?:时钟上升沿?:时钟下降沿?上升和下降沿都C :上升和下降沿都有效B试题2、74LS112芯片含有______________个JK 触发器。

?1个A :1个 ?2个B :2个 ?3个C :3个C试题4、74LS74芯片输出端实现状态翻转时,其中异步置位端和异步复位端应接__B 。

? (0,0)A :(0,0) ? (1,1)B :(1,1) ?(0,1)C :(0,1)试题1、芯片74LS74是__A___元件。

? D触发器A :D 触发器 ? 计数器B :计数器 ?JK触发器C :JK 触发器3、 触发器的CP 端即可以接在EEL-69模拟、数字电子技术实验箱的手动单脉冲逻辑开关上,也可以接在时钟脉冲信号孔上。

观察电路输出是连续变化时最好接在____b____上。

? 手动单脉冲逻辑A :手动单脉冲逻辑开关 ?时钟脉冲信号孔B :时钟脉冲信号孔试题5、芯片74LS112是__C__元件。

?D触发器A:D触发器?计数器B:计数器?JK触发器C:JK触发器74LS74芯片的异步置位端和异步复位端接高电平时可以悬空吗B可以A:可以??试题2、74LS112芯片的触发方式为______________。

时钟上升沿A:时钟上升沿????A试题4、使用74LS74芯片,14号管脚接在__A___孔。

+5V A:+5V???·实验三时序逻辑电路应用 (开放时间:2014/11/3至2014/11/15)题2、对于74LS161,以下几个引脚优先级最高的是_____________。

?:1)?:2)?:3)?:4)d试题1、对于74LS194,当处于右移数据输入功能时,第9引脚S0和第10引脚S1应为_A_。

1)S0=1,S1=0? ??2)S0=1,S1=1??? 3)S0=0,S1=0??? 4)S0=1,S1=1?:1)?:2)?:3)?:4)试题5、对于74LS192,第14引脚CR接什么电平时,计数器清零 C ?:低电平?:高电平?:任意电平试题5、驱动74LS161的时钟动作沿是____________?:时钟上升沿?:时钟下降沿?上升和下降沿都:上升和下降沿都有效?上升沿和下降沿:上升沿和下降沿随机CB试题2、 对于74LS192,当选用减法计数时,时钟脉冲应接到哪个引脚A?能A :能 ?不能B :不能? 试题3、D ?1)A :1) ?2)B :2) ?3)C :3) ?4)D :4)试题3、 74LS161的异步复位端为______________。

?1)A :1) ?2)B :2) ?3)C :3) ?4)D :4)C试题3、 74LS161的并行输入控制端为______________。

1)A:1)????试题4、对于74LS161,当计数功能选择控制端为_b____,计数器处于计数状态EP=1;ET=0A:EP=1;ET=0????试题5、1)A:1)???:4)?CD·题1、一片74LS161芯片有几个引脚 D?:6脚?:8脚?:14脚?:16脚试题2、中规模集成计数器74LS161的Vcc是第几引脚GND是第几引脚 D?:1脚,16脚?:8脚,14脚?:16脚,1脚?:16脚,8脚试题3、对于74LS194,当处于左移数据输入功能时,第9引脚S0和第10引脚S1应为__D_。

1)S0=1,S1=0? ??2)S0=1,S1=1??? 3)S0=0,S1=0??? 4)S0=1,S1=1?:1)?:2)?:3)?:4)试题4、1)A:1)????试题5、本次电路实验使用的芯片的供电电压Vcc应为 C ±12V A:±12V????试题4、对于74LS194,当处于并行输入功能时,第9引脚S0和第10引脚S1应为_b__。

1)S0=1,S1=0 2)S0=1,S1=1 3)S0=0,S1=0 4)S0=1,S1=11)A:1)?2)B:2)?3)C:3)?4)D:4)?试题2、74LS161的预置数方式是_A___同步数据置入A:同步数据置入???控制端决定同步C:控制端决定同步或是异步试题3、对于74LS194,当处于保持状态功能时,第9引脚S0和第10引脚S1应为_C_。

1)S0=1,S1=0? ??2)S0=1,S1=1??? 3)S0=0,S1=0??? 4)S0=1,S1=1 ?1)A:1)?2)B:2)?3)C:3)?4)D:4)试题4、B1)A:1)???试题5、 74LS161的异步复位端为______________。

1)A:1)???4)D:4)?CD题1、对于74LS192,当选用加法计数时,时钟脉冲应接到哪个引脚b1)A:1)????试题3、74LS192是___________计数器芯片。

单时钟2-10进制A:单时钟2-10进制计数器????实验四 555定时器应用电路 (开放时间:2014/11/17至2014/11/29)试题3、555定时器的Vcc是第几管脚GND是第几管脚 B 1脚;8脚A:1脚;8脚????试题1、单稳态触发器的暂稳时间tw与输入信号的关系应为__D_____。

(1) tw 小于输入信号的周期? (2) tw小于输入信号的低电平时间(3) tw 小于输入信号的高电平时间? (4) tw大于输入信号的低电平时间:1):2):3):4)试题2、多谐振荡器中电容电压最大值和最小值分别为___B_______。

:+Vcc和0;+2/3Vcc和+1/3V:+2/3Vcc和+1/3Vcc:±1/3Vcc试题5、施密特触发器电容电压最大值和最小值分别为B___________。

?:+Vcc和0?+2/3Vcc和+1/3V:+2/3Vcc和+1/3Vcc?:±1/3Vcc试题3、本实验中555芯片需要的直流稳压电源为__A___。

:+5V:±5V:+12V:±12V题2、555芯片的管脚为__A__。

?:8个?:14个?:16个?:18个试题3、多谐振荡器的可调电阻RA增大时,输出波形的___A_____。

?周期增大,占空:周期增大,占空比增大?周期减小,占空:周期减小,占空比增大?周期增大,占空:周期增大,占空比减小?周期减小,占空:周期减小,占空比减小试题4、压控振荡电路中,随着控制电压的减小,输出波形的___D___。

?周期增大,占空:周期增大,占空比增大?周期减小,占空:周期减小,占空比增大?周期增大,占空:周期增大,占空比减小?周期减小,占空:周期减小,占空比减小试题2、压控振荡电路中,随着控制电压的增大,输出波形的__A_____。

周期增大,占空:周期增大,占空比增大?周期减小,占空:周期减小,占空比增大?周期增大,占空:周期增大,占空比减小?周期减小,占空:周期减小,占空比减小减小时,输出波形的____D____。

试题5、多谐振荡器的可调电阻RA?周期增大,占空:周期增大,占空比增大?周期减小,占空:周期减小,占空比增大?周期增大,占空:周期增大,占空比减小?周期减小,占空:周期减小,占空比减小试题3、单稳态触发器的输入信号为一高电平时,输出为__B_____。

?:高电平?:低电平?:不确定·实验七 A/D和D/A转换器(3选1) (开放时间:2014/12/8至2014/12/20)试题2、在D/A转换电路中,数字量的位数越多,分辨输出最小电压的能力__B_:越弱?:越强试题3、 ADC0804是__A位A/D转换器?:8?:10试题2、 ADC0804是_A_的A/D转换器?:逐次逼近式?:双积分型试题4、数模转换电路中,模拟地和数字地是否需要共地A?:需要?:不需要试题5、某D/A转换器满刻度输出电压为10V,其最小输出电压增量为U LSB=39mV,由此可知该转换器是__A_为D/A转化器?:8?:10试题1、 D/A转换器是将____信号转换为____信号A:数;模:模;数?试题5、数模转换电路中,模拟地和数字地是否需要共地A?:需要?:不需要试题4、 ADC0804是A_位A/D转换器:8:10试题5、 A/D转换器是将____信号转换为____信号B:数;模:模;数·实验七抢答电路的设计(3选1) (开放时间:2014/12/8至2014/12/20)试题1、一片74LS175数字芯片里面集成了几个D触发器D?:1?:2?:3?:4试题1、 74LS175数字芯片的清零端和时钟端是几个D触发器共用D?:1?:2?:3?:4试题2、 74LS32数字芯片是什么门D?:与门?:与非门?:非门?:或门试题3、 74LS161是什么芯片D?:译码器?:编码器?:寄存器?:计数器如果74LS161工作在计数状态,那么ENP和ENT控制端应当接什么电平D?ENP接高电平,E:ENP接高电平,ENT接低电平?ENP接低电平,E:ENP接低电平,ENT接高电平?ENP接低电平,E:ENP接低电平,ENT接低电平?ENP接高电平,E:ENP接高电平,ENT接高电平试题3、一片74LS32数字芯片里面有几个或门?:1?:2?:3?:4A试题4、 74LS32数字芯片有几个引脚D?:10?:12?:16?:14抢答电路中的时钟脉冲电路怎么设计B?由555定时器组成:由555定时器组成的单稳态电路?由555定时器电路:由555定时器电路组成的多谐振荡器?由555定时器电路:由555定时器电路组成的压控振荡电路试题5、 74LS175数字芯片的供电电压是多少B?:-5V?:+5V?:±5V?:±12V试题2、 74LS175数字芯片有几个引脚?:10?:12?:16?:14 b·实验七随机存储器RAM应用(3选1) (开放时间:2014/12/8至2014/12/20)试题1、当μPD2114进行写操时R/W=_B?:1?:0随机存储器RAM具有_A功能?:读/写?:无?:只读?:只写试题2、随机存储器μPD2114在进行读、写数据时,CS和RD/RW引脚需要满足一定的时序,当向μPD2114写入数据时下面步骤正确的是B(1) ???a)确定存储单元的地址;b)使μPD2114片选端有效(CS= 0);c)使μPD2114为写操作状态输入数据;d)使读写控制端置高(R/W= 1)后使μPD2114片选信号无效(CS= 1)读写控制端置高(R/W= 1)。

相关文档
最新文档