安徽大学2016年数字电路与逻辑设计初试试题

合集下载

安徽大学2016年数字电路与逻辑设计初试试题

安徽大学2016年数字电路与逻辑设计初试试题

)。
共 4 页/第 1 页
8 VCC R2
vCO 5 6
+ C4 -
C1
v R3 I2
+ C5
-

R1 C3
7 R4
TD
C2
1
555 vO
(A)R1、C1; (B)R2、C2;(C)R1、C1;R2、C2; (D)R2、C2、C3。
9、 组合逻辑电路竞争冒险现象原因是(
)。
(A)电路中没有包含冗余项,即逻辑函数是最简式而不是由全部主要项构成;
(A)每触发一次,输出一串周期性脉冲,其周期由电路的阻容参数决定;
(B)每触发一次,输出一个矩形脉冲,脉冲宽度由电路的阻容参数决定;
(C)每触发一次,输出一个矩形脉冲,脉冲幅度由电路的阻容参数决定;
(D)将输入波形高于某个稳态值的部分消去,变为只有一个稳态的波形,稳态的幅度由电路
阻容参数决定。 4、 右边卡诺图中,填 1 的部分对应函数 F f (A, B,C, D) 四个最小项为(
D0
D1
1
Q0 Q1 Q2 Q3 ET
Co
D2 D3
1 EP
74LS161
1
LD
1
CP
CLK
RD
D0 D1 D2 D3
0 0
D4 D5 D6 D7
D
共 4 页/第 3 页
五、设计题(本大题共 40 分) 1、 目前手上只有 4 个两输入或非门和一个非门,尝试实现两变量 A、B 的异或电路
F(A, B) A B ,并画出实现的门电路图。 2、 给定一片双 4 选 1 芯片 74153,功能表如下图右边表格,利用 74153 和一个异或门,设计

《数字逻辑》练习题1

《数字逻辑》练习题1

《 数字逻辑 》测试题一、填空题1. 设计同步时序逻辑电路时,若有6个状态,至少需要选用( )个触发器2. (189)10=( )23. (391)10=( )8421BCD 码4. 10(67.9)=( )25. 将改写成最大项表达式为( )6.的对偶函数是( )二、判断改错题1. 若(A,B )为等效状态对,(B,C )也为等效状态对,则(A,B,C )构成一个等效类。

( )2. F(A,B,C)=Σm(1,3,4)=ПM(0,2,5,6,7)3. 时序逻辑电路均包含有触发器。

( )4. 触发器是构成各种复杂数字系统的一种基本逻辑单元( )5. 脉冲异步时序逻辑电路与同步时序逻辑电路的主要区别是输入为脉冲信号。

( )6. 若逻辑变量a 和b 满足ab=a+b ,则a=b ( )6. 脉冲异步电路也可以看成是特殊的电平异步电路( )7.判断两个逻辑函数是否相等,通常有两种方法,一种是列出输入变量所有可能的取值的组合;另一种是逻辑代数的公理,定理和规则证明。

( )8.描述逻辑函数常用方法有逻辑表达式、真值表、卡诺图。

( )9.将逻辑函数表达式F 中所有的“·”变成“+”,“+”变成“·”,“0”变成“1”,“1”变成“0”F 的反函数,这一规则称为反演规则。

( )10.2421码的1011,其权展开式为3。

( )三、用公式对下列表达式化简成最简“与或”式 1、))()()((),,,(D C A C B C A B A D C B A F +++++=2、))((),,,(B A C B A C B A D C B A F +++++=3. K=∑m(03,4,5)·∑m(3,5)四、已知函数表达式,试完成下面小题1.用卡诺图求解函数的最简“或与”表达式2.将该函数表达式用PLA阵列加以实现。

2018年安大数电考研资料

2018年安大数电考研资料

2018年安大数电考研资料第一篇:2018年安大数电考研资料安徽大学《813数字电路与逻辑设计》全套考研资料包含:(使用于专业:安徽大学电子信息工程学院——电路与系统、微电子学与固体电子学、电磁场与微波技术、通信与信息系统、信号与信息处理、电子与通信工程(专硕)、集成电路工程(专硕))一、安徽大学《数字电路与逻辑设计》历年考研真题及答案解析2001-2006年安徽大学《数字电路与逻辑设计》考研真题与答案。

近10年考研真题及答案:2007年安徽大学《数字电路与逻辑设计》考研真题(含答案)2008年安徽大学《数字电路与逻辑设计》考研真题(含答案)2009年安徽大学《数字电路与逻辑设计》考研真题(含答案)2010年安徽大学《数字电路与逻辑设计》考研真题(含答案)2011年安徽大学《数字电路与逻辑设计》考研真题(含答案)2012年安徽大学《数字电路与逻辑设计》考研真题(含答案)2013年安徽大学《数字电路与逻辑设计》考研真题(含答案)2014年安徽大学《数字电路与逻辑设计》考研真题(含答案)2015年安徽大学《数字电路与逻辑设计》考研真题(含答案)2015年安徽大学《数字电路与逻辑设计》考研真题(含答案)2016年安徽大学《数字电路与逻辑设计》考研真题(含答案)二、安徽大学《数字电路与逻辑设计》历年期末试题安徽大学2009-2010-1数电期末试题_A 安徽大学2010-2011-2数电期末试题_A 安徽大学2010-2011-2数电期末试题_B 安徽大学2013-2014-2数电期末试题-A 安徽大学2011-2012-2数电期末试题_A(含答案)安徽大学2011-2012-2数电期末试题_B(含答案)安徽大学2012-2013-2数电期末试题_A(含答案)安徽大学2012-2013-2数电期末试题_B(含答案)三、安徽大学《数字电路与逻辑设计》考研复习笔记全书考点总结:共21页,对全书进行了总结概括,思路明确,考点精炼,适合进行知识梳理与考前复习。

安徽大学数字电子技术考试试题A2010(定稿)

安徽大学数字电子技术考试试题A2010(定稿)

大学2009— 2010学年第二学期 《数字电子技术》考试试卷(A 卷)(闭卷 时间120分钟)一、填空题(每空1分,共15分)1、十进制数 73.75的二进制数为 __1001_001 01110101 ___________________2、 当TTL 与非门的输入端悬空时相当于输入为 ______ 电平。

3、 在数字电路中,不论哪一种逻辑门电路,其中的关键器件是 MOS 管或BJT ,它们均可以作为 _________ 件。

4、时序逻辑电路在 CP 脉冲作用下,由无效状态自动回到有效序列称为电路具有5、TTL 反相器的输入级由BJT 构成,输出级采用推拉式结构,其目的是为了 口增强带负载的能力。

6当七段显示译码器的输出为高电平有效时,应选用共 _________ ■极数码管。

7、 用4个触发器可以存储 _______ 二进制数。

8、 如果对键盘上108个符号进行二进制编码,则至少要 ______ 二进制数码。

9、 时序逻辑电路分为同步时序和 _____________ 大类。

10、 _________________________________________________________________________ 几个集电极开路与非门(OC 门)输出端直接相连,配加负载电阻后实现 __________________ 能。

11、表达式F ABC BC 能否产生竞争冒险 _____________ (可能/不可能) 12、 表达式F AB C ,用与非门实现的表达式是 ____________________ 。

13、 一个四位串行数据,输入四位移位寄存器,时钟脉冲频率为 1kHz ,经过_______ ,8421BCD 码为 _01110011, 装 超 勿 题 答_____ m s可转换为4位并行数据输出。

14、多谐振荡器有—个稳定状态二、单选题(每题1分,计10分)231、 _______ D — 路在任何时刻只能有一个输出端有效。

安徽大学数电试卷

安徽大学数电试卷

数字电子技术题型:填空10题10分、单项选择10题20分、计算分析5题40分、设计2题30分第一部分:基本概念与理论1、数制:任意进制数 iii N K R∞=-∞=⨯∑,R 为基,Ki 是第i 次幂的系数如10进制的100表示为3进制的数:432013(100)30323033(10201)D =+⨯+⨯+⨯+= 数制转换:整数部分:除基取余;小数部分:乘基取整16进制:4位2进制是一位16进制 (10111001011.01001)(5.48)B H CB = 8进制:3位2进制是一位8进制 (10111001011.01001)(27B O =2、算数运算:无符号数及带符号数带符号数:最高位为符号位,正数符号位为0,负数符号位为1 补码:正数原码、反码、补码相同;负数补码=反码+1 如(-6)原=1110;(-6)反=1001; (-6)补=10103、二进制代码:BCD 码:8421BCD 码;2421BCD 码、5421BCD 码(有权码) 如:(38.47)D =(0011 1000.0100 0111)BCD8421 格雷码(无权吗,相邻性,避免误码)、ASCII 码4、基本逻辑运算:与、或、非;与非、或非、异或、同或 表示方法:真值表、逻辑表达式、逻辑图、波形图5、逻辑代数基本定律:0-1律、重叠律、互补律、还原律、结合律、交换律、分配律、吸收律、反演律 基本规则:代入规则、反演规则、对偶规则6、逻辑函数的代数化简法:最简与或式、与非-与非、或-与、或非-或非、与-或非(使用反演律)()()L A C C D AC C D = A C C D =++=+⋅7、最小项:n 个变量X1, X2, …, Xn 的最小项是n 个因子的乘积,每个变量都以它的原变量或非变量的形式在乘积项中出现,且仅出现一次。

一般n 个变量的最小项应有2n 个。

逻辑函数的最小项表达式:经过变换,任何一个逻辑函数,都能表示成唯一的最小项表达式。

安大考研数字电路逻辑设计

安大考研数字电路逻辑设计
第59页/共98页
• F*的最小项表达式的求法:
(1)求F的反函数的最小项表达式:
• 由2n个最小项中除去F中已包含的最小项以外的全 部最小项组成
(2) F*中的最小项与F反中最小项一一对应,对应 关系为:
• 如果F反中最小项号码为i,则F*中有号码为(2n-1) -i的最小项。
F : 0 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15
“与非”门的数量取决于尾部因子的种类数 尾部因子:每个乘积项中带非号部分的因子
• 第2级:中间级(与项级) 器件数取决于乘积项的多少
• 第3级:输出级(或项级)
第56页/共98页
• 为了获得最佳的设计结果
①尽可能合并乘积项,以减少第2级器件数。 能合并的乘积项:
除尾部因子之外,其它变量因子(原变量) 完全相同的乘积项。 ②尽可能减少尾部因子的种类,以减少第1级 的器件数
卡诺图中最小项格中的 值(0或1)对应相连
第64页/共98页
• 当输入变量<选择器的地址端时: • 高位地址端接地 • 相应的数据输入端接地 • 例 用8选1数据选择器实现函数
F AB AB AB
第65页/共98页
• 2.用具有n个地址输入端的数据选择器 实现m变量逻辑函数(m>n)
• ①扩展法(增加器件): • 将2n选1数据选择器扩展成2m选1数据选择器 • ②降维图法(不增加器件): • 将m变量的函数转换成n变量函数
• 4位数值并行比较器 • (A3-A0与B3-B0比较)
第30页/共98页
• 4位数值比较器真值表
第31页/共98页
• 4位数值比较器逻辑符号
第32页/共98页
• 利用级联输入端扩展

数字电路与逻辑设计习题及参考答案

数字电路与逻辑设计习题及参考答案

数字电路与逻辑设计习题及参考答案数字电路与逻辑设计习题及参考答案- 2 -⼀、选择题1. 以下表达式中符合逻辑运算法则的是 D 。

A.C ·C=C 2B.1+1=10C.0<1D.A+1=12. ⼀位⼗六进制数可以⽤ C 位⼆进制数来表⽰。

A. 1B. 2C. 4D. 163. 当逻辑函数有n 个变量时,共有 D 个变量取值组合?A. nB. 2nC. n 2D. 2n4. 逻辑函数的表⽰⽅法中具有唯⼀性的是 A 。

A .真值表 B.表达式 C.逻辑图 D.状态图5. 在⼀个8位的存储单元中,能够存储的最⼤⽆符号整数是 D 。

A.(256)10B.(127)10C.(128)10D.(255)106.逻辑函数F=B A A ⊕⊕)( = A 。

A.BB.AC.B A ⊕D. B A ⊕7.求⼀个逻辑函数F 的对偶式,不可将F 中的 B 。

A .“·”换成“+”,“+”换成“·” B.原变量换成反变量,反变量换成原变量 C.变量不变D.常数中“0”换成“1”,“1”换成“0” 8.A+BC= C 。

B B.A+C C.(A+B)(A+C) D.B+C9.在何种输⼊情况下,“与⾮”运算的结果是逻辑0。

DA.全部输⼊是0 B.任⼀输⼊是0 C.仅⼀输⼊是0 D.全部输⼊是110.在何种输⼊情况下,“或⾮”运算的结果是逻辑1。

AA.全部输⼊是0 B.全部输⼊是1 C.任⼀输⼊为0,其他输⼊为1 D.任⼀输⼊为1 11.⼗进制数25⽤8421BCD码表⽰为 B 。

A.10 101B.0010 0101C.100101D.1010112.不与⼗进制数(53.5)10等值的数或代码为C 。

A.(0101 0011.0101)8421BCDB.(35.8)16C.(110101.11)2D.(65.4)813.以下参数不是矩形脉冲信号的参数D 。

A.周期B.占空⽐C.脉宽D.扫描期14.与⼋进制数(47.3)8等值的数为: B A. (100111.0101)2 B.(27.6)16 C.(27.3 )16D. (100111.101)215. 常⽤的BCD码有 D 。

安徽大学816数字电路与逻辑设计历年考研真题汇编(含部分答案)01-12-1314回忆版

安徽大学816数字电路与逻辑设计历年考研真题汇编(含部分答案)01-12-1314回忆版
8.设计一个可变模值的同步计数器,当控制信号M=0时,实现模7计数,当M=1时,实现模5计数。画出原始状态图,列出状态转移表。(10分)
9.试用74161的异步置0功能构成37进制计数器。(20分)
2011年安徽大学数字电路与逻辑设计考研真题
一、根据题意直接给出答案(共30分,每空2分)
1.将 转换成二进制数______。
(1)设计一个7进制计数器,要求利用复位端 (清零端),给出状态转移图及简要说明,画出芯片管脚连接电路图(允许加少量门电路)。(本小题15分)。
(2)在你的七进制设计中给出计数器进位端输出信号C(允许加少量门电路),能不能直接用74LS163芯片CO管脚作为七进制计数器的进位输出信号?为什么?(本小题10分)
图4
6.试用3-8线译码器实现一组多输出逻辑函数。(10分)
7.设计一个可以实现2位二进制数值比较器,设A=A1A0,B=B1B0,F为输出。当 时,F为1,其余情况下为0。(30分)
(1)用与非门(既有原变量又有反变量输入)实现
(2)用2片3-8线译码器实现
(3)用1片8选1数据选择器实现
(4)用PROM实现
目 录
2001年安徽大学816数字电路与逻辑设计考研真题
2002年安徽大学816数字电路与逻辑设计考研真题
2003年安徽大学816数字电路与逻辑设计考研真题
2004年安徽大学816数字电路与逻辑设计考研真题
2005年安徽大学816数字电路与逻辑设计考研真题
2006年安徽大学816数字电路与逻辑设计考研真题
5.直接写出函数 的对偶式和反演式: ______; ______。
6.存储器根据功能可以分为______存储器(简称RAM)和______存储器(简称ROM)。

安徽大学数电试卷

安徽大学数电试卷

安徽大学2008—2009学年第二学期《数字电子技术》考试试卷(A 卷)(闭卷 时间120分钟)一、填空题(每空2分,共20分) 1、CMOS 逻辑门电路是目前应用最广泛的逻辑门电路。

其优点是集成度高,_________________,扇出数大,噪声容限亦大,开关速度较高。

2、TTL 反相器的输入级由BJT 构成,输出级采用推拉式结构,其目的是为了________________和增强带负载的能力。

3、在数字电路中,不论哪一种逻辑门电路,其中的关键器件是MOS 管或BJT ,它们均可以作为___________器件。

4、逻辑门电路的主要技术参数有输入和输出高、低电平的最大值或最小值,传输延迟时间,功耗,________________,扇入数和扇出数。

5、锁存器和触发器都是具有存储功能的逻辑电路,是构成时序电路的基本单元,每个锁存器或触发器都能存储_______位二值信息。

6、触发器是对时钟脉冲____________敏感的电路。

7、当一个逻辑门的两个输入端的信号同时向相反方向变化,而变化的时间有差异的现象称为竞争,由竞争而可能产生输出干扰的现象称为___________。

8、在逻辑体制中有正、负逻辑的规定,正负逻辑可以等效变换,对于正逻辑的“与非”功能,变换成负逻辑相当于“______________”功能。

9、时序逻辑电路分为同步时序和_____________两大类。

10、同步时序电路的设计,首先根据逻辑功能的需求,导出原始状态图或原始状态表,有必要时需进行_______________,继而对状态进行编码,然后根据状态表导出激励方程组和输出方程组,最后画出逻辑图完成设计任务。

题 号 一 二 三 四 五 总分 得 分阅卷人院/系 年级 专业 姓名 学号答 题 勿 超 装 订 线 ------------------------------装---------------------------------------------订----------------------------------------线----------------------------------------得分二、单选题(每题1分,计5分)1、十进制数56的8421BCD 码是( )。

安徽大学-数字电路期末试卷

安徽大学-数字电路期末试卷

安徽大学《数字电子技术》考试试卷(B卷)(闭卷时间120分钟)院/系年级专业姓名学号一、选择题(每题3分,共12分)1、下列逻辑函数表达式中与F=AB’ +A’B功能相同的是()。

A、BA⊕B、A’⊕B C、(A⊕B )’ D、A’⊕B’2、采用8421BCD码表示十进制数20.75,为()。

A、00010100.11B、00101.11C、00100000.01110101D、00010100.001100003、带符号位的101010的补码为()A、110101B、110110C、101010D、0101104、如图所示,当EN=1时,电路处于什么状态()。

A、Y=A’B、Y处于高阻状态C、Y=AD、Y=0图1.4二、填空题(每题4分,共16分)1、为实现将J K触发器转换为T触发器,应使。

2、逻辑函数Y=AB+ A’ C+BC+BCDE 化简结果为。

3、一个8421BCD码计数器至少需要个触发器。

4、右图①和②图分别表示电路图2.4三、简答题(每小题8分,共24分)1、(1)用逻辑代数的基本公式和常用公式将逻辑函数化为最简与或形式Y1=BC ’+ABC ’E+B ’(A ’D ’+AD)’+B(AD ’+A ’D)(2)将逻辑函数化为最简与或形式Y2(A,B,C,D)= ∑m (3,5,6,7,10)+∑d (0,1,2,4,8)2、请分析图题3.2所示CMOS 电路的功能,并说明其工作原理。

1RCG 1G 2+U DDAu 1O u Ou u ≥1图3.2得分3、边沿型D触发器的输入波形如图3.3所示,画出Q 端的波形。

设触发器的初始状态为“0”。

Q Q’CLKDttt Q图3.3四、综合设计题(第1,2题每题14分,第3题20分,共48分)1、某工厂有三个车间和一个电站,站内有两台发电机G1和G2,G1是G2容量的两倍。

如果一个车间开工,只需运行G2;如果两个车间开工,只需运行G1;如果三个车间同时开工,则两台发电机需要同时运行。

数字电路和逻辑设计基础(含答案)(精编文档).doc

数字电路和逻辑设计基础(含答案)(精编文档).doc

【最新整理,下载后即可编辑】
数字逻辑习题
1.仅用NOR门来构造下面函数的逻辑网络:H=(XY)’Z’
2.仅用NAND门来构造下面的函数的逻辑网络:D=(A+B)B’
3.求出由下面逻辑网络产生的函数G的最简单形式
4.卡诺图化简:G(A,B,C,D)=Σm(2,3,4,7,8,14,15)
5. 卡诺图化简:G(A,B,C,D)=Σm(0,1,3,4,6,7,12,13,14)
6.卡诺图化简:G(A,B,C,D)=Σm(0,4,5,6,7,8,13,14,15)
7.卡诺图化简:G(A,B,C,D)=Σm(1,2,3,4,6,7,9,12,13)
8.采用一个组合电路来控制一个十进制的七段显示,此电路有4个输入,并提供用压缩十进制数表示的4位代码(0(d)=0000,……8(d)=1000,9(d)=1001)。

7个输出用来定义哪段激活,以显示给定的十进制数
(1)写出这个电路的真值表
(2)用sop形式表示真值表
(3)用pos形式表示真值表(4)写出各段化简的表达式
7.时序电路分析
Q
Q
SET
CLR
D
X
Clock
Y
补充:
【最新整理,下载后即可编辑】。

安徽大学考研数字逻辑电路设计历年真题答案

安徽大学考研数字逻辑电路设计历年真题答案

F1 AB BC AB ABC ;
参考答案: F1 ( A A) B BC ABC B BC ABC ( B B )( B C ) ABC
B C ABC BC ABC A BC
2
F2 ( A, B, C , D ) m(2,3, 6,10,12,14) d (0,5, 7,9,11) 。
根据电路图画出的真值表如下:
根据电路图,我们可以看出电路的输出从最大减小到最小。 (3)分析图(c)电路功能 ①在不考虑 CR 总清零情况下,两片 74161 的 QD QC QB QA 端分别构成什么计数器?模为
多少?画出状态转换图。 ②两片 74161 以及总清零控制电路共同构成的计数器模为多少?阐明理由。
电路转移表如下:
3
设计一运算电路,输入为 A= A1 A0 和 B= B1 B0 ,输出为 Y=3A+2B,亦为二进制数。
(1) 试用 3-8 线译码器实现之。 (2) 试用 ROM 实现之。 参考答案:Y 最大为 15,则设 Y Y3Y2 Y1Y0 ,列出真值表如下:
我们可以得出如下关系式
Y3 Y7 Y9 Y10 Y11 Y12 Y13 Y14 Y15 Y2 Y2 Y3 Y5 Y6 Y11 Y8 Y11 Y14 Y15 Y Y1 Y1 Y3 Y4 Y6 Y8 Y11 Y14 Y15 Y0 Y4 Y5 Y6 Y7 Y12 Y13 Y14 Y15
n
n
n 1
T n1
0 0 0 0 0 0 1 1 1 0 1 0 0 1 0 1
2
试用若干片 128 4 RAM 扩展成 256 8 RAM,画出电路(可加若干门电路)
参考答案:看书的讲解电路图如下:需进行字各位扩展

2016年安徽大学考研真题及资料 安大考研真题

2016年安徽大学考研真题及资料 安大考研真题

布丁考研网的安大团队由数位安徽大学在读研究生学长组成,我们都亲身亲历过安大考研,不仅备考复习经验丰富,手头上有大量的专业课复习资料,而且考入合工大后,收集到了很多工大本身不对外公布的真题资料。

除了提供高参考价值的复习资料外,我们还提供免费的报考咨询服务,大家有任何考研方面的问题均可以咨询我们。

成立三年以来,帮助很多同学如愿考入向往已久的安徽大学。

我们收集整理了安徽大学很多考研科目的精品资料,主要有431金融学综合,501造型基础,502专业基础,611马哲原理,612法理学、宪法学,613社会学理论,614马克思主义基本原理,615语言文学基础,616译介学,617基础英语,618基础俄语,619基础日语,620新闻传播史论,621管理学,622中外音乐史,623戏剧学基础,624中外美术史,625设计概论,626数学分析,627高等数学,628综合化学(一),629生物化学,630普通生物学,648考古学基础,666单独考试数学,801哲学综合,802政治经济学,803西方经济学(含微观经济学、宏观经济学),804刑法学、民法学,805社会学研究方法,806马克思主义经典著作,807阅读与写作,808比较文学原理,809英语综合知识,810俄语综合知识,811日语综合知识,812新闻传播实务,813管理学,814公共行政学,815信息资源管理,816和声与曲式,817戏剧评论与写作,818美术概论,819高等代数,820普通物理,821物理化学,822普通生物学,823生态学B,824生态学A,825环境学,826环境工程,827地球科学导论,828地理信息系统概论,829数字电路与逻辑设计,830自动控制原理,831电路,832计算机专业基础(数据结构、操作系统),833软件工程专业基础(高级语言程序设计、数据结构)预览、实物图,保证资料货真价实。

学长整理的资料中,除了官方原版的考研真题外,还提供了详细的答案解析,其中很多的答案是官方的阅卷答案,带有详细的得分点,对于备考过程中如何组织答案,如何抓住踩分点具有重要的指导意义;此外,我们还提供了一些重要的考研复习笔记,这些笔记是我们通过分析历年考研真题、最新考试大纲的基础上分析总结而来的,通过本考研笔记可以快速地抓住重点和考点。

大学数字电路与逻辑设计考试试题.

大学数字电路与逻辑设计考试试题.

审核人: 试卷分类(A 卷或B 卷) B 学期: 2010 至 2011 学年度 第 一 学期 课程: 数字电路与逻辑设计 课程代号: 005A1080 使用班级: 信息工程学院08级 姓名: 学号:一、基本题(301. 用公式法化简函数BA B A Y ++••=1(5分)答案:C B A A C C B C A C A Y +)+•(=++••=1(1分)=C B A C +)+((1分) =C B A C B C ++•(1分) =)++(B A B C (1分)=C (1分)2. 试用卡诺图法将下面逻辑函数化成最简与-或式。

(必须画出卡诺图,圈“1”,8分)∑∑)13,12,11,10,8,7,4,2(+15,14,9,6,10(=2d m Y ), 答案: C B BC Y •+=23. 已知74LS00为四个2输入与非门,其20=OL I mA ,1=OH I mA ,2=IL I mA ,μA 50=IH I ,计算74LS00最多可驱动几个同类门。

(6分) 答案:IL OL ≥I N I L ,10=≤IL OL L I I N (2分);IH H OH 2≥I N I ,10=2≤IHOHH I I N (2分);故10=H N (2分) 4. 画出图1.1所示D 触发器对应CLK 、、D 的Q 端波形。

(4分) 答案:AB CD0001111010001101111111××××××××1.1图(a)字量为100000时,输出模拟电压O v 为3.6V ,计算输入数字量为10101000时,输出电压时多少?(7分) 答案:(1)=O v -ii i D V 22∑78REF (3分) (2)=6.3-78REF2×2V ;=REFV -7.2V (2分)输入数字量为10101000时,=O v -V 725.4=)2+2+2(22.73578(2分)二(10分)、图2(a )由集成3线-8线译码器74HC138构成的逻辑电路,试分析其逻辑功能。

2017年安徽大学数字电路与逻辑设计考研真题

2017年安徽大学数字电路与逻辑设计考研真题

2017年安徽大学数字电路与逻辑设计考研真题复习资料安徽大学2007—2008学年第 2学期 《 脉冲与数字电路 》考试试卷(B 卷)(闭卷 时间120分钟)一、单项选择题(每小题2分,共20分)1. 十进制数53转换成八进制数应为( B )。

A. 64B.65C. 66D. 110101 提供历年安徽大学数字电路与逻辑设计考研真题及答案,请加Q 1264512630 本宣传长期有效 2. 逻辑函数()F A A B =⊕⊕ =( D )。

A. A BB. AC. A B ⊕D. B 3. 函数F ABC ABCD =+的反函数为( C )。

A. ()()F A B C A B C D =+++++B. ()()F ABC ABCD =C. ()()F A B C A B C D =+++++D. F A B C A B C D =++++++ 4.在图1所示的T T L 电路中,输出应为( )。

A . F =0 B. F =1C. F =AD. F =A图15. 将F ABC A CD CD =++展开成最小项表达式应为( A )。

A.(0,3,4,7,8,12,14,15)m ∑ B. (0,3,4,7,8,12,13,15)m ∑ C. (0,2,4,7,8,12,14,15)m ∑ D. (0,3,4,7,8,11,14,15)m ∑院/系 年级 专业 姓名 学号答 题 勿 超 装 订 线 ------------------------------装---------------------------------------------订----------------------------------------线----------------------------------------6. 用异或门实现反相功能,多余输入端应接( B )。

A. 地B. 高电平C. 低电平D. 以上都不正确7. 同C B A +相等的逻辑函数表达式是( D )。

安徽大学数字逻辑电路试题与答案6

安徽大学数字逻辑电路试题与答案6

安徽大学2008—2009学年第 二 学期《 脉冲与数字电路 》考试试卷(B 卷)(闭卷 时间120分钟)一、 选择题(每小题2分,共20分)1. 十进制数53转换成八进制数应为( )。

A. 62 B.63 C. 64 D. 652. 对n 个变量,最小项的个数为( )。

A. nB. 21n -C. 2nD. 21n +3. 用异或门实现反相器功能,多余输入端应接( )。

A. 地 B. 低电平 C. 高电平 D. 以上都不正确4. 使用TTL 集成门电路时,为实现总线系统应该选用( )门电路。

(A) 集电极开路TTL 与非门 (B)三态输出门 (C)TTL 或非门 (D) OD 门5. 将F ABC A CD CD =++展开成最小项表达式应为( )。

A.(0,3,4,7,8,12,14,15)m ∑ B. (0,3,4,7,8,12,13,15)m ∑ C. (0,2,4,7,8,12,14,15)m ∑ D. (0,3,4,7,8,11,14,15)m ∑6、 芯片74LS00中,LS表示 ( )A 、高速COMSB 、低功耗肖特基C 、低速肖特基D 、低密度高速7. 将一个JK 触发器转变成T 触发器,JK 触发器的输入应该采取的连接方式:( )A. J T K T=⎧⎪⎨=⎪⎩ B.11J K =⎧⎨=⎩ C. J TK T =⎧⎨=⎩ D. J TK T⎧=⎪⎨=⎪⎩ 8. 对于非完全描述的逻辑函数,用卡诺图化简时,任意项( )处理。

A. 必须当作0 B. 必须当作1C. 方便化简时当作1,不方便化简时当作0D. 以上都不正确9. 用6264型RAM 构成一个328K ⨯位的存储器,需要( )根地址线。

A. 15B. 14C. 13D. 1210.用全加器将8421B C D 码转换成余3B C D 码时,其中固定的一个输入端应接( )。

院/系 年级 专业 姓名 学号答 题 勿 超 装 订 线------------------------------装---------------------------------------------订----------------------------------------线----------------------------------------A. 0011B.1100C. 1101D.1000二、 填空题(每空1分,共10分)1. TTL 与门多余输入端应该接 ,TTL 或门多余输入端应该接 。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

(A)串并转换; (B)并串转换; (C)脉冲节拍延迟; (D)数据选择
二、简答题(共 15 分,每小题 5 分)
1、 数字电路工程应用中可以用芯片代替,同或门、异或门可以代替什么门?怎么连接?
2、 常用集成电路都使用了推拉式输出方式,简要说明推拉式输出方式的主要优、缺点?
3、 数字电路存在的竞争冒险现象,组合电路采用脉冲选通方法能克服。有人说,同步时序
2、 卡诺图法化简函数: Y (A, B,C, D) m(1, 2,3,9,10,11,15) 。 (写出化简过程:填卡诺图、
画圈、化简) 四、分析题(本大题共 55 分)
共 4 页/第 2 页
1、 在输入信号 A、D 变化瞬间,输出 Z 应有 1 变 0,但变化过程中出现了一次反复,如图所
)。
共 4 页/第 1 页
8 VCC R2
vCO 5 6
+ C4 -
C1
v R3 I2
+ C5
-
R1 C3
7 R4
TD
C2
1
555 vO
(A)R1、C1; (B)R2、C2;(C)R1、C1;R2、C2; (D)R2、C2、C3。
9、 组合逻辑电路竞争冒险现象原因是(
)。
(A)电路中没有包含冗余项,即逻辑函数是最简式而不是由全部主要项构成;
逻辑电路的输入在时钟变化之前稳定情况下,它的时钟脉冲实际上就是能克服竞争冒险
现象发生的选通脉冲,除了时钟与时钟之间的竞争之外,不存在其他的竞争和冒险现象,
简述这句话是否正确?简要分析原因。
三、计算题:(共 20 分,每小题 10 分)
1、 逻辑函数 F(A, B,C,D) (A B C)(D C) ABC ,其中 A 为最高位,写出 F 的对偶函数 F 、 反函数 F 及三个函数的最简与或表达式。
2016 年入学考试试题
一、填空及选择题(共 20 分,每小题 2 分)
1、 将(3A.8)16 转换成 8421 BCD 码:________________________。
2、 具有 14 位地址码,可同时存取 16 位的 RAM,其容量为__________________。
3、 单稳态触发器的功能是( )。
F AC
), BD 00 01 11 10
00
01 1 1 1 1
11
10
开启 脉冲关闭 脉冲 Nhomakorabea电路器件
6、 对于一个逻辑函数表达式,( )是唯一的。
(A)最简“与或”表达式; (B)两级“与非”表达式;
(C)异或表达式;
(D)最大项表达式;
7、 关于半导体存储器,下列描述正确的是( )。
(A)随机存取存储器,使用的时候需要进行刷新和再生;
(A)每触发一次,输出一串周期性脉冲,其周期由电路的阻容参数决定;
(B)每触发一次,输出一个矩形脉冲,脉冲宽度由电路的阻容参数决定;
(C)每触发一次,输出一个矩形脉冲,脉冲幅度由电路的阻容参数决定;
(D)将输入波形高于某个稳态值的部分消去,变为只有一个稳态的波形,稳态的幅度由电路
阻容参数决定。 4、 右边卡诺图中,填 1 的部分对应函数 F f (A, B,C, D) 四个最小项为(
(B)一个输入信号经过多个延时不同的路径影响输出,或者多个输入信号同时变化,存在
先后快慢的差异;
(C)电路输出端没有采取相应的措施,如没有采用选通的方法或者加滤波电容;
(D)在输入信号变化前后,稳定状态输出值不同,如输出由 1 变成了 0 或者由 0 变成了 1。
10、移位寄存器不能完成的是( )。
电路实现: F(A, B,C, D) BC BD AB ABCD
3、 试用下降沿 D 触发器和适当门电路设计一个 0011 序列检测器,该检测器有一个输入端, 一个输出端。当输入的序列为 0011 时,输出为 1;其他输入时,输出为 0。要求状态编 码采用循环码。 共 4 页/第 4 页
D 触发器初态为 0,分析图中电路,写出状态表,画出状态转移图。
D QD
CPD
QD
01
Q0 Q1 Q2 Q3
DIL DIR
1 RD CP
CP
S0 74194
S1
D0 D1 D2 D3
00 0 0
4、 下图是实现一个简单的 1 线-8 线数据分配器,请分析其工作原理? 假设输入端数据为: D 0101010110101010 ,请给出 8 个数据输出端 D0 D7 的输出码元分别是什么?
示,要求(1)画出电路中各点信号变化波形;(2)分析现象产生的原因?(3)提出解
决办法?
A
A
X1
B
B
C
Y
Z
C
X2
D
D
X3
Z
2、 分析图所示时序电路,画出电路状态转换表和状态转移图,说明电路的逻辑功能。
JQ
CP
C1
F1
KQ
1
JQ
C1
F2
KQ
Y
JQ
C1
F3
KQ
3、 一个数字电路如下图,74194 是双向移位寄存器,功能表见附表。假设其初始状态为全 0,
D0
D1
1
Q0 Q1 Q2 Q3 ET
Co
D2 D3
1 EP
74LS161
1
LD
1
CP
CLK
RD
D0 D1 D2 D3
0 0
D4 D5 D6 D7
D
共 4 页/第 3 页
五、设计题(本大题共 40 分) 1、 目前手上只有 4 个两输入或非门和一个非门,尝试实现两变量 A、B 的异或电路
F(A, B) A B ,并画出实现的门电路图。 2、 给定一片双 4 选 1 芯片 74153,功能表如下图右边表格,利用 74153 和一个异或门,设计
其中 A 为最高位。 (A)m4, m5, m7, m6; (B)m1, m5, m13, m9; (C)m1, m3, m11, m9; (D)m1, m4, m15, m7; 5、 有一盏灯,希望在开启脉冲作用后该灯亮,而在关闭脉冲作用后该灯
熄灭,问控制该灯的器件宜采用( )。 (A)模 2 计数器;(B)RS 基本触发器;(C)译码器;(D)组合逻辑电路
(B)半导体存储器的数据读写依靠地址译码器选中单元,对其进行读写,读取的数据可以不
经过处理,送到相应数字电路中;
(C)随机存取存储器断电后数据丢失;只读存储器断电后数据不会丢失,通电后又可以继续
使用;
(D)可编程只读存储器使用电进行编程,用紫外光可以擦除原来信息。
8、 下图是一个用 555 构造的单稳态触发器,其中定时元件是(
相关文档
最新文档