电子教案-电子技术(第5版_付植桐)教学资源42550 第11章仿真实验:RS和D触发器
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
仿真实验㊀RS和D触发器
一、实验目的
1.检测或非门RS触发器的逻辑功能㊂
2.检测与非门RS触发器的逻辑功能㊂
3.检测D触发器的逻辑功能和时间波形图㊂
二、实验器材
直流电源㊀1台;信号发生器㊀1台;逻辑分析仪㊀1台;逻辑开关㊀1个;逻辑探头㊀1个;2输入与非门㊀4个;2输入或非门㊀2个;反相器㊀1个㊂
三、实验原理及实验电路
触发器是一种能够存储1位二进制数字信号的基本单元电路㊂触发器具有两个稳定状态,用来表示逻辑0和1,在输入信号作用下,两个稳定状态可以相互转换,输入信号消失后,建立起来的状态能长期保存下来㊂
RS触发器是最基本的二进制数存储单元,具有两个输入端R㊁S和两个输出端㊂R为复位端(置0),S为置位端(置1)㊂约定Q的状态为触发器的状态时,触发器的状态为1,反之,状态为0,当S输入有效时Q=1,当R输入有效时Q=0㊂
D触发器又称为D锁存器,它只有一个输入端D,另外还有一个使能端EN,用来控制是否接收输入信号㊂当锁存器能接收信号时,输出Q=D;当锁存器不能接收信号时,输出Q将 锁存 原来的状态㊂
图E11.1所示为用两个或非门构成的RS触发器,这种触发器的输入信号高电平有效,当R=0,S=1时Q=1㊂当R=S=0时,输出端Q保持原来的状态㊂当R=1,S=0时,Q=0㊂R,S同时为1的状态是不允许的㊂
图E11.1㊀由两个或非门构成的RS触发器
图E11.2所示为用4个与非门和1个反相器构成的D锁存器㊂当使能端EN为0时,锁存输入和为1,基本RS触发器被封锁,输出Q保持原来的状态㊂当使能端EN置1时锁
1
存器的输出Q跟随输入D的变化,使能端置0时输出端Q被 锁存 ㊂
图E11.2㊀与非门构成的D锁存器
四、实验步骤
1.建立如图E11.1所示的实验电路
这是用两个2输入或非门构成的RS触发器,图中两个逻辑开关可以改变R和S接地或接高电平㊂单击仿真开关运行动态分析㊂观察逻辑探头的明暗变化㊂2.建立如图E11.2所示的实验电路
这是有四个2输入与非门和一个反相器构成的D锁存器,这时逻辑开关D应当置0,使能开关EN置1,单击仿真开关运行动态分析㊂
五、思考题
1.由或非门构成的RS触发器,输入信号低电平有效还是高电平有效?2.由与非门构成的RS触发器,输入信号低电平有效还是高电平有效?3.根据由非门构成的RS触发器的输入㊁输出变化,写出这种基本RS触发器的特性方程㊂
2