数电实验报告模板

合集下载
  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

计算机科学学院

《数字电路》

班级:2013级1班

组成员:

指导老师:

日期:

1.实验指导书有的内容全部弄下来

2.实验过程及实验图

3.实验数据

4.实验总结

实验4 时序电路

一、实验目的

1. 掌握常用时序电路分析,设计及测试方法。

2. 训练独立进行实验的技能。

二、实验仪器及材料料

1.双踪示波器一台

2. Dais或XK实验仪一台

3.器件74LS73 双J-K触发器2片

74LS174 双D触发器1片

74LS10 三输入三与非门1片

三、实验内容

1.异步二进制计数器

⑴按图4-1接线

图4-1

⑵由CP端输入单脉冲,测试并记录Q1~Q4端状态及波形。

⑶试将异步二进制加法计数改为减法计数,参考加法计数器,要求实验并记录。

四、具体步骤

1、检测芯片

2、链接芯片电路如图

3、加法计数器

Q4~Q1:0000→0001→0010→0011→0100→0101→0110

→0111→1000→1001→1010→1011→1100→1101→1110→1111→0000

减法计数器:

Q4~Q1:1111→1110→1101→1100→1011→1010→1001→1000→0111→0110→0101→0100→0011→0010→0001→0000

2.异步二一十进制加法计数器

⑴按图4-2接线。

图4-2

QA、QB、QC、QD四个输出端分别接发光二极管显示,复位端R接入单脉冲,CP接连续脉冲。

⑵在CP端接连续脉冲,观察CP、QA、QB、QC及QD的波形,并画出它们的波形。

⑶将图4-1改为一个异步二一十进制减法计数器,并画出CP、QA、QB、QC及QD 的波形。

(4)、具体步骤

1、检测芯片

2、连接电路芯片如图

3、波形图如下

3. 自循环移位寄存器一环形计数器。

⑴按图4-3接线,将A、B、C、D置为1000,用单脉冲计数,记录各触发器状态。

图4-3

改为连续脉冲计数,并将其中一个状态为“0”的触发器置为“1”(模拟干扰信号作用的结果),观察记数器能否正常工作。分析原因。

具体步骤

1、如上图连接电路,将A,B,C,D置为1000,用单脉冲计数

2、记录触发器状态

1000->1100->1110->1111->0111->0011->0001->0000->1000

能正常工作

⑵按图4-4接线,现非门用74LS10三输入端三与非门重复上述实验,对比实验结果,总结关于自启动的体会。

具体步骤

1、连接电路芯片如图

1000->0100->0010->0001->1000

不能自启动

2、与上述结果对比环形计数器的特点是环形计数器的计数模数M=移位寄存器位数

N,且工作状态是依次循环出1,0,如4为环形计数器状态为

0001->0010->0100->1000或1110->1101->1011->0111。设计该类计数器往往要求电路能自启动

实验5 集成计数器

一、实验目的

1.熟悉集成计数器逻辑功能和各控制端作用。

2.掌握计数器使用方法。

二、实验仪器有为材料

1. 双踪示波器一台

2. Dais或XK实验仪一台

3. 器件74LS290 十进制计数器2片

三、实验内容及步骤

1. 集成计数器74LS290功能测试。

74LS290是二一五一十进制异步计数器。逻辑简图为图5-1所示。

图5-1 74LS290逻辑图

74LS290具有下述功能:

⑴直接置0(R0⑴·R0⑵=1),

直接置9(R9⑴·R9⑵=1)

⑵二进制计数(CP1输入QA输出)

⑶五进制计数(CP2输入QDQAQB输出)

⑷十进制计数(两种接法如图5-2A、B所示)。

图5-2 十进制计数器

2.计数器连接

分别用2片74LS290计数器连接成二位数五进制、十进制计数器。

⑴画出连线电路图。

⑵按图接线,并将输出端接到数码显示器的相应输入端,用单脉冲作为输入脉冲验证设计是否正确。

⑶画出四位计数器连接图并总结多级计数器连接规律。

6

7

8

9

3.任意进制计数器设计方法。

采用脉冲反馈法(称复位法或置位法),可用74LS290组成任意模(M)计数器。图5-3是用74LS290实现模7计数器的两种方案,图(A)采用复位法,即计数计到M异步清0,图(B)采用置位法,即计数计到M-1异步置0。

图5-3 74LS290实现七进制数方法

当实现十以上时制的计数器时可将多片连接使用。

图5-4是45进制计数一种方案,输出为8421BCD码。

图5-4

⑴按图5-4接线,并将输出接到显示器上验证。

⑵设计一个六十进制计数器并接线验证。

⑶记录上述实验各级同步波形。

四、实验报告

1.整理实验内容和各实验数据。

2.画出实验内容1、2所要求的电路图及波形图。

3.总结计数器使用特点。

计数器逻辑功能一般都用功能表或者时序图再附加文字说明,对于带有附加控制端的计数器,除了需要了解正常工作状态下电路的逻辑功能以外,还必须了解附加控制端的作用和用法。了解集成计数器的功能扩展方法,以及用反馈复位发和预置等方法改变计数器的模值。根据给定的功能表和电路具体的连接情况,确定每个计数器的工作方式,进而找出电路状态的转换顺序和相应的输出在多芯片组成的逻辑电路中,还要分析各芯片输出与输人之间的关

相关文档
最新文档