单片机原理课后答案
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
习题
1. 什么是MCS-51单片机的最小系统
答:所谓最小系统,是指一个真正可用的单片机的最小配置系统。对于单片机内部资源已能够满足系统需要的,可直接采用最小系统。
2. 简述存储器扩展的一般方法。
答:存储器芯片与单片机扩展连接具有共同的规律。即不论何种存储器芯片,其引脚都呈三总线结构,与单片机连接都是三总线对接。另外,电源线接电源线,地线接地线。
3. 什么是部分译码法什么是全译码法它们各有什么特点用于形成什么信号
答:部分译码就是存储器芯片的地址线与单片机系统的地址线顺次相接后,剩余的高位地址线仅用一部分参加译码。部分译码使存储器芯片的地址空间有重叠,造成系统存储器空间的浪费。全译码就是存储器芯片的地址线与单片机系统的地址线顺次相接后,剩余的高位地址线全部参加译码。这种译码方法中存储器芯片的地址空间是唯一确定的,但译码电路要相对复杂。译码形成存储器芯片的片选信号线CE。
4. 采用部分译码为什么会出现地址重叠情况,它对存储器容量有何影响
答:部分译码就是存储器芯片的地址线与单片机系统的地址线顺次相接后,剩余的高位地址线仅用一部分参加译码。参加译码的地址线对于选中某一存储器芯片有一个确定的状态,而与不参加译码的地址线无关。也可以说,只要参加译码的地址线处于对某一存储器芯片的选中状态,不参加译码的地址线的任意状态都可以选中该芯片。正因为如此,部分译码使存储器芯片的地址空间有重叠,造成系统存储器空间减少。
5. 存储器芯片的地址引脚与容量有什么关系
答:容量(Q)与地址线数目(N)满足关系式:Q=2N。
6. MCS-51单片机的外部设备是通过什么方式访问的
答:MCS-51单片机扩展的外部设备与片外数据存储器统一编址,即外部设备占用片外数据存储器的地址空间。按片外数据存储器的访问方式访问。
7. 何为键抖动键抖动对键位识别有什么影响怎样消除键抖动
答:按键时,无论按下键位还是放开键位都会产生抖动,如果对抖动不作处理,必然会出现按一次键而输入多次,为确保按一次键只确认一次,必须消除按键抖动。消除按键抖动通常有硬件消抖和软件消抖两种方法。
8. 矩阵键盘有几种编码方式怎样编码
答:通常有以下两种方法进行编码;(1) 用连接键盘的I/O线的二进制组合进行编码。
(2) 顺序排列编码。
9. 简述对矩阵键盘的扫描过程。
答:矩阵式键盘的工作过程可分为两步:第一步是CPU首先检测键盘上是否有键按下;第二步是识别哪一个键按下。
(1) 检测键盘上是否有键按下的处理方法是:将列线送入全扫描字,读入行线的状态来判别。
(2) 识别键盘中哪一个键按下的处理方法是:将列线逐列置成低电平,检查行输入状态,称为逐列扫描。
10. 共阴极数码管与共阳极数码管有何区别
答:共阴极结构,8段发光二极管的阴极端连接在一起,阳极端分开控制,使用时公共端接地,要使哪根发光二极管亮,则对应的阳极端接高电平;共阳极结构,8段发光二极管的阳极端连接在一起,阴极端分开控制,使用时公共端接电源,要使哪根发光二极管亮,则对应的阴极端接地。
11. 简述LED数码管显示的译码方式。
答:所谓译码方式是指由显示字符转换得到对应的字段码的方式。对于LED数码管显示器,通常的译码方式有硬件译码方式和软件译码方式两种。
12. 简述LED动态显示过程。
答:LED动态显示是将所有的数码管的段选线并接在一起,用一个I/O接口控制,公共端不是直接接地(共阴极)或电源(共阳极),而是通过相应的I/O接口线控制,工作过程为:第一步使右边第一个数码管的公共端D0为1,其余的数码管的公共端为0,同时在I/O(1)上发送右边第一个数码管的字段码,这时,只有右边第一个数码管显示,其余不显示;第二步使右边第二个数码管的公共端D1为1,其余的数码管的公共端为0,同时在I/O(1)上发送右边第二个数码管的字段码,这时,只有右边第二个数码管显示,其余不显示,依此类推,直到最后一个,这样4个数码管轮流显示相应的信息,一次循环完毕后,下一次循环又这样轮流显示,从计算机的角度看是一个一个地显示,但由于人的视觉暂留效应,只要循环的周期足够快,则看起来所有的数码管就都是一起显示的了,这就是动态显示的原理。
13. 使用2764(8KB8)芯片通过部分译码法扩展24KB程序存储器,画出硬件连接图,指明各芯片的地址空间范围。
答:使用2764(8K8)芯片通过部分译码法扩展24KB程序存储器,须要3块。采用线译码,与第一片2764的CE相连,与第二片2764的CE相连,与第三片2764的CE相连,硬件连接如下:
地址空间如下:
第一片:
1100 0000 0000 0000~1101 1111 1111 1111;即C000H~DFFFH;
第二片:
1010 0000 0000 0000~1011 1111 1111 1111;即A000H~BFFFH;
第三片:
0110 0000 0000 0000~0111 1111 1111 1111;即6000H~7FFFH;
14. 使用6264(8KB8)芯片通过全译码法扩展24KB数据存储器,画出硬件连接图,指明各芯片的地址空间范围。
答:使用6264(8K8)芯片通过全译码法扩展24KB程序存储器,须要3块。采用138译码器译码,硬件连接如下:
地址空间如下:
第一片:
0000 0000 0000 0000~0001 1111 1111 1111;即0000H~1FFFH;
第二片:
0010 0000 0000 0000~0011 1111 1111 1111;即2000H~3FFFH;
第三片:
0100 0000 0000 0000~0101 1111 1111 1111;即3000H~5FFFH;
15. 试用一片74LS373扩展一个并行输入口,画出硬件连接图,指出相应的控制命令。
答:硬件电路图如下:74LS373的输入端为扩展的输入口,输出端接8051的数据总路线P0口,控制端接高电平,输出允许由片外数据存储器读信号RD和控制。当片外数据存储器读信号RD和同为低平时从74LS373中读入输入的数据。