数字逻辑实验报告(5分频器)

合集下载
  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

课程名称:数字逻辑实验

实验项目:5分频器的原理及实现

姓名:

专业:计算机科学与技术

班级:计算机14-8班

学号:

计算机科学与技术学院

实验教学中心

2015年12月15日

实验项目名称: 5分频器的原理及实现

一、实验要求

设计一个5分频器,使输出信号的频率是时钟脉冲信号频率的1/5。

二、实验目的

掌握分频器的逻辑功能及应用方法,利用分频器设计实际电路。

三、实验内容

5分频器功能分析:

我们采用同步加法计数器的方法设计分频器。由于分频器在每个时钟脉冲的作用下,状态都会发生变化,我们可以设置前两个脉冲计数状态下的外部信号输出为1,后3个脉冲计数脉冲状态下,输出信号为0。这样保证完整周期的时钟信号,该时钟周期是时钟脉冲信号周期的5倍,实现了5分频的目的。

由功能分析,5分频器真值表如下:

由上表可以得到同步计数器函数表达式: +

由以上4式可以画出逻辑电路图,如下:

四、实验步骤 建立一个新的文件夹

打开Quartus Ⅱ后,新建工程,输入工程名。

2

13

1)

1(3

321)1(2321)1(1

)(Q Q Z Q Q Q Q Q Q Q Q Q Q Q n n n ==⊕==++

+

选择仿真器件,器件选择FLEX10K,芯片选择EPF10K10TC144-4 。

新建“Block Diagram/Schematic File”文件画逻辑图并编译。

新建“Vector Waveform File”波形文件,设置好输入的波形,保存文件并分析仿真波形。

选择“Assignments”->“Pins”,绑定管脚并编译。

选择“Tools”->“Programmer”点击“Start”下载到芯片并进行逻辑验证。

五、实验设备

LP-2900逻辑设计实验平台,计算机,QuartusⅡ

六、实验结果

仿真波形如下:

经过验证,仿真波形符合设计要求。

相关文档
最新文档