五邑大学电路考试实验 重点
五邑大学2018年考研大纲:电路分析
![五邑大学2018年考研大纲:电路分析](https://img.taocdn.com/s3/m/f7b0085c8f9951e79b89680203d8ce2f006665bc.png)
五邑大学2018年考研大纲:电路分析店铺考研网为大家提供五邑大学2018年考研大纲:电路分析,更多考研资讯请关注我们网站的更新!五邑大学2018年考研大纲:电路分析一、基本要求掌握一个假设,两类约束和三个基本方法。
一个假设是集总假设;两类约束是元件约束和拓扑约束;三个基本方法是:1)叠加的方法;2)分解的方法;3)变换的方法。
二、考试范围第一篇总论和电阻电路的分析第一章集总参数电路中电压、电流的约束关系(8学时)§1-1 电路及集总电路模型(A)§1-2 电路变量电流、电压及功率(A)§1-3 基尔霍夫定律(A)§1-4 特勒根定理(B)§1-5 电阻元件(A)§1-6 电压源(A)§1-7 电流源(A)§1-8 受控源(A)§1-9 分压公式和分流公式(A)§1-10 两类约束(A) KCL、KVL方程的独立性(A)§1-11 支路电流法和支路电压法(A)第二章运用独立电流、电压变量的分析方法(4学时)§2-1 网孔分析法(A)§2-2 节点分析法(A)§2-3 电路的对偶性(B)§2-4 含运算放大器的电阻电路(C)§2-5 回路分析法(B)§2-6 线性电阻电路解答的存在性与惟一性定理(C)第三章叠加方法与网络函数(2学时)§3-1 线性电路的比例性(A) 网络函数(B) §3-2 叠加原理(A)§3-3 功率与叠加原理(B)§3-4 电阻电路的无增益性质(B)第四章分解方法及单口网络(8学时)§4-1 分解的基本步骤(A)§4-2 单口网络的电压电流关系(A)§4-3 单口网络的置换——置换定理(A) §4-4 单口网络的等效电路(A)§4-5 一些简单的等效规律和公式(A)§4-6 戴维南定理(A)§4-7 诺顿定理(A)§4-8 最大功率传递定理(A)§4-9 T形网络和Ⅱ形网络的等效变换(B) 第五章双口网络 (5学时)5-1 双口网络的流控型和压控型VCR(A) 5-2 双口网络的混合型VCR(B)5-3 双口网络的传输型VCR(B)5-4 互易双口和互易定理(A)5-5 各组参数间的关系(B)5-6 具有端接的双口网络(A)5-7 双口网络的互连(B)第二篇动态电路的时域分析第六章电容元件与电感元件(4学时)6-1 电容元件 (B)6-2 电容的VCR(A)6-3 电容电压的连续性和记忆性 (A)6-4 电容的贮能 (A)6-5 电感元件(B)6-6 电感的VCR (A)6-7 电容与电感的对偶性(A) 状态变量(B)6-8 电容电感的串并联(B)第七章一阶电路(8学时)7-1 分解的方法在动态电路分析中的运用(A)7-2 一阶微分方程的求解(B)7-3 零输入响应(A)7-4 零状态响应(A)7-5 线性动态电路的叠加原理(A)7-6 三要素法(A)7-7 阶跃响应及分段常量信号响应(B)7-8 冲击响应(C)7-9 卷积积分(C)7-10 瞬态和稳态正弦稳态的概念(A)7-11 子区间分析(A) 方波激励的过渡过程和稳态(B) 第八章二阶电路(6学时)8-1 LC电路中的正弦振荡(A)8-2 RLC串联电路的零输入响应(A)8-3 RLC串联电路的完全响应(A)8-4 GCL并联电路的分析(A)8-5 一般二阶电路(B)第三篇动态电路的相量分析法和s域分析法第九章阻抗和导纳(7学时)9-1 变换方法的概念(A)9-2 复数(B)9-3 相量(A)9-4 相量的线性性质和微分性质(A)9-5 基尔霍夫定律的相量形式(A)9-6 三种基本电路元件VCR的相量形式(A)9-7 VCR相量形式的统一--阻抗和导纳的引入(A)9-8 正弦稳态电路与电阻电路分析方法的类比--相量模型的引入(A) 9-9 正弦稳态混联电路的分析(A)9-10 相量模型的网孔分析法和节点分析法(A)9-11 相量模型的等效(A)9-12有效值有效值相量(A)9-13 两类特殊问题相量图法(A)第十章正弦稳态功率和能量三相电路 (7学时)10-l 基本概念(A)10-2 电阻的平均功率(A)10-3 电感电容的平均储能(A)10-4 单口网络的平均功率功率因素(A)10-5 单口网络的无功功率(A)10-6 复功率和复功率守恒(A)10-7 正弦稳态最大功率传递定理(A)10-8 对称三相电路(B)10-9 不对称三相路(B)10-10 三相功率及其测量(B)第十一章频率响应多频正弦稳态电路(2学时)11-1基本概念(A)11-2再论阻抗和导纳(A)11-3正弦稳态网络函数(A)11-4正弦稳态的叠加(B)11-5平均功率的叠加(B)11-6 RLC电路的谐振(A)第十二章耦合电感和理想变压器 (7学时)12-1基本概念(A)12-2耦合电感的VCR 耦合因数(A)12-3空心变压器电路的分析反映阻抗(A)12-4耦合电感的去耦等效电路(A)12-5理想变压器的VCR(A)12-6理想变压器的阻抗变换性质(A)12-7理想变压器的实现(B)12-8铁心变压器的模型(B)(上述内容中,A的内容是重点,要求学生掌握;B的内容要求学生熟悉;C的内容要求学生了解。
五邑大学专插本参考数字电路与逻辑设计教学内容
![五邑大学专插本参考数字电路与逻辑设计教学内容](https://img.taocdn.com/s3/m/b4145e5d4a7302768f993931.png)
命题人:徐秀平 审批人: 试卷分类(A 卷或B 卷) A五邑大学 试 卷学期: 2008 至 2009 学年度 第 一 学期 课程: 数字电路与逻辑设计 专业: 电子、计算机、交通 班级:姓名: 学号:一、 (包含8个小题,共38分)1.1 4分)CD D A BD B A Y +++=1.2 利用卡诺图化简下面逻辑函数,要求画出卡诺图,求得最简与或式。
(6分) ∑∑+=),),,,,,,,,,138(1514109763210(d m Y.3电路如图所示,①试写出输出端逻辑式;2,已知输入信号的波形,请对应画出输出端的波形。
(4分)A B Y BA Y1.4电路如图所示,其中所有的门均为TTL 门。
若已知各门的参数为I OH =0.25mA ,I OL =14mA ,I IH =0.05mA ,I IL =1.6mA ,试求能带多少个同类门?(4分)1.5电路如图所示,请写出输出Q 的特性方程,并画出对应时钟脉冲CLK 的输出Q 的波形(4分)1. 6电路如图所示,①说明它的容量是多少?②写出各片的地址范围(十六进制表示)。
(6分)QQSETCLRDA B CLKQDR 'TTL }N Y 00000tttttCLKDR 'A B1.7 CB555定时器接成的电路如图所示,若V CC =12V ,①试问CB555接成的是什么电路?②若输入电压v I 波形如图所示,试画出输出电压v 0的波形。
(6分)1.8 如图所示电路为4位倒T 型电阻网络D/A 转换器。
已知R=10K Ω,V REF =12V 。
当某位数字量d i =1时,开关接S i 接运算放大器的反相输入端,;当d i =0时,开关接S i 接地。
试求:①输出模拟电压v o 的范围;②求d 3d 2d 1d 0=1011时,对应的输出的模拟电压v o 值。
(4分)Ivov 0tt10V 5V二、 分析题(包含三道题,共32分)2.1由3线-8线译码器74HC138构成的逻辑电路如图所示,分析电路的逻辑功能,要求写出输出端逻辑式和真值表,说明电路有什么作用。
五邑大学《数字电路与逻辑设计》 第2章 逻辑门电路.
![五邑大学《数字电路与逻辑设计》 第2章 逻辑门电路.](https://img.taocdn.com/s3/m/2c0e4729f78a6529657d5312.png)
Junction Transistor)构成的逻辑门电路。
输入端的负载特性 TTL输入端负载特性
A B TTL & Y1 A B TTL & Y2 A B
100 K
TTL & 1 Y3
100
(a)
100 K
(b)
(c)
一般对于TTL门电路,悬空和接逻辑高电平等效。
若输入端通过电阻接地,一般当RP≤0.9KΩ时,构 成低电平输入方式;当RP≥2.9KΩ时,构成高电平 输入方式。
I CS = VCC / RC
若v1 = VIL = 5V
BJT饱和
iB
VCC
RC
饱和导 通状态
vCE = 0.2 ~ 0.3V
12/11/2ห้องสมุดไป่ตู้1
3.3 TTL TTL反相器(非门) 门电路
TTL—Transistor-Transistor Logic(三
极管-三极管逻辑),TTL逻辑门就是由 双极型晶体三极管(BJT, Bipolar
OC门上拉电阻的计算 OC门上拉电阻的计算
m’-负载管输入端的个数 IOL-一个OC门T5管导通 时的电流; IIL-负载门每个输入端的 低电平输入电流 VOL(max) -驱动管输出低电 平的最小电压。 IOL VOL IIL
RL (min) ( I OL mI IL ) VCC VOL (max)
输入端的负载特性 CMOS输入端负载特性
A B COMS & Y1 A B COMS &
12/11/201
课前学习内容
2-3 TTL集成门电路 2-3-4集电极开路的TTL门电路(OC门) 2-3-5 OC门上拉电阻的计算 2-3-6 TTL三态门电路
五邑大学电子信息工程专业2013广东专插本(电路分析基础)
![五邑大学电子信息工程专业2013广东专插本(电路分析基础)](https://img.taocdn.com/s3/m/638cce1f866fb84ae55c8d04.png)
电压单位:伏特(中文简称伏,国际简称V),为国 际标准单位。
电路分析基础——第一部分:1-2
8/16
电压极性:电位高的一端为正,另一端为负。 移动过程中获得能量的电位:终点高、起点低; 移动过程中失去能量的电位:起点高、终点低。
直流电压:极性和大小都不随时间变化,称为恒定 电压或直流电压,用符号U表示。
KCL、KVL和元件的VCR是对电路中各电
压变量、电流变量所施加的全部约束。
当我们把元件相互连接形成具有一定几何结构形
式的电路后,电路中出现了节点和回路,其各部分电 流、电压将受到两类约束的支配。
电路分析基础——第一部分:1-9 两类约束:
3/19
第一类来自元件的相互连接方式。这种只取决于互联 形式的约束称为拓扑约束( topological constraints) ;
电路分析基础——第一部分:1-2 1-2 电路变量 电流、电压及功率
1/16
电路分析需要一些表示为时间函数的变量的物理 量来衡量电性能。 这些电性能用这些变量来描述。 电路分析的任务是解出这些变量来。 最常用的变量是:电流、电压、功率。
电路分析基础——第一部分:1-2
2/16
电荷:带电粒子的在电方面反映出来的物理属性, 质子和电子都是基本的带电粒子,电子带负电荷, 质子带正电荷。 电量:物体所携带的电荷多少,用符号Q或q表示。 库仑:国际电量单位(国际代号C), 1库仑 (C) = 6.24×1018 个电子所具有的电量;
电阻的电导:电阻数值的倒数,单位西门子(S)。 G = 1/R (1-20)
电路分析基础——第一部分:1-4
6/21
无记忆性:(memoryless)线性电阻的电流(电压) 无法“记忆”电压(电流)在“历史”上的作用。 同时性:线性电阻的电压(电流),由同一时刻的 电流(电压)决定。 双向性:电阻元件的伏安特性与所加的电流、电压
电路实验报告及总结(3篇)
![电路实验报告及总结(3篇)](https://img.taocdn.com/s3/m/69ddc765b42acfc789eb172ded630b1c59ee9bd1.png)
第1篇一、实验目的本次实验旨在通过搭建和测试电路,加深对基本电路理论的理解,掌握电路分析和实验操作技能,包括电路元件的识别、电路连接、电路参数测量以及电路故障排查等。
二、实验原理本实验涉及的基本电路包括电阻、电容、电感等基本元件的串联、并联和组合电路,以及基本的放大电路、滤波电路和振荡电路。
通过这些基本电路的学习和实验,可以了解电路的工作原理和性能特点。
三、实验仪器与设备1. 数字万用表2. 示波器3. 信号发生器4. 电阻、电容、电感等基本元件5. 电路板6. 连接线四、实验内容及步骤1. 基本元件识别与测量- 识别电阻、电容、电感等基本元件的规格和参数。
- 使用数字万用表测量电阻、电容、电感的实际值。
2. 串联电路- 搭建一个简单的串联电路,包括电阻、电容和电感。
- 使用示波器观察电路的输出波形,分析电路的频率响应。
3. 并联电路- 搭建一个简单的并联电路,包括电阻、电容和电感。
- 使用示波器观察电路的输出波形,分析电路的频率响应。
4. 放大电路- 搭建一个简单的共射极放大电路,使用三极管作为放大元件。
- 调整电路参数,观察输入信号和输出信号的关系,分析电路的放大倍数和频率响应。
5. 滤波电路- 搭建一个简单的低通滤波电路,使用RC网络。
- 调整电路参数,观察滤波效果,分析电路的截止频率和滤波特性。
6. 振荡电路- 搭建一个简单的RC振荡电路,使用运算放大器作为振荡元件。
- 调整电路参数,观察振荡波形,分析电路的振荡频率和稳定性。
五、实验数据与分析1. 基本元件测量- 电阻、电容、电感的实际值与标称值对比,分析误差来源。
2. 串联电路- 通过示波器观察输出波形,分析电路的频率响应,与理论值对比。
3. 并联电路- 通过示波器观察输出波形,分析电路的频率响应,与理论值对比。
4. 放大电路- 通过示波器观察输入信号和输出信号的关系,分析电路的放大倍数和频率响应。
5. 滤波电路- 通过示波器观察滤波效果,分析电路的截止频率和滤波特性。
2011-2012(2)模拟电子技术基础B(答案)五邑大学
![2011-2012(2)模拟电子技术基础B(答案)五邑大学](https://img.taocdn.com/s3/m/a347272e2f60ddccda38a026.png)
选择题(答案可能不是唯一的,共20分,2分/小题)1.PN结的基本特性是:(2)、(3) 。
(1) P区的电位高于N区的电位;(2) 单向导电性;(3) 正偏时导通,反偏时截止;(4) 具有空穴和自由电子两种载流子。
2.用两个稳压值V Z=9V,正向导通电压V on=0.7V的硅稳压管串联,可以获得以下稳压值(1)、(3)、(4) 。
(1)18V;(2)9V;(3)1.4V;(4)9.7V3.关于场效应管,下列描述正确的是:(1)、(4) 。
(1) 只有多数载流子参与导电;(2) 是电流控制电流型器件;(3) 是双极性器件;(4) 是电压控制电流型器件。
4.对射极输出器而言(1)、(2)、(4) 。
(1) 输入电阻高;(2) 输出电阻小;(3) 电压放大倍数大;(4) 带载能力强。
5.三极管构成的放大电路中,为了保证三极管工作于放大区,则(1)、(2) 。
V V V;(1) 发射结正偏,集电结反偏;(2) 对于NPN管:>>C B EV V V。
(3) 集电结正偏,发射结反偏;(4) 对于PNP管:>>C B E6.OTL乙类互补对称功率放大电路的主要优点是(3)、(4) 。
(1) 无交越失真;(2) 无输出电容;(3) 无输出变压器;(4) 效率高。
7.在图1-1所示电路中,D1和D2的作用是消除(3) 。
+u o_图1-1(3) 交越失真; (4) 频率失真。
8. 有用信号的频率在3.4kHz 以下,应选用的滤波电路为 (1) 。
(1) 低通滤波; (2) 高通滤波;(3) 带通滤波;(4) 带阻滤波。
9. 在放大电路中,若希望降低输出电阻,增大输入电阻,应采用 (1) 。
(1) 电压串联负反馈; (2) 电压并联负反馈;(3) 电流串联负反馈;(4) 电流并联负反馈。
10. 产生正弦波振荡的条件包括 (1)、(2)、(4) 。
(1) 相位平衡条件; (2) 幅度平衡条件; (3) 谐振条件;(4) 起振条件。
五邑大学07级单片机实验考核题及参考方案(DS18b20)
![五邑大学07级单片机实验考核题及参考方案(DS18b20)](https://img.taocdn.com/s3/m/7d45c81dc281e53a5802ff10.png)
关于单片机实验六的要求(预习)1、本次实验是在实验五的基础上增加DS18B20测温及动态显示的设计性实验,要求同学们在上课前查找相关资料及写好程序(本次实验不提供参考程序)。
本次实验做为单片机实验的最终成绩考核的主要参考指标,请同学们在做实验前一定做好预习。
2、掌握好8255及DS18B20的正确使用。
3、现场回答实验中老师提出的相关问题,做为考核成绩的重要参考指标。
实验六动态显示DS18B20温度设计实验一、实验类型综合性实验。
二、实验目的1、掌握串行总线(一线制温度传感器)的使用。
2、通过使用开发板的8位七段显示器,掌握可编程的通用并行接口器件8255编程设计方法,了解单片机控制的动态显示的原理。
3、掌握单片机操作外部串行总线芯片的使用三、实验内容及步骤完成以下两大内容中的一项即可:(一)能正确操作DS18B20采样温度,并将温度值显示在LED七段显示器上,要求至少显示2位数字,能显示小数点后数据更好。
(二)或者完成实验六内容,程序要能完成实验六的实验预习及思考题。
四、实验预习及思考题1、串行数据是如何写入外部器件的?2、显示程序中是怎样对七段显示器的位进行选择的?3、显示程序中是怎样读取待显示的信息的?4、简述动态显示的基本原理。
评分标准:1、能完成DS18B20数据采集者合格。
能采集温度并动态显示在LED七段显示器上良~优。
2、完成实验六键盘值读取者合格,能将键值动态显示在LED七段显示器上良~优。
实验方案参考:实验仿真电路图:由仿真图得出的实验程序:#include <absacc.h>#include <reg51.h>#include <intrins.h>#define COM8255XBYTE[0X060FF]/*命令字地址*/#define PA8255XBYTE[0X000FF]/*A 口地址*/#define PB8255XBYTE[0X020FF]/*B 口地址*/#define uchar unsigned char #define uint unsigned int sbit DS=P1^2;uint temp;uint p;uchar code table[]={0xc0,0xf9,0xa4,0xb0,0x99,0x92,0x82,0xf8,0x80,0x90};uchar code tabledp[]={0x40,0x79,0x24,0x30,0x19,0x12,0x02,0x78,0x00,0x10};void delay(uint count){uint i;while(count){i=200;while(i>0)i--;count--;}}void dsreset(void)//ds18b20初始化{uint i;DS=0;i=103;while(i>0)i--;DS=1;i=4;while(i>0)i--;}bit tmpreadbit(void)//读位子程序{uint i;bit dat;DS=0;i++;DS=1;i++;i++;dat=DS;i=8;while(i>0)i--;return (dat);}uchar tmpread(void)//读数码子程序{uchar i,j,dat;dat=0;for(i=1;i<=8;i++){j=tmpreadbit();dat=(j<<7)|(dat>>1);}return(dat);}void tmpwritebyte(uchar dat)//写数据子程序{uint i;uchar j;bit testb;for(j=1;j<=8;j++){testb=dat&0x01;dat=dat>>1;if(testb){DS=0;i++;i++;DS=1;i=8;while(i>0)i--;}else {DS=0;i=8;while(i>0)i--;DS=1;i++;i++;}}}void tmpchange(void)//温度转换{dsreset();delay(1);tmpwritebyte(0xcc);tmpwritebyte(0x44);}uint tmp()//温度计算{float tt;uchar a,b;dsreset();delay(1);tmpwritebyte(0xcc);tmpwritebyte(0xbe);a=tmpread();b=tmpread();temp=b;temp<<=8;temp=temp|a;tt=temp*0.0625;temp=tt*100;return temp;}void display(uint p){PB8255=0xf8;PA8255=table[p%10];delay(2);PB8255=0xf0;PB8255=0xf4;PA8255=table[p%1000%100/10];delay(2);PB8255=0xf0;PB8255=0xf2;PA8255=tabledp[p%1000/100];delay(2);PB8255=0xf0;PB8255=0xf1;PA8255=table[p/1000];delay(2);PB8255=0xf0;}void main(){COM8255=0x80;do {display(p);tmpchange();display(p);p=tmp();display(p);}while(1);}。
实验四 英文显示电路
![实验四 英文显示电路](https://img.taocdn.com/s3/m/9d9967d9ad51f01dc381f105.png)
五邑大学实验报告实验课程名称英语字母显示电路院系名称:__信息学院_____专业名称:__电子信息工程___实验项目名称:_EDA实验____班级ap07053 学号:_ap0705307___报告人:__黃少昌____一、实验目的:1、练习使用Verilog HDL 语言设计实现数字电路;2、练习利用Verilog HDL 语言和状态机设计电路。
二、实验原理:用数码管除了可以显示0~9的阿拉伯数字外,还可以显示一些英文字母。
数码管由7段显示输出,利用7个位的组合输出,就可以形成部分英文字h图3-2数码管的数字显示三、设计任务和要求:1、用Verilog HDL设计0~F轮换显示电路;2、对设计进行仿真;3、锁定管脚并下载到试验箱进行验证。
四、设计提示:1、本设计可以分解为两个模块,即一个模16计数器和一个4~7译码器,如图4-1所示。
模16计数器产生0000~1111等16个4位二进制码;4~7译码器按照表4-1把16个二进制码译成相应的字符的7段码;其中模16计数器可以用一个always 块;4~7译码器用另外一个always 语句实现,注意两个敏感变量表的选择和配合使用;图 4-1 字符显示电路原理框图2、本设计还可以用状态机来实现。
把0~F 的的16个字符对应状态机的16个状态的输出,每来一个时钟脉冲,改变一个状态。
状态图由4-2所示;图4-2 用状态机实现字母显示电路状态转换图五、 设计原程序,并注释: module bcd7 (clr,clk,decodeout);input clr,clk;//输入端的定义reg[3:0] out;//中间变量4位BCD 码 output[6:0]decodeout;//7段码输出 reg[6:0] decodeout; //模16计数器always @(posedge clk or posedge clr) begin if(clr) out<=0;//异步清零else begin if(out==15) out<=0;else out<=out+1;endend//4-7译码always @(out)begin case(out)//用case语句进行译码4'd0:decodeout=7'b1111110;//decodecout[6]~[0]分别对应数码管的a~g 4'd1:decodeout=7'b0110000;4'd2:decodeout=7'b1101101;4'd3:decodeout=7'b1111001;4'd4:decodeout=7'b0110011;4'd5:decodeout=7'b1011011;4'd6:decodeout=7'b1011111;4'd7:decodeout=7'b1110000;4'd8:decodeout=7'b1111111;4'd9:decodeout=7'b1110011;4'd10:decodeout=7'b1110111;4'd11:decodeout=7'b0011111;4'd12:decodeout=7'b1001110;4'd13:decodeout=7'b0111101;4'd14:decodeout=7'b1001111;4'd15:decodeout=7'b1000111;default:decodeout=7'bx;endcaseendendmodule六、给出仿真图:七、心得体会:此次实验,我觉得既锻炼了我们的设计,由简单的抽象理解到实际认知。
五邑大学电路考试实验 重点精品PPT课件
![五邑大学电路考试实验 重点精品PPT课件](https://img.taocdn.com/s3/m/d31c9b3f6294dd88d1d26ba6.png)
谢谢大家
荣幸这一路,与你同行
It'S An Honor To Walk With You All The Way
讲师:XXXXXX XX年XX月XX日
由于不会用示波器,所以,你懂的。 不过示波器的数 据和万用表的基本相同(注意:示波器是 2位小数,万 用器是机器显示几位小数就写几位)
后面提供几个从别人那收集的数据表,仅供参考 由于频率不同, 电压相同,数据可能也会有差距,不要尽信、直 接抄别人的数据哦
写在最后
成功的基础在于好的学习习惯
The foundation of success lies in good habits
电路如上图连接后,将万用表的正极连接到 图中 红色箭头所指的位置(2脚有三个位置可供选择, 任选一个即可),分别连接到相应位置即可测出 (LM317T一脚、二脚、三脚的数据)
中间的黑色旋钮旋到最小值(向左旋到尽头), 即可测出直流输出电压可调范围的最小值,旋到 最大值(向右旋到尽头),即可测出直流输出电 压可调范围的最大值
函数发生器 数字万用表
示波器
电路板
数据表
首先,老师会给时间你画数据表,即ppt-3的表格,建议,先 画好,因为老师只给你一段时间,过了就会把投影器关了。 (数据记录纸或者实验报告纸都可以)
而后,老师会告诉你,学号单号、双号(单双号不同)的 电 压(有效值) 和频率 (随机给) 后面以 5.5V 200Hz为例
注意咯:函数发生器的频率调 到老师所给的数值,如200Hz
而电压,老师给的数值哦,如 老师所给的倘若是5.5V,函数 发生器调的数值约为16V,至 于5.5V,请看ACV”
此时,万用表显示的数值,即为数据表的(输入电路 的交流电压)
《光电子技术实验》指导书-五邑大学
![《光电子技术实验》指导书-五邑大学](https://img.taocdn.com/s3/m/c9e518316edb6f1aff001fff.png)
《光电子技术实验》指导书编者:洪建勋葛华李成军吴友宇武汉理工大学信息工程学院2007年7月目录实验一光源特性测试 (1)实验二光电探测原理实验 (7)实验(一)光照度测试 (8)实验(二)光电二极管光电特性测试 (10)实验(三)光电二极管伏安特性测试 (14)实验(四)光电池光电特性测试 (16)实验(五)光电池伏安特性测试 (19)实验三光电探测器直流特性测试 (22)实验四光电倍增管特性参数测试 (25)实验五电光调制实验 (29)实验六光电报警系统设计实验 (34)实验一 光源特性测试一、实验目的1、测试LD/LED 的功率-电流(P-I )特性曲线和电压-电流(V-I )特性曲线,计算阈值电流(I th )和外微分量子效率。
2、了解温度(T )对阈值电流(I th )和光功率(P )的影响。
二、实验内容1、测试在LD/LED 的功率-电流(P-I )特性曲线和电压-电流(V-I )特性曲线。
2、测试LD 温度特性。
三、实验仪器1、LD 激光二极管(带尾纤输出,FC 型接口) 1只2、LED 发光二极管 1只3、LD/ LED 电流源 1台4、温控器(可选) 1台5、光功率计 1台6、积分球(可选) 1个7、万用表 1台四、实验原理激光二极管LD 和发光二极管LED 是光通讯系统中使用的主要光源。
LD 和LED 都是半导体光电子器件,其核心部分都是P-N 结。
因此其具有与普通二极管相类似的V-I 特性曲线,如图所示:由V-I 曲线我们可以计算出LD/LED 总的串联电阻R 和开门电压V T 。
在结构上,由于LED 与LD 相比没有光学谐振腔。
因此,LD 和LED 的功率与电流的P-I 关系特性曲线则有很大的差别。
LED 的P-I 曲线基本上是一条近似的线性直线。
V T V从图中可以看出LDP-I 曲线才近似一根直线。
而在I f <I th 部分,LD 输出的光功率几乎为零。
对于LD 可以根据其P-I 曲线可以求出LD 的外微分量子效率ηD 。
五邑大学现代交换技术考试要点
![五邑大学现代交换技术考试要点](https://img.taocdn.com/s3/m/7edc6e9ba1c7aa00b52acbf2.png)
1、ATM的UNI接口的虚通路(VP)数目为8bit,NNI的虚通路数目为12bit;2、ATM信头区的功能字段:只在UNI信元中含有GFC字段,NNI信元中没有。
GFC用于控制ATM接续的业务流量,减轻用户边出现的短期过载现象;VPI/VCI用于路由选择和交换节点接续;PT用于区分信元信息体中是何种信息;CLP(信元丢失优先级识别符)HEC用于检测信元头部的差错并进行改正,并用于进行信元定界。
3、7号信令系统的三种信令单元及其区分方法:MSU(消息信号单元)、LSSU(链路状态信号单元)、FISU(填充信号单元);区分方法:根据LI(长度指示码)的数值,LI=0对应FISU,LI=1或2对应LSSU,LI>2对应MSU。
4、MSU的路由标记及其作用:MSU中的SIF(信令信息字段)由三部分组成:路由标记、消息类型和信令消息。
DPC和OPC分别表示消息的发源地的信令点和目的地信令点,SlS用来选择信令链路。
5、7号信令网的MTP-3层的功能模块:MTP-3层对应于OSI模型的网络层,包含信令消息处理和信令网管理两部分。
MTP-3层的功能模块结构及各模块间的连接关系如下图。
两大模块6、IP地址的两个部分:网络地址和主机地址(由子网掩码划分IP地址而成)IP地址分类子网掩码如:为B类地址类型,网络ID为:134.211 ,主机ID为:32.18、IP地址的类型(ABC)判断:看6、7•A类:一个A类IP地址由1个字节的网络地址和3个字节的主机地址组成,网络地址的最高位必须是“0”。
•B类:一个B类IP地址由2个字节的网络地址和2个字节的主机地址组成,网络地址的最高两位必须是“10”。
•C类:一个C类地址是由3个字节的网络地址和1个字节的主机地址组成,网络地址的最高三位必须是“110”。
•D类:用于多播。
第一个字节以“1110”开始。
因此,任何第一个字节大于223且小于240的IP地址是多播地址。
电子eda复习资料(五邑大学)实验.docx
![电子eda复习资料(五邑大学)实验.docx](https://img.taocdn.com/s3/m/86d10dac3968011ca200917b.png)
-、3・8译码器和模13BCD 码计数器7416074160图(4)模13BCD 码计数器原理图1、功能仿真和时序仿真有何不同?为什么?答:功能仿真只是考虑了元件的理想功能,时序仿真考虑到实际元件的信号延时、 输入/输出时间延时、触发器的建立/保持时间等等 二、数字跑表图1模100BCD 码计数器原理图7413811 12 13I---------- 、 1怏丫; .......... I …Npcrr …I----------,vcc; ... 罠叫丫…I----------》VCCYON A Y1N B Y2N C Y3N G1 Y4N G2AN Y5N G2BNY6NY7N3:8 DECODER3-8译码器原理图输入CLKLDN A B QA C QB D QC ENT QD ENP RCOCLRN CLKCOUNTEROUTPUT giTTPUT ?UTPUT OUTPUT<□NAND3:LDN A B QA C QB D QC ENT QD ENP RCOCLRN CLKpUTPlfTQlfTPUTT JCOUNTERLPM_A\ZALUE-4.PM_DIRECTION=njr LPM_MODULU$=10 LPM_$VALUE=LPM WIDTH-41、什么是同步清零和异步清零?LPM_A\ZALUE-4.PM_DIRECTION=njr LPM_MODULU$=10 LPM_$VALUE=LPM WIDTH-4LPM COUNTER LPM COUNTER 图1模100BCD码计数器原理图图3数字跑表原理框图同步清零就是清零端接到清零信号后,要等到下一个时钟信号到达时才置零;而异步清零是清零端一接到清零信号,触发器立即被置零。
2、B CD码计数器和一般二进制计数器有何差别?二进制计数器:按二进制数运算规律进行计数的电路称作二进制计数器。
BCD码计数器:是一种数模计数器,可以进行十进制与二进制的数模转换。
五邑大学-2021-2021-数字电路与逻辑设计--A卷+答案
![五邑大学-2021-2021-数字电路与逻辑设计--A卷+答案](https://img.taocdn.com/s3/m/a1dc7a5ce53a580217fcfe9a.png)
五邑大学-2021-2021-数字电路与逻辑设计--A卷+答案试卷编号命题人审核人:试卷分类(A卷或B卷)五邑大学试卷学期: 2021 至 2021 学年度第 1 学期课程:数字电路与逻辑设计课程代号: 0700280 使用班级:信息工程学院2021级姓名:学号:题号得分一二三四五六七八九十总分一、填空题(15分,每空1分)得分1. 时序逻辑电路按照其触发器是否由统一的时钟控制分为异步时序逻辑电路和同步时序逻辑电路。
2. 当数据选择器的数据输入端的个数为8时,其地址代码应有 3 位。
3. 两个1位二进制数字A和B相比较,可以用 AB 作为A>B的输出信号Y(A>B)。
4. 寻址容量为256k×4的RAM需要 18 根地址线。
5. 欲设计一个47进制的计数器至少需要 2 片74LS160。
6. JK触发器的特性方程为Qn?1?JQn?KQn。
7. 当TTL与非门的输入端悬空时相当于输入接入高电平。
8. 模数转换器(ADC)两个最重要的指标是转换精度和速度。
9. A/D转换通常经过采样、保持、量化、编码四个步骤。
10. TTL 门电路中,输出端能并联使用的有 OC门和三态门。
二、选择题(11分,每空1分)得分1. 下列各式中哪个是三变量A、B、C的最小项? C 。
A. ABB. A?B?CC. ABCD. B?C 2. 下列公式中哪个是错误的?C 。
A. 0?A?AB. A?A?AC. A?B?A?BD.A?BC?(A?B)(A?C) 3. 采用集电极开路的OC门主要解决了 B 。
A. TTL门不能相“与”的问题B. TTL门的输出端不能“线与”的问题C. TTL门的输出端不能相“或”的问题 4. 触发器有两个稳态,,存储4位二进制信息需要 B 个触发器。
A.2 B. 4 C. 8 D. 165. 欲使D触发器按Qn?1?Qn工作,应使输入端D= D 。
第 1 页共 6 页A. 0B. 1C. QD. Qn6. 要构成容量为4k×8的RAM,需要 D 容量为256×4的RAM。
五邑大学-2013-2014-数字电路与逻辑设计--A卷+答案
![五邑大学-2013-2014-数字电路与逻辑设计--A卷+答案](https://img.taocdn.com/s3/m/acfc668ed4d8d15abf234e09.png)
命题人 审核人: 试卷分类(A 卷或B 卷)五邑大学 试 卷学期: 2013 至 2014 学年度 第 1 学期课程: 数字电路与逻辑设计 课程代号: 0700280 使用班级: 信息工程学院2011级 姓名: 学号:一、填空题(15分,每空1分)1. 时序逻辑电路按照其触发器是否由统一的时钟控制分为 异步 时序逻辑电路和 同步时序逻辑电路。
2. 当数据选择器的数据输入端的个数为8时,其地址代码应有 3 位。
3. 两个1位二进制数字A 和B 相比较,可以用 B A 作为A>B 的输出信号Y (A>B)。
4. 寻址容量为256k ×4的RAM 需要 18 根地址线。
5. 欲设计一个47进制的计数器至少需要 2 片74LS160。
6. JK 触发器的特性方程为n n n Q K Q J Q +=+1。
7. 当TTL 与非门的输入端悬空时相当于输入接入 高 电平。
8. 模数转换器(ADC )两个最重要的指标是转换精度和 速度 。
9. A/D 转换通常经过 采样 、 保持 、 量化 、 编码 四个步骤。
10. TTL 门电路中,输出端能并联使用的有 OC 门 和 三态门 。
二、选择题(11分,每空1分)1. 下列各式中哪个是三变量A 、B 、C 的最小项? C 。
A. B AB. C B A ++C. C B AD. C B + 2. 下列公式中哪个是错误的? C 。
A. A A =+0B. A A A =+C. B A B A +=+D. ))((C A B A BC A ++=+ 3. 采用集电极开路的OC 门主要解决了 B 。
A. TTL 门不能相“与”的问题B. TTL 门的输出端不能“线与”的问题C. TTL 门的输出端不能相“或”的问题 4. 触发器有两个稳态,,存储4位二进制信息需要 B 个触发器。
A. 2 B. 4 C. 8D. 16A. 0B. 1C. QD. n Q6. 要构成容量为4k ×8的RAM ,需要 D 容量为256×4的RAM 。
五邑大学《数字电路与逻辑设计》 第2章 逻辑门电路讲义
![五邑大学《数字电路与逻辑设计》 第2章 逻辑门电路讲义](https://img.taocdn.com/s3/m/c02b062658fafab069dc0278.png)
三极管反相器(非门)
双极型晶体管的开关特性 1.双极型晶体管的开关作用
BJT的基本开关电路
BJT的输出特性
4/16/2020
三极管反相器(非门)
若v1 = VIL = 0V
BJT截止
iB ≈0
iC ≈0
v0 = vCE ≈VCC
截止 状态
4/16/2020
三极管反相器(非门)
Y (AB)
(2)当EN=0时,与非门为高阻态,即Y=Z
CMO2S.普3 通C门MO电S路门电路
在CMOS集成电路中,以金属-氧化物半导体场效应管(Metal-OxideSemiconductor Field-Effect Transistor,简称 MOS管)作为开关器件。
CMOS逻辑门电路是在TTL器件之后,出 现的应用比较广泛的数字逻辑器件,在功耗、 抗干扰、带负载能力上优于TTL逻辑门,所 以超大规模器件几乎都采用CMOS门电路, 如存储器ROM、可编程逻辑器件PLD等
OC门上拉O电C门阻上的计拉算电阻的计算
m’-负载管输入端的个数
I时OL的-电一流个;OC门T5管导通
I低IL电-平负输载入门电每流个输入端的
IOL
VOL IIL
V平O的L(m最ax小) -电驱压动。管输出低电
VCC RL(min)(IOL mI IL ) VOL(max)
RL (m in)
TTL输输入入端负端载的特负性载特性
TTL
TTL
TTL
A B
&
A
Y1 B
&
& 1 A
Y2 B
Y3
100
100K
(a)
(b)
100K
(c)
实验六-数字频率计的Verilog-HDL语言实现
![实验六-数字频率计的Verilog-HDL语言实现](https://img.taocdn.com/s3/m/64368f4a4b73f242336c5fa8.png)
五邑大学实验报告实验课程名称)数字频率计的Verilog HDL语言实现院系名称:信息工程学院专业名称:通信工程(物联网工程)实验项目名称:EDA实验班级: 110711学号:。
报告人:冯剑波实验六 数字频率计的Verilog HDL 语言实现一、实验目的:1、掌握较复杂数字电路或系统的纯Verilog HDL 实现方法;2、体会纯Verilog HDL 语言输入设计与原理图输入设计的差别。
二、实验原理:【数字频率计是用来测量输入信号的频率并显示测量结果的系统。
一般基准时钟的高电平的持续时间为s T 10 ,若在这0T 内被测信号的周期数为N 则被测信号的频率就是N ,选择不同的0T ,可以得到不同的测量精度。
一般0T 越大,测量精度越高,但一次的测量时间及频率计所需的硬件资源也增加。
三、设计任务与要求:1、设计一个6位频率计,测量范围从1Hz 到99 99 99Hz ,测量结果用6个数码管显示,基准时钟频率为1Hz ;2、只显示测量结果,中间计数过程不显示;结果更新时间2秒一次;3、频率计只设一个复位键,按下该键(reset=0)系统复位,释放该键(reset=1)系统工作,测量并显示结果。
4、显示用静态方式;5、用Verilog HDL 实现上述要求的频率计。
四、设计源程序及注释与仿真结果设计源程序:module pinlvji(oHEX0,oHEX1,oHEX2,oHEX3,oHEX4,oHEX5,clk_50M,clk_1Hz,reset,signal_out); @input clk_50M,reset; //50MHz 时钟输入、复位output[6:0] oHEX0,oHEX1,oHEX2,oHEX3,oHEX4,oHEX5; //数码管0-5,分别显示个、十、百、千、万、十万位的数字output reg clk_1Hz;output reg signal_out; reg signal_in; reg[29:0] cnt;reg[29:0] cnt1; reg count_en; //计数允许,count_en=1时计数,下降沿到来时锁存reg load; reg[3:0] ge,shi,bai,qian,wan,shiwan; reg cout1,cout2,cout3,cout4,cout5;reg[3:0] q0,q1,q2,q3,q4,q5;wire clr; always @(posedge clk_50M) //改变Hz 的范围,自己设定的频率1Hz-999999Hzbegincnt1=cnt1+1;if(cnt1<=25_000_0) begin signal_out=0;signal_in=0;endelse if(cnt1==50_000_0) cnt1=0;【else begin signal_out=1;signal_in=0;endendalways @(posedge clk_50M) //50M分频产生1Hz时钟begincnt=cnt+1;if(cnt<=25_000_000) clk_1Hz=0;else if(cnt==50_000_000) cnt=0;else clk_1Hz=1;end/*被测信号signal_in作为个位的输入,,signal_in上升沿到来时ge位+1;进位输出是cout1,作为十位的输入*/always @(posedge signal_out or posedge reset or posedge clr)~begin if(reset) ge=0;else if(clr) ge=0;else begin if(count_en) begin if(ge==9) begin ge=0;cout1=1;endelse begin ge=ge+1;cout1=0;endendendend/*cout1作为十位的输入,cout1上升沿到来时shi位+1;进位输出是cout2,作为百位的输入*/always @(posedge cout1 or posedge reset or posedge clr)begin if(reset) shi=0;else if(clr) shi=0;¥else begin if(count_en) begin if(shi==9) begin shi=0;cout2=1;endelse begin shi=shi+1;cout2=0;endendendend/*cout2作为百位的输入,cout2上升沿到来时bai位+1;进位输出是cout3,作为千位的输入*/always @(posedge cout2 or posedge reset or posedge clr)begin if(reset) bai=0;else if(clr) bai=0;else begin if(count_en) begin if(bai==9) begin bai=0;cout3=1;endelse begin bai=bai+1;cout3=0;end…endendend/*cout3作为千位的输入,cout3上升沿到来时qian位+1;进位输出是cout4,作为万位的输入*/ always @(posedge cout3 or posedge reset or posedge clr)begin if(reset) qian=0;else if(clr) qian=0;else begin if(count_en) begin if(qian==9) begin qian=0;cout4=1;endelse begin qian=qian+1;cout4=0;endendend;endalways @(posedge cout4 or posedge reset or posedge clr)begin if(reset) wan=0;else if(clr) wan=0;else begin if(count_en) begin if(wan==9) begin wan=0;cout5=1;endelse begin wan=wan+1;cout5=0;endendendendalways @(posedge cout5 or posedge reset or posedge clr)begin if(reset) shiwan=0;<else if(clr) shiwan=0;else begin if(count_en) begin if(bai==9) begin shiwan=9;endelse begin shiwan=shiwan+1;endendendend/*****count_en=1时计数,count_en=0不允许计数********/always @(posedge clk_1Hz or posedge reset)begin if(reset) begin count_en=0;endelse begin count_en=~count_en;load=~count_en;endend//*****count_en下降沿到来时锁存数据****/ always @(negedge count_en)begin q0=ge; q1=shi;q2=bai; q3=qian;q4=wan; q5=shiwan;endassign clr=~clk_1Hz&load;/****调用数码管显示*****/led7s u0(q0,oHEX0);led7s u1(q1,oHEX1);led7s u2(q2,oHEX2);]led7s u3(q3,oHEX3);led7s u4(q4,oHEX4);led7s u5(q5,oHEX5);endmodulemodule led7s(datain,ledout);input[3:0] datain; output reg[6:0] ledout; always begin case(datain)0: ledout<=7'b1000000;1: ledout<=7'b1111001;2: ledout<=7'b0100100;3: ledout<=7'b0110000;)4: ledout<=7'b0011001;5: ledout<=7'b0010010;6: ledout<=7'b0000010;7: ledout<=7'b1111000;8: ledout<=7'b0000000;9: ledout<=7'b0010000;default:ledout<=7'b1000000;endcase endendmodule仿真波型:·五、心得体会虽然我以前上了Verilog HDL语言,但是这都实习中还是碰到了一些问题,通过向老师,向同学寻求帮助和在网上,在图书馆查找相关的资料来一点点解决遇到的问题,从中感觉自己对VHDL语言的理解又进了一步!对硬件描述语言和纯元件语言,如c语言之间的差别又有了更深一层次的理解,不过自我感觉想要对VHDL 语言要很熟练的掌握的话,还需要多多的联系才行的。
2018五邑大学数电复习重点
![2018五邑大学数电复习重点](https://img.taocdn.com/s3/m/bb13793e4b35eefdc8d333db.png)
重点内容第一章:忽略第2章 数字逻辑基础掌握1.逻辑函数的几种表示及相互转换(真值表、逻辑图、表达式、卡诺图、波形图)2.逻辑函数的重要公式及公式法化简(B A B A A +=+、B A B A ⋅=+、B A AB +=)3.三变量、四变量卡诺图的画法及用卡诺图化简(带无关项)熟悉1. 对偶公式和反演公式2. 几种数制的转换3. 最小项的概念第3章 集成门电路掌握1. 各种门电路的逻辑功能(与非门、或非门、OC 门、三态门、传输门)2. 2.TTL 和CMOS 门使用时的特点(习题4、5、9、14)(输入端带电阻)3. TTL 门电路扇出系数的计算(习题8、16)第4章 组合逻辑电路掌握1.组合电路的分析和设计(习题1,4,7)2.集成变量译码器74138和双4选1、8选1数据选择器功能特点、及用其实现组合逻辑函数(例题4-10~13、)熟悉1. 全加器、全减器的功能及真值表。
2. 比较器的功能第5章 双稳态触发器掌握1.JK 触发器、D 触发器特性方程2.边沿型触发器的工作特点并画波形(习题1、8、9、11)熟悉1.与非门构成的基本RS 触发器第6章时序逻辑电路掌握1.同步时序电路的分析(例6-3、6-4、习题2)2.集成计数器74160、161功能,用复位和置数法构成任意进制计数器(例6-12、6-17、6-18,习题19)3.同步时序电路设计(用触发器设计计数器)(例6-7,习题7)熟悉1.状态转换表、状态转换图、时序图、次态卡诺图2.有效状态、无效状态、自启动概念3.序列信号发生器第7章半导体存储器掌握1.存储容量的位扩展和字扩展(例7-1、7-3,习题4,5)2.字扩展时每片的地址范围熟悉1.ROM和RAM的种类2.地址线和字数之间的关系第8章脉冲的产生和整形掌握1.555接成施密特触发器、单稳、多谐振荡器的电路形式。
(习题7,8)2.主要参数的计算公式VT+、VT-;tw;T或f(记住几个公式)熟悉1.施密特触发器、单稳、多谐振荡器的应用(例8-2、3、4、5)2.第9章A/D和D/A掌握1.权电阻型D/A、倒T型D/A的模拟输出与数字输入之间的关系公式(式9-3)(习题1,3,4)熟悉1.A/D转换的四个过程2.A/D和D/A的转换精度表示及误差来源3.不同类型A/D转换速度和精度的比较。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
最后,此ppt为学生制 作,纯属个人见解, 请慎重参考 By:尕Hui
电路如上图连接后,将万用表的正极连接到 图中 红色箭头所指的位置(2脚有三个位置可供选择, 任选一个即可),分别连接到相应位置即可测出 (LM317T一脚、二脚、三脚的数据)
中间的黑色旋钮旋到最小值(向左旋到尽头), 即可测出直流输出电压可调范围的最小值,旋到 最大值(向右旋到尽头),即可测出直流输出电 压可调范围的最大值
注意咯:函数发生器的频率调 到老师所给的数值,如200Hz 而电压,老师给的数值哦,如 老师所给的倘若是5.5V,函数 发生器调的数值约为16V,至 于5.5V,请看ppt-4
万用表选用“AC”, 即第一个“ACV”
此时,万用表显示的数值,即为数据表的(输入电路 的交流电压)
注意:用万用
表测量一脚、二 脚、三脚电压时 ,需要转为DC, 即万用表的 “DCV”按钮
由于不会用示波器,所以,你懂的。 不过示波器的数 据和万用表的基本相同(注意:示波器是 2位小数,万 用器是机器显示几位小数就写几位)
由于频率不同, 电压相同,数据可能也会有差距,不要尽信、直 接抄别人的数据哦
后面提供几个从别人那收集的数据表,仅供参考
发现一个小秘诀了 么?“输入电路的交 流电压”和老师所给 的电压相似,一脚 电压大概为0.97,二 脚大概为2.22,三脚 就没规律了,最小值 和二脚的数据一样哦 ,最大值就要自己测 了。 无论电压、频 率怎么变化也有这个 规律哦。
函数发生器
表
首先,老师会给时间你画数据表,即ppt-3的表格,建议,先 画好,因为老师只给你一段时间,过了就会把投影器关了。 (数据记录纸或者实验报告纸都可以)
而后,老师会告诉你,学号单号、双号(单双号不同)的 电 压(有效值) 和频率 (随机给) 后面以 5.5V 200Hz为例