中南大学数电试卷
中南大学数字电路习题与答案共69页
![中南大学数字电路习题与答案共69页](https://img.taocdn.com/s3/m/0a2d4b0fb84ae45c3b358c9e.png)
35、不要以为自己成功一次就可以了 ,也不 要以为 过去的 光荣可 以被永 远肯定 。
16、业余生活要有意义,不要越轨。——华盛顿 17、一个人即使已登上顶峰,也仍要自强不息。——罗素·贝克 18、最大的挑战和突破在于用人,而用人最大的突破在于信任人。——马云 19、自己活着,就是为了使别人过得更美好。——雷锋 20、要掌握书,莫被书掌握;要为生而读,莫为读而生。——布尔沃
中南大学数字电路习题与答 案
31、别人笑我太疯癫,我笑他人看不 穿。(名 言网) 32、我不想听失意者的哭泣,抱怨者 的牢骚 ,这是 羊群中 的瘟疫 ,我不 能被它 传染。 我要尽 量避免 绝望, 辛勤耕 耘,忍 受苦楚 。我一 试再试 ,争取 每天的 成功, 避免以 失败收 常在别 人停滞 不前时 ,我继 续拼搏 。
END
Hale Waihona Puke
数电卷子
![数电卷子](https://img.taocdn.com/s3/m/7754fbd850e2524de5187e49.png)
一、选择题。
(每空2分,共20分)1、十进制数25用8421BCD 码表示为( )。
A.10 101 B.0010 0101 C.100101 D .101012、下列各式中的四变量A 、B 、C 、D 的最小项是:( )。
(A)ABCD (B)AB(C+D) (C)A+B+C+D(D)A+B+C+D3、Y=A B C D C +++的反函数为 ( )。
(A)Y=()A B C D C+⋅⋅⋅A1L (B)Y =()A B C D C+⋅⋅⋅(C)Y =()A B C D C +⋅⋅⋅ (D)Y =()A B C D C+⋅⋅⋅4、卡诺图③、④表示的逻辑函数最简式分别为( )和( )。
A .F=B +DB .F=B+DC .F=BD +B DD .F=BD+BD5、逻辑电路如图⑤,函数式为( )。
A. F=AB +C B. F=A B +CC. F=AB+CD. F=A+B C6、 2048×8位RAM 芯片,其数据线的个数是:( ) 。
(A)11(B)8(C)14 (D)2117、下列逻辑函数表达式中与F=A B +AB 功能相同的是( )。
A.BA ⊕ B.BA ⊕ C.BA ⊕ D. AB ⊕8、下列逻辑电路中是时序逻辑电路的是( )。
A.变量译码器 B.加法器 C.数码寄存器 D.数据选择器 9. RO M 属于( )。
A .组合逻辑电路 B.时序逻辑电路二、化简下列逻辑表达式。
(第1小题用公式法化简,第2题用卡诺图法化简,共10分) (1)),,(C B A L =BA C A ABCB +++(2)∑∑+=)15,11,7,5,3,2()13,9,6,4,1,0(),,,(d m D C B A L三、分析设计题。
(共70分)1、分析图1所示时序逻辑电路的逻辑功能,并写出输出和输入的逻辑表达式。
(10分 (,,)L A B C ABC ABC ABC ABC=+++3、试用74HC138(其逻辑框图如下图2所示)和适当的逻辑门实现函数 (15分)4、试分析图3电路逻辑功能。
2021年中南大学数据科学与大数据技术专业《计算机组成原理》科目期末试卷B(有答案)
![2021年中南大学数据科学与大数据技术专业《计算机组成原理》科目期末试卷B(有答案)](https://img.taocdn.com/s3/m/c4f05b2811661ed9ad51f01dc281e53a580251ad.png)
2021年中南大学数据科学与大数据技术专业《计算机组成原理》科目期末试卷B(有答案)一、选择题1、主存与Cache间采用全相联映射方式,Cache容量4MB,分为4块,每块lMB,主存容量256MB。
若主存读/写时间为30ms,Cache的读/写时间为3ns,平均读/写时间为3.27ms,则Cache的命中率为()。
A.90%B.95%C.97%D.99%2、Cache用组相联映射,一块大小为128B,Cache共64块,4块分一组,主存有4096块,主存地址共需()位。
A.19B.18C.17D.163、假设有7位信息码010101,则低位增设偶校验位后的代码和低位增设奇校验位后的代码分别为()。
A.01101010 01101010B.0101010 01101011C.01101011 01101010D.01101011 011010114、在补码一位乘中,若判断位Y n Y n+1=01,则应执行的操作为()。
A.原部分积加[-x]补,然后右移一位B.原部分积加[x]补,然后右移一位C.原部分积加[-x] 补,然后左移一位D.原部分积加[x]补,然后左移一位5、假设在网络中传送采用偶校验码,当收到的数据位为10101010时,则可以得出结论()A.传送过程中未出错B.出现偶数位错C.出现奇数位错D.未出错或出现偶数位错6、中断判优逻辑和总线仲裁方式相类似,下列说法中,正确的是()。
I.在总线仲裁方式中,独立请求方式响应时间最快,是以增加处理器开销和增加控制线数为代价的II.在总线仲裁方式中计数器查询方式,若每次计数都从“0”开始,则所有设备使用总线的优先级相等III.总线仲裁方式一般是指I/O设备争用总线的判优方式,而中断判优方式一般是指I/O设备争用CPU的判优方式IV.中断判优逻辑既可以通过硬件实现,也可以通过软件实现,A. I,IIB. I,III,IVC. I,II,IVD.I,IV7、在计数器定时查询方式下,正确的描述是()。
中南大学数电试卷及答案04
![中南大学数电试卷及答案04](https://img.taocdn.com/s3/m/46cb619ba1116c175f0e7cd184254b35eefd1a79.png)
中南大学信息院《数字电子技术基础》期终考试试题(110分钟)(第四套)一、填空(每题2分,共20分)分)1. 如图1所示,A=0时,Y= ;A=1,B=0时,Y= ;2. C A AB Y +=,Y 的最简与或式为的最简与或式为 ;3. 如图2所示为TTL 的TSL 门电路,EN=0时,Y 为 ,EN=1时,Y= ;4. 触发器按逻辑功能可分为RSF 、JKF 、 、 和DF ;5. 四位二进制减法计数器的初始状态为0011,四个CP 脉冲后它的状态为脉冲后它的状态为 ;6. EPROM2864的有的有 地址输入端,有地址输入端,有 数据输出端;数据输出端;7. 数字系统按组成方式可分为数字系统按组成方式可分为 、 两种;两种;8. GAL 是 可编程,GAL 中的OLMC 称 ;9. 四位DAC 的最大输出电压为5V ,当输入数据为0101时,它的输出电压为时,它的输出电压为 V ; 10. 某3位ADC 输入电压的最大值为1V ,采用“取整量化法”时它的量化阶距为,采用“取整量化法”时它的量化阶距为 V 。
二、试分析如图3所示的组合逻辑电路。
所示的组合逻辑电路。
(10分) 1. 写出输出逻辑表达式;写出输出逻辑表达式; 2. 化为最简与或式;化为最简与或式; 3. 列出真值表;列出真值表; 4. 说明逻辑功能。
说明逻辑功能。
三、试用一片74LS138辅以与非门设计一个BCD 码素数检测电路,要求:当输入为大于1的素数时,电路输出为1,否则输出为0(要有设计过程)。
(10分)分)四、试画出下列触发器的输出波形四、试画出下列触发器的输出波形 (设触发器的初态为0)。
(12分) 1. 2. 3. 五、如图所示,由两片超前进位加法器74LS283和一片数值比较器74LS85组成的数字系统。
组成的数字系统。
试分析:试分析: (10分)分) (1)当X 3X 2X 1X 0=0011,Y 3Y 2Y 1Y 0=0011时,Z 3Z 2Z 1Z 0=?T =?=?=? (2)当X3X2X1X0=0111,Y3Y2Y1Y0=0111时,Z3Z2Z1Z0=?T=?)说明该系统的逻辑功能。
中南大学数字电子技术基础期末考试试卷(四套附答案)讲课教案
![中南大学数字电子技术基础期末考试试卷(四套附答案)讲课教案](https://img.taocdn.com/s3/m/cbfbd8b90975f46527d3e1c1.png)
中南大学数字电子技术基础期末考试试卷(四套附答案)中南大学信息院《数字电子技术基础》期终考试试题(110分钟)(第一套)一、填空题:(每空1分,共15分)=+的两种标准形式分别为()、1.逻辑函数Y AB C()。
2.将2004个“1”异或起来得到的结果是()。
3.半导体存储器的结构主要包含三个部分,分别是()、()、()。
4.8位D/A转换器当输入数字量10000000为5v。
若只有最低位为高电平,则输出电压为()v;当输入为10001000,则输出电压为()v。
5.就逐次逼近型和双积分型两种A/D转换器而言,()的抗干扰能力强,()的转换速度快。
6.由555定时器构成的三种电路中,()和()是脉冲的整形电路。
7.与PAL相比,GAL器件有可编程的输出结构,它是通过对()进行编程设定其()的工作模式来实现的,而且由于采用了()的工艺结构,可以重复编程,使它的通用性很好,使用更为方便灵活。
二、根据要求作题:(共15分)1.将逻辑函数 P=AB+AC写成“与或非”表达式,并用“集电极开路与非门”来实现。
2.图1、2中电路均由CMOS门电路构成,写出P、Q 的表达式,并画出对应A、B、C的P、Q波形。
三、分析图3所示电路:(10分)1)试写出8选1数据选择器的输出函数式;2)画出A2、A1、A0从000~111连续变化时,Y的波形图;3)说明电路的逻辑功能。
四、设计“一位十进制数”的四舍五入电路(采用8421BCD码)。
要求只设定一个输出,并画出用最少“与非门”实现的逻辑电路图。
(15分)五、已知电路及CP、A的波形如图4(a) (b)所示,设触发器的初态均为“0”,试画出输出端B和C的波形。
(8分)BC六、用T触发器和异或门构成的某种电路如图5(a)所示,在示波器上观察到波形如图5(b)所示。
试问该电路是如何连接的?请在原图上画出正确的连接图,并标明T的取值。
(6分)七、图6所示是16*4位ROM和同步十六进制加法计数器74LS161组成的脉冲分频电路。
中南大学考试试卷数字电子技术试题2
![中南大学考试试卷数字电子技术试题2](https://img.taocdn.com/s3/m/81cfc3de89eb172ded63b7fb.png)
中南大学考试试卷200 -- 200 学年 学期 时间110分钟 数字电子技术Ⅱ课程 48 学时 3 学分 考试形式: 闭 卷专业年级: 第2套试题 总分100分,占总评成绩 70 %一、填空题(本题20分,每空1分)1. 逻辑函数的化简方法包括_________________方法和_________________方法。
2. TTL 与非门电路输入端悬空相当于接__________电平;CMOS 与非门电路输入端悬空相当于接__________电平。
3. 拉电流是门电路输出________电平时的电流;灌电流是门电路输出_______电平时的电流。
4. 组合电路没有__________功能,因为它是由_____________组成。
5. 当数据选择器的数据输入端的个数为8时,则其地址码选择端应有 位。
6. 将BCD 码翻译成十个对应输出信号的电路称为___________,它有_______个输入端, _________个输出端。
7. 根据触发器结构的不同,可将触发器分成四种,分别是_________触发器、_________触发器、___________触发器和___________触发器。
8. JK 触发器的特性方程为Qn+1=____________;T 触发器的特性方程为Qn+1=____________。
9. 若用触发器组成某十一进制加法计数器,需要_______个触发器,有_______个无效状态。
二、选择题(本题30分,每小题3分)1. 逻辑函数D C B A F +=,其对偶函数F *为_____________。
A .()()D CB A ++ B. ()()DC B A ++ C. ()()D C B A ++ 2. 以下处置TTL 门电路多余输入端,正确的是_____________。
A .任其开路 B. 接地 C. 接电源 D. 并接正常使用端3. 逻 辑 电 路 如 图 所 示, 输 入A =“0”,B =“1”,C =“1”,则 输 出F 1 和 F 2 分 别 为 _____________。
中南大学数字电路习题与答案
![中南大学数字电路习题与答案](https://img.taocdn.com/s3/m/05002238a200a6c30c22590102020740be1ecddd.png)
4-3 已知维持阻塞结构D触发器各输入端的电压波形如图所示, 试画出Q、 Q端对应的电压波形。
D:
Q:
Q:
第三十页,共67页。
4-4 设图4.4中各触发器的初始状态皆为Q=0,试画出在CP 信号连续作用下各触发器输出端的电压波形。
第三十一页,共67页。
4-4
第三十二页,共67页。
4-4
第三十三页,共67页。
3-1 图是对十进制数9求补的集成电路CC14561的逻辑图, 写出当COMP=1、Z=0和COMP=0、Z=0时Y1、Y2、Y3、Y4的逻辑式。
第二十页,共67页。
3-1 1) COMP 1, Z 0(TG1,TG3,TG5导通)
Y1 A1 Y 2 A2 A3 1, TG7 导通 Y 3 A2 A3 0, TG8导通 Y 3 A2 Y 3 A2 A3 A2 A3 Y 4 A2 A3 A4 2) COMP 0, Z 0 (TG2 ,TG4 ,TG6导通) Y1 A1 Y 2 A2 Y 3 A3 Y 4 A4
4) v I2=0v
5) v I2=1.4v
第十三页,共67页。
2-3 判断74系列TTL门电路的输出是什么状态 (高电平、低电平或高阻态)。
Y1=0
Y2=1
Y3=1
Y4=0
第十四页,共67页。
2-3 判断74系列TTL门电路的输出是什么状态
(高电平、低电平或高阻态)。
Y5为高阻态
Y6=0
Y7=1
中南大学数字电路习题与答案
第一页,共67页。
1-2 写出图中各逻辑图的逻辑函数式,
并化简为最简与或式。
Y ABC BC
Y 1 AB BC AC
Y 2 ABC ABC ABC ABC
2022年中南大学数据科学与大数据技术专业《计算机组成原理》科目期末试卷B(有答案)
![2022年中南大学数据科学与大数据技术专业《计算机组成原理》科目期末试卷B(有答案)](https://img.taocdn.com/s3/m/907492ac690203d8ce2f0066f5335a8102d266e9.png)
2022年中南大学数据科学与大数据技术专业《计算机组成原理》科目期末试卷B(有答案)一、选择题1、容量为64块的Cache采用组相联映射方式,字块大小为128个字,每4块为一组。
如果主存为4K块,且按字编址,那么主存地址和主存标记的位数分别为()。
A.16,6B.17,6C.18,8 D .19,82、某计算机主存按字节编址,由4个64M×8位的DRAM芯片采用交叉编址方式构成,并与宽度为32位的存储器总线相连,主存每次最多读写32位数据。
若double型变量x 的主存地址为80400lAH,则读取x需要的存储周期数是()。
A.1B.2C.3D.43、假定变量i、f、d的数据类型分别为int、float、double(int用补码表示,float 和double用IEEE754标准中的单精度和双精度浮点数据格式表示),已知i=785,f-l.5678e3,d=1.5el00,若在32位机器中执行下列关系表达式,则结果为真的是()。
I.i==(int)(float)i Ⅱ.f==(float)(int)fIⅡ.f==(float)(double)f Ⅳ.(d+f)-d=fA.仅I、ⅡB.仅I、ⅢC.仅Ⅱ、ⅢD.仅Ⅲ、Ⅳ4、常用的(n,k)海明码中,冗余位的位数为()。
A.n+kB.n-kC.nD.k5、float类型(即IEEE754标准中的单精度浮点数格式)能表示的最大整数是()。
A.2126-2103B.2127-2104C.2127-2105D.2128-21046、某机器I/O设备采用异步串行传送方式传送字符信息,字符信息格式为1位起始位、8位数据位、1位校验位和1位停止位。
若要求每秒传送640个字符,那么该设备的有效数据传输率应为()。
A.640b/sB.640B/sC.6400B/sD.6400b/s7、在()结构中,外部设备可以和主存储器单元统一编址。
A.单总线B.双总线C.三总线D.以上都可以8、假定编译器对高级语言的某条语句可以编译生成两种不同的指令序列,A、B和C三类指令的CPl和执行两种不同序列所含的三类指令条数见下表。
数电试卷03(参考答案)
![数电试卷03(参考答案)](https://img.taocdn.com/s3/m/e1b1b382d4d8d15abe234eb0.png)
Z = m7 = ABCD ;
六、 1.状态转换
6
7
8
9
10
11
12
13
Z
3.
4.
七、 (1)驱动方程和状态方程相同:
n Q2 +1 = D2 = X ⋅ Q2 ⋅ Q1 n +1 Q1 = D1 = X ⋅ Q2 ⋅ Q1
输出方程: Z = X ⋅ Q2 ⋅ Q1 + X ⋅ Q2 ⋅ Q1 (2)状态转换表:
状态转换图:
(3)
(4) 电路功能描述: 位不同数码串行检测器, 2 当串行输入的两位数码不同时, 输出为 “1” , 否则,输出为“0” 。
中南大学信息学院《数字电子技术基础》 中南大学信息学院《数字电子技术基础》 试题(第三套) 试题(第三套)参考答案
一、填空题: 1. 3.4 V 、1.4 V ; 2. 同步型 、 主从型 ; 3. 4. 5. 6. 7. 8. 9. 10. 二、 (1) Y = AB ⋅ BC = AB + BC (2) Z = AB 三、 (1)A=0 时: 逻辑器件的传输延时 ; 001 ; 积分型单稳态 ; 字扩展 、位扩展 ; 与阵列 、或阵列 ; 组合输出 ; 5/3 V ; 2/15 V;
Z=X+Y=0111; W=Co=0;
(2)A=1 时: Z = X + Y + 1 =0100; W = Co = 0 ; (3)电路功能为:四位二进制加/减运算电路: 当 A=0 时,Z=X+Y; 当 A=1 时,Z=X-Y; 四、
五、
(1) (2) (3)
存储容量为:2K×8; 数码管显示“6” ;
中南大学-2016数字电子技术-期末讲解
![中南大学-2016数字电子技术-期末讲解](https://img.taocdn.com/s3/m/6a6203b9680203d8ce2f24b0.png)
中南大学2016《数字电子技术基础》测试样卷(第一套)一、填空题:(每空1分,共15分)1.逻辑函数的两种标准形式分别为()、()。
2.将2004个“1”异或起来得到的结果是()。
3.半导体存储器的结构主要包含三个部分,分别是()、()、()。
4.8位D/A转换器当输入数字量10000000为5v。
若只有最低位为高电平,则输出电压为()v;当输入为10001000,则输出电压为()v。
5.就逐次逼近型和双积分型两种A/D转换器而言,()的抗干扰能力强,()的转换速度快。
6.由555定时器构成的三种电路中,()和()是脉冲的整形电路。
7.与PAL相比,GAL器件有可编程的输出结构,它是通过对()进行编程设定其()的工作模式来实现的,而且由于采用了()的工艺结构,可以重复编程,使它的通用性很好,使用更为方便灵活。
二、根据要求作题:(共15分)1.将逻辑函数P=AB+AC写成与或非型表达式,并用集电极开路门来实现。
2.图1、2中电路均由CMOS门电路构成,写出P、Q的表达式,并画出对应A、B、C的P、Q波形。
三、分析图3所示电路,写出F1、F2的逻辑表达式,说明电路的逻辑功能。
图中所用器件是8选1数据选择器74LS151。
(10分)四、设计一位十进制数的四舍五入电路(采用8421BCD码)。
要求只设定一个输出,并画出用最简与非门实现的逻辑电路图。
(15分)五、已知电路及CP、A的波形如图5(a)(b)所示,设触发器的初态均为“0”,试画出输出端B和C的波形。
(8分)BC六、用T触发器和异或门构成的某种电路如图6(a)所示,在示波器上观察到波形如图6(b)所示。
试问该电路是如何连接的?请在原图上画出正确的连接图,并标明T的取值。
(6分)七、电路如图7所示,其中RA=RB=10kΩ,C=0.1μf,试问:1.在Uk为高电平期间,由555定时器构成的是什么电路,其输出U0的频率f0=? 2.分析由JK触发器FF1、FF2、FF3构成的计数器电路,要求:写出驱动方程和状态方程,列出状态转换表,画出完整的状态转换图;3.设Q3、Q2、Q1的初态为000,Uk所加正脉冲的宽度为Tw=6/f0,脉冲过后Q3、Q2、Q1将保持在哪个状态?(共15分)八、图8所示是16*4位ROM和同步十六进制加法计数器74LS161组成的脉冲分频电路。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
中南大学信息院《数字电子技术基础》期终考试试题(110分钟)(第一套)一、填空题:(每空1分,共15分)1.逻辑函数的两种标准形式分别为()、()。
2.将2004个“1”异或起来得到的结果是()。
3.半导体存储器的结构主要包含三个部分,分别是()、()、()。
4.8位D/A转换器当输入数字量10000000为5v。
若只有最低位为高电平,则输出电压为()v;当输入为10001000,则输出电压为()v。
5.就逐次逼近型和双积分型两种A/D转换器而言,()的抗干扰能力强,()的转换速度快。
6.由555定时器构成的三种电路中,()和()是脉冲的整形电路。
7.与PAL相比,GAL器件有可编程的输出结构,它是通过对()进行编程设定其()的工作模式来实现的,而且由于采用了()的工艺结构,可以重复编程,使它的通用性很好,使用更为方便灵活。
二、根据要求作题:(共15分)1.将逻辑函数 P=AB+AC写成与或非型表达式,并用集电极开路门来实现。
2.图1、2中电路均由CMOS门电路构成,写出P、Q 的表达式,并画出对应A、B、C的P、Q波形。
三、分析图3所示电路,写出F1、F2的逻辑表达式,说明电路的逻辑功能。
图中所用器件是8选1数据选择器 74LS151。
(10分)四、设计一位十进制数的四舍五入电路(采用8421BCD码)。
要求只设定一个输出,并画出用最简与非门实现的逻辑电路图。
(15分)五、已知电路及CP、A的波形如图5(a)(b)所示,设触发器的初态均为“0”,试画出输出端B和C的波形。
(8分)BC六、用T触发器和异或门构成的某种电路如图6(a)所示,在示波器上观察到波形如图6(b)所示。
试问该电路是如何连接的?请在原图上画出正确的连接图,并标明T的取值。
(6分)七、电路如图7所示,其中RA=RB=10kΩ,C=0.1μf,试问:1.在Uk为高电平期间,由555定时器构成的是什么电路,其输出U0的频率f0=? 2.分析由JK触发器FF1、FF2、FF3构成的计数器电路,要求:写出驱动方程和状态方程,列出状态转换表,画出完整的状态转换图;3.设Q3、Q2、Q1的初态为000,Uk所加正脉冲的宽度为Tw=6/f0,脉冲过后Q3、Q2、Q1将保持在哪个状态?(共15分)八、图8所示是16*4位ROM和同步十六进制加法计数器74LS161组成的脉冲分频电路。
ROM中的数据见表8所示。
试画出在CP信号连续作用下的D3、D2、D1、D0输出的电压波形,并说明它们和CP信号频率之比。
(16分)表8CP波形如图所示:中南大学信息学院《数字电子计数基础》试题(第一套)参考答案一、填空(每空1分,共15分)1.2.03.地址译码器、存储矩阵、输出缓冲器4.0.039、5.315.双积分型、逐次逼近型6.施密特触发器、单稳态触发器7.结构控制字、输出逻辑宏单元、E2CMOS二、根据要求作题:(共15分)1.,OC门线与实现图略2.三、(1) 列真值表:(2) 逻辑功能:全减器四、设用A3A2A1A0表示该数,输出F。
列出真值表如下:逻辑表达式为:逻辑图如下:五、六、T=1,连线,图略。
七、1.多谐振荡器 f0=476Hz;2.写出驱动方程3分,状态方程3分,列出状态转换000->100->110->111->011->001->回到100;3.Q3Q2Q1=100(3分);八、 D3、D2、D1、D0频率比分别是1/15、3/15、5/15、7/15;中南大学信息院《数字电子技术基础》期终考试试题(110分钟)(第二套)一、填空题:(每空1分,共16分)1.逻辑函数有四种表示方法,它们分别是()、()、()和()。
2.将2004个“1”异或起来得到的结果是()。
3.目前我们所学的双极型集成电路和单极型集成电路的典型电路分别是()电路和()电路。
4.施密特触发器有()个稳定状态.,多谐振荡器有()个稳定状态。
5.已知Intel2114是1K* 4位的RAM集成电路芯片,它有地址线()条,数据线()条。
6.已知被转换的信号的上限截止频率为10kHz,则A/D转换器的采样频率应高于()kHz;完成一次转换所用的时间应小于()。
7.GAL器件的全称是(),与PAL相比,它的输出电路是通过编程设定其()的工作模式来实现的,而且由于采用了()的工艺结构,可以重复编程,使用更为方便灵活。
二、根据要求作题:(共16分)1.试画出用反相器和集电极开路与非门实现逻辑函数。
2、图1、2中电路由TTL门电路构成,图3由CMOS门电路构成,试分别写出F1、F2、F3的表达式。
三、已知电路及输入波形如图4(a)(b)所示,其中FF1是D锁存器,FF2是维持-阻塞D触发器,根据CP和D的输入波形画出Q1和Q2的输出波形。
设触发器的初始状态均为0。
(8分)四、分析图5所示电路,写出Z1、Z2的逻辑表达式,列出真值表,说明电路的逻辑功能。
(10分)五、设计一位8421BCD码的判奇电路,当输入码为奇数时,输出为1,否则为0。
要求使用两种方法实现:(1)用最简与非门实现,画出逻辑电路图;(2)用一片8选1数据选择器74LS151加若干门电路实现,画出电路图。
(20分)六、电路如图7所示,其中RA=RB=10kΩ,C=0.1μf,试问:1.在Uk为高电平期间,由555定时器构成的是什么电路,其输出U0的频率f0=? 2.分析由JK触发器FF1、FF2、FF3构成的计数器电路,要求:写出驱动方程和状态方程,画出完整的状态转换图;2.设Q3、Q2、Q1的初态为000,Uk所加正脉冲的宽度为Tw=5/f0,脉冲过后Q3、Q2、Q1将保持在哪个状态?(共15分)七、集成4位二进制加法计数器74161的连接图如图8所示,LD是预置控制端;D0、D1、D2、D3是预置数据输入端;Q3、Q2、Q1、Q0是触发器的输出端,Q0是最低位,Q3是最高位;LD为低电平时电路开始置数,LD为高电平时电路计数。
试分析电路的功能。
要求:(1)列出状态转换表;(2)检验自启动能力;(3)说明计数模值。
(15分)中南大学信息学院《数字电子计数基础》试题(第二套)参考答案一、填空(每空1分,共16分)1.真值表、逻辑图、逻辑表达式、卡诺图;2.0;3.TTL 、 CMOS ;4.两、0 ;5.10 、4 ;6.20 、50μS;7.通用阵列逻辑、输出逻辑宏单元、E2CMOS;二、根据要求作题:(共16分)1.2.三、四、(1)表达式(2)真值表(3)逻辑功能为:全减器五、首先,根据电路逻辑描述画出卡诺图:(1)最简“与-或式”为:;(2)“与非-与非式”为:(与非门实现图略)六、(1)多谐振荡器;(2)驱动方程:状态方程:状态转换图:(3)初态为000,五个周期后将保持在100状态。
七、(1)状态转换图:(2)可以自启动;(3)模=8;中南大学信息院《数字电子技术基础》期终考试试题(110分钟)(第三套)一、填空(每题1分,共10分)1. TTL门电路输出高电平为 V,阈值电压为 V;2. 触发器按动作特点可分为基本型、、和边沿型;3. 组合逻辑电路产生竞争冒险的内因是;4. 三位二进制减法计数器的初始状态为101,四个CP脉冲后它的状态为;5. 如果要把一宽脉冲变换为窄脉冲应采用触发器;6. RAM的扩展可分为、扩展两种;7. PAL是可编程,EPROM是可编程;8. GAL中的OLMC可组态为专用输入、、寄存反馈输出等几种工作模式;9. 四位DAC的最大输出电压为5V,当输入数据为0101时,它的输出电压为 V;10. 如果一输入电压的最大值为1V,采用3位ADC时它的量化阶距为 V。
二、写出下列各图中的输出逻辑表达式,并化为最简与或式;(G1、G2为OC门,TG1、TG2为CMOS传输门) (10分)三、由四位并行进位全加器74LS283构成图2所示: (15分)1. 当A=0,X3X2X1X0=0011,Y3Y2Y1Y0=0100求Z3Z2Z1Z0=?,W=?2.当A=1,X3X2X1X0=1001,Y3Y2Y1Y0=0101求Z3Z2Z1Z0=?,W=?3.写出X(X3X2X1X0),Y(Y3Y2Y1Y0),A与Z(Z3Z2Z1Z0),W之间的算法公式,并指出其功能.四、试画出图3在CP脉冲作用下Q1,Q2,Y对应的电压波形。
(设触发器的初态为0,画6个完整的CP脉冲的波形) (15分)五、由可擦可编程只读存储器EPROM2716构成的应用电路如图所示。
1. 计算EPROM2716的存储容量;2.当ABCD=0110时,数码管显示什么数字;3.写出Z的最小项表达式,并化为最简与或式; (15分)六、由同步十进制加法计数器74LS160构成一数字系统如图所示,假设计数器的初态为0,测得组合逻辑电路的真值表如下所示: (20分)1.画出74LS160的状态转换图;2.画出整个数字系统的时序图;3. 如果用同步四位二进制加法计数器74LS161代替74LS160,试画出其电路图(要求采用置数法);4. 试用一片二进制译码器74LS138辅助与非门实现该组合逻辑电路功能。
七、时序PLA电路如图所示:1、求该时序电路的驱动方程、状态方程、输出方程;2、画该电路的状态转换表;3、若X为输入二进制序列10010011,其波形如图所示,画Q1、Q2和Z的波形;4、说明该电路的功能。
(16分)中南大学信息学院《数字电子技术基础》试题(第三套)参考答案一、填空题:1. 3.4 V 、1.4 V ;2.同步型、主从型;3.逻辑器件的传输延时;4.001 ;5.积分型单稳态;6.字扩展、位扩展;7.与阵列、或阵列;8.组合输出;9.5/3 V ;10.1/7 V;二、(1)(2)三、(1)A=0时: Z=X+Y=0111; W=Co=0;(2)A=1时:=0100;;(3)电路功能为有符号数求和运算:;四、五、(1)存储容量为:1K×8;(2)数码管显示“6”;(3);六、1.状态转换图2.3.4.七、(1)驱动方程和状态方程相同:输出方程:(2)状态转换图:(3)电路功能描述:2位不同数码串行检测器,当串行输入的两位数码不同时,输出为“1”,否则,输出为“0”。
中南大学信息院《数字电子技术基础》期终考试试题(110分钟)(第四套)一、填空(每题2分,共20分)1. 如图1所示,A=0时,Y= ;A=1,B=0时,Y= ;2.,Y 的最简与或式为;3. 如图2所示为TTL 的TSL 门电路,EN=0时,Y 为 ,EN=1时,Y= ;4. 触发器按逻辑功能可分为RSF 、JKF 、 、 和DF ;5. 四位二进制减法计数器的初始状态为0011,四个CP 脉冲后它的状态为 ;6. EPROM2864的有 地址输入端,有 数据输出端;7. 数字系统按组成方式可分为 、 两种;8. GAL 是 可编程,GAL 中的OLMC 称 ;9. 四位DAC 的最大输出电压为5V ,当输入数据为0101时,它的输出电压为 V ; 10. 如果一输入电压的最大值为1V ,采用3位ADC 时它的量化阶距为 V 。