数电重点章节典型例题(完整)

合集下载

习题数电参考答案(终)-图文

习题数电参考答案(终)-图文

习题数电参考答案(终)-图文第一章数字逻辑概论1.1数字电路与数制信号1.1.1试以表1.1.1所列的数字集成电路的分类为依据,指出下列IC器件属于何种集成度器件:(1)微处理器;(2)计数器;(3)加法器;(4)逻辑门;(5)4兆位存储器。

解:依照表1.1.1所示的分类,所列的五种器件:(1)、(5)属于大规模;(2)、(3)属于中规模;(4)属于小规模。

1.1.2一数字信号波形如图题1.1.2所示,试问该波形所代表的二进制数是什么?解:图题1.1.2所示的数字信号波形的左边为最高位(MSB),右边为最低位(LSB),低电平表示0,高电平表示1。

该波形所代表的二进制数为010110100。

1.1.3试绘出下列二进制数的数字波形,设逻辑1的电压为5V,逻辑0的电压为0V。

(1)001100110011(2)0111010(3)1111011101解:用低电平表示0,高电平表示1,左边为最高位,右边为最低位,题中所给的3个二进制数字的波形分别如图题 1.1.3(a)、(b)、(c)所示,其中低电平为0V,高电平为5V。

1.1.4一周期性数字波形如图1.1.4所示,试计算:(1)周期;(2)频率;(3)占空比。

解:因为图题1.1.4所示为周期性数字波,所以两个相邻的上升沿之间持续的时间为周期,T=10m。

频率为周期的倒数,f=1/T=1/0.01=100Hz。

占空比为高电平脉冲宽度与周期的百分比,q=1m/10m某100%=10%。

1.2数制1.2.1一数字波形如图1.2.1所示,时钟频率为4kHz,试确定:(1)它所表示的二进制数;(2)串行方式传送8位数据所需要的时间;(3)以8位并行方式传送的数据时需要的时间。

解:该波形所代表的二进制数为00101100。

时钟周期T=1/f=1/4kHz=0.25m。

串行方式传送数据时,每个时钟周期传送1位数据,因此,传送8位数据所需要的时间t=0.25m某8=2m。

(完整版)数字电路基础考试题(附参考答案)

(完整版)数字电路基础考试题(附参考答案)

数字电子技术-考试复习题一、单项选择题1.(195)H 表示( D )。

(a) 二进制数 (b) 十进制数 (c)八进制数 (d) 十六进制数2.在TTL 门电路中,能实现“线与”的门电路是( B ) (a) 与非门 (b) 集电极开路门 (c) 或非门 (d) 或非门3.用不同数制的数字来表示2007,位数最少的是 。

(a) 十六进制数 (b) 十进制数 (c) 八进制数 (d) 二进制数 4.十进制数36转换为十六进制数,结果为 。

(a )26 (b )24 (c )22 (d )20 5.8421BCD 码10000111表示的十进制数是 。

(a ) 131 (b ) 103 (c ) 87 (d ) 13 6.A/D 转换输出的二进制代码位数越多,其转换精度( ) (a) 越高 (b) 越低 (c) 不变 (d) 无法确定 7.下列逻辑表示式正确的是( ) (a) 1=++B A B A (b)B A B A A +=+(c)B A B A B A AB +=+ (d) B A AB +=8. 下列电路中,属于时序逻辑电路的是( ). (a) 数据选择器 (b) 编码器 (c) 计数器 (d) 译码器 9. 由8位寄存器组成的扭环移位寄存器可以构成 进制计数器。

(a) 4 (b) 8 (c) 16 (d) 无法确定10. 555集成定时器构成的单稳态触发器,其暂态时间t W ≈________。

(a) 0.7RC (b) RC (c) 1.1RC (d) 1.4RC11.十进制数24转换为二进制数,结果为 。

(a )10100 (b )10010 (c )01100 (d )1100012. (a) 13. (c) 14. (c) 15. (d) 12.=O )275(( )D , 。

(a )275 (b) 629 (c) 2750 (d) 220013.三态门的第三态是 。

(a )低电平 (b )高电平(c ) 高阻 (d ) 任意电平 14.具有8个触发器的二进制异步计数器最多可能有 种状态。

10套数字电路复习题带完整答案

10套数字电路复习题带完整答案

Made by 遇见 第一套一.选择题(18分)1.以下式子中不正确的是( ) a .1•A =A b .A +A=A c .B A B A +=+ d .1+A =12.已知B A B B A Y ++=下列结果中正确的是( )a .Y =Ab .Y =Bc .Y =A +Bd .B A Y +=3.TTL 反相器输入为低电平时其静态输入电流为( ) a .-3mA b .+5mA c .-1mA d .-7mA4.下列说法不正确的是( ) a .集电极开路的门称为OC 门b .三态门输出端有可能出现三种状态(高阻态、高电平、低电平)c .OC 门输出端直接连接可以实现正逻辑的线或运算d 利用三态门电路可实现双向传输 5.以下错误的是( )a .数字比较器可以比较数字大小b .实现两个一位二进制数相加的电路叫全加器c .实现两个一位二进制数和来自低位的进位相加的电路叫全加器d .编码器可分为普通全加器和优先编码器 6.下列描述不正确的是( )a .触发器具有两种状态,当Q=1时触发器处于1态b .时序电路必然存在状态循环c .异步时序电路的响应速度要比同步时序电路的响应速度慢d .边沿触发器具有前沿触发和后沿触发两种方式,能有效克服同步触发器的空翻现象 7.电路如下图(图中为下降沿Jk 触发器),触发器当前状态Q 3 Q 2 Q 1为“011”,请问时钟作用下,触发器下一状态为( )a .“110”b .“100”c .“010”d .“000”8、下列描述不正确的是( )a .时序逻辑电路某一时刻的电路状态取决于电路进入该时刻前所处的状态。

b .寄存器只能存储小量数据,存储器可存储大量数据。

c .主从JK 触发器主触发器具有一次翻转性d .上面描述至少有一个不正确 9.下列描述不正确的是( )a .EEPROM 具有数据长期保存的功能且比EPROM 使用方便b .集成二—十进制计数器和集成二进制计数器均可方便扩展。

(完整版)数电知识点汇总

(完整版)数电知识点汇总

数电知识点汇总第一章:1,二进制数、十六进制与十进制数的互化,十进制化为8421BCD代码2,原码,补码,反码及化为十进制数3,原码=补码反码+1重点课后作业题:题1.7,1.10第二章:1,与,或,非,与非,或非,异或,同或,与或非的符号(2种不同符号,课本P22,P23上侧)及其表达式。

A☉A☉A……A=?(当A的个数为奇数时,结果为A,当A的个数为偶数时,结果为1)A⊕A⊕A……A=?(当A的个数为奇数时,结果为A,当A的个数为偶数时,结果为0)2,课本P25,P26几个常用公式(化简用)3,定理(代入定理,反演定理,对偶定理),学会求一表达式的对偶式及其反函数。

4,※※卡诺图化简:最小项写1,最大项写0,无关项写×。

画圈注意事项:圈内的“1”必须是2n个;“1”可以重复圈,但每圈一次必须包含没圈过的“1”;每个圈包含“1”的个数尽可能多,但必须相邻,必须为2n个;圈数尽可能的少;要圈完卡诺图上所有的“1”。

5,一个逻辑函数全部最小项之和恒等于16,已知某最小项,求与其相邻的最小项的个数。

7,使用与非门时多余的输入端应该接高电平,或非门多余的输入端应接低电平。

8,三变量逻辑函数的最小项共有8个,任意两个最小项之积为0.9,易混淆知识辨析:1)如果对72个符号进行二进制编码,则至少需要7位二进制代码。

2)要构成13进制计数器,至少需要4个触发器。

3)存储8位二进制信息需要8个触发器。

4)N进制计数器有N个有效状态。

5)一个具有6位地址端的数据选择器的功能是2^6选1.重点课后作业题:P61 题2.10~2.13题中的(1)小题,P62-P63题2.15(7),题2.16(b),题2.18(3)、(5)、(7),P64题2.22(3)、2.23(3)、2.25(3)。

第三章:1,二极管与门,或门的符号(课本P71,P72)2,认识N沟道增强型MOS管,P沟道增强型MOS管,N沟道耗尽型,P沟道耗尽型的符号,学会由符号判断其类型和由类型推其符号。

数字电路考研重点题目-整理后文档

数字电路考研重点题目-整理后文档

第2章1、由逻辑门构成图示电路中,已知 A 、B 、C 信号的波形,试给出函数式、真值 表并画出Y 的输出波形。

2、根据下面真值表写出对应的逻辑函数式,并化简为最简与或式。

1CY第3章第4章1、已知TTL与非门输出高电平V OH=3.5V,输出端低电平V OL=0.2V,带灌电流负载最大值I oL=12mA,发光二极管导通电压V D=1.5V,工作电流10mA&lD& 15mA 问:(1)与非门处于什么状态下发光二极管才能发光?(2)估算电路中R的取值范围。

2、见课本P98第4章1、组合逻辑电路分析。

采用4选1数据选择器和逻辑门构成图示电路1)写出下图的函数真值表和逻辑表达式A 1A 02、设计一个数字比较电路,能比较两个两位二进制数的大小,这两个数为 A = A 1A 0, B=B 1B 0,当 A>B 时,FF 0=10;当 A=B 时,FF 0=11;当 A<B 时,F 1F 0 = 01;用一片四选一数据选择器74153芯片实现此电路。

提示:74153中有两个 具有公共选择输入端的四选一数据选择器。

3、见书上4.1题4、已知如下图组合逻辑电路的真值表如下: A B Y3 Y2 Y1 Y0 0 0 D 0 0 0 0 1 0 D 0 0 1 0 0 0 D 0 11D(1)写出该电路的逻辑函数 (2)从真值表分析该电路的逻辑功能5、根据图4所示4选1数据选择器实现的组合电路,写出输出 最简“与或”表达式。

2)叙述该电路的功能D 0 D 1 一 D 2MUXD 0 D 1 D 2 D 3 A 1A 0 1VEN A 2E 表达式并化成图46、见书上4.24题(09南理工)七、试用双4选I数据选择器74153和少量门设计一个有4个输入X3, X2. X], Xo 和2个输出Yi、Yo的逻辑电路。

电路输入为余3BCD码,输出为用2位二进制数表示的输入码中的个数,例如,当输入乂小以|乂0=1010时,输出YiYo = 10,当非余3码(伪码)输入时,要求输出Yi“=O00要求写出设计过程,画出电路图,(规定X2分别和数据选择器地址码的高,低位相连接,器件逻辑符号和功能表如下图示)(15分)(答案提小:A1A0=X3X2 D10=X1X0 D11=X1+X0 D12=X1+X0 D13= (X1+X。

《数字电子技术》-知识点例题精析

《数字电子技术》-知识点例题精析

《数字电子技术》-知识点例题精析第1章数字逻辑基础1.数字信号、模拟信号的定理2.数字电路的种类3.数制、编码其及转换要求:能熟练在10进制、2进制、8进制、16进制、8421BCD之间进行相互转换。

参考示例1:(37.25)10= ( )2= ( )16= ( )8421BCD解:(37.25)10= (100101.01)2= ( 25.4)16= (00110111.00100101)8421BCD4.基本逻辑算法的性质与算法:见零为零,全1为1;或算法:见1为1,全零为零;与非算法:见零为1,全1为零;或非算法:见1为零,全零为1;异或算法:相异为1,相同为零;同或算法:相同为1,相异为零;非算法:零变 1, 1变零;要求:熟练应用上述逻辑算法。

5.数字电路逻辑功能的几种表示方式及相互转换。

①真值表(组合逻辑电路)或状态转换真值表(时序逻辑电路):是由变量的所有可能取值组合及其对应的函数值所构成的表格。

②逻辑表达式:是由逻辑变量和与、或、非3种算法符连接起来所构成的式子。

③卡诺图:是由表示变量的所有可能取值组合的小方格所构成的图形。

④逻辑图:是由表示逻辑算法的逻辑符号所构成的图形。

⑤波形图或时序图:是由输入变量的所有可能取值组合的高、低电平及其对应的输出函数值的高、低电平所构成的图形。

⑥状态图(只有时序电路才有):描述时序逻辑电路的状态转换关系及转换条件的图形称为状态图。

要求:掌握这五种(对组合逻辑电路)或六种(对时序逻辑电路)方式之间的相互转换。

6.逻辑代数算法的基本规则①反演规则:对于任何一个逻辑表达式Y ,如果将表达式中的所有“·”换成“+”,“+”换成“·”,“0”换成“1”,“1”换成“0”,原变量换成反变量,反变量换成原变量,那么所得到的表达式就是函数Y 的反函数Y (或称补函数)。

这个规则称为反演规则。

②对偶规则:对于任何一个逻辑表达式Y ,如果将表达式中的所有“·”换成“+”,“+”换成“·”,“0”换成“1”,“1”换成“0”,而变量保持不变,则可得到的一个新的函数表达式Y ',Y '称为函Y 的对偶函数。

数字电路课程重点总结含习题

数字电路课程重点总结含习题

数字电路课程重点总结含习题数电课程各章重点项目一:1、什么是数字信号2、数制、BCD码的转换3、与门、或门、非门及各种复合门逻辑功能和符号4、OC门和三态门的符号、特点及应用5、卡诺图、代数法的化简6、组合逻辑电路的定义7、逻辑函数的一般表示形式8、组合逻辑电路的分析9、组合逻辑电路的设计(例如:全加器、三人表决器)项目二:1、译码器74LS138的功能和应用(尤其是构成函数发生器)2、数据选择器74LS151的功能和应用(尤其是构成函数发生器)3、编码器、全加器、数值比较器的功能;4、抢答器电路的理解;项目三项目五:1、触发器的特性和分类2、掌握RS、JK、D、T触发器的逻辑功能和特性方程3、掌握同步式、维持阻塞式、边沿式触发器的触发方式4、会根据给定触发器类型,分析画出触发器输出波形5、时序逻辑电路的定义和分类6、时序逻辑电路的分析7、计数器74LS161的功能和应用(反馈复位法CR和反馈预置法LD构成任意进制计数器)8、CD4520的功能和应用(构成任意进制计数器)9、CD4518的功能和应用(构成任意进制计数器)第一章逻辑代数基础知识要点一、在时间和数值上均做断续变化的信号,称为数字信号二、二进制、十进制、十六进制数之间的转换;A、R进制转换成十进制:按权展开,求和。

(1101.101)2=1×23 +1×22+0×21+1×20+1×2-1+0×2-2+1×2-3(4E6)H= 4⨯162+14 ⨯161+6 ⨯160=(1254)DB、十进制转换成R进制:整数部分除R取余法,小数部分乘R取整法。

C、二进制转换八进制:三位并一位,八进制转换二进制:一位拆三位D、二进制转换十六进制:四位并一位,十六进制转换二进制:一位拆四位( 38)10=(10 0110 )2 =( 26 )16=( 46 )8=( 0011 1000 ) 8421BCD =( 0110 1011) 余3BCD三、8421BCD、5421BCD、余3BCD码、格雷码8421BCD码①特点:每位十进制用四位二进制表示,并从高位到低位8 4 2 1即23、 22、 21、20 属于有权码。

数电1-3章习题解答汇总

数电1-3章习题解答汇总

第1章习题解答1.1把下列二进制数转换成十进制数①10010110;②11010100;③0101001;④10110.111;⑤101101.101;⑥0.01101。

[解] 直接用多项式法转换成十进制数①(10010110)B = (1⨯2 7+1⨯24 + 1⨯22 +1⨯21)D = (150)D=150②(11010100)B = 212③(0101001)B = 41④(10110.111)B = 22.875⑤(101101.101)B = 45.625⑥(0.01101)B = 0.406251.2把下列十进制数转换为二进制数①19;②64;③105;④1989;⑤89.125;⑥0.625。

[解] 直接用基数乘除法①19= (10011)B②64= (1000000)B③105 = (1101001)B④1989 = (11111000101)B⑤89.125 = (1011001.001)B⑥0.625= (0.101)B1.3把下列十进制数转换为十六进制数①125;②625;③145.6875;④0.5625。

[解]直接用基数乘除法①125 = (7D)H②625 = (271)H③145.6875= (91.B)H④0.56255=(0.9003)H1.4把下列十六进制数转换为二进制数①4F;②AB;③8D0;④9CE。

[解]每位十六进制数直接用4位二进制数展开①(4F)H= (1001111)B②(AB)H= (10101011)B③(8D0)H= (100011010000)B 2 19 余数2 9 …… 1 ……d02 4 …… 1 ……d12 2 ……0 ……d22 1 ……0 ……d32 0 …… 1 ……d4图题1.2 ①基数除法过程图12④ (9CE)H = (100111001110)B1.5 写出下列十进制数的8421BCD 码 ① 9;② 24;③ 89;④ 365。

数字电路复习例题

数字电路复习例题

数电例题:一、公式化简法1、化简函数L=EAB++ABD解:先用摩根定理展开:AB=BA+再用吸收法L=D++=E++BA+ABD=)++((D+)=)A++D+A1()1(EBB=BA+2、化简函数L=ABCA++B+BBAEA解:L=ABCA+++BBEABA=)B+E++(ABC()=)A+B+E+BA)((BCB=)BCBA+B++++))(A)((BBB(C=)BA+++CBA)(C(=AC+B++=CA+B+BA3、化简函数L=B A++A+BBCBC解:L=BBA+++CACBB=)+A++BB⋅⋅+C+C(C)(BAABCA=CA+CB+++⋅+⋅BABCBACABBCA=)++⋅⋅A+++)(()(BCBBA=)()1()1(B B C A A C B C B A +++++⋅ =C A C B B A ++⋅4、将下列函数化简成最简的与-或表达式 1)L=A D DCE BD B A +++ 2) L=AC C B B A ++ 3) L=ABCD B AB +++ 解:1)L=A D DCE BD B A +++ =DCE A B D B A +++)( =DCE A B D B A ++ =DCE B A D B A ++ =DCE D +++))(( =DCE D B A ++ =D B A + 2) L=AC C B B A ++ =AC C B C C B A +++)( =AC A A +++ =)1()1(A C B B AC +++ =C B AC +3) L=ABCD C B C A AB +++=ABCD A A C B C A AB ++++)( =ABCD AB ++++ =)()(ABCD AB ++++=)+++AB+1()1(BCD=CAB+A二、逻辑函数的化简—卡诺图化简法:卡诺图是由真值表转换而来的,在变量卡诺图中,变量的取值顺序是按循环码进行排列的,在与—或表达式的基础上,画卡诺图的步骤是:1.画出给定逻辑函数的卡诺图,若给定函数有n个变量,表示卡诺图矩形小方块有n2个。

数电习题及解答

数电习题及解答

图 P2.7
题 2.7 解:
2.9 试写出图 P2.9 所示 CMOS 电路的输出逻辑表达式。
(a) 图 P2.9
(b)
题 2.9 解:
F1 A B A B ; F2 A B A B
2.11 试写出图 P2.11 中各 NMOS 门电路的输出逻辑表达式。
图 P2.11
0 1 1 1
0 1 1 1
证明 A B C AB AC
A
B
C
A B C
0 0 0 0 0 1 1 0
AB AC
0 0 0 0 0 1 1 0
0 0 0 0 1 1 1 1
(3)
0 0 1 1 0 0 1 1
0 1 0 1 0 1 0 1
证明 A B C A B C



(3) F ABC BC D A BD (4) F ( A, B, C , D) 题 1.15 解: (1) F A BC BC


m0,2,3,8,9,10,11,13
F B C A C B C

F B C B C A B


A
B
C
AB C
A BC
1 0 1
0 0 0
0 0 1
0 1 0
1 0 1
0 1 1 1 1
(4)
1 0 0 1 1
1 0 1 0 1
0 0 0 1 0
0 0 0 1 0
证明 AB AC A B AC
A
B
C
AB AC
A B AC
1 0 1 0 1 1 0 0

(完整版)数电各章复习题及答案

(完整版)数电各章复习题及答案

第1章 逻辑代数基础一、选择题(多选题)1.以下代码中为无权码的为 。

A. 8421BCD 码B. 5421BCD 码C. 余三码D. 格雷码2.一位十六进制数可以用 位二进制数来表示。

A. 1B. 2C. 4D. 163.十进制数25用8421BCD 码表示为 。

A.10 101B.0010 0101C.100101D.101014.与十进制数(53.5)10等值的数或代码为 。

A.(0101 0011.0101)8421BCDB.(35.8)16C.(110101.1)2D.(65.4)85.与八进制数(47.3)8等值的数为:A. (100111.011)2B.(27.6)16C.(27.3 )16D. (100111.11)26.常用的B C D 码有 。

A.奇偶校验码B.格雷码C.8421码D.余三码7.与模拟电路相比,数字电路主要的优点有 。

A.容易设计B.通用性强C.保密性好D.抗干扰能力强8. 逻辑变量的取值1和0可以表示: 。

A.开关的闭合、断开B.电位的高、低C.真与假D.电流的有、无9.求一个逻辑函数F 的对偶式,可将F 中的 。

A .“·”换成“+”,“+”换成“·”B.原变量换成反变量,反变量换成原变量C.变量不变D.常数中“0”换成“1”,“1”换成“0”E.常数不变10. A+BC= 。

A .A +B B.A +C C.(A +B )(A +C ) D.B +C11.在何种输入情况下,“与非”运算的结果是逻辑0。

A .全部输入是0 B.任一输入是0 C.仅一输入是0 D.全部输入是112.在何种输入情况下,“或非”运算的结果是逻辑0。

A .全部输入是0 B.全部输入是1 C.任一输入为0,其他输入为1 D.任一输入为113.以下表达式中符合逻辑运算法则的是 。

A. C ·C =C 2B.1+1=10C.0<1D.A +1=114. 当逻辑函数有n 个变量时,共有 个变量取值组合?A. nB. 2nC. n 2D. 2n15. 逻辑函数的表示方法中具有唯一性的是 。

(完整版)数电试题及标准答案(五套)。

(完整版)数电试题及标准答案(五套)。

《数字电子技术基础》试卷一一、 填空题(22分每空2分)1、=⊕0A , =⊕1A 。

2、JK 触发器的特性方程为: 。

3、单稳态触发器中,两个状态一个为态,另一个为态.多谐振荡器两个状态都为态, 施密特触发器两个状态都为态.4、组合逻辑电路的输出仅仅只与该时刻的有关,而与无关。

5、某数/模转换器的输入为8位二进制数字信号(D 7~D 0),输出为0~25.5V 的模拟电压。

若数字信号的最低位是“1”其余各位是“0”,则输出的模拟电压为。

6、一个四选一数据选择器,其地址输入端有个。

二、化简题(15分每小题5分)用卡诺图化简逻辑函数,必须在卡诺图上画出卡诺圈1)Y (A,B,C,D )=∑m (0,1,2,3,4,5,6,7,13,15) 2)∑∑+=)11,10,9,3,2,1()15,14,13,0(),,,(d m D C B A L利用代数法化简逻辑函数,必须写出化简过程3)__________________________________________________)(),,(B A B A ABC B A C B A F +++=三、画图题(10分每题5分)据输入波形画输出波形或状态端波形(触发器的初始状态为0). 1、2、四、分析题(17分)1、分析下图,并写出输出逻辑关系表达式,要有分析过程(6分)2、电路如图所示,分析该电路,画出完全的时序图,并说明电路的逻辑功能,要有分析过程(11分)五、设计题(28分)1、用红、黄、绿三个指示灯表示三台设备的工作情况:绿灯亮表示全部正常;红灯亮表示有一台不正常;黄灯亮表示两台不正常;红、黄灯全亮表示三台都不正常。

列出控制电路真值表,要求用74LS138和适当的与非门实现此电路(20分)2、中规模同步四位二进制计数器74LS161的功能表见附表所示;请用反馈预置回零法设计一个六进制加法计数器。

(8分)六、分析画图题(8分)V作用下,输出电压的波形和电压传输特性画出下图所示电路在i74LS138功能表如下:74LS161功能表《数字电子技术基础》试卷一答案一、填空题(22分每空2分) 1、A ,A 2、n n n Q K Q J Q +=+13、稳态,暂稳态,暂稳态,稳态4、输入,电路原先状态5、0.1V6、两二、化简题(15分 每小题5分)1)Y (A,B,C,D )=∑m (0,1,2,3,4,5,6,7,13,15)=BD A +2)AC AD B A d m D C B A L++=+=∑∑)11,10,9,3,2,1()15,14,13,0(),,,(3))(),,(__________________________________________________________________________________=+++=++++=+++=A BC B A B A AB BC B A B A B A ABC B A C B A F三、画图题(10分 每题5分) 1、 2、四、分析题(17分) 1、(6分)B A L ⊕=2、(11分)五进制计数器五、设计题(28分) 1、(20分)1)根据题意,列出真值表由题意可知,令输入为A 、B 、C 表示三台设备的工作情况,“1”表示正常,“0”表示不正常,令输出为R ,Y ,G 表示红、黄、A B C R Y G 0 0 0 00 1 0 1 0 0 1 1 1 0 0 1 0 1 1 1 0 1 1 11 1 0 0 1 0 0 1 0 1 0 0 0 1 0 1 0 0 1 0 0 0 0 11 ×11 ×××××AB CD 00 0001 01 10 1011 11 1绿三个批示灯的 状态,“1”表示亮,“0”表示灭。

数电复习提纲和例题

数电复习提纲和例题

2.例题: • (1)某电路的输入、输出波形 如下图,
• 该电路应是(C) • A JK触发器 • C 施密特触发器 B D D触发器 单稳态触发器
• (2)图 6-2所示电路为 555定时器构成的 压控振荡器,比较电压 为VI和1/2VI(6-29) • 当VCC=8V、R1=5K、 R2=10K、C=0.1μF 、 VI=6V时求振荡频率之 值; • ②画出VC、V0端的波形。
重点放在基本概念、基本方法、 重点放在基本概念、基本方法、分析 和解决问题的能力上。 和解决问题的能力上。 器件:掌握外特性, 涉及MSI题目 器件:掌握外特性, 涉及 题目 将给出功能表或表达式及逻辑框图。 将给出功能表或表达式及逻辑框图。
第一章
逻辑代数基础
1. 数制和码制及其转换,2,10,16,8421码 2. 数学基础: 三个基本运算,五个常用运算,三个基本定理, 基本公式,常用公式三个基本定理,求对偶 式,反演式 3. 逻辑函数的表示: 真值表,函数式,波形图,卡诺图,电路图 (逻辑符号) 4.逻辑函数的化简:重点 公式化简法和卡诺图化简法,最小项、无关项 及其应用
可用PROM实现 • 化简得 Y = A + BC
R = A+C • 可用EPLA实现
第九章 DAC和ADC
• 本章重点: 种类和特点, 1、种类和特点,性能比较 种类和特点 2、结构一般了解,了解采样定理 采样定理 3、性能:速度、精度、分辨率的计算。 性能: 性能 速度、精度、 4、DAC输入输出关系式推导
本章重点: 种类和特点,工作原理和结构一般了解 性能:容量、速度 应用:1.容量的扩展;2.设计组合逻辑函数
2. 例题: • (1)若用ROM实现两个四位二进制数的 乘法, • ROM的容量为256 8,用128 4的ROM ROM 256 8 128 4 ROM • 需用 4 片,请画图(先位扩展再字扩 展)。 • (2)RAM的存储容量为512K,可 输出8位二进制数,则地址码 16 位。

数电4篇1章习题解答

数电4篇1章习题解答

287第四篇 第1章习题题4.1.1 试分别画出图题4.1.1所示各电路的电压传输特性曲线。

图题4.1.1解:(a) 电路是同相输入的单限比较器,其电压传输特性如图解4.1.1(a )所示。

(b) 电路是反相输入的过零比较器,其电压传输特性如图解4.1.1(b )所示。

(c) 电路是反相输入的滞回比较器,由于o o v v v 31231332)(+=⨯+⨯=+,当z o V v =时,4=TH V V ;当z o V v -=时,0=TL V V ,所以电压传输特性如图解4.1.1(c )所示。

(d) 电路是同相输入的滞回比较器,由于3211212)(=⨯++⨯+=+o I v R R R v R R R v V ,当6=o v V 时,5.1==I TL v V V ;当6-=o v V 时,5.7==I TH v V V 。

所以电压传输特性如288图解4.1.1(d )所示(e) 是一个窗窗口比较器,当3>I v V 时,L V v 001=,002V v =,D 1导电、D 2截止,50-=v V ;当V v V I 33<<-时,H V v 001=、H V v 002=,D 1截止、D 2截止,50=v V ;当3<I v V 时,H V v 001=、L V v 002=,D 1截止,D 2导电,50-=v V 。

其电压传输特性如图解4.1.1(e )所示。

*其中的(e)R 1和R 2应该有参数,否则当某个运放输出低电平时,不一定能断定稳压管击穿,即输出负电平要具体分析,经计算应取R 1=10K ,R 2=5K 时,上述传输特性画的正确。

而运放输出都是高电平时,两只二极管都截止,正向稳压管击穿,输出为+5V 。

289题4.1.2 已知三个电压比较器的电压传输特性如图题4.1.2(a )、(b )、(c )所示,它们的输入电压波形如图(d ),试画出v O1、v O2和v O3的波形。

数字电路第四章例题

数字电路第四章例题

数字电路第四章例题本文由cupidqiu贡献ppt文档可能在WAP端浏览体验不佳。

建议您优先选择TXT,或下载源文件到本机查看。

第四章例题信电学院马草原例1 分析下图所示电路的逻辑功能.解:为了方便写表达式,在图中标注中间变量, 比如F1,F2和F3. , S = F2 F3= AF1 BF1 = A AB B AB = A AB + B AB = ( A + B )( A + B ) = AB + A B = A⊕ BC = F1 = AB = AB真值表C = F1 = AB = ABS= F2 F3 = AF1 BF1 = A AB B AB = A AB + B AB = ( A + B )( A + B ) = AB + A B = A⊕ B真值表该电路实现两个一位二进制数相加的功能.S 是它们的和,C是向高位的进位.由于这一加法器电路没有考虑低位的进位, 所以称该电路为半加器. 根据S和C的表达式,将原电路图改画成左图所示的逻辑图逻辑图.例2:分析下图的逻辑功能. :分析下图的逻辑功能.A B&AB&AABABF&ABBF = A B A B = A B + A B = A B + A BF = AB+ AB = AB + AB真值表A0 0 1 1B0 1 0 1F1 0 0 1同或门A B =1 FF = A⊕B特点:输入相同为" ; 特点:输入相同为"1"; 输入不同为" . 输入不同为"0".例3:分析下图的逻辑功能. :分析下图的逻辑功能.& A B&ABAB A&F&ABBF = AB A ABB= AB A + ABB( = A + B A + A + B B = AB+ AB ) ( )F = AB+ AB真值表异或门F0 1 1 0A0 0 1 1B0 1 0 1A B=1FF = A⊕B特点:输入相同为" ; 特点:输入相同为"0"; 输入不同为" . 输入不同为"1".例4:多变量输出组合逻辑设计举例: A,B,C三个车间,M,N两台发动机,M是N的2倍. 1个车间开工,启动N发动机; 2个车间开工,启动M发动机; 3个车间开工,启动M,N发动机.输入 A B C 0 0 0 0 0 1 0 1 0 0 1 1输出 M N 0 0 0 1 0 1 1 0输入 A B C 1 0 0 1 0 1 1 1 0 1 1 1输出 M N 0 1 1 0 1 0 1 1M = ABC + A BC + ABC + ABC = BC + AC + AB = AB BC ACA BC&&&M&例5 试用74LS138译码器实现逻辑函数:F ( A, B, C ) = ∑ m (1,3,5,6,7)解:因为则Yi = mi (i = 0,1,2,…7)= m1 + m3 + m5 + m 6 + m 7 = m1 m3 m 5 m 6 m 7 = Y1 Y3 Y5 Y6 Y7F ( A, B, C ) = ∑ m (1,3,5,6,7)因此,正确连接控制输入端使译码器处于工作状态,将 Y1 ,Y3 ,Y5 , 6 , 7 经一个与非门输 Y Y 出,A2,A1,A0分别作为输入变量A,B,C,就可实现组合逻辑函数.F ( A, B, C ) = ∑ m (1,3,5,6,7) = Y1 Y3 Y5 Y6 Y7例6试用八选一电路实现F = ABC + ABC + ABC + ABC解:将A,B,C分别从A2,A1,A0输入,作为 , , 输入变量,把Y端作为输出F.因为逻辑表达式中的各乘积项均为最小项,所以可以改写为F ( A, B, C ) = m 0 + m3 + m5+ m 7根据八选一数据选择器的功能,令D0 = D3 =D5 =D7 =1 D1 = D2 =D4 =D6 =0 S=0 = 具体电路见图3-21:真值表对照法注意变量高低位顺序!A 0 0 0 0 1 1 1 1B 0 0 1 1 0 0 1 1C 0 1 0 1 0 1 0 1 F 1 0 0 1 01 0 1例4 下图是由双4选1数据选择器74LS153和门电路组成的组合逻辑电路.试分析输出Z与输入X3, X2,X1,X0之间的逻辑关系.解: (1)划分功能块本题只有一块MSI电路,可以只划分一个功能块.(2)分析功能块的功能2 通过查74LS153的功能表,知道它是一块双4选 1数据选择器.其中:A1,A0是地址输入端,Y是输出端;74LS153的控制输入端为低电平有效;数据选择器处于禁止状态时,输出为0.图3-27电路的输出端是Z,Z=1Y+2Y;输入- , 端为X3,X2,X1,X0.当X3=1时,2S=1,1S= = , = 0,数据选择器2处于禁止状态,而数据选择器1处于工作状态;当X3=0时,数据选择器1处于禁止状态,数据选择器2处于工作状态.显然,图3-27电路构成了一个8选1数据选择- 器,其输出为Z,地址输入端为X3, X1 , X0. 图3-27电路可用图3-28的功能框图来表示. -图3-28 8选1功能框图(3)分析整体电路的逻辑功能把图3-27电路看成一个8选1数据选择器,可得出例3-7电路的功能表.表3-15 例3-7电路的功能表X3 X2 X1 X0 0 ××× 1 0 0 0 1 0 0 1 1 0 1 0 1 0 1 1 1 1 0 0 1 1 0 1 1 1 1 0 1 1 1 1 Z 1 1 1 0 0 0 0 0 0分析电路的功能表,当X3X2X1X0为 8421BCD码0000~~ 1001时,电路的输出为1,否则输出为0. 可见该电路可实现检测8421BCD 码的逻辑功能.例3-9 图3-30是3-8线译码器74LS138和8选1数据选择器74LS151组成的电路,试分析电路的逻辑功能.图3-30 例3-9电路解:(1) 划分功能块电路可划分为两个功能块: ① 3-8线译码器74LS138, ② 8选1数据选择器74LS151. (2)分析功能块的逻辑功能 3-8线译码器74LS138和8选1数据选择器74LS151的逻辑功能,这里不再重述.(3)分析整体电路的逻辑功能D0~D7和Y0~Y7 对应相连,b2b1b0=a2a1a0时, L=1;否则,L=0.该电路实现了两个3位二进制数的"相同"比较功能.例:利用线译码器分时将采样数据送入计算机. 利用线译码器分时将采样数据送入计算机.总线三态门EA三态门EB三态门EC三态门EDABY0Y1 Y 2CY3DA0 A12-4S工作原理:(以为例) 工作原理:(以A0A1=00为例) :( 为例总线脱离总线三态门EA三态门EB三态门EC三态门EDA 0BY0Y1 Y 22-4线译线译码器全为1 全为 CY3D 0 0A0 A1S构成两位串行进位全加器. 例:用一片SN74LS183构成两位串行进位全加器. 用一片构成两位串行进位全加器 D2 C D1串行进位snan bn cn-1A2 B2全加器cnsnan bn cn-1A1 B1全加器cn.(采用两片例1:七位二进制数比较器.(采用两片 ) :七位二进制数比较器.(采用两片85)高位片A>B ) (2) (A>B)L ( ) A=B 74LS85 A=B)L (AB低位片(A>B)L ) ( ) A=B 74LS85 A=B)L (AB A>C,则A最大;若最大; , ; , 最大 AB)L ) (A=B)L ) (AB)L ) (A=B)L ) (AB A>BA3B3 A2B2 A1B1 A0B0C3 C2 C1 C0A=B A=B A>B A>BA A1A3B3 A2B2 A1B1 A0B0A3 A2 A1 A0 B3 B2 B1 B04-2 S3 S2 S1 S0 Y 0000 A 0001 A+B 0010 A+/B 0011 1 0100 AB 0101 B 0110 A nxor B 0111 /(A+/B) 1000 A/B 1001 A xor B 1010 /B 1011 /(AB) 1100 0 1101 /A(B) 1110 /A/B 1111 /A 一个简单的逻辑运算器电路M=S3AB+S2AB N=S1B+S0B+A Y=M XOR N4位算术逻辑单元位算术逻辑单元74181 位算术逻辑单元4-6(1)F=ABC+ABC=B(AC+AC )=B(AC AC) =B(AC AC) F=ABC+ABC=ABAC+ACBC =AC(AB+BC ) = AC(AB BC ) = AC(AB BC )4-7(2)A被减数减数低位的借位被减数B减数被减数减数C低位的借位 D本位差向高位借位本位差E向高位借位本位差ABC DE 000 00 001 11 010 11 011 01 100 10 101 00 110 00 111 11D=∑m(1,2,4,7) E=∑m(1,2,3,7)4-7(2)D=∑m(1,2,4,7) E=∑m(1,2,3,7)4-7(2)D=∑m(1,2,4,7) E=∑m(1,2,3,7)4-12输入A 输入 1A0 输出Y 输出 3Y2Y1Y0Y3=A1A1A0 Y3Y2Y1Y0 00(0) 0101(5) 01(1) 0110(6) 10(2) 1001(9)11(3) 1110(14)Y2=A1A0 Y1=A0 Y0=A04-140 A1B1 A0B1 0 0 0 A1B0 A0B0A1A0 B1B0A1B0 A0B0 A1B1 A0B1 00Y3 D3 Y2 D2 Y1 D1 Y0 D04-17A被减数减数低位的借位被减数B减数被减数减数C低位的借位 D本位差向高位借位本位差E向高位借位本位差D=∑m(1,2,4,7) =Y1+Y2+Y4+Y7 =Y1+Y2+Y4+Y7 E=∑m(1,2,3,7) =Y1+Y2+Y4+Y70 A B CABC DE 000 00 001 11 010 11 011 01 100 10 101 00 110 00 111 11全减器参考电路1 参考电路1用异或门输入用开关输出用探针用集成芯片用门电路全减器用译码器参考电路2 参考电路2输出用探针.输入用逻辑字发生器全减器参考电路 3用数据选择器输入用逻辑字发生器输出用逻辑分析仪. A B C Sn Cn4-20 CD 00 01 11 10 AB 00 01 11 1 10 1 1 1 1 10 0 0 0 0 0 0 00 0 1 1 1 1 1 14-20 CD 00 01 11 10 AB 00 01 11 1 10 C 0 AB 00 0 01 11 10 1 0 1 0 1 1 1 1 1 1 10 0 0 0 0 1 1 10 04-20 C 0 AB 00 0 01 11 10 1 0 1 0 1 1 1 0 1CD 00 01 11 10 AB 00 01 11 1 10 1 1 1 1 10 0B 0 A 0 0 1 CB A1 C 0 04-21(1) CD 00 01 11 10 AB 1 1 00 1 01 11 10 1 1 D D C 0 AB 00 1 01 11 10 0 1 1 11 D 0 D D /D 0 D0 D D /D4-21(1)1 1 0 1 0 0 0 1CD 00 01 11 10 AB 1 1 00 1 01 11 10 1 1 1 10 1 1 0 0 0 0 14-21(2) CD 00 01 11 10 AB 1 1 00 1 01 11 1 10 1 1 1 1 11 1 0 1 0 0 0 01 0 1 0 1 1 1 14-21(2) CD 00 01 11 10 AB 1 1 00 1 01 11 1 10 1 C 0 AB 00 1 01 11 1 1 D 1 1 1 1 11 D 0 0 /D /D 1 10 010 /D /D1。

数电习题各章汇总

数电习题各章汇总

数电习题各章汇总第一章练习1.[57.23]10=[]2(精度为1%)2.将下列数转换为十进制数:(101011.110)2=[]10;(73.2)8=[]10;(3E5.6D )16=[]10 3.将下列数转换为十进制数:(100011.1101)2=[]10;(43.2)8=[]10;(1E5. F )16=[]10 4.将下列数转换为十进制数:(101011.110)2=[];(103.2)8=[];(1E5.6D )16=[] 5.[150.23]10=[]2(精度为1%) 6.请将下列各数按从大到小的顺序依次排列:(246)8;(165)10;(10100111)2;(A4)167.(2)(80.125)10=()16。

8.将二进制数(101010)2转换称八、十、十六进制数。

(101010)2=()8=()10=()16 9.[255.2]10=[]8421BCD10.(257)10 = ( )2 = ( )16 = ( )8421BCD 11. [10001000]2=[]8421BCD 12.填空:已知[X]补=10011001则[X]原=[]X=[] 13.已知[X]补=11001100则[X]原=[]X=[]14. 已知[X]补=11111001则[X]原=[]X=[]15.指出下列逻辑函数中A ,B ,C 取哪些值时,F=1。

(1) C A AB C)B,F(A,+= (2) B)(A C B A C)B,F(A,++= .16.指出下列逻辑函数中A ,B ,C 取哪些值时,F=1。

(1) C A B A C)B,F(A,+= (2) C)(A C B A C)B,F(A,++=17.指出下列逻辑函数中A ,B ,C 取哪些值时,F=1。

(1) C A AB C)B,F(A,+= (2) B)(A C B A C)B,F(A,++=18.分析附图所示电路的逻辑功能,写出各逻辑函数表达式。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

逻辑代数基础(15%)考核知识点: 基本概念、公式、定理 逻辑函数的表示法 逻辑函数的化简方法 具有约束的逻辑函数的化简考核要求: 掌握逻辑函数的表示法,熟悉基本概念、公式、定理能熟练运用公式法或图形法进行化简,会利用约束条件进行化简。

例题1 用代数法化简下列: 1、C AB C B BC A AC +++ 2、C B A ABC C B A ++⊕)( 解:(1)C AB C B BC A AC +++ =C AB C B BC A AC ++⋅(摩根定律)=C AB C B C B A C A ++++⋅+)()((摩根定律) =C AB C B C C B C A C A B A ++++++(分配律) =C B C B A ++(吸收律) =B C B A ++(吸收律) =B C +(吸收律) =BC (摩根定律)(2)C B A ABC C B A ++⊕)(=C B A C B A )()(⊕+⊕(分配律) =C B A B A ])()[(⊕+⊕(分配律) =C (互补律)例题2用卡诺图法化简下列各式1、L (A ,B ,C ,D )=∑m (3,4,5,6,9,10,12,13,14,15)2、L (A ,B ,C ,D )=∑m (1,4,6,9,13)+∑d (0,3,5,7,11,15) 解:(1)L (A ,B ,C ,D )=∑m (3,4,5,6,9,10,12,13,14,15)将逻辑函数填入卡诺图并圈“1”,如图解(a )所示。

对应写出最简逻辑表达式:CD B A D AC D C A AB D B C B L +++++=ABCDLAB CD 1111111111 ABCDLABCD11111(a ) (b )(2)L (A ,B ,C ,D )=∑m (1,4,6,9,13)+∑d (0,3,5,7,11,15)将逻辑函数填入卡诺图并圈“1”,如图解3.6(b )所示。

对应写出逻辑表达式: D B A L +=*讨论:在对逻辑函数进行卡诺图化简时,要注意下列几个问题:1. 在卡诺图的左上角标出函数及变量,变量的顺序是:从左至右对应变量的最高位到最低位。

2. 圈“1”时注意对边的格相邻、四角的格也相邻。

不要漏掉有“1”的格,当只有一个独立的“1”时,也要把它圈起来。

3. 当函数中存在无关项时,无关项的值可以任取(用“×”表示)。

化简时究竟如何圈是以将函数化为最简为原则。

若圈起来,则认为是“1”,若不圈,则认为是“0”,但有“1”的格,不能漏掉。

例题3、已知逻辑函数Y=C B C A +求:(1)标准“与或”表达式,Y=C B A C B A C AB C B A +++ (2)反函数“与或”表达式,Y =C A BC B A C B C A ++=++))(( (3)对偶式Y ’ =()()C B C A ++2.组合逻辑电路(20%)考核知识点: 组合电路的分析与设计方法 编码器 译码器 比较器 全加器 多路选择器 只读存储器考核要求: 了解组合电路结构、功能上的特点及消除竞争冒险的方法,熟练掌握组合电路的分析方法,并能根据要求设计组合逻辑电路。

例题 用3线—8线译码器74LS138实现下列函数:(要求写出变换过程)))((21C A B A Z AC BC AB Z ++=++=解:. 76531Y Y Y Y C B A BC A C AB ABC Z =+++= 64102Y Y Y Y C A B A Z =+=例题.与或非门组成的电路如图所示: (1) 写出输出函数的表达式 (2) 列出其真值表(1)()()()C A C B B A C A C B B A F +++=++= (2)真值表例题、 已知逻辑函数F = f (A,B,C,D) 其卡诺图的表示形式如图所示。

(1)写出其最简与或式; (2)写出其反函数的最小项表示式;F =∑m() (3)写出其对偶函数的最小项表示式;'F =∑m() (4)用8选1数据选择器实现该函数;(用降维法) 解:(1):F CD ABC ABD ABC BCD =++++ ) 或 F CD ABC ABD ABC ABD =++++或()m15,67911121314F =∑,,,,,,, (2)023481015F =∑m(,,,,,,)(3)'151********F =∑m(,,,,,,) (4)降维后的卡诺图 (用扩展法将两片8选1扩展为16选1)01D D D 01D100011110AB CD100011110CD 10100010101111100011110AB例题、用8选1数据选择器设计一函数信号发生器电路,它的功能表如表所示。

电路功能表例题写出如下图2(a)所示组合逻辑电路的表达式和真值表,然后用图2(b)所示的四选一数据选择器实现。

考核要求: 熟悉时序逻辑电路在逻辑功能和电路结构方面的特点,熟悉时序电路逻辑功能的描述方法。

熟练掌握时序电路逻辑功能的一般分析方法。

掌握用集成计数器构成任意进制计数器的方法。

例题、在图中所示的时序电路中,X 为控制信号,Q 1、Q 2为输出信号,CP 为一连续脉冲。

(1) 画出其状态转换图。

说明电路的功能。

(2) 说明电路的功能。

(1)状态方程为 nn Q Q 111=+CP图题Q0、Q1及输出V O的波形见图解。

A CP Q Q 010V图解例题、图示电路是可变模值计数器。

试分析当控制变量X 为1和为0时电路分别是几进制计数器。

解:X=1时:当Q 3Q 2Q 1Q 0=1011 0CR = 是11进制计数器X=0 时:当Q 3Q 2Q 1Q 0=10010CR = 是9进制计数器例题 试用4位同步二进制计数74LS161接成九进制计数器,可以加必要的门电路,74LS161的功能表如下:附表1 74161功能表解:例题 由集成四位二进制同步步计数器74161和8选1数据选择器74LS151组成的电路如图所示。

试按要求回答:(1)74161组成几进制计数器电路; (2)画出计数状态转换图;(3)写出输出Y 的序列信号的一个周期; 解:(1)74161组成十进制计数器电路 (2)计数状态转换图如下1 1 Q 3Q 2Q 1Q 0→0001→0010→0011 ↓ 1000←0111←0110←0101←0100Q3Q2Q1Q0(3)F的序列周期取决于计数器高三位Q3Q2Q1的周期,所以F = 010*******,010*******例题用集成计数器160和8选1数据选择器设计信号发生器,使之在一系例CLK信号作用下周期性输出序列信号“0010110111”的系列信号。

解:用四个维持阻塞型D触发器设计(用下降沿触发的JK触发器,设计一个按自然序进行计数的同步七进制加法计数器)例题、用下降沿触发的D 触发器设计同步时序电路,电路状态图如下图所示。

(要求写出设计过程)nn n Q Q Q 210000 001 011100 110 111解:状态方程:013211110Q Q Q Q Q Q n n n ===+++ 驱动方程:032110Q D Q D Q D === 输出方程:10Q Q Z =4.脉冲产生、整形电路(10%)考核知识点: 多谐振荡器 施密特触发器 单稳态触发器 555定时器考核要求: 了解555内部结构,熟悉其功能表及外部特性,并会用555构成施密特触发器、多谐振荡器和单稳态触发器。

熟悉多谐振荡器的结构、工作原理,会估算输出脉冲的周期、频率。

熟悉单稳触发器的结构、工作原理,会估算输出脉冲的宽度。

熟悉施密特触发器的回差特性。

会估算上、下限触发电平回差电压数值。

/Y/0 /0 /0/0 /0 /1例题下图是用CMOS与非门组成的脉冲电路,输入vI为窄脉冲。

要求:(1)说明这是一个什么电路?(2)指出稳态时a,b,d, e,f各点的电平高低;(3)说明暂稳态维持时间t po与电路中哪些参数有关?1).要实现的单稳态触发器用框图表示如下:2).斯密特触发器如图,波形如右图+9VΩ===K R ms RC t 100113所以,选因ln f C μ0.1= +9V O tt解:1).本电路由555定时器组成多谐振荡器产生CP 脉冲,作为计数脉冲。

计数器二进制数作为倒T 型电阻网络D/A 转换器输入数字量。

因此,虚框1为多谐振荡器,虚框2为倒T 型D/A 转换器()12120.72w w T t t R R C =+=+()121f0.72R R C=+1=T 2).虚框3为4进制计数器3)、倒T 型D/A 转换器()2102103d 2d 2d 22F R E F O R V V R =-++()221141Q Q Qv ++-=D/A 输出波形如下图所示Vt---CP例题、如图所示电路是用十位集成R-2R倒T型数模转换器CB7520和74LS161组成的波形发生器电路。

已知CB7520参考电压V REF=-10V,请求出vo的值。

(8分).。

相关文档
最新文档