dac902中文简介
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
特征
q
单+5V或+3V操作
q
HIGH SFDR:在5MHz 100MSPS: 67dBc输出
q
低干扰:3pV-s
q
低功耗:在170mW +5V
q
内部参考:
可选的分机.参考
可调全量程范围
乘法选项
应用
q
通讯发送通道:
WLL, 蜂巢式基站
数字微波链路
电缆调制解调器
q
波形产生:
直接数字频率合成器(DDS)
任意波形产生(ARB)
q
医学/超声
q
高速仪表和
控制
q
视频,数字TV
描述
该DAC902是一种高速,digital-to-analog转换(DAC)提供力所能及的一12-bit 分解选项Speed Plus
系列高性能转换器.具有引脚兼容性在系列成员,DAC908, DAC900,和DAC904提供元件选择选项为8-, 10-,和14-bit分解分别.在此的D / A 系列所有机型转换器支持在165MSPS过剩与更新率出色的动态性能,特别适合满足多种应用的需求.该DAC902先进分割架构优化,以提供高无杂散动态范围(SFDR)单色调,以及多音信号,必要时,对通信信号传输路径中使用-tion系统.该DAC902具有较高的电流输出阻抗(200kΩ)一个20mA标称范围,输出符合最多1.25V.的差动输出端允许既是一个差分或单端模拟信号接口.紧密匹配的电流输出确保出色的动力性能差分配置,可与实施变压器.利用一小几何CMOS过程中,单片DAC902可以运作,宽,单电源范围+2.7V到+5.5V.其低功耗在允许使用便携式和电池供电系统.可以进一步优化通过降低实现的可调输出电流全面的选择
对于在DAC902,掉电不连续操作
在待机功率只有45mW模式的结果.该DAC902具有集成1.24V带隙来参考,ence和边沿触发输入锁存器,提供一个完整的转换器解决方案.双方+3V和+5V CMOS逻辑家庭可以连接到DAC902.该DAC902参考结构允许额外
利用灵活的片上参考或应用一外部参考.满量程输出电流可以调整在一段2mA跨度20mA,一个外部电阻器,而保持指定的动态性能.该DAC902在SO-28和TSSOP-28包可供
应用信息
操作原理
该DAC902 uses架构的电流导引技术来实现快速开关和高更新率.内的单片D核心元素/ A转换器是一个数组分段电流源,其目的是为了提供全面的输出电流可达20mA(见图1).内部解码器的地址差电流开关每次更新和DAC相应的输出电流是由督导所有要么输出电流总结波节,I OUT or I OUT
.互补输出提供一个差分输出信号,从而提高了动态性能测试减少偶次谐波,共模信号(噪声),双输出信号的peak-to-peak摇摆两个因素,相较于单端工作.分割结构的结果会有很大的红眼,在干扰能源tion,提高了动态perfor -曼斯(SFDR),和DNL.的电流输出保持非常高的更大的输出阻抗比200kΩ.满量程输出电流的比例确定内部基准电压和外部(1.24V)电阻,R SET.由此产生的I REF内部乘以一个32因素产生一个有效DAC输出电流这可以从2mA到20mA,的价值而定对R SET.该DAC902分为数字和模拟部分,每一个是通过自身的供电电源引脚.该数字部分包括边沿触发的输入锁存器和解码器的逻辑,而模拟部分包括电流租金及其相关交换机的源数组,
参考电路.
DAC传递函数
总输出电流,I OUTFS
该, DAC902是总结这两个互补输出电流:
I OUTFS= I OUT+ I OUT (1)
个别输出电流取决于DAC代码和可表示为:
I OUT= I OUTFS• (Code/4096) (2)
I OUT= I OUTFS• (4095 - Code/4096) (3)
其中'代码'是数据的十进制表示的DAC输入单词.此外,I OUTFS
是一个功能的参考,ence当前I REF,是由参考决定电压和外部设置电阻,R SET.
I OUTFS= 32 • I REF= 32 • V REF/R SET (4)
在大多数情况下,将驱动电阻互补输出负载或终止的变压器.一个信号电压会在每个发展根据输出:
V OUT= I OUT• R LOAD (5)
V OUT= I OUT• R LOAD (6)