数字电子技术基础(第四版)课后习题答案_第四章

合集下载

数字电子技术基础(第四版)阎石第4章

数字电子技术基础(第四版)阎石第4章
CP
CP S R Qn Qn1
0 t
0
0 1 1
X
X 0 0
X
X 0 0
0
1 0 1
0
1 0 1
RD
0 S 0 R 0 Q 0 t t
1
1 1 1 1 1
1
1 0 0 1 1
0
0 1 1 1 1
0
1 0 1 0 1
1
1 0 0 1* 1*
t
Q
0
t
在CLK
1期间,Q和Q可能随S、R潍坊学院 信息与控制工程学院 变化多次翻转
潍坊学院 信息与控制工程学院
《数字电子技术基础》第四版
主从SR触发器的 表4.2.4 特性表如表4.2.4所示, CP S R 和电平触发的SR触发 × × × 器相同,只是CP作用 0 0 的时间不同
0 0 0 1 0 1 1 0 0 1 1
Q × 0 1 0 1 0 1 0 1
Q* Q 0 1 0 0 1 1 1* 1*
0
1 1 1 0 0 0* 0*
S D和R D同时为0 Q ,Q同为 1
潍坊学院 信息与控制工程学院
《数字电子技术基础》第四版
4.2.2 同步RS触发器的电路结构与动作特点
在数字系统中,常常要求某些触发器在同一时刻动作,这 就要求有一个同步信号来控制,这个控制信号叫做时钟信号 (Clock pulse),简称时钟,用CP表示。这种受时钟控制的 触发器统称为时钟触发器。 一、电路结构与工作原理 图5.3.1所示为电平触发SR触发器(同步SR触发器)的基 本电路结构及图形符号。
潍坊学院 信息与控制工程学院
《数字电子技术基础》第四版
2. 主从 JK触发器 为解除约束 即使出现 S R 1的情况下, Q n 1也是确定的

数字电子技术基础(第四版)-第4章-组合逻辑电路解析

数字电子技术基础(第四版)-第4章-组合逻辑电路解析

1
Y (Y1Y2Y3) ' (( AB) '(BC) '( AC) ') '
2
Y AB BC AC
9
最简与或 表达式
3
真值表
4
电路的逻 辑功能
Y AB BC AC
3
ABC 000 001 010 011 100 101 110 111
Y
当输入A、B、
0
C中有2个或3
第四章 组合逻辑电路
学习要点
了解组合逻辑电路的特点和工作原理。 掌握组合逻辑电路的分析、设计方法。 了解组合逻辑电路中的竞争冒险现象。
1
4.1 概 述
2
数字电路
组合逻辑电路:t时刻输出仅与t时刻 输入有关,与t以前的 状态无关。
时序逻辑电路:t时刻输出不仅与t时刻 输入有关,还与电路过 去的状态有关。
编码器:把指令或状态等转换为与其对应 的二进制信息代码的电路。
普通编码器 优先编码器
22
23
一、二进制编码器
设:编码器有M个输入,在这M个输入中, 只有一个输入为有效电平,其余M-1个输入 均为无效电平。有N个输出。则二者之间满 足M≤2N的关系。
二进制编码器——将一般信号编为二进制代 码的电路。
Y F( A)
5
组合电路的特点: 1. 输出仅由输入决定,与电路之前状态无关; 2. 电路结构中无反馈环路(无记忆); 3. 能用基本门构成,即任何组合逻辑电路都能
用三种基本门实现。
6
4.2 组合逻辑电路的 分析和设计
7
4.2.1 组合逻辑电路的分析
8
逻辑图 例1:
1
逻辑表 达式

数字电子技术基础教材第四章答案

数字电子技术基础教材第四章答案

习题44-1 分析图P4-1所示得各组合电路,写出输出函数表达式,列出真值表,说明电路得逻辑功能。

解:图(a):;;真值表如下表所示:其功能为一位比较器。

A>B时,;A=B时,;A<B时,图(b):真值表如下表所示:功能:一位半加器,为本位与,为进位。

图(c):真值表如下表所示:功能:一位全加器,为本位与,为本位向高位得进位。

图(d):;;功能:为一位比较器,A<B时,=1;A=B时,=1;A>B时,=14-2 分析图P4-2所示得组合电路,写出输出函数表达式,列出真值表,指出该电路完成得逻辑功能。

解:该电路得输出逻辑函数表达式为:因此该电路就是一个四选一数据选择器,其真值表如下表所示:,当M=1时,完成4为二进制码至格雷码得转换;当M=0时,完成4为格雷码至二进制得转换。

试分别写出,,,得逻辑函数得表达式,并列出真值表,说明该电路得工作原理。

解:该电路得输入为,输出为。

真值表如下:由此可得:完成二进制至格雷码得转换。

完成格雷码至二进制得转换。

4-4 图P4-4就是一个多功能逻辑运算电路,图中,,,为控制输入端。

试列表说明电路在,,,得各种取值组合下F与A,B得逻辑关系。

解:,功能如下表所示,两个变量有四个最小项,最多可构造种不同得组合,因此该电路就是一个能产生十六种函数得多功能逻辑运算器电路。

4-5 已知某组合电路得输出波形如图P4-5所示,试用最少得或非门实现之。

解:电路图如下:4-6 用逻辑门设计一个受光,声与触摸控制得电灯开关逻辑电路,分别用A,B,C表示光,声与触摸信号,用F表示电灯。

灯亮得条件就是:无论有无光,声信号,只要有人触摸开关,灯就亮;当无人触摸开关时,只有当无关,有声音时灯才亮。

试列出真值表,写出输出函数表达式,并画出最简逻辑电路图。

解:根据题意,列出真值表如下:由真值表可以作出卡诺图,如下图:C AB 00 10 11 100 1由卡诺图得到它得逻辑表达式为: 由此得到逻辑电路为:4-7 用逻辑门设计一个多输出逻辑电路,输入为8421BCD 码,输出为3个检测信号。

数字电子技术基础(第四版)课后习题答案_第四章

数字电子技术基础(第四版)课后习题答案_第四章

第4章触发器[题4.1]画出图P4.1所示由与非门组成的根本RS触发器输出端Q、Q的电压波形,输入端S、R的电压波形如图中所示。

图P4.1[解]见图A4.1图A4.1[题4.2]画出图P4.2由或非门组成的根本R-S触发器输出端Q、Q的电压波形,输出入端S D,R D的电压波形如图中所示。

图P4.2[解]见图A4.2[题4.3]试分析图P4.3所示电路的逻辑功能,列出真值表写出逻辑函数式。

图P4.3 [解]:图P4.3所示电路的真值表S R Q n Q n+1 0 0 0 0 0 0 1 1 0 1 0 0 0 1 1 0 1 0 0 1 1 0 1 1 1 1 0 0* 1 110*由真值表得逻辑函数式 01=+=+SR Q R S Q nn[题4.4] 图P4.4所示为一个防抖动输出的开关电路。

当拨动开关S 时,由于开关触点接触瞬间发生振颤,D S 和D R 的电压波形如图中所示,试画出Q 、Q 端对应的电压波形。

图P4.4[解] 见图A4.4图A4.4[题4.5] 在图P4.5电路中,假设CP 、S 、R 的电压波形如图中所示,试画出Q 和Q 端与之对应的电压波形。

假定触发器的初始状态为Q =0。

图P4.5[解]见图A4.5图A4.5[题4.6]假设将同步RS触发器的Q与R、Q与S相连如图P4.6所示,试画出在CP 信号作用下Q和Q端的电压波形。

己知CP信号的宽度t w = 4 t Pd 。

t Pd为门电路的平均传输延迟时间,假定t Pd≈t PHL≈t PLH,设触发器的初始状态为Q=0。

图P4.6图A4.6[解]见图A4.6[题4.7]假设主从结构RS触发器各输入端的电压波形如图P4.7中所给出,试画Q、Q端对应的电压波形。

设触发器的初始状态为Q=0。

图P4.7[解] 见图A4.7图A4.7[题4.8]假设主从结构RS触发器的CP、S、R、DR各输入端的电压波形如图P4.8所示,1DS。

数电第四章习题答案

数电第四章习题答案
4)时钟RS触发器转换成JK触发器:已知JK触发器的特征方程为 ,把 、 视为变量,余下部分视为系数,根据变量相同、系数相等,则方程一定相等的原则,得到: ,画电路图如图A4.10(d)所示。
4.11图P4.11(a)所示各电路中,FF1~FF2均为边沿触发器:
1)写出各个触发器次态输出的函数表达式;
图P4.2
解答:见图A4.2
图A4.2
4.3一种特殊的RS触发器如图P4.3所示。
1)试列出状态转换真值表;
2)写出次态方程;
3)R与S是否需要约束条件?
图P4.3
解答:1)
①CP=0时,SS=1,RR=1,期间 ,状态保持。
2CP=1时,
即在CP=1的情况下:若R=0,S=0。则RR=1,SS=1,有 ,状态保持。
图P4.13
解答:根据电路图可知 ,而该电路中的触发器是CP上升沿触发的D触发器,其新态方程为: 。据已知的CP信号波形,可以画出A、B端的输出波形如图A4.13所示。
图A4.13
4.14什么是触发器的空翻现象?造成空翻的原因是什么?
解答:所谓触发器的“空翻”是指在同一个时钟脉冲作用期间触发器状态发生两次或两次以
图A4.17
4.18图P4.18一个扭环计数器,如果电路的初始状态为 ,试画出在一系列CP作用下的 、 、 、 波形(CP数目多于8)。
图P4.18
解答:从电路图可知, (CP上升沿时成立)
如果电路的初始状态为 ,可以画出在一系列CP作用下 、 、 、 的波形如图A4.18所示。
图A4.18
4.19据如图P4.19示的电路,试画出在8个CP作用下 、 、 的波形,假设电路的初始状态为 。
为使主从JK触发器按其特性表正常工作,在CP = 1期间,必须使JK端的状态保持

数字电子技术第四章答案

数字电子技术第四章答案

习题44-1 分析图P4-1所示的各组合电路,写出输出函数表达式,列出真值表,说明电路的逻辑功能。

解:图(a ):1F AB =;2FA B =;3F AB =真值表如下表所示:AB 1F 2F 3F0 0 0 1 0 0 1 0 0 1 1 0 1111其功能为一位比较器。

A>B 时,11F =;A=B 时,21F =;A<B 时,31F = 图(b ):12F AB AB F AB =+=; 真值表如下表所示:功能:一位半加器,1F 为本位和,2F 为进位。

图(c ):1(0,3,5,6)(1,2,4,7)F M m ==∑∏2(0,1,2,4)(3,5,6,7)F M m ==∑∏真值表如下表所示:功能:一位全加器,1F 为本位和,2F 为本位向高位的进位。

图(d ):1F AB =;2F A B =;3F AB =功能:为一位比较器,A<B 时,1F =1;A=B 时,2F =1;A>B 时,3F =14-2 分析图P4-2所示的组合电路,写出输出函数表达式,列出真值表,指出该电路完成的逻辑功能。

解:该电路的输出逻辑函数表达式为:100101102103F A A x A A x A A x A A x =+++因此该电路是一个四选一数据选择器,其真值表如下表所示:1A0AF0 0 0x 0 1 1x1 0 2x 1 13x4-3 图P4-3是一个受M 控制的代码转换电路,当M =1时,完成4为二进制码至格雷码的转换;当M =0时,完成4为格雷码至二进制的转换。

试分别写出0Y ,1Y ,2Y ,3Y 的逻辑函数的表达式,并列出真值表,说明该电路的工作原理。

解:该电路的输入为3x 2x 1x 0x ,输出为3Y 2Y 1Y 0Y 。

真值表如下: 3x2x1x0x3Y2Y1Y0YM=10 0 0 0 0 0 0 0 0 0 0 1 0 0 0 1 0 0 1 0 0 0 1 1 0 0 1 1 0 0 1 0 0 1 0 0 0 1 1 0 0 1 0 1 0 1 1 1 0 1 1 0 0 1 0 1 01 1 0 0 1 0 0 M=0 1 0 0 0 1 1 1 1 1 0 0 1 1 1 1 0 1 0 1 0 1 1 0 0 1 0 1 1 1 1 0 1 1 1 0 0 1 0 0 0 1 1 0 1 1 0 0 1 1111111 1 1 1 1 0 1 0由此可得:1M =当时,33232121010Y x Y x x Y x x Y x x =⎧⎪=⊕⎪⎨=⊕⎪⎪=⊕⎩ 完成二进制至格雷码的转换。

数字电子技术基础+阎石第四版课后习题答案详解

数字电子技术基础+阎石第四版课后习题答案详解

I
OL (max) 2I IL
=
16 2 ×1.6
=
5
N
高=
I
OH (max) 2I IH
=
0.4 2 × 0.04
=
5
∴ 最多能驱动5个相同的或非门
2.7 解:根据公式:
R L (max)
=
Vcc − VOH nI OH + mI IH
= 5 − 3.2 = 5K 3× 0.1 + 3× 0.02
= 0.08mA
(2)把 OC 门换成 TTL 门时, 若门输出为低电平时两者相同,无影响; 但输出高电平时两者截然不同,OC 门向内流进(漏电流), 而 TTL 的电流是向外流出,IB=IRB+IOH ,IOH 为 TTL 输出高电平时的输出电流。 由输出特性曲线知:当 VOH 下降到 0.7V 时,IOH 相当大,IC 也很大,会烧毁三极管。
(1)(17)10=(10001)2=(11)16
(3) (0.39)10 = (0.0110 0011 1101 0111 0000 1010)2 = (0.63 D70A )16
1.8 用公式化简逻辑函数
(2)(127)10=(1111111)2=(7F)16
(4) (25.7)10 = (11001.1011 0011)2 = (19.B3)16
输出为高电平时:Vo
=
⎜⎜⎝⎛
Vcc − Vo RL
+ iL ⎟⎟⎠⎞ × 0.01 = 0.05 + 0.01iL
2.13 解:
1)
对74系列:
5V
−VBE − Vo1 R1 + R

R
+ Vo1

精品文档-数字电子技术(第四版)(江晓安)-第四章

精品文档-数字电子技术(第四版)(江晓安)-第四章
据此概念构成的集成四位加法器 74LS283的逻辑图和 引脚图如图 4 -16 所示。
第四章 组合逻辑电路
47
图 4-16 74LS283 (a) 逻辑图; (b) 引脚图
F
0
0
0
0
0
0
1
0
0
1
0
0
0
1
1
0
1
0
0
0
1
0
1
1
1
1
0
1
1
1
1
1
第四章 组合逻辑电路
24
例 5 设计一个组合电路,将 8421BCD码变换为余 3 代码。
解 这是一个码制变换问题。由于均是BCD码,故 输入输出均为四个端点,其框图如图 4 -7 所示。按两种码 的编码关系,得真值表如表 4 - 5 所示。
第四章 组合逻辑电路
3
图 4-1 组合逻辑方框图
第四章 组合逻辑电路
4
组合逻辑电路有n个输入端, m个输出端, 可用下列逻 辑函数来描述输出和输入的关系:
Z1=f1(X1, X2, …, Xn-1, Xn) Z2=f2(X1, X2, …, Xn-1, Xn)
Zm-1=fm-1(X1, X2, …, Xn-1, Xn) Zm=fm(X1, X2, …, Xn-1, Xn)
第四章 组合逻辑电路
7
4.1
(1) 由给定的逻辑电路图, 写出输出端的逻辑表达 式;
(2) (3) (4) 对原电路进行改进设计, 寻找最佳方案(这一步
不一定都要进行)。
第四章 组合逻辑电路
8
[例 1] 已知逻辑电路如图 4-2 所示, 分析其功能。

《数字电子技术基础》课后习题及参考答案#(精选.)

《数字电子技术基础》课后习题及参考答案#(精选.)

第1章习题与参考答案【题1-1】将下列十进制数转换为二进制数、八进制数、十六进制数。

(1)25;(2)43;(3)56;(4)78解:(1)25=(11001)2=(31)8=(19)16(2)43=(101011)2=(53)8=(2B)16(3)56=(111000)2=(70)8=(38)16(4)(1001110)2、(116)8、(4E)16【题1-2】将下列二进制数转换为十进制数。

(1)10110001;(2)10101010;(3)11110001;(4)10001000 解:(1)10110001=177(2)10101010=170(3)11110001=241(4)10001000=136【题1-3】将下列十六进制数转换为十进制数。

(1)FF;(2)3FF;(3)AB;(4)13FF解:(1)(FF)16=255(2)(3FF)16=1023(3)(AB)16=171(4)(13FF)16=5119【题1-4】将下列十六进制数转换为二进制数。

(1)11;(2)9C;(3)B1;(4)AF解:(1)(11)16=(00010001)2(2)(9C)16=(10011100)2(3)(B1)16=(1011 0001)2(4)(AF)16=(10101111)2【题1-5】将下列二进制数转换为十进制数。

(1)1110.01;(2)1010.11;(3)1100.101;(4)1001.0101解:(1)(1110.01)2=14.25(2)(1010.11)2=10.75(3)(1001.0101)2=9.3125【题1-6】将下列十进制数转换为二进制数。

(1)20.7;(2)10.2;(3)5.8;(4)101.71解:(1)20.7=(10100.1011)2(2)10.2=(1010.0011)2(3)5.8=(101.1100)2(4)101.71=(1100101.1011)2【题1-7】写出下列二进制数的反码与补码(最高位为符号位)。

数字电子技术基础(第4版)课后习题答案详解

数字电子技术基础(第4版)课后习题答案详解

0 (INH=1) (C) Y=
AB + CD (INH = 0)
2.18 (a) Ya = ABCDE
(b) Yb = A + B + C + D + E
(c) Yc = ABC + DEF
(d ) Yd = A + B + C • D + E + F
2.19 不能。会使低电平变高,高电平变低。 2.20 解:
(5)Y =1
2
Y = ABC + ABC + ABC
(2)Y = CD + ACD (4)Y = BC + B D
(2)Y = B + AD + AC (4)Y = A + B D (6)Y = CD + B D + AC

数字电路 习题答案 (第二章)
第二章
2.1 解:
(4)Y = ABCD+ ABCD+ ABCD+ ABC D+ ABCD + ABCD + ABCD + ABCD (5)Y = LM N + LMN + LMN + LMN + L M N + LMN
1.12 将下列各函数式化为最大项之积的形式 (1)Y = ( A + B + C )( A + B + C)( A + B + C )
静态功耗:PS = I DD ⋅VDD = 0.02mW
动态功耗:PD = PC + PT
PT = 0 (不计上升下降时间)
(4)Y = A + B + C

数字电子技术基础第四章习题及参考答案

数字电子技术基础第四章习题及参考答案

数字电子技术基础第四章习题及参考答案第四章习题1.分析图4-1中所示的同步时序逻辑电路,要求:(1)写出驱动方程、输出方程、状态方程;(2)画出状态转换图,并说出电路功能。

CPY图4-12.由D触发器组成的时序逻辑电路如图4-2所示,在图中所示的CP脉冲及D作用下,画出Q0、Q1的波形。

设触发器的初始状态为Q0=0,Q1=0。

D图4-23.试分析图4-3所示同步时序逻辑电路,要求:写出驱动方程、状态方程,列出状态真值表,画出状态图。

CP图4-34.一同步时序逻辑电路如图4-4所示,设各触发器的起始状态均为0态。

(1)作出电路的状态转换表;(2)画出电路的状态图;(3)画出CP作用下Q0、Q1、Q2的波形图;(4)说明电路的逻辑功能。

图4-45.试画出如图4-5所示电路在CP波形作用下的输出波形Q1及Q0,并说明它的功能(假设初态Q0Q1=00)。

CPQ1Q0CP图4-56.分析如图4-6所示同步时序逻辑电路的功能,写出分析过程。

Y图4-67.分析图4-7所示电路的逻辑功能。

(1)写出驱动方程、状态方程;(2)作出状态转移表、状态转移图;(3)指出电路的逻辑功能,并说明能否自启动;(4)画出在时钟作用下的各触发器输出波形。

CP图4-78.时序逻辑电路分析。

电路如图4-8所示:(1)列出方程式、状态表;(2)画出状态图、时序图。

并说明电路的功能。

1C图4-89.试分析图4-9下面时序逻辑电路:(1)写出该电路的驱动方程,状态方程和输出方程;(2)画出Q1Q0的状态转换图;(3)根据状态图分析其功能;1B图4-910.分析如图4-10所示同步时序逻辑电路,具体要求:写出它的激励方程组、状态方程组和输出方程,画出状态图并描述功能。

1Z图4-1011.已知某同步时序逻辑电路如图4-11所示,试:(1)分析电路的状态转移图,并要求给出详细分析过程。

(2)电路逻辑功能是什么,能否自启动?(3)若计数脉冲f CP频率等于700Hz,从Q2端输出时的脉冲频率是多少?CP图4-1112.分析图4-12所示同步时序逻辑电路,写出它的激励方程组、状态方程组,并画出状态转换图。

数字电子技术基本(第四版)课后知识题目解析第四章

数字电子技术基本(第四版)课后知识题目解析第四章

第4章触发器[题4.1]画出图P4.1所示由与非门组成的基本RS触发器输出端Q、Q的电压波形,输入端S、R的电压波形如图中所示。

图P4.1[解]见图A4.1图A4.1[题4.2]画出图P4.2由或非门组成的基本R-S触发器输出端Q、Q的电压波形,输出入端S D,R D的电压波形如图中所示。

图P4.2[解]见图A4.2[题4.3] 试分析图P4.3所示电路的逻辑功能,列出真值表写出逻辑函数式。

图P4.3[解]S R Q n Q n+1 0 0 0 0 0 0 1 1 0 1 0 0 0 1 1 0 1 0 0 1 1 0 1 1 1 1 0 0* 1 110*由真值表得逻辑函数式 01=+=+SR Q R S Q nn[题4.4] 图P4.4所示为一个防抖动输出的开关电路。

当拨动开关S 时,由于开关触点接触瞬间发生振颤,D S 和D R 的电压波形如图中所示,试画出Q 、Q 端对应的电压波形。

图P4.4[解]见图A4.4图A4.4[题4.5]在图P4.5电路中,若CP、S、R的电压波形如图中所示,试画出Q和Q端与之对应的电压波形。

假定触发器的初始状态为Q=0。

图P4.5[解]见图A4.5图A4.5[题4.6]若将同步RS触发器的Q与R、Q与S相连如图P4.6所示,试画出在CP 信号作用下Q和Q端的电压波形。

己知CP信号的宽度t w = 4 t Pd 。

t Pd为门电路的平均传输延迟时间,假定t Pd≈t PHL≈t PLH,设触发器的初始状态为Q=0。

图P4.6图A4.6[解]见图A4.6[题4.7]若主从结构RS触发器各输入端的电压波形如图P4.7中所给出,试画Q、Q 端对应的电压波形。

设触发器的初始状态为Q=0。

图P4.7[解] 见图A4.7图A4.7[题4.8]若主从结构RS触发器的CP、S、R、D R各输入端的电压波形如图P4.8所S。

试画出Q、Q端对应的电压波形。

示,1D图P4.8[解] 见图A4.8图A4.8[题4.9]已知主从结构JK触发器输入端J、K和CP的电压波形如图P4.9所示,试画出Q、Q端对应的电压波形。

数字电子技术第4章习题解答

数字电子技术第4章习题解答

第4章习题解答4-1 写出图T4-1电路的输出函数式,证明a 、b 有相同的逻辑功能。

B(a)A(b)BA 图T4-1 习题4-1的图解4-1 Y 1= A B ' +A ' B ' ; Y 2=( A+B)(A ' +B ' )= AB ' +A ' B ' =Y 14-2 试写出图T4-2所示逻辑电路的输出函数式并化简,指出电路的逻辑功能。

A BMBA图T4-2习题4-2的图图T4-3习题4-3的图解4-2 由图T4-2写电路的输出函数式并化简得AB B A B A AB Y +''='''''=))()(( (JT4-2)由JT4-2式可知,电路实现的是二变量同或功能。

4-3 图T4-3是一个选通电路。

M 为控制信号,通过M 电平的高低来选择让A 还是让B 从输出端送出。

试写逻辑电路的输出函数式并化简,分析电路能否实现上述要求。

解4-3 由图T4-3写电路的输出函数式并化简得M B AM M B M A Y '+='''=)((( (JT4-3)由JT4-3式可知,电路能够实现选通要求,当M=1时,Y=A ;当M=0时,Y=B 。

4-4.用与非门设计一个四人表决逻辑电路,结果按“少数服从多数”的原则决定。

解4-4(1)列真值表设四个人的意见为变量A 、B 、C 、D ,表决结果为函数Y 。

按正逻辑给变量赋值:同意为“1”,不同意为“0”;提案通过为“1”,没通过为“0”,所列真值表如表JT4-4所示。

表JT4-4输 入输 出A B C D 0 0 0 0 0 00 0 0 1 0 1 0 1 0 10 0 0 1 1 0 1 1 0 0 0 1 1 01 1 Y000000001 0 1 0 1 0 1 01 1 1 1 1 11 1 0 0 0 1 1 0 1 1 0 00 1 1 0 1 100000000输 入输 出A B C D Y(2)写输出逻辑函数式由表JT4-4可写输出逻辑函数式ABCD D ABC D C AB CD B A BCD A Y +'+'+'+'= (JT4-4a)(3)化简填卡诺图,如图JT 4-4(a)所示合并最小项,得最简与—或式BCD ACD ABD ABC Y +++= (JT4-4b)(4)画逻辑电路图将式JT4-4(b)转换成与非—与非式)()()()(('''''=D BC ACD ABD ABC Y (JT4-4c)按式JT4-4(c)用与非门画逻辑电路图,如图JT4-4(b)所示。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
图P4.12
[解]见图A4.12
图A4.12
[题4.13]设图P4.13中各触发器的初始状态皆为Q=0,试画出在CP信号连续作用下各触发器输出端的电压波形。
图P4.13
[解]见图A4.13
图A4.13
[题4.14]试写出图P4.14(a)中各电路的次态函数(即 、 、 、 )与现态和输入变量之间的函数式,并画出在图P4.14(b)给定信号的作用下Q1、Q2、、、Q3、、Q4的电压波形。假定各触发器的初始状态均为Q=0。
图P4.4
[解]见图A4.4
图A4.4
[题4.5]在图P4.5电路中,若CP、S、R的电压波形如图中所示,试画出Q和 端与之对应的电压波形。假定触发器的初始状态为Q=0。
图P4.5
[解]见图A4.5
图A4.5
[题4.6]若将同步RS触发器的Q与R、 与S相连如图P4.6所示,试画出在CP信号作用下Q和 端的电压波形。己知CP信号的宽度tw= 4tPd。tPd为门电路的平均传输延迟时间,假定tPd≈tPHL≈tPLH,设触发器的初始状态为Q=0。
图P4.10
[解]见图A4.10
图A4.10
[题4.11]己知维持阻塞结构D触发器输入端的电压波形如图P4.11所示,试画出Q、 端对应的电压波形。
图P4.11
[解]见图A4.11
图A4.11
[题4.12]已知CMOS边沿触发结构JK触发器各输入端的电压波形如图P4.12所示,试画出Q、 端对应的电压波形。
[题4.3]试分析图P4.3所示电路的逻辑功能,列出真值表写出逻辑函数式。
图P4.3
[解]:图P4.3所示电路的真值表
S R
Qn
Qn+1
0 0
0
0
0 0
1
1
0 1
0
0
0 1
1
0
1 0
0
1
1 0
1
1
1 1
0
0*
1 1
1
0*
由真值表得逻辑函数式
[题4.4]图P4.4所示为一个防抖动输出的开关电路。当拨动开关S时,由于开关触点接触瞬间发生振颤, 和 的电压波形如图中所示,试画出Q、 端对应的电压波形。
图P4.21
[解]


波形见图A4.21。
图A4.21
[题4.22]试画出图P4.22电路在一系列CP信号作用下Q1、Q2、Q3端输出电压的波形,触发器为边沿触发结构,初始状态为Q= 0。
图P4.22
[解]
波形见图A4.22。
图A4.22
[题4.23]试画出图P4.23电路在图中所示CP、 信号作用下Q1、Q2、Q3的输出电压波形,并说明Q1、Q2、Q3输出信号的频率与CP信号频率之间的关系。
图P4.23
[解]
波形见图A4.23。
图A4.23
若CP的频率为 ,则Q1、Q2、Q3的频率分别为 、 、 。
图P4.17
[解]见图A4.17
图A4.17
[题4.18]图P4.18所示是用CMOS边沿触发器和或非门组成的脉冲分频电路。试画出在一系列CP脉冲作用下,Q1、Q2和Z端对应的输出电压波形。设触发器的初始状态皆为Q= 0。
图P4.18
[解]见图A4.18
图A4.18
[题4.19]图P4.19所示是用维持阻塞结构D触发器组成的脉冲分频电路。试画出在一系列CP脉冲作用下输出端Y对应的电压波形。设触发器的初始状态均为Q= 0。
图A4.15
[题4.16]在图P4.16电路中,已知输入信号 的电压波形如图所示,试画出与之对应的输出电压 的波形。触发器为维持阻塞结构,初始状态为Q=0。(提示:应考虑触发器和异或门的传输延迟时间。)
图P4.16
[解]见图A4.16
图A4.16
[题4.17]在图P4.17的主从JK触发电路中,CP和A的电压波形如图中所示,试画出Q端对应的电压波形。设触发器的初始状态为Q= 0。
第4章触发器
[题4.1]画出图P4.1所示由与非门组成的基本RS触发器输出端 、 的电压波形,输入端 、 的电压波形如图中所示。
图P4.1
[解]见图A4.1
图A4.1
[题4.2]画出图P4.2由或非门组成的基本R-S触发器输出端Q、 的电压波形,输出入端SD,RD的电压波形如图中所示。
图P4.2
[解]见图A4.2
图P4.6
图A4.6
[解]见图A4.6
[题4.7]若主从结构RS触发器各输入端的电压波形如图P4.7中所给出,试画Q、 端对应的电压波形。设触发器的初始状态为Q=0。
图P4.7
[解]见图A4.7
图A4.7
[题4.8]若主从结构RS触发器的CP、S、R、 各输入端的电压波形如图P4.8所示, 。试画出Q、 端对应的电压波形。
[解]
电路驱动方程为:
, ;
, ; ;
代入特性方程,得状态方程:
根据状态方程画波形,见图A4.14。图A4.14
[题4.15]在图P4.15所示主从结构JK触发器电路中,己知CP和输入信号T的电压波形如图所示,试画出触发器输出端Q和 的电压波形,设触发器的起始状态为Q=0。
图P4.15
[解]见图A4.15Biblioteka 图P4.8[解]见图A4.8
图A4.8
[题4.9]已知主从结构JK触发器输入端J、K和CP的电压波形如图P4.9所示,试画出Q、 端对应的电压波形。设触发器的初始状态为Q= 0。
图P4.9
[解]见图A4.9
图A4.9
[题4.10]若主从结构JK触发器CP、 、 、J、K端的电压波形如图P4.10所示,试画出Q、 端对应的电压波形。
图P4.19
[解]见图A4.19
图A4.19
[题4.20]试画出图P4.20电路输出Y、Z的电压波形,输入信号A和时钟CP的电压波形如图中所示,设触发器的初始状态均为Q= 0。
图P4.20
[解]

波形见图A4.20。
图A4.20
[题4.21]试画出图P4.21电路输出端Q2的电压波形。输入信号A和CP的电压波形与上题相同,假定触发器为主从结构,初始状态均为Q= 0。
相关文档
最新文档