锁存器与触发器总结
合集下载
相关主题
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
锁存器与触发器总结
1、S-R 类 类型 S-R
S 非-R 非
具有使 能端的 S-R 锁 存器
类型 主从式 S-R 触 发器
结构 S 0 0 1 1 0 0 1 1
S 0
0 1 X
结构
说明:负边沿触发式 D 触发器用 S-R 锁存器代替
主从式 J-K 触 发器
边沿触 发式 JK 触发 器
功能表
功能说明
0
0
1
用时,锁存器的两个输出信号都为
1 上一个 Q 值 上一个 QN 值 1,而不是像 S-R 锁存器那样,输出同
时为 0。
RC
Q
QN
在使能输入 C 有效时才对输入敏感。
0 1 上一个 上一个
Q值
QN 值
11
0
1
01
1
0
X 0 上一个 上一个
Q值
QN 值
功能表
功能说明
SRC
Q
QN
输出也只能在控制信号 C 的
边
第一个锁存器称为主锁存器,当 CLK 为 0 时主
沿
锁存器打开并且跟踪输入信号的变化。当 CLK
触
从 0 变 1 时,主锁存器关闭,并且它的输出传
发
送到第 2 个锁存器,这第二个锁存器称为从锁
式
存器。从锁存器在 CLK 为 1 期间始终保持打开,
D
但是由于主锁存器在此期间处于关闭状态并
触
且其输出保持不变,因此从锁存器的输出只在
具有使能
D
EN
CLK
Q
端的边沿
触发式 D
0
1
0
触发器
QN
如果 EN 有效,则选择了外部的 D 端输入;如
果 EN 无效,则选择的是触发器现在的输出。
1
1
1
1
0
X
X
X
扫描触发 TE
器
0
0
0
上一个 Q 上一个 QN
值
值
X
0
上一个 Q 上一个 QN
值
值
X
1
上一个 Q 上一个 QN
值
值
TI
D
CLK
Q
QN 当 TE 无效时,电路的特性就和普通的 D 触发
X X 0 上一 Q 值 上一 QN 值 下降时刻发生变化。但是新
00
的输出不仅取决于下降沿到 上一 Q 值 上一 QN 值
来时候的输入值,也取决于
01 10
在下降沿到来之前整个 C 为
0
1
1 期间的输入值,在整个 C 为
1
0
1 期间它都跟随输入而变化,
11
未定义的 未定义的 只有在 C 从 1 变到 0 的时刻,
最终锁定的值才被反映到输
出端。
SRC
Q
QN
解决了主从 S-R 触发器当 S 和
X X 0 上一 Q 值 上一 QN 值 R 同时有效是所存在的问题。
00
上一 Q 值 上一 QN 值 J 和 K 输入端与 S 和 R 输入端
01
0
1
相似。
10
1
0
存在的问题:0 钳位和 1 钳位
11
上一 Q 值 上一 QN 值
R
Q
QN
S 进行置位,或者预置,使 Q 输出为 1;
0 上一个 Q 值 上一个 QN 值 R 进行复位或,者清除,使 Q 输出为 0。
1
0
1
在 S 或 R 的输入被取消之后,锁存器保
0
1
0
持在它被置位的那个状态。
1
0
0
0
1
1
与 S-R 的不同:1、S 非和 R 非都是低
1
1
0
电平有效。2、当 S 非和 R 非同时起作
发 负边 器 沿触
对比:只是简单的将 这一期间的开始时刻发生变化。 时钟输入反相,使得
发式
所有的变化都发生在
D触 发器
CLK_L 的下降边沿。
备注
有些 D 触发器具有异步输入端,可以用它来迫使触发器进入一个与 CLK 信号和 D 信号无关的特定状态。 这些异步输入端标记为 PR(预置)和 CLR(清零)。其特性与 S-R 锁存器的置位和复位相似。
X
0
0
1 器一样。当 TE 有效时,触发器的数据就从 TI
输入,而不是从 D 输入
X
1
1010来自X01
1
1
X
1
0
X
X
X
0 上一个 上一个
Q 值 QN 值
X
X
X
1 上一个 上一个
Q 值 QN 值
3、T 触发器 类型
T 触发器
具有使能端的 T 触发器
图解
S R CLK
Q
QN
解决了主从 J-K 触发器中 0
X X 0 上一 Q 值 上一 QN 值 和 1 钳位的问题。
X X 1 上一 Q 值 上一 QN 值
00
上一 Q 值 上一 QN 值
01
0
1
10
1
0
11
上一 Q 值 上一 QN 值
2、D 类 类型
结构
功能表
功能说明
D 锁存器
当 C 输入有效时,Q 与 D 输入一致。当 C 端输 入取消之后,锁存器就关闭了;只要 C 端保持 未用状态,Q 输出就保持上一次的值而不再对 D 端的输入做出响应。
1、S-R 类 类型 S-R
S 非-R 非
具有使 能端的 S-R 锁 存器
类型 主从式 S-R 触 发器
结构 S 0 0 1 1 0 0 1 1
S 0
0 1 X
结构
说明:负边沿触发式 D 触发器用 S-R 锁存器代替
主从式 J-K 触 发器
边沿触 发式 JK 触发 器
功能表
功能说明
0
0
1
用时,锁存器的两个输出信号都为
1 上一个 Q 值 上一个 QN 值 1,而不是像 S-R 锁存器那样,输出同
时为 0。
RC
Q
QN
在使能输入 C 有效时才对输入敏感。
0 1 上一个 上一个
Q值
QN 值
11
0
1
01
1
0
X 0 上一个 上一个
Q值
QN 值
功能表
功能说明
SRC
Q
QN
输出也只能在控制信号 C 的
边
第一个锁存器称为主锁存器,当 CLK 为 0 时主
沿
锁存器打开并且跟踪输入信号的变化。当 CLK
触
从 0 变 1 时,主锁存器关闭,并且它的输出传
发
送到第 2 个锁存器,这第二个锁存器称为从锁
式
存器。从锁存器在 CLK 为 1 期间始终保持打开,
D
但是由于主锁存器在此期间处于关闭状态并
触
且其输出保持不变,因此从锁存器的输出只在
具有使能
D
EN
CLK
Q
端的边沿
触发式 D
0
1
0
触发器
QN
如果 EN 有效,则选择了外部的 D 端输入;如
果 EN 无效,则选择的是触发器现在的输出。
1
1
1
1
0
X
X
X
扫描触发 TE
器
0
0
0
上一个 Q 上一个 QN
值
值
X
0
上一个 Q 上一个 QN
值
值
X
1
上一个 Q 上一个 QN
值
值
TI
D
CLK
Q
QN 当 TE 无效时,电路的特性就和普通的 D 触发
X X 0 上一 Q 值 上一 QN 值 下降时刻发生变化。但是新
00
的输出不仅取决于下降沿到 上一 Q 值 上一 QN 值
来时候的输入值,也取决于
01 10
在下降沿到来之前整个 C 为
0
1
1 期间的输入值,在整个 C 为
1
0
1 期间它都跟随输入而变化,
11
未定义的 未定义的 只有在 C 从 1 变到 0 的时刻,
最终锁定的值才被反映到输
出端。
SRC
Q
QN
解决了主从 S-R 触发器当 S 和
X X 0 上一 Q 值 上一 QN 值 R 同时有效是所存在的问题。
00
上一 Q 值 上一 QN 值 J 和 K 输入端与 S 和 R 输入端
01
0
1
相似。
10
1
0
存在的问题:0 钳位和 1 钳位
11
上一 Q 值 上一 QN 值
R
Q
QN
S 进行置位,或者预置,使 Q 输出为 1;
0 上一个 Q 值 上一个 QN 值 R 进行复位或,者清除,使 Q 输出为 0。
1
0
1
在 S 或 R 的输入被取消之后,锁存器保
0
1
0
持在它被置位的那个状态。
1
0
0
0
1
1
与 S-R 的不同:1、S 非和 R 非都是低
1
1
0
电平有效。2、当 S 非和 R 非同时起作
发 负边 器 沿触
对比:只是简单的将 这一期间的开始时刻发生变化。 时钟输入反相,使得
发式
所有的变化都发生在
D触 发器
CLK_L 的下降边沿。
备注
有些 D 触发器具有异步输入端,可以用它来迫使触发器进入一个与 CLK 信号和 D 信号无关的特定状态。 这些异步输入端标记为 PR(预置)和 CLR(清零)。其特性与 S-R 锁存器的置位和复位相似。
X
0
0
1 器一样。当 TE 有效时,触发器的数据就从 TI
输入,而不是从 D 输入
X
1
1010来自X01
1
1
X
1
0
X
X
X
0 上一个 上一个
Q 值 QN 值
X
X
X
1 上一个 上一个
Q 值 QN 值
3、T 触发器 类型
T 触发器
具有使能端的 T 触发器
图解
S R CLK
Q
QN
解决了主从 J-K 触发器中 0
X X 0 上一 Q 值 上一 QN 值 和 1 钳位的问题。
X X 1 上一 Q 值 上一 QN 值
00
上一 Q 值 上一 QN 值
01
0
1
10
1
0
11
上一 Q 值 上一 QN 值
2、D 类 类型
结构
功能表
功能说明
D 锁存器
当 C 输入有效时,Q 与 D 输入一致。当 C 端输 入取消之后,锁存器就关闭了;只要 C 端保持 未用状态,Q 输出就保持上一次的值而不再对 D 端的输入做出响应。